JP5347947B2 - Electronic equipment and stress test equipment - Google Patents

Electronic equipment and stress test equipment Download PDF

Info

Publication number
JP5347947B2
JP5347947B2 JP2009292084A JP2009292084A JP5347947B2 JP 5347947 B2 JP5347947 B2 JP 5347947B2 JP 2009292084 A JP2009292084 A JP 2009292084A JP 2009292084 A JP2009292084 A JP 2009292084A JP 5347947 B2 JP5347947 B2 JP 5347947B2
Authority
JP
Japan
Prior art keywords
electronic
circuit
bypass capacitor
electronic device
lsi
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP2009292084A
Other languages
Japanese (ja)
Other versions
JP2011133305A (en
Inventor
富夫 佐藤
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu Ltd
Original Assignee
Fujitsu Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Ltd filed Critical Fujitsu Ltd
Priority to JP2009292084A priority Critical patent/JP5347947B2/en
Publication of JP2011133305A publication Critical patent/JP2011133305A/en
Application granted granted Critical
Publication of JP5347947B2 publication Critical patent/JP5347947B2/en
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Tests Of Electronic Circuits (AREA)

Abstract

<P>PROBLEM TO BE SOLVED: To provide an electronic device which, when a less frequent fault occurs, can easily identify an electronic circuit causing the fault. <P>SOLUTION: The electronic device includes, as each of a plurality of electronic circuits (an LSI 10), a circuit including a bypass capacitor circuit 17 which can function as two types of bypass capacitors having different capacitances and a control circuit 18 which allows the bypass capacitor circuit 17 to function as the bypass capacitor with a smaller capacitance when a predetermined instruction is given externally. <P>COPYRIGHT: (C)2011,JPO&amp;INPIT

Description

本発明は、複数の電子回路を含む電子機器と、電子機器用のストレス試験装置とに、関する。   The present invention relates to an electronic device including a plurality of electronic circuits and a stress test apparatus for the electronic device.

一般的な情報処理装置には、図5Aや図5Bに示したような電子機器、すなわち、複数のLSIを備えたPCB(Printed Circuit Board:プリント回路板)や、複数のダイを
備えたSiP(System In Package)が、用いられている。
Typical information processing apparatuses include electronic devices such as those shown in FIGS. 5A and 5B, that is, PCBs (Printed Circuit Boards) including a plurality of LSIs, and SiPs (Multiple Dies). System In Package) is used.

そのような電子機器で、不具合がまれに(例えば、数時間に1回)発生することが分かった場合、不具合の発生原因となっている電子回路(LSI、ダイ)を特定するために、電子機器の機能を通常とは異なる電源電圧や温度でテストすることが行われている。   In such an electronic device, when it is found that a defect occurs rarely (for example, once every several hours), an electronic circuit (LSI, die) that is the cause of the defect is identified. Equipment functions are tested at different power supply voltages and temperatures.

通常とは異なる電源電圧や温度で電子機器を動作させれば、電子機器内の各部が誤動作し易くなる。従って、上記のようなテスト(以下、ストレス試験と表記する)を行えば、まれにしか発生しない不具合を発生させることは出来る。ただし、発生させた不具合の内容から、その不具合の発生原因となっている電子回路を即座に特定できることは殆どない。そのため、PCB、SiP等の電子機器で発生頻度の少ない不具合が発生した場合、その発生原因となっているLSIやダイを特定するために、長時間の作業が必要とされているのが現状である。   If the electronic device is operated at a power supply voltage or temperature different from normal, each part in the electronic device is likely to malfunction. Therefore, if a test as described above (hereinafter referred to as a stress test) is performed, a problem that rarely occurs can be generated. However, it is rare that the electronic circuit that is the cause of the failure can be immediately identified from the content of the failure that has occurred. For this reason, when troubles with a low occurrence frequency occur in electronic devices such as PCBs and SiPs, it is currently necessary to work for a long time in order to identify the LSI or die that caused the failure. is there.

特開平11−023673号公報Japanese Patent Laid-Open No. 11-023673

そこで、開示の技術の課題は、発生頻度の少ない不具合が発生した場合に、その発生原因となっている電子回路を容易に特定できる電子機器と、そのような電子機器用のストレス試験装置とを提供することにある。   Therefore, the problem of the disclosed technique is to provide an electronic device that can easily identify an electronic circuit that is the cause of occurrence of a failure that occurs less frequently, and a stress test apparatus for such an electronic device. It is to provide.

上記した課題を解決するために、開示の技術の一態様の、同じ電源線に接続された複数の電子回路を含む電子機器は、前記複数の電子回路のそれぞれが、所定数の制御信号入力端子と、第1バイパスコンデンサ、又は、前記第1バイパスコンデンサよりも小容量の第2バイパスコンデンサとして機能可能なバイパスコンデンサ回路と、前記所定数の制御信号入力端子に対して所定の制御信号が入力された場合に、前記バイパスコンデンサ回路を前記第2バイパスコンデンサとして機能させる制御回路とを、備える。   In order to solve the above-described problem, an electronic apparatus including a plurality of electronic circuits connected to the same power supply line according to an aspect of the disclosed technology is configured such that each of the plurality of electronic circuits has a predetermined number of control signal input terminals. A predetermined control signal is input to the first bypass capacitor, a bypass capacitor circuit capable of functioning as a second bypass capacitor having a smaller capacity than the first bypass capacitor, and the predetermined number of control signal input terminals. A control circuit that causes the bypass capacitor circuit to function as the second bypass capacitor.

また、上記した課題を解決するために、開示の技術の他の態様の、同じ電源線に接続された複数の電子回路を含む電子機器は、前記複数の電子回路のそれぞれが、第1バイパスコンデンサ、又は、前記第1バイパスコンデンサよりも小容量の第2バイパスコンデンサとして機能可能なバイパスコンデンサ回路と、クロック入力端子と、データ入力端子と、前記クロック入力端子に入力されたクロックに基づき動作する、前記データ入力端子に入力されたデータが入力されるシフトレジスタと、前記シフトレジスタ内のデータが、所定のデータとなったときに、前記バイパスコンデンサ回路を前記第2バイパスコンデンサとして機能させる制御回路とを、備える。   In order to solve the above-described problem, an electronic apparatus including a plurality of electronic circuits connected to the same power supply line according to another aspect of the disclosed technology is such that each of the plurality of electronic circuits is a first bypass capacitor. Or a bypass capacitor circuit capable of functioning as a second bypass capacitor having a smaller capacity than the first bypass capacitor, a clock input terminal, a data input terminal, and a clock input to the clock input terminal. A shift register to which data input to the data input terminal is input; and a control circuit that causes the bypass capacitor circuit to function as the second bypass capacitor when the data in the shift register becomes predetermined data; Is provided.

また、開示の技術の一態様のストレス試験装置は、それぞれ、所定の制御を行うことによってバイパスコンデンサの容量がより少ない第2電子回路として機能させることが可能な、同じ電源線に接続された複数の電子回路を含む電子機器用の装置であって、前記所定の制御を行うことにより、前記複数の電子回路内の1つの電子回路を、順々に、第2電子回路として機能させる制御手段と、第2電子回路として機能している電子回路が変わる度に、前記電子機器の動作状態を検査し、前記電子機器の動作状態が異常なものであった場合に、第2電子回路として機能している電子回路の識別情報を出力する検査手段とを備える。   In addition, the stress test apparatus according to one aspect of the disclosed technology is configured such that each of the plurality of stress test apparatuses connected to the same power supply line can function as a second electronic circuit having a smaller bypass capacitor capacity by performing predetermined control. A device for an electronic device including the electronic circuit, wherein the electronic device in the plurality of electronic circuits functions in turn as a second electronic circuit by performing the predetermined control; Each time the electronic circuit functioning as the second electronic circuit changes, the operation state of the electronic device is inspected, and when the operation state of the electronic device is abnormal, the electronic circuit functions as the second electronic circuit. Inspection means for outputting identification information of the electronic circuit.

電子機器に上記構成を採用しておけば、発生頻度の少ない不具合が発生した場合に、その発生原因となっている電子回路を容易に特定出来る電子機器を実現できる。また、上記構成のストレス試験装置によれば、そのような電子機器内の,不具合の発生原因となっている電子回路を特定できる。   By adopting the above-described configuration in the electronic device, it is possible to realize an electronic device that can easily identify the electronic circuit that is the cause of occurrence of a failure that occurs less frequently. Moreover, according to the stress test apparatus having the above-described configuration, it is possible to identify an electronic circuit that is a cause of occurrence of a malfunction in such an electronic device.

実施形態に係る電子機器の構成図。The block diagram of the electronic device which concerns on embodiment. 実施形態に係る電子機器が備えるLSIの構成図。1 is a configuration diagram of an LSI included in an electronic device according to an embodiment. 実施形態に係る電子機器用のストレス試験システムの構成図。The block diagram of the stress test system for electronic devices which concerns on embodiment. ストレス試験装置が実行する処理の流れ図。The flowchart of the process which a stress test apparatus performs. 電子機器(PCB)の概略構成図。1 is a schematic configuration diagram of an electronic device (PCB). 電子機器(SiP)の概略構成図。The schematic block diagram of an electronic device (SiP).

以下、発明者が開発した電子機器の一例(以下、実施形態に係る電子機器と表記する)を、図面を参照して詳細に説明する。   Hereinafter, an example of an electronic device developed by the inventors (hereinafter referred to as an electronic device according to an embodiment) will be described in detail with reference to the drawings.

まず、図1及び図2を用いて、実施形態に係る電子機器1の構成を説明する。   First, the configuration of the electronic apparatus 1 according to the embodiment will be described with reference to FIGS. 1 and 2.

図1に示してあるように、実施形態に係る電子機器1は、M個(M≧2:図では、M=3)のLSI10をプリント配線板5上に実装したPCB(プリント回路板)である。   As shown in FIG. 1, an electronic device 1 according to the embodiment is a PCB (printed circuit board) in which M (M ≧ 2: M = 3 in the figure) LSIs 10 are mounted on a printed wiring board 5. is there.

この電子機器1に用いられている各LSI10は、図2に示した構成を有するLSIである。すなわち、LSI10は、クロック入力端子11、データ入力端子12、データ出力端子13、VDD端子14、VSS端子15、回路16、バイパスコンデンサ回路17、制御回路18等を備えたLSIとなっている。   Each LSI 10 used in the electronic apparatus 1 is an LSI having the configuration shown in FIG. That is, the LSI 10 is an LSI including a clock input terminal 11, a data input terminal 12, a data output terminal 13, a VDD terminal 14, a VSS terminal 15, a circuit 16, a bypass capacitor circuit 17, a control circuit 18, and the like.

VDD端子14、VSS端子15は、LSI10の電源端子である。回路16は、LSI10の本来の機能を実現するための回路である。LSI10内には、VDD端子14と回路16とを接続するVDD線、及び、VSS端子15と回路16とを接続するVSS線が設けられている。   The VDD terminal 14 and the VSS terminal 15 are power supply terminals of the LSI 10. The circuit 16 is a circuit for realizing the original function of the LSI 10. In the LSI 10, a VDD line that connects the VDD terminal 14 and the circuit 16 and a VSS line that connects the VSS terminal 15 and the circuit 16 are provided.

制御回路18は、シフトレジスタ24とデコーダ25とにより構成された回路である。   The control circuit 18 is a circuit composed of a shift register 24 and a decoder 25.

シフトレジスタ24は、クロック入力端子11に入力されたクロック(クロックパルス群)に基づき動作する,レジスタ長がN(N≧2)のシフトレジスタである。図2中に模式的に示してあるように、このシフトレジスタ24の先頭のフリップフロップの入力端子は、データ入力端子12と接続されている。また、シフトレジスタ24の各フリップフロップの出力端子は、デコーダ25と接続されており、シフトレジスタ24の最終段のフリ
ップフロップの出力端子は、データ出力端子13とも接続されている。
The shift register 24 is a shift register having a register length of N (N ≧ 2) that operates based on a clock (clock pulse group) input to the clock input terminal 11. As schematically shown in FIG. 2, the input terminal of the first flip-flop of the shift register 24 is connected to the data input terminal 12. The output terminal of each flip-flop of the shift register 24 is connected to the decoder 25, and the output terminal of the flip-flop at the final stage of the shift register 24 is also connected to the data output terminal 13.

デコーダ25は、シフトレジスタ24からのパラレルデータ(Nビットデータ)が、予め定められている容量変更コマンドと一致している場合には、ハイレベルの制御信号を出力し、それ以外の場合には、ローレベルの制御信号を出力する回路である。   The decoder 25 outputs a high-level control signal when the parallel data (N-bit data) from the shift register 24 matches a predetermined capacity change command, and otherwise. This is a circuit for outputting a low level control signal.

バイパスコンデンサ回路17は、制御回路18からの制御信号に基づき、容量の異なる2種のバイパスコンデンサのいずれかとして機能する回路である。   The bypass capacitor circuit 17 is a circuit that functions as one of two types of bypass capacitors having different capacities based on a control signal from the control circuit 18.

具体的には、バイパスコンデンサ回路17は、VSS線とVDD線とを接続する容量C1のコンデンサ21と、一方の端子がVSS線と接続された容量C2のコンデンサ22とを備えている。また、バイパスコンデンサ回路17は、コンデンサ22の他方の端子とVDD線との間の接続をON/OFFするための,ローレベルの信号がゲートに入力されている場合にONとなるトランジスタ23を備えている。そして、バイパスコンデンサ回路17のトランジスタ23のゲートには、制御回路18からの制御信号が入力されている。   Specifically, the bypass capacitor circuit 17 includes a capacitor 21 having a capacity C1 for connecting the VSS line and the VDD line, and a capacitor 22 having a capacity C2 having one terminal connected to the VSS line. The bypass capacitor circuit 17 includes a transistor 23 that is turned on when a low level signal is input to the gate for turning on / off the connection between the other terminal of the capacitor 22 and the VDD line. ing. A control signal from the control circuit 18 is input to the gate of the transistor 23 of the bypass capacitor circuit 17.

この構成から明らかなように、バイパスコンデンサ回路17は、制御回路18からローレベルの制御信号が出力されている場合には、容量C1のバイパスコンデンサとして機能し、そうでない場合には、容量“C1+C2”のバイパスコンデンサとして機能する回路となっている。   As is apparent from this configuration, the bypass capacitor circuit 17 functions as a bypass capacitor having a capacitance C1 when a low-level control signal is output from the control circuit 18, and otherwise, the capacitance “C1 + C2”. The circuit functions as a bypass capacitor.

図1に戻って、電子機器1の構成の説明を続ける。   Returning to FIG. 1, the description of the configuration of the electronic device 1 will be continued.

電子機器1のプリント配線板5には、各LSI10のVDD端子14を、電子機器1の電源(図示略)に接続するためのVDD電源線、及び、各LSI10のVSS端子15を、電子機器1の電源に接続するためのVSS電源線が、設けられている。プリント配線板5には、クロック入力端子31、当該クロック入力端子31と各LSI10のクロック入力端子11との間を接続する信号線、及び、データ入力端子32も設けられている。   On the printed wiring board 5 of the electronic device 1, the VDD power line for connecting the VDD terminal 14 of each LSI 10 to the power supply (not shown) of the electronic device 1 and the VSS terminal 15 of each LSI 10 are connected to the electronic device 1. A VSS power line is provided for connection to the power source. The printed wiring board 5 is also provided with a clock input terminal 31, a signal line connecting the clock input terminal 31 and the clock input terminal 11 of each LSI 10, and a data input terminal 32.

プリント配線板5には、クロック入力端子11へのクロックの入力により、データ入力端子32への入力データを各LSI10内のシフトレジスタ24に順次供給できるようにするための信号線35及び複数の信号線36も、設けられている。   The printed wiring board 5 has a signal line 35 and a plurality of signals for sequentially supplying input data to the data input terminal 32 to the shift register 24 in each LSI 10 by inputting a clock to the clock input terminal 11. A line 36 is also provided.

より具体的には、電子機器1内のM個のLSI10を、入力データの供給順通りに第1〜第MLSI10と表記すると、プリント配線板5には、データ入力端子32と第1LSI10のデータ入力端子12とを接続する信号線35が設けられている。また、プリント配線板5には、第m−1LSI10(m=2〜M)のデータ出力端子13と第mLSI10のデータ入力端子12とを接続する信号線36も設けらている。   More specifically, when the M LSIs 10 in the electronic device 1 are expressed as first to first MLSIs 10 in the order of supply of input data, the data input terminals 32 and the data inputs of the first LSIs 10 are input to the printed wiring board 5. A signal line 35 that connects the terminal 12 is provided. The printed wiring board 5 is also provided with a signal line 36 for connecting the data output terminal 13 of the m-1 LSI 10 (m = 2 to M) and the data input terminal 12 of the m LSI 10.

次に、電子機器1の機能を説明する。   Next, functions of the electronic device 1 will be described.

既に説明したように、電子機器1内の各LSI10(図2参照。)は、クロック入力端子11にクロックパルスが入力される度にデータ入力端子12に入力されているデータを取り込む,レジスタ長がNのシフトレジスタ24を備えている。また、各LSI10は、シフトレジスタ24から出力されるシリアルデータを外部に出力するためのデータ出力端子13も備えている。そして、各LSI10は、シフトレジスタ24に容量変更コマンドが設定されている場合には、容量C1のバイパスコンデンサを備えたLSIとして機能し、そうではない場合には、容量“C1+C2”のバイパスコンデンサを備えたLSIとして機能するものとなっている。   As described above, each LSI 10 (see FIG. 2) in the electronic device 1 takes in the data input to the data input terminal 12 every time a clock pulse is input to the clock input terminal 11. N shift registers 24 are provided. Each LSI 10 also includes a data output terminal 13 for outputting serial data output from the shift register 24 to the outside. Each LSI 10 functions as an LSI having a bypass capacitor having a capacitance C1 when a capacitance change command is set in the shift register 24; otherwise, each LSI 10 has a bypass capacitor having a capacitance “C1 + C2”. It functions as a built-in LSI.

一方、電子機器1(図1参照。)のプリント配線板5には、各LSI10のクロック入力端子11と接続されたクロック入力端子31、及び、第1LSI10のデータ入力端子12と接続されたデータ入力端子32が設けられている。さらに、プリント配線板5には、第m−1LSI10(m=2〜M)のデータ出力端子13と第mLSI10のデータ入力端子12とを接続する信号線36も設けられている。   On the other hand, on the printed wiring board 5 of the electronic device 1 (see FIG. 1), the clock input terminal 31 connected to the clock input terminal 11 of each LSI 10 and the data input connected to the data input terminal 12 of the first LSI 10. A terminal 32 is provided. Further, the printed wiring board 5 is also provided with a signal line 36 for connecting the data output terminal 13 of the m-1 LSI 10 (m = 2 to M) and the data input terminal 12 of the m LSI 10.

従って、N個のクロックパルスのクロック入力端子31への入力と容量変更コマンドのデータ入力端子32へのシリアル入力とを同期的に行えば、電子機器1の第1LSI10内のシフトレジスタ24だけに容量変更コマンドを設定できることになる。また、その後、さらにN個のクロックパルスをクロック入力端子31に入力すれば、容量変更コマンドがNビット分シフトする結果として、第2LSI10内のシフトレジスタ24だけに容量変更コマンドが設定されることになる。同様に、第iLSI10(i=2〜M−1)内のシフトレジスタ24だけに容量変更コマンドが設定されているときに、クロック入力端子31にN個のクロックパルスを入力すれば、第i+1LSI10内のシフトレジスタ24だけに容量変更コマンドが設定されることになる。   Therefore, if the input of N clock pulses to the clock input terminal 31 and the serial input to the data input terminal 32 of the capacity change command are performed synchronously, only the shift register 24 in the first LSI 10 of the electronic device 1 has a capacity. The change command can be set. If N clock pulses are further input to the clock input terminal 31, the capacity change command is set only in the shift register 24 in the second LSI 10 as a result of the capacity change command being shifted by N bits. Become. Similarly, if a capacity change command is set only in the shift register 24 in the i-th LSI 10 (i = 2 to M−1), if N clock pulses are input to the clock input terminal 31, the i + 1 LSI 10 The capacity change command is set only in the shift register 24.

そして、電子機器1内の各LSI10は、上記した構成・機能を有するものとなっている。従って、上記のような制御により、電子機器1の第jLSI10(j=1〜M)内のシフトレジスタ24だけに容量変更コマンドを設定した場合、第jLSI10は、容量C1のバイパスコンデンサを備えたLSIとして機能することになる。また、シフトレジスタ24に容量変更コマンドが設定されていない他の各LSI10は、容量“C1+C2”のバイパスコンデンサを備えたLSIとして機能することになる。   Each LSI 10 in the electronic device 1 has the configuration and functions described above. Therefore, when the capacity change command is set only to the shift register 24 in the jth LSI 10 (j = 1 to M) of the electronic device 1 by the control as described above, the jth LSI 10 includes the bypass capacitor having the capacity C1. Will function as. Further, each of the other LSIs 10 in which the capacitance change command is not set in the shift register 24 functions as an LSI including a bypass capacitor having a capacitance “C1 + C2”.

そして、LSI10内の電源ノイズ量は、バイパスコンデンサの容量が小さい方が大きくなり、電源ノイズ量が大きくなると、誤動作が発生し易くなる。そのため、第jLSI10内のシフトレジスタ24だけに容量変更コマンドが設定されている場合、電子機器1は、第jLSI10のみが誤動作し易い状態で動作することになる。この“第jLSI10のみが誤動作し易い状態”は、第jLSI10に対してストレスを与えることによって実現できる状態と本質的には同じものである。   The amount of power supply noise in the LSI 10 increases as the bypass capacitor has a smaller capacity. When the amount of power supply noise increases, malfunction tends to occur. Therefore, when the capacity change command is set only in the shift register 24 in the jth LSI 10, the electronic device 1 operates in a state where only the jth LSI 10 is likely to malfunction. This “state in which only the j-th LSI 10 is likely to malfunction” is essentially the same as a state that can be realized by applying stress to the j-th LSI 10.

従って、本実施形態に係る電子機器1は、LSI10単位でのストレス試験を行える機器であると共に、各LSI10に対するストレス試験を行えば、不具合の発生原因となっているLSI10を特定できる機器となっていることになる。   Therefore, the electronic device 1 according to the present embodiment is a device that can perform a stress test in units of LSIs 10 and can identify the LSI 10 that is causing the failure by performing a stress test on each LSI 10. Will be.

なお、電子機器1に対するストレス試験を行う装置/システムとしては、具体的な構成の異なる様々なものを採用することが出来る。   Various devices / systems having different specific configurations can be adopted as a device / system for performing a stress test on the electronic device 1.

例えば、電子機器1が、画像信号を出力する機器(デジタルチューナボード等)である場合、図3に示した構成のストレス試験システムにより電子機器1に対するストレス試験を行うことが出来る。   For example, when the electronic device 1 is a device that outputs an image signal (such as a digital tuner board), a stress test can be performed on the electronic device 1 using the stress test system having the configuration shown in FIG.

このストレス試験システム内の画像表示装置42は、電子機器1が出力する画像信号に応じた画像を表示する装置である。画像取込装置43は、画像表示装置42により表示された画像を取り込んで、当該画像を表す画像データを生成する装置(ビデオカメラ等)である。検査装置44は、画像取込装置43からの画像データを解析することにより、電子機器1が正常に機能しているか否かを検査する装置である。この検査装置44は、外部装置(後述するストレス試験装置41)から所定内容の検査開始コマンドが送信されてきたときに、電子機器1に対する検査を開始し、検査が完了したときに、検査結果を外部装置に返送する装置となっている。   The image display device 42 in the stress test system is a device that displays an image corresponding to an image signal output from the electronic device 1. The image capturing device 43 is a device (such as a video camera) that captures an image displayed by the image display device 42 and generates image data representing the image. The inspection device 44 is a device that inspects whether or not the electronic apparatus 1 is functioning normally by analyzing image data from the image capturing device 43. The inspection device 44 starts an inspection on the electronic device 1 when an inspection start command having a predetermined content is transmitted from an external device (a stress test device 41 described later), and displays an inspection result when the inspection is completed. It is a device that returns to an external device.

ストレス試験装置41は、表示装置41aが接続されているコンピュータに、電子機器1や検査装置44との間の通信を可能とするための拡張ボード41bを取り付けた上で、ストレス試験プログラムを可搬型記録媒体からインストールした装置である。   The stress test apparatus 41 has a portable computer which can load a stress test program after attaching an expansion board 41b for enabling communication with the electronic apparatus 1 and the inspection apparatus 44 to a computer to which the display apparatus 41a is connected. It is a device installed from a recording medium.

このストレス試験装置41にインストールされているストレス試験プログラムは、ストレス試験装置41に図4に示した手順の処理を実行させるプログラムとなっている。   The stress test program installed in the stress test apparatus 41 is a program that causes the stress test apparatus 41 to execute the processing of the procedure shown in FIG.

すなわち、ストレス試験プログラムに従った動作を開始したストレス試験装置41は、まず、電子機器1の第1LSI10のシフトレジスタ24に容量変更コマンドを設定する処理(ステップS101)を行う。より具体的には、ストレス試験装置41は、N個のクロックパルスのクロック入力端子31への入力と容量変更コマンドのデータ入力端子32へのシリアル入力とが同期的に行われるように、拡張ボード41bを制御する処理を行う。   That is, the stress test apparatus 41 that has started the operation according to the stress test program first performs a process of setting a capacity change command in the shift register 24 of the first LSI 10 of the electronic device 1 (step S101). More specifically, the stress test apparatus 41 is configured so that the input of N clock pulses to the clock input terminal 31 and the serial input to the data input terminal 32 of the capacity change command are performed synchronously. The process which controls 41b is performed.

ステップS101の処理を終えたストレス試験装置41は、検査開始コマンドを検査装置44に対して送信(ステップS102)してから、ステップS103にて、検査結果が返送されてくるのを監視する。   The stress test apparatus 41 that has completed the process of step S101 transmits an inspection start command to the inspection apparatus 44 (step S102), and then monitors whether the inspection result is returned in step S103.

ストレス試験装置41は、検査結果が返送されてきた場合(ステップS103;YES)には、当該検査結果の内容をチェックする(ステップS104)。そして、ストレス試験装置41は、検査結果が、電子機器1が正常に機能していないことを示すものであった場合(ステップS104;NG)には、試験対象LSI10のLSI番号を記録する(ステップS105)。なお、試験対象LSI10とは、その時点(検査結果の受信時点)において、そのシフトレジスタ24に容量変更コマンドが設定されているLSI10のことである。また、LSI番号とは、信号線36により直列接続されたLSI10の中の何番目(第1LSI10が1番目)のLSI10であるかを示す数値のことである。   When the test result is returned (step S103; YES), the stress test apparatus 41 checks the content of the test result (step S104). If the test result indicates that the electronic device 1 is not functioning normally (step S104; NG), the stress test apparatus 41 records the LSI number of the test target LSI 10 (step S104). S105). Note that the test target LSI 10 is an LSI 10 for which a capacity change command is set in the shift register 24 at that time (inspection result reception time). The LSI number is a numerical value indicating the number of the LSIs 10 (the first LSI 10 is the first) among the LSIs 10 connected in series by the signal line 36.

ステップS105の処理を終えたストレス試験装置41は、全LSI10に対する試験が完了したか否かを判断する(ステップS106)。このステップS106にて、ストレス試験装置41が実際に行う処理は、その時点におけう試験対象LSI10が、第MLSI10であるか否かを判断する処理である。   The stress test apparatus 41 that has finished the process of step S105 determines whether or not the test for all the LSIs 10 has been completed (step S106). In step S106, the processing actually performed by the stress test apparatus 41 is processing for determining whether or not the test target LSI 10 at that time is the MLSI 10.

また、ストレス試験装置41は、検査結果が、電子機器1が正常に機能していることを示すものであった場合(ステップS104;OK)には、上記したステップS105の処理を行うことなく、ステップS106の処理(判断)を行う。   In addition, when the test result indicates that the electronic device 1 is functioning normally (step S104; OK), the stress test apparatus 41 does not perform the process of step S105 described above. The process (determination) of step S106 is performed.

そして、ストレス試験装置41は、全LSI10に対する試験が完了していなかった(ステップS106;NO)には、容量変更コマンドを次のLSI10内のシフトレジスタ24に設定する処理(ステップS107)を行う。すなわち、ストレス試験装置41は、N個のクロックパルスを電子機器1のクロック入力端子31に供給する処理を行う。その後、ストレス試験装置41は、ステップS102以降の処理を再び開始する。   If the test for all the LSIs 10 has not been completed (step S106; NO), the stress test apparatus 41 performs a process of setting a capacity change command in the shift register 24 in the next LSI 10 (step S107). That is, the stress test apparatus 41 performs a process of supplying N clock pulses to the clock input terminal 31 of the electronic device 1. Thereafter, the stress test apparatus 41 starts again the processes after step S102.

一方、全LSI10に対する試験が完了していた場合(ステップS106;YES)、ストレス試験装置41は、ステップS105の処理時に記録した各LSI番号を、表示装置41aの画面上に表示する(ステップS107)。そして、ストレス試験装置41は、ストレス試験プログラムに従った動作を終了する。   On the other hand, when the test for all the LSIs 10 has been completed (step S106; YES), the stress test apparatus 41 displays each LSI number recorded during the process of step S105 on the screen of the display device 41a (step S107). . Then, the stress test apparatus 41 ends the operation according to the stress test program.

《変形形態》
上記した電子機器1に対しては、各種の変形を行うことが出来る。例えば、各LSI10内のバイパスコンデンサ回路17は、容量の異なる少なくとも2種のバイパスコンデン
サとして機能可能な回路でありさえすれば良い。従って、バイパスコンデンサ回路17を、例えば、コンデンサ21を備えない回路や、容量の異なる3種以上のバイパスコンデンサとして機能可能な回路に変形することが出来る。
<Deformation>
Various modifications can be made to the electronic device 1 described above. For example, the bypass capacitor circuit 17 in each LSI 10 only needs to be a circuit that can function as at least two types of bypass capacitors having different capacities. Therefore, the bypass capacitor circuit 17 can be modified into, for example, a circuit that does not include the capacitor 21 or a circuit that can function as three or more types of bypass capacitors having different capacities.

また、制御回路18は、LSI10の所定数の制御信号入力端子に対して所定の制御信号が入力された場合に、バイパスコンデンサ回路17を、通常よりも容量の少ないバイパスコンデンサとして機能させることが出来る回路でありさえすれば良い。従って、LSI10から、クロック入力端子11とデータ出力端子13とを取り除き、制御回路18として、データ入力端子12と、トランジスタ23のゲートとを接続する信号線(配線)を設けておくことも出来る。また、制御回路18を、シフトレジスタ24の代わりに、通常のレジスタを備えた回路に変形することも出来る。   In addition, when a predetermined control signal is input to a predetermined number of control signal input terminals of the LSI 10, the control circuit 18 can cause the bypass capacitor circuit 17 to function as a bypass capacitor having a smaller capacity than usual. It only has to be a circuit. Accordingly, the clock input terminal 11 and the data output terminal 13 can be removed from the LSI 10 and a signal line (wiring) for connecting the data input terminal 12 and the gate of the transistor 23 can be provided as the control circuit 18. Further, the control circuit 18 can be modified to a circuit having a normal register instead of the shift register 24.

ただし、LSI10のデータ入力端子12とトランジスタ23のゲートとを直結した場合、プリント配線板5上に、(a)LSI10と同数のデータ入力端子32や、(b)データ入力端子32、データ入力端子32に入力されたデータを任意のLSI10に供給できるセレクタ、及び、データの供給先をセレクタに指示するための幾つかの端子を、設けざるを得ない。また、シフトレジスタ24の代わりに、通常のレジスタを採用した場合には、LSI10に、ストレス試験用の端子を多数設けざるを得なくなる。従って、電子機器1には、クロック入力端子31及びデータ入力端子32を設けるだけで実現できる上記構成を採用しておくことが望ましい。   However, when the data input terminal 12 of the LSI 10 and the gate of the transistor 23 are directly connected, (a) the same number of data input terminals 32 as the LSI 10, (b) data input terminals 32, and data input terminals are provided on the printed wiring board 5. A selector that can supply the data input to 32 to any LSI 10 and some terminals for instructing the selector of the data supply destination must be provided. When a normal register is used instead of the shift register 24, a lot of stress test terminals must be provided in the LSI 10. Therefore, it is desirable that the electronic device 1 adopt the above-described configuration that can be realized only by providing the clock input terminal 31 and the data input terminal 32.

また、いわゆるJTAG対応ICは、それぞれ、クロック入力端子11、データ入力端子12、データ出力端子13に相当するTCK、TDI、TDO端子と、制御回路18に相当する回路(インストラクションレジスタ、デコーダ等からなる回路)を備えたものとなっている。そのため、JTAG対応ICの改良によりLSI10を製造する場合やLSI10をJTAGテストが可能なデバイスとして製造する場合には、JTAGテストのための回路、端子を、バイパスコンデンサ回路17を制御するための回路、端子として利用することが出来る。   The so-called JTAG-compatible IC includes a TCK, TDI, and TDO terminals corresponding to the clock input terminal 11, the data input terminal 12, and the data output terminal 13, and a circuit (an instruction register, a decoder, and the like) corresponding to the control circuit 18, respectively. Circuit). Therefore, when the LSI 10 is manufactured by improving the JTAG-compatible IC, or when the LSI 10 is manufactured as a device capable of JTAG test, a circuit for controlling the bypass capacitor circuit 17 and a terminal for the JTAG test, Can be used as a terminal.

また、電子機器1は、PCBであったが、電子機器1を、SiPとして実現することも出来る。なお、電子機器1をSiPとして実現する場合、SiP内の各ダイをLSI10相当の構成・機能を有するものとし、SiPの2端子がクロック入力端子31及びデータ入力端子32として機能するようにしておけば、良いだけである。   Further, although the electronic device 1 is a PCB, the electronic device 1 can be realized as SiP. When the electronic device 1 is realized as a SiP, each die in the SiP has a configuration / function equivalent to the LSI 10 and the two terminals of the SiP function as the clock input terminal 31 and the data input terminal 32. It ’s just good.

また、上記したストレス試験装置41は、他装置を利用して、電子機器1の機能を検査する装置であったが、ストレス試験装置41を、他装置を利用せずに、電子機器1の機能を検査する装置に変形しても良い。また、電子機器1の用途(目的)によっては、正常に機能しているか否かを機器に自動的に判定させることが困難なこともある。そのため、ストレス試験装置41を、ステップS102の処理を行わず、ステップS103にて、検査結果が電子機器1の検査者から入力されるのを待機(監視)する装置に変形しておいても良い。   Moreover, although the above-described stress test apparatus 41 is an apparatus that inspects the function of the electronic apparatus 1 using another apparatus, the stress test apparatus 41 can be used to function the electronic apparatus 1 without using the other apparatus. It may be modified into a device for inspecting. In addition, depending on the application (purpose) of the electronic device 1, it may be difficult for the device to automatically determine whether or not the device is functioning normally. Therefore, the stress test apparatus 41 may be transformed into an apparatus that does not perform the process of step S102 and waits (monitors) that an inspection result is input from the inspector of the electronic device 1 in step S103. .

また、ストレス試験装置41を、各LSI10についての検査結果を全て記録する装置、検査結果の出力の仕方が上記したものとは異なる装置(例えば、検査結果をプリントアウトする装置)等に変形しても良いことは当然のことである。   Further, the stress test apparatus 41 is transformed into an apparatus for recording all the inspection results for each LSI 10, an apparatus for outputting the inspection results different from the above (for example, an apparatus for printing out the inspection results), or the like. It's natural to be good.

1 電子機器
5 プリント配線板
10 LSI
11,31 クロック入力端子
12,32 データ入力端子
13 データ出力端子
14 VDD端子
15 VSS端子
16 回路
17 バイパスコンデンサ回路
18 制御回路
21,22 コンデンサ
23 トランジスタ
24 シフトレジスタ
25 デコーダ
35,36 信号線
41 ストレス試験装置
41a 表示装置
41b 拡張ボード
42 画像表示装置
43 画像取込装置
44 検査装置
1 Electronic Equipment 5 Printed Wiring Board 10 LSI
11, 31 Clock input terminal 12, 32 Data input terminal 13 Data output terminal 14 VDD terminal 15 VSS terminal 16 Circuit 17 Bypass capacitor circuit 18 Control circuit 21, 22 Capacitor 23 Transistor 24 Shift register 25 Decoder 35, 36 Signal line 41 Stress test Device 41a Display device 41b Expansion board 42 Image display device 43 Image capture device 44 Inspection device

Claims (4)

同じ電源線に接続された複数の電子回路を含む電子機器であって、
前記複数の電子回路のそれぞれが、
所定数の制御信号入力端子と、
第1バイパスコンデンサ、又は、前記第1バイパスコンデンサよりも小容量の第2バイパスコンデンサとして機能可能なバイパスコンデンサ回路と、
前記所定数の制御信号入力端子に対して所定の制御信号が入力された場合に、前記バイパスコンデンサ回路を前記第2バイパスコンデンサとして機能させる制御回路と、
を、備える
ことを特徴とする電子機器。
An electronic device including a plurality of electronic circuits connected to the same power line,
Each of the plurality of electronic circuits is
A predetermined number of control signal input terminals;
A bypass capacitor circuit capable of functioning as a first bypass capacitor or a second bypass capacitor having a smaller capacity than the first bypass capacitor;
A control circuit that causes the bypass capacitor circuit to function as the second bypass capacitor when a predetermined control signal is input to the predetermined number of control signal input terminals;
An electronic device characterized by comprising:
同じ電源線に接続された複数の電子回路を含む電子機器であって、
前記複数の電子回路のそれぞれが、
第1バイパスコンデンサ、又は、前記第1バイパスコンデンサよりも小容量の第2バイパスコンデンサとして機能可能なバイパスコンデンサ回路と、
クロック入力端子と
データ入力端子と、
前記クロック入力端子に入力されたクロックに基づき動作する、前記データ入力端子に入力されたデータが入力されるシフトレジスタと、
前記シフトレジスタ内のデータが、所定のデータとなったときに、前記バイパスコンデンサ回路を前記第2バイパスコンデンサとして機能させる制御回路と、
を、備える
ことを特徴とする電子機器。
An electronic device including a plurality of electronic circuits connected to the same power line,
Each of the plurality of electronic circuits is
A bypass capacitor circuit capable of functioning as a first bypass capacitor or a second bypass capacitor having a smaller capacity than the first bypass capacitor;
A clock input terminal, a data input terminal,
A shift register that operates based on a clock input to the clock input terminal and that receives data input to the data input terminal;
A control circuit that causes the bypass capacitor circuit to function as the second bypass capacitor when the data in the shift register becomes predetermined data;
An electronic device characterized by comprising:
前記複数の電子回路のそれぞれが、
前記シフトレジスタからシリアルに出力されるデータを自電子回路外に出力するためのデータ出力端子を、さらに、備え、
前記複数の電子回路が、特定の電子回路を除いた各電子回路のデータ出力端子から出力されるデータが他の電子回路のデータ入力端子に入力されるように、直列接続されている
ことを特徴とする請求項2記載の電子機器。
Each of the plurality of electronic circuits is
A data output terminal for outputting data output serially from the shift register to the outside of the electronic circuit,
The plurality of electronic circuits are connected in series so that data output from a data output terminal of each electronic circuit excluding a specific electronic circuit is input to a data input terminal of another electronic circuit. The electronic device according to claim 2.
それぞれ、所定の制御を行うことにより、バイパスコンデンサの容量がより少ない第2電子回路として機能させることが可能な、同じ電源線に接続された複数の電子回路を含む電子機器用のストレス試験装置であって、
前記所定の制御を行うことにより、前記複数の電子回路内の1つの電子回路を、順々に、第2電子回路として機能させる制御手段と、
第2電子回路として機能している電子回路が変わる度に、前記電子機器の動作状態を検査し、前記電子機器の動作状態が異常なものであった場合に、第2電子回路として機能している電子回路の識別情報を出力する検査手段と、
を備えることを特徴とするストレス試験装置。
A stress test apparatus for an electronic device including a plurality of electronic circuits connected to the same power supply line, each capable of functioning as a second electronic circuit having a smaller bypass capacitor capacity by performing predetermined control. There,
Control means for causing one electronic circuit in the plurality of electronic circuits to sequentially function as a second electronic circuit by performing the predetermined control;
Each time the electronic circuit functioning as the second electronic circuit changes, the operation state of the electronic device is inspected, and if the operation state of the electronic device is abnormal, the electronic circuit functions as the second electronic circuit. Inspection means for outputting identification information of the electronic circuit being
A stress test apparatus comprising:
JP2009292084A 2009-12-24 2009-12-24 Electronic equipment and stress test equipment Expired - Fee Related JP5347947B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2009292084A JP5347947B2 (en) 2009-12-24 2009-12-24 Electronic equipment and stress test equipment

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2009292084A JP5347947B2 (en) 2009-12-24 2009-12-24 Electronic equipment and stress test equipment

Publications (2)

Publication Number Publication Date
JP2011133305A JP2011133305A (en) 2011-07-07
JP5347947B2 true JP5347947B2 (en) 2013-11-20

Family

ID=44346206

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2009292084A Expired - Fee Related JP5347947B2 (en) 2009-12-24 2009-12-24 Electronic equipment and stress test equipment

Country Status (1)

Country Link
JP (1) JP5347947B2 (en)

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2632731B2 (en) * 1989-08-02 1997-07-23 三菱電機株式会社 Integrated circuit device
JPH0637777U (en) * 1992-10-26 1994-05-20 日本電信電話株式会社 Printed circuit board for power supply noise evaluation
JPH07248353A (en) * 1994-03-11 1995-09-26 Sony Tektronix Corp Power supply electric current measuring device
JPH11352195A (en) * 1998-06-04 1999-12-24 Hitachi Ltd Power source device for voltage margin test
JP4161503B2 (en) * 2000-01-17 2008-10-08 株式会社明電舎 Noise test method
JP2008232667A (en) * 2007-03-16 2008-10-02 Nec Electronics Corp Semiconductor testing device and test method

Also Published As

Publication number Publication date
JP2011133305A (en) 2011-07-07

Similar Documents

Publication Publication Date Title
JP4277055B2 (en) Drive circuit, display device, and television system
US9990248B2 (en) Display driver integrated circuit and display device having the same
JPH06249919A (en) Interterminal-connection test method of semiconductor integrated circuit device
JPH10311869A (en) Boundary scan inspection device
JP2009058685A (en) Panel display device, and method for detecting abnormality in panel
US7007206B2 (en) Interactive circuit assembly test/inspection scheduling
JP5347947B2 (en) Electronic equipment and stress test equipment
WO2004086070A1 (en) Inspection circuit and inspection method of semiconductor device
JP5067266B2 (en) Integrated circuit board with JTAG function
US7251761B2 (en) Assembly for LSI test and method for the test
JP2004361351A (en) Scan path circuit, and method of testing logic circuit and integrated circuit equipped with the same
JP5176962B2 (en) Printed board connection test apparatus and method
JP2010002315A (en) Semiconductor testing device and method for testing dc characteristic thereof
Jandhyala et al. Design-for-test analysis of a buffered sdram dimm
KR200458112Y1 (en) Jig for test of miltimedia display
JP4346626B2 (en) Semiconductor integrated circuit and inspection method thereof
JP2006226908A (en) Method of inspecting multi-chip package
JP2003307543A (en) Apparatus and method for inspecting lsi
JP2004134628A (en) Semiconductor device
US6421810B1 (en) Scalable parallel test bus and testing method
KR101478790B1 (en) Apparatus for testing Printed Circuit Board
JP2002258941A (en) Equipment checking system
KR100286046B1 (en) Tester for pcb
JP2007309733A (en) Semiconductor integrated circuit and inspection method for same
JP2008097246A (en) Information processor, operation method thereof and program

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20120910

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20130710

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20130723

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20130805

R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

LAPS Cancellation because of no payment of annual fees