JP4818651B2 - 暗号化・復号化回路 - Google Patents
暗号化・復号化回路 Download PDFInfo
- Publication number
- JP4818651B2 JP4818651B2 JP2005204061A JP2005204061A JP4818651B2 JP 4818651 B2 JP4818651 B2 JP 4818651B2 JP 2005204061 A JP2005204061 A JP 2005204061A JP 2005204061 A JP2005204061 A JP 2005204061A JP 4818651 B2 JP4818651 B2 JP 4818651B2
- Authority
- JP
- Japan
- Prior art keywords
- key
- encryption
- decryption
- generation
- circuit
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 238000012545 processing Methods 0.000 description 52
- 238000011156 evaluation Methods 0.000 description 47
- 238000004364 calculation method Methods 0.000 description 40
- 239000000872 buffer Substances 0.000 description 32
- 238000010586 diagram Methods 0.000 description 23
- 238000000034 method Methods 0.000 description 22
- 238000012795 verification Methods 0.000 description 19
- 230000007704 transition Effects 0.000 description 18
- 238000012546 transfer Methods 0.000 description 12
- 230000004048 modification Effects 0.000 description 11
- 238000012986 modification Methods 0.000 description 11
- 230000006870 function Effects 0.000 description 7
- 230000004913 activation Effects 0.000 description 6
- 230000009849 deactivation Effects 0.000 description 5
- 230000008569 process Effects 0.000 description 5
- 230000008859 change Effects 0.000 description 3
- 238000013500 data storage Methods 0.000 description 3
- 230000009467 reduction Effects 0.000 description 2
- 230000004044 response Effects 0.000 description 2
- 238000012790 confirmation Methods 0.000 description 1
- 238000013479 data entry Methods 0.000 description 1
- 238000011161 development Methods 0.000 description 1
- 230000014509 gene expression Effects 0.000 description 1
- 238000007726 management method Methods 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L9/00—Cryptographic mechanisms or cryptographic arrangements for secret or secure communications; Network security protocols
- H04L9/08—Key distribution or management, e.g. generation, sharing or updating, of cryptographic keys or passwords
- H04L9/0894—Escrow, recovery or storing of secret information, e.g. secret key escrow or cryptographic key storage
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L2209/00—Additional information or applications relating to cryptographic mechanisms or cryptographic arrangements for secret or secure communication H04L9/00
- H04L2209/12—Details relating to cryptographic hardware or logic circuitry
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L2209/00—Additional information or applications relating to cryptographic mechanisms or cryptographic arrangements for secret or secure communication H04L9/00
- H04L2209/16—Obfuscation or hiding, e.g. involving white box
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L2209/00—Additional information or applications relating to cryptographic mechanisms or cryptographic arrangements for secret or secure communication H04L9/00
- H04L2209/34—Encoding or coding, e.g. Huffman coding or error correction
Landscapes
- Engineering & Computer Science (AREA)
- Computer Security & Cryptography (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Storage Device Security (AREA)
- Compression Or Coding Systems Of Tv Signals (AREA)
Description
本実施の形態は、暗号・復号演算部に、暗号・復号演算回路とそれを回避する回避経路とを含ませ、入力されたデータを、暗号・復号演算回路において暗号化または復号化させるか、暗号・復号演算回路を迂回してそのまま出力させるか選択可能とした暗号化・復号化回路であって、データ格納部に鍵データの内容を送信するための配線の量の増加を抑制可能としたものである。
本実施の形態は、実施の形態1に係る暗号化・復号化回路の変形例であって、実施の形態1における鍵格納部54において、入力データの1チャネルに対して、複数の記憶部(レジスタ)を設け、複数の記憶部の一つに入力データの暗号化または復号化のための第1の鍵を記憶させ、第1の鍵を用いて第2の鍵を入力データから復号し、第2の鍵を複数の記憶部の他の一つに記憶させるようにしたものである。
本実施の形態は、実施の形態2に係る暗号化・復号化回路の変形例であって、実施の形態2におけるように、入力データの1チャネルに対して、複数の記憶部(レジスタ)を設け、かつ、あるチャネルの記憶部に記憶された第1の鍵を用いて、暗号化または復号化のための第2の鍵を入力データから復号し、その第2の鍵を異なるチャネルの記憶部の一つに記憶するようにしたものである。
本実施の形態は、実施の形態1に係る暗号化・復号化回路の変形例であって、実施の形態1における制御部51内に鍵有効判定回路を設け、鍵有効判定回路から出力される鍵有効信号の活性化・非活性化に基づいて、入力データから復号される第2の鍵が、正当な第1の鍵を用いて生成されたのか、それ以外の不正な鍵を用いて生成されたのか判定するようにしたものである。
本実施の形態は、実施の形態4に係る暗号化・復号化回路の変形例であって、実施の形態4における鍵有効判定回路51bに、暗号・復号演算部52にて復号鍵が暗号鍵を用いて生成された場合には、復号鍵が有効たることを示す復号鍵有効信号を活性化し、復号鍵が暗号鍵以外の鍵を用いて生成された場合には、復号鍵有効信号を非活性化する機能をさらに持たせて、復号鍵有効判定回路としたものである。
本実施の形態は、実施の形態5に係る暗号化・復号化回路の変形例であって、実施の形態5における復号鍵有効判定回路51cに、暗号鍵の世代と復号鍵の世代が一致しているか否かを検出する機能をさらに持たせて、暗号鍵・復号鍵世代一致判定回路としたものである。
本実施の形態は、実施の形態6に係る暗号化・復号化回路の変形例であって、暗号・復号演算部25にて第n世代復号鍵が、対応する第n世代暗号鍵を用いて有効に生成された場合には、第n世代復号鍵の生成のたびに、第n世代までの復号鍵が生成されたことを示す暗号鍵・復号鍵第n世代許可信号を生成する暗号化・復号化回路である。
本実施の形態は、実施の形態1に係る暗号化・復号化回路の変形例であって、複数の論理ゲート回路の組み合わせを含み、その組み合わせにより所定の信号を生成して、所定の信号を開始鍵として出力する開始鍵出力回路を設けて、暗号・復号演算部に、開始鍵を用いて入力データの暗号化または復号化を行うようにさせるものである。
本実施の形態は、実施の形態8に係る暗号化・復号化回路の変形例であって、所定の信号たる正当性評価鍵を出力する正当性評価鍵出力回路をさらに設けて、正当性評価鍵を用いて不揮発メモリ2に保存した鍵のハッシュ値を求め、ハッシュ値に基づいて不揮発メモリ2内の鍵に改ざんがあったかどうかを評価するものである。
本実施の形態は、実施の形態9に係る暗号化・復号化回路の変形例であって、所定の信号たるデバッガ検証鍵を出力するデバッガ検証鍵出力回路をさらに設けて、デバッガを用いたデータの不正取得等を防ぐものである。
本実施の形態は、実施の形態10に係る暗号化・復号化回路の変形例であって、暗号化または復号化された検証用データと一致するパスワードの入力がたとえあったとしても、不揮発メモリ2より読み出した鍵のハッシュ値と、不揮発メモリ2に格納されたMAC21のハッシュ値とが異なる場合には、入力データの暗号化または復号化を停止するようにしたものである。
本実施の形態は、実施の形態11に係る暗号化・復号化回路の変形例であって、ICチップ1が入力データを、暗号・復号演算部52を介さずに転送可能である場合であっても、不揮発メモリ2より読み出した鍵のハッシュ値と、不揮発メモリ2に格納されたMAC21のハッシュ値とが異なる場合、および、デバッガの使用を検知し、パスワードの入力がない場合、のうち少なくとも一方の場合には、入力データの転送を停止するようにしたものである。
上記においては、実施の形態9〜11に示した正当性評価回路、および、実施の形態12に示した暗号化・復号化回路については、いずれも実施の形態1の共通鍵暗号方式の暗号化・復号化回路を例に採り説明を行った。しかし、上記実施の形態9〜12の思想は、共通鍵暗号方式以外の暗号化・復号化回路にも適用することができる。
Claims (5)
- 鍵格納部と、
所与の第1の鍵を用いて、復号化される入力データから前記復号化のための第2の鍵を復号し、前記第2の鍵を前記鍵格納部に格納する復号演算部と、
鍵有効判定回路と
を備え、
前記鍵有効判定回路は、
前記復号演算部にて前記第2の鍵が前記第1の鍵を用いて復号された場合には、前記第2の鍵が有効たることを示す鍵有効信号を活性化し、
前記第2の鍵が前記第1の鍵以外の鍵を用いて復号された場合には、前記鍵有効信号を非活性化する
暗号化・復号化回路。 - 請求項1に記載の暗号化・復号化回路であって、
前記鍵有効信号は、前記復号演算部に与えられ、
前記復号演算部は、前記鍵有効信号が非活性化している場合には、前記復号化を停止する、あるいは、前記復号化の演算結果を廃棄する
暗号化・復号化回路。 - 第1世代暗号鍵を格納した鍵格納部と、
暗号・復号演算部と、
暗号鍵・復号鍵世代一致判定回路と
を備え、
前記暗号・復号演算部は、
前記第1世代暗号鍵を用いて、入力データの暗号化のための第2世代暗号鍵を生成し、前記第1世代暗号鍵を更新して前記第2世代暗号鍵を前記鍵格納部に格納し、
順次、第n世代暗号鍵(n:自然数)を用いて、前記入力データの暗号化のための第n+1世代暗号鍵を生成し、前記第n世代暗号鍵を更新して前記第n+1世代暗号鍵を前記鍵格納部に格納し、
前記第1世代暗号鍵を用いて、前記第1世代暗号鍵により暗号化された前記入力データの復号化のための第1世代復号鍵を生成し、前記第1世代復号鍵を前記鍵格納部に格納し、
順次、前記第n+1世代までの暗号鍵をそれぞれ用いて、前記入力データの復号化のための第n+1世代までの復号鍵をそれぞれ生成し、前記第n世代復号鍵を更新して前記第n+1世代復号鍵を前記鍵格納部に格納し、
前記暗号鍵・復号鍵世代一致判定回路は、
前記暗号・復号演算部にて前記第n世代復号鍵が、対応する前記第n世代暗号鍵を用いて生成された場合には、前記第n世代復号鍵が有効たることを示す暗号・復号鍵世代一致信号を活性化し、
前記第n世代復号鍵が、対応する前記第n世代暗号鍵以外の鍵を用いて生成された場合には、前記暗号・復号鍵世代一致信号を非活性化する
暗号化・復号化回路。 - 請求項3に記載の暗号化・復号化回路であって、
前記暗号・復号鍵世代一致信号は、前記暗号・復号演算部に与えられ、
前記暗号・復号演算部は、前記暗号・復号鍵世代一致信号が非活性化している場合には、前記復号化を停止する、あるいは、前記復号化の演算結果を廃棄する
暗号化・復号化回路。 - 第1世代暗号鍵を格納した鍵格納部と、
暗号・復号演算部と、
暗号鍵・復号鍵世代許可回路と
を備え、
前記暗号・復号演算部は、
前記第1世代暗号鍵を用いて、入力データの暗号化のための第2世代暗号鍵を生成し、前記第1世代暗号鍵を更新して前記第2世代暗号鍵を前記鍵格納部に格納し、
順次、第n世代暗号鍵(n:自然数)を用いて、前記入力データの暗号化のための第n+1世代暗号鍵を生成し、前記第n世代暗号鍵を更新して前記第n+1世代暗号鍵を前記鍵格納部に格納し、
前記第1世代暗号鍵を用いて、前記第1世代暗号鍵により暗号化された前記入力データの復号化のための第1世代復号鍵を生成し、前記第1世代復号鍵を前記鍵格納部に格納し、
順次、前記第n+1世代までの暗号鍵をそれぞれ用いて、前記入力データの復号化のための第n+1世代までの復号鍵をそれぞれ生成し、前記第n世代復号鍵を更新して前記第n+1世代復号鍵を前記鍵格納部に格納し、
前記暗号鍵・復号鍵世代許可回路は、
前記暗号・復号演算部にて前記第n世代復号鍵が、対応する前記第n世代暗号鍵を用いて有効に生成された場合には、前記第n世代復号鍵の生成のたびに、前記第n世代までの復号鍵が生成されたことを示す暗号鍵・復号鍵第n世代許可信号を生成する
暗号化・復号化回路。
Priority Applications (9)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2005204061A JP4818651B2 (ja) | 2005-07-13 | 2005-07-13 | 暗号化・復号化回路 |
CN201410768257.1A CN104393990B (zh) | 2005-07-13 | 2006-07-05 | 加密、解密电路 |
CN200610103127.1A CN1897517B (zh) | 2005-07-13 | 2006-07-05 | 加密、解密电路 |
CN201010545579.1A CN102123030B (zh) | 2005-07-13 | 2006-07-05 | 加密、解密电路 |
CN201710504287.5A CN107181594A (zh) | 2005-07-13 | 2006-07-05 | 加密、解密电路 |
CN201210224098.XA CN102780559B (zh) | 2005-07-13 | 2006-07-05 | 加密、解密电路 |
US11/483,849 US20070014396A1 (en) | 2005-07-13 | 2006-07-11 | Encoding/decoding circuit |
US13/172,217 US8619991B2 (en) | 2005-07-13 | 2011-06-29 | Encoding/decoding circuit |
US13/593,133 US8559634B2 (en) | 2005-07-13 | 2012-08-23 | Encoding/decoding circuit |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2005204061A JP4818651B2 (ja) | 2005-07-13 | 2005-07-13 | 暗号化・復号化回路 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2007027937A JP2007027937A (ja) | 2007-02-01 |
JP4818651B2 true JP4818651B2 (ja) | 2011-11-16 |
Family
ID=37609906
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2005204061A Active JP4818651B2 (ja) | 2005-07-13 | 2005-07-13 | 暗号化・復号化回路 |
Country Status (3)
Country | Link |
---|---|
US (3) | US20070014396A1 (ja) |
JP (1) | JP4818651B2 (ja) |
CN (5) | CN102780559B (ja) |
Families Citing this family (15)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP4466641B2 (ja) * | 2006-12-15 | 2010-05-26 | コニカミノルタビジネステクノロジーズ株式会社 | 暗号処理装置 |
DE102007021256A1 (de) * | 2007-05-07 | 2008-11-13 | Giesecke & Devrient Gmbh | Verfahren zum Speichern von Anwendungsdaten in einen Datenträger mit einem verschlüsselnden Speicher-Controller |
EP2242032B1 (en) * | 2008-01-21 | 2013-10-02 | Nippon Telegraph and Telephone Corporation | Secure computing system, secure computing method, secure computing apparatus and program therefor |
JP5141606B2 (ja) * | 2008-03-26 | 2013-02-13 | セイコーエプソン株式会社 | 印刷装置 |
US8995654B2 (en) | 2009-05-28 | 2015-03-31 | Emulex Corporation | Method for verifying correct encryption key utilization |
JP5121974B2 (ja) * | 2011-05-24 | 2013-01-16 | 株式会社東芝 | データ記憶装置、記憶制御装置及び方法 |
US20120300960A1 (en) * | 2011-05-27 | 2012-11-29 | Graeme Gordon Mackay | Digital signal routing circuit |
US10490459B2 (en) * | 2017-08-25 | 2019-11-26 | Taiwan Semiconductor Manufacturing Co., Ltd. | Method for source/drain contact formation in semiconductor devices |
AU2012308278A1 (en) * | 2011-09-15 | 2014-03-20 | Cubic Corporation | Secure key self-generation |
US9954925B2 (en) * | 2012-05-10 | 2018-04-24 | Saturn Licensing Llc | Transmission device, transmission method, reception device, reception method, program, stream transmission and reception system, and electronic apparatus |
US8797668B1 (en) * | 2013-03-13 | 2014-08-05 | Lsi Corporation | Systems and methods for penalty based multi-variant encoding |
JP6270101B2 (ja) * | 2013-08-14 | 2018-01-31 | 株式会社エルイーテック | 暗号回路のための切替手段を有するコンピュータチップ |
US9705501B2 (en) * | 2014-10-01 | 2017-07-11 | Maxim Integrated Products, Inc. | Systems and methods for enhancing confidentiality via logic gate encryption |
CA2951618A1 (en) * | 2015-12-16 | 2017-06-16 | Accenture Global Solutions Limited | Data pipeline architecture for cloud processing of structured and unstructured data |
DE102019112583A1 (de) * | 2019-05-14 | 2020-11-19 | Infineon Technologies Ag | Integrierte elektronische schaltung |
Family Cites Families (31)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US3441854A (en) * | 1966-03-31 | 1969-04-29 | Motorola Inc | Encoder-decoder circuit including diode switching of a stage from an amplifier to an oscillator |
JPS6363232A (ja) * | 1986-09-04 | 1988-03-19 | Oki Electric Ind Co Ltd | 暗号化通信方式 |
JPH0646344B2 (ja) * | 1988-05-23 | 1994-06-15 | 日本電信電話株式会社 | 暗号回路 |
JP3535183B2 (ja) * | 1991-10-30 | 2004-06-07 | 富士通株式会社 | スクランブル可能なコードレス電話システム及び該システムに用いられるコードレス電話機 |
US5392354A (en) * | 1991-10-30 | 1995-02-21 | Fujitsu Limited | Cordless phone system capable of scrambling communication signals |
JPH05244153A (ja) * | 1992-03-02 | 1993-09-21 | Nippon Telegr & Teleph Corp <Ntt> | ディジタル通信装置 |
JPH05327690A (ja) * | 1992-05-21 | 1993-12-10 | Hitachi Ltd | 通信方法および装置 |
US5619196A (en) * | 1995-12-28 | 1997-04-08 | Universal Electronics Inc. | Single wire keyboard encode and decode circuit |
JP3621512B2 (ja) * | 1996-06-19 | 2005-02-16 | 株式会社ルネサステクノロジ | ディジタル情報符号化装置、ディジタル情報復号化装置、ディジタル情報符号化・復号化装置、ディジタル情報符号化方法、及びディジタル情報復号化方法 |
JP3994466B2 (ja) * | 1997-03-26 | 2007-10-17 | ソニー株式会社 | ユーザ端末及び携帯再生装置 |
JP2000151427A (ja) * | 1998-09-08 | 2000-05-30 | Sony Corp | 符号化装置および方法、復号装置および方法、提供媒体、並びにデ―タ置換位置情報を生成するための方法 |
KR100798196B1 (ko) * | 1999-11-01 | 2008-01-24 | 소니 가부시끼 가이샤 | 정보 전송 시스템 및 방법, 송신 장치 및 수신 장치,데이터 처리 장치 및 데이터 처리 방법, 및 기록 매체 |
ATE522039T1 (de) * | 2000-01-21 | 2011-09-15 | Sony Computer Entertainment Inc | Vorrichtung und verfahren zur verarbeitung von verschlüsselten daten |
JP2002057662A (ja) * | 2000-08-07 | 2002-02-22 | Sony Corp | 情報処理装置、情報処理方法、並びに記録媒体 |
CN100428751C (zh) * | 2000-12-25 | 2008-10-22 | 松下电器产业株式会社 | 安全通信包处理装置及其方法 |
JP4673972B2 (ja) * | 2000-12-26 | 2011-04-20 | 富士通東芝モバイルコミュニケーションズ株式会社 | 移動通信システム及び通信装置 |
CN101526982B (zh) * | 2001-02-16 | 2012-05-30 | 索尼株式会社 | 数据处理方法及其设备 |
KR100413682B1 (ko) * | 2001-03-26 | 2003-12-31 | 삼성전자주식회사 | 암호화된 데이터를 포함한 데이터의 전송 및 수신 제어 방법 |
JP4491706B2 (ja) * | 2002-04-19 | 2010-06-30 | ソニー株式会社 | 暗号化復号化装置およびデータ受信装置 |
JP2003316263A (ja) * | 2002-04-19 | 2003-11-07 | Sony Corp | 演算装置および演算方法 |
JP2004088505A (ja) | 2002-08-27 | 2004-03-18 | Matsushita Electric Ind Co Ltd | 並列ストリーム暗復号装置及びその方法並びに並列ストリーム暗復号プログラム |
JP3881942B2 (ja) * | 2002-09-04 | 2007-02-14 | 松下電器産業株式会社 | 暗号化部を有する半導体装置 |
JP2004186814A (ja) * | 2002-11-29 | 2004-07-02 | Fujitsu Ltd | 共通鍵暗号化通信システム |
CN2609286Y (zh) * | 2002-12-16 | 2004-03-31 | 中国电子科技集团公司第三十研究所 | 一种快速换钥的密码芯片 |
US7774593B2 (en) * | 2003-04-24 | 2010-08-10 | Panasonic Corporation | Encrypted packet, processing device, method, program, and program recording medium |
JP4551112B2 (ja) * | 2003-04-24 | 2010-09-22 | パナソニック株式会社 | 暗号化パケット処理装置、方法、プログラム及びプログラム記録媒体 |
JP2004350007A (ja) * | 2003-05-22 | 2004-12-09 | Matsushita Electric Ind Co Ltd | 暗号方式 |
EP1673898A1 (en) * | 2003-09-22 | 2006-06-28 | Impsys Digital Security AB | Data communication security arrangement and method |
CN1234081C (zh) * | 2003-09-25 | 2005-12-28 | 联想(北京)有限公司 | 利用bios通过身份认证实现安全访问硬盘的方法 |
CN1617484A (zh) * | 2003-11-14 | 2005-05-18 | 大世界有限公司 | 使用密钥的双向通信方法 |
JP2005157930A (ja) * | 2003-11-28 | 2005-06-16 | Matsushita Electric Ind Co Ltd | 機密情報処理システムおよびlsi |
-
2005
- 2005-07-13 JP JP2005204061A patent/JP4818651B2/ja active Active
-
2006
- 2006-07-05 CN CN201210224098.XA patent/CN102780559B/zh not_active Expired - Fee Related
- 2006-07-05 CN CN201710504287.5A patent/CN107181594A/zh active Pending
- 2006-07-05 CN CN201410768257.1A patent/CN104393990B/zh not_active Expired - Fee Related
- 2006-07-05 CN CN200610103127.1A patent/CN1897517B/zh not_active Expired - Fee Related
- 2006-07-05 CN CN201010545579.1A patent/CN102123030B/zh not_active Expired - Fee Related
- 2006-07-11 US US11/483,849 patent/US20070014396A1/en not_active Abandoned
-
2011
- 2011-06-29 US US13/172,217 patent/US8619991B2/en active Active
-
2012
- 2012-08-23 US US13/593,133 patent/US8559634B2/en active Active
Also Published As
Publication number | Publication date |
---|---|
CN1897517B (zh) | 2011-04-06 |
US20110255694A1 (en) | 2011-10-20 |
US8559634B2 (en) | 2013-10-15 |
US8619991B2 (en) | 2013-12-31 |
CN102780559B (zh) | 2016-01-06 |
CN102123030B (zh) | 2013-01-02 |
US20070014396A1 (en) | 2007-01-18 |
CN1897517A (zh) | 2007-01-17 |
CN102123030A (zh) | 2011-07-13 |
CN104393990A (zh) | 2015-03-04 |
CN102780559A (zh) | 2012-11-14 |
CN107181594A (zh) | 2017-09-19 |
US20120314858A1 (en) | 2012-12-13 |
JP2007027937A (ja) | 2007-02-01 |
CN104393990B (zh) | 2017-12-12 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP4818651B2 (ja) | 暗号化・復号化回路 | |
JP3848573B2 (ja) | マイクロプロセッサシステム | |
EP2186250B1 (en) | Method and apparatus for hardware-accelerated encryption/decryption | |
CN1331056C (zh) | 集成系统中的数据访问方法和系统 | |
US9286241B2 (en) | Cryptographic transmission system | |
CN109656839B (zh) | 用于访问经加密的数据的电子设备和对应的方法 | |
JP5275482B2 (ja) | ストレージメディア、ホスト装置、メモリ装置、及びシステム | |
US20110154061A1 (en) | Data secure memory/storage control | |
JP4964945B2 (ja) | 共通プライベートキーセットを利用した複数のキーラダーのサポート | |
US20130003966A1 (en) | Cryptographic hardware module and method for updating a cryptographic key | |
US8064600B2 (en) | Encoded digital video content protection between transport demultiplexer and decoder | |
JP2009163284A (ja) | プロセッサ装置 | |
KR20080084752A (ko) | 단일 명령어를 이용한 다수 모드에서의 aes 암호화 또는암호 해독 수행 | |
US8245307B1 (en) | Providing secure access to a secret | |
KR20080100477A (ko) | 미디어 스트림 복호화 장치, 미디어 스트림 복호화 방법 및미디어 스트림 복호화 시스템 | |
US20200065527A1 (en) | Varying-layered encryption | |
US9092619B2 (en) | Data processing apparatus | |
JP5601382B2 (ja) | 組み込み機器における情報処理装置、情報処理方法及び情報処理プログラム | |
JPH11161162A (ja) | 暗号化方法または復号化方法およびそれを用いた装置 | |
US8320556B1 (en) | Method to allow cryptographic processing of messages without sanitizing the cryptographic processor between messages | |
US9014370B2 (en) | High performance hardware-based execution unit for performing C2 block cipher encryption/decryption | |
US20090202077A1 (en) | Apparatus and method for secure data processing | |
JP2010113615A (ja) | 半導体システム | |
CN116361207A (zh) | 保护并管理金钥的方法及装置 | |
KR100865774B1 (ko) | 디지털 권리 관리 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20080519 |
|
RD04 | Notification of resignation of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7424 Effective date: 20080519 |
|
A711 | Notification of change in applicant |
Free format text: JAPANESE INTERMEDIATE CODE: A712 Effective date: 20100524 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20110315 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20110510 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20110621 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20110810 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20110830 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20110831 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20140909 Year of fee payment: 3 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 4818651 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
S531 | Written request for registration of change of domicile |
Free format text: JAPANESE INTERMEDIATE CODE: R313531 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |