JP4792991B2 - Plasma display device - Google Patents

Plasma display device Download PDF

Info

Publication number
JP4792991B2
JP4792991B2 JP2006013412A JP2006013412A JP4792991B2 JP 4792991 B2 JP4792991 B2 JP 4792991B2 JP 2006013412 A JP2006013412 A JP 2006013412A JP 2006013412 A JP2006013412 A JP 2006013412A JP 4792991 B2 JP4792991 B2 JP 4792991B2
Authority
JP
Japan
Prior art keywords
plasma display
electrodes
electrode
voltage
discharge
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP2006013412A
Other languages
Japanese (ja)
Other versions
JP2007194164A (en
Inventor
健一 日下
守男 藤谷
真一郎 石野
圭介 住田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Corp
Panasonic Holdings Corp
Original Assignee
Panasonic Corp
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Panasonic Corp, Matsushita Electric Industrial Co Ltd filed Critical Panasonic Corp
Priority to JP2006013412A priority Critical patent/JP4792991B2/en
Publication of JP2007194164A publication Critical patent/JP2007194164A/en
Application granted granted Critical
Publication of JP4792991B2 publication Critical patent/JP4792991B2/en
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Description

本発明は、プラズマディスプレイパネル(以下、パネルという)を表示デバイスとして用いたプラズマディスプレイ装置に関するものである。   The present invention relates to a plasma display apparatus using a plasma display panel (hereinafter referred to as a panel) as a display device.

このプラズマディスプレイ装置に用いられるパネルは、大別して、駆動的にはAC型とDC型があり、放電形式では面放電型と対向放電型の2種類があるが、高精細化、大画面化および製造の簡便性から、現状では、プラズマディスプレイ装置の主流は、3電極構造の面放電型のものである。   Panels used in this plasma display device are roughly classified into AC type and DC type in terms of driving, and there are two types of discharge types: surface discharge type and counter discharge type. Due to the simplicity of manufacturing, at present, the mainstream of plasma display devices is a surface discharge type having a three-electrode structure.

この面放電型のプラズマディスプレイパネル構造は、少なくとも前面側が透明な一対の基板を基板間に放電空間が形成されるように対向配置するとともに、前記放電空間を複数に仕切るための隔壁を基板に配置し、かつ前記隔壁により仕切られた放電空間で放電が発生するように基板に電極群を配置するとともに放電により発光する赤色、緑色、青色に発光する蛍光体を設けて複数の放電セルを構成したもので、放電により発生する波長の短い真空紫外光によって蛍光体を励起し、赤色、緑色、青色の放電セルからそれぞれ赤色、緑色、青色の可視光を発することによりカラー表示を行っている。   In this surface discharge type plasma display panel structure, at least a pair of substrates whose front sides are transparent are arranged to face each other so that a discharge space is formed between the substrates, and partition walls for dividing the discharge space into a plurality of substrates are arranged on the substrate. In addition, a plurality of discharge cells are configured by arranging an electrode group on the substrate so that a discharge is generated in the discharge space partitioned by the barrier ribs, and providing phosphors that emit red, green, and blue light emitted by the discharge. However, phosphors are excited by vacuum ultraviolet light having a short wavelength generated by discharge, and red, green, and blue visible light is emitted from red, green, and blue discharge cells, respectively, to perform color display.

このようなプラズマディスプレイ装置は、液晶パネルに比べて高速の表示が可能であり、視野角が広いこと、大型化が容易であること、自発光型であるため表示品質が高いことなどの理由から、フラットパネルディスプレイの中で最近特に注目を集めており、多くの人が集まる場所での表示装置や家庭で大画面の映像を楽しむための表示装置として各種の用途に使用されている。   Such a plasma display device can display at a higher speed than a liquid crystal panel, has a wide viewing angle, is easy to enlarge, and is self-luminous so that the display quality is high. Recently, the flat panel display has attracted particular attention and is used for various purposes as a display device in a place where many people gather and a display device for enjoying a large screen image at home.

このようなプラズマディスプレイ装置においては、ガラスが主材料のパネルをアルミニウムなどの金属製のシャーシ部材の前面側に保持させ、そのシャーシ部材の背面側にパネルを発光させるための駆動回路を構成する回路基板を配置することによりモジュールを構成している(特許文献1参照)。
特開2003−131580号公報
In such a plasma display device, a circuit constituting a driving circuit for holding a panel made mainly of glass on the front side of a chassis member made of metal such as aluminum and causing the panel to emit light on the back side of the chassis member. A module is configured by arranging a substrate (see Patent Document 1).
JP 2003-131580 A

ところで、上記プラズマディスプレイパネルにおいては、隣接する放電セル間でのクロストークを防ぐ目的で、井桁状(格子状、ボックスタイプ、とも言われる)の隔壁を用いることで放電空間をより確実に仕切る、という構成が採られる場合がある。   By the way, in the above plasma display panel, for the purpose of preventing crosstalk between adjacent discharge cells, the discharge space is more reliably partitioned by using barrier ribs in a grid pattern (also referred to as a lattice or box type). May be adopted.

しかしながら上記のような形状の隔壁においては、その高さの精度が悪くなり、その結果、前記隔壁と前記基板との間に隙間が発生し、この隙間を通じて隣接放電セル間でのクロストークが生じ、画質を低下させてしまうという場合があった。   However, in the barrier rib having the above shape, the height accuracy is deteriorated. As a result, a gap is generated between the barrier rib and the substrate, and crosstalk occurs between adjacent discharge cells through the gap. In some cases, the image quality deteriorates.

本発明はこのような現状に鑑みなされたもので、クロストークの発生が抑制された良好な画像の表示が可能なプラズマディスプレイ装置を実現することを目的とする。   The present invention has been made in view of such a situation, and an object thereof is to realize a plasma display device capable of displaying a good image in which occurrence of crosstalk is suppressed.

この課題を解決するために本発明のプラズマディスプレイ装置は、複数の表示電極を配置した前面基板と前記表示電極に交差するように複数のデータ電極を配置した背面基板とを間に放電空間が形成されるように隔壁を挟んで対向配置したプラズマディスプレイパネルと、このプラズマディスプレイパネルを前面側に保持し背面側に前記プラズマディスプレイパネルを駆動させるための駆動回路ブロックを配置したシャーシ部材とを有し、前記隔壁は、前記表示電極の延伸方向に設けられた横隔壁と前記データ電極の延伸方向に設けられた縦隔壁との井桁状の隔壁であり、前記縦隔壁の頂部幅a、底部幅bと、前記横隔壁の頂部幅c、底部幅dとが、
a>c、b>d、a<b、c<d
の関係を満たすものである。
In order to solve this problem, in the plasma display device of the present invention, a discharge space is formed between a front substrate on which a plurality of display electrodes are arranged and a rear substrate on which a plurality of data electrodes are arranged so as to intersect the display electrodes. A plasma display panel disposed opposite to each other with a partition wall interposed therebetween, and a chassis member on which a driving circuit block for holding the plasma display panel on the front side and driving the plasma display panel is disposed on the back side. , the partition wall is a mesh barrier ribs and the vertical barrier ribs provided on the extending direction of the data electrodes and the horizontal barrier rib provided on the extending direction of the display electrode, a top width a of the longitudinal barrier rib, the bottom width b And a top width c and a bottom width d of the horizontal partition wall,
a> c, b> d, a <b, c <d
It satisfies the relationship.

本発明によれば、クロストークの発生が抑制された良好な画質の映像が表示可能なプラズマディスプレイ装置を得ることができる。   ADVANTAGE OF THE INVENTION According to this invention, the plasma display apparatus which can display the image | video of the favorable image quality by which generation | occurrence | production of crosstalk was suppressed can be obtained.

すなわち、本発明の請求項1に記載の発明は、複数の表示電極を配置した前面基板と前記表示電極に交差するように複数のデータ電極を配置した背面基板とを間に放電空間が形成されるように隔壁を挟んで対向配置したプラズマディスプレイパネルと、このプラズマディスプレイパネルを前面側に保持し背面側に前記プラズマディスプレイパネルを駆動させるための駆動回路ブロックを配置したシャーシ部材とを有し、前記隔壁は、前記表示電極の延伸方向に設けられた横隔壁と前記データ電極の延伸方向に設けられた縦隔壁との井桁状の隔壁であり、前記縦隔壁の頂部幅a、底部幅bと、前記横隔壁の頂部幅c、底部幅dとが、
a>c、b>d、a<b、c<d
の関係を満たすプラズマディスプレイ装置である。
That is, according to the first aspect of the present invention, a discharge space is formed between a front substrate on which a plurality of display electrodes are arranged and a rear substrate on which a plurality of data electrodes are arranged so as to intersect the display electrodes. A plasma display panel disposed opposite to each other with a partition wall interposed therebetween, and a chassis member in which a driving circuit block for holding the plasma display panel on the front side and driving the plasma display panel on the back side is disposed, the partition wall is a mesh barrier ribs and the vertical barrier ribs provided on the extending direction of the data electrodes and the horizontal barrier rib provided on the extending direction of the display electrode, a top width a of the longitudinal partition wall, and the bottom width b The top width c and the bottom width d of the horizontal partition wall are:
a> c, b> d, a <b, c <d
This is a plasma display device that satisfies the above relationship.

また、本発明の請求項2に記載の発明は、請求項1に記載のプラズマディスプレイ装置において、前記縦隔壁の高さと前記横隔壁の高さとが異なるものである。 According to a second aspect of the present invention, in the plasma display device according to the first aspect, the height of the vertical barrier rib is different from the height of the horizontal barrier rib.

以下、本発明の一実施の形態によるプラズマディスプレイ装置について、図1〜図10を用いて説明するが、本発明の実施の態様はこれに限定されるものではない。   Hereinafter, a plasma display apparatus according to an embodiment of the present invention will be described with reference to FIGS. 1 to 10, but the embodiment of the present invention is not limited to this.

まず、プラズマディスプレイ装置におけるパネルの構造について図1を用いて説明する。図1に示すように、パネルは、ガラス製の前面基板1と背面基板2とを、その間に放電空間を形成するように対向配置することにより構成されている。前面基板1上には表示電極を構成する走査電極3と維持電極4とが互いに平行に対をなして複数形成されている。そして、走査電極3および維持電極4を覆うように誘電体層5が形成され、誘電体層5上には保護層6が形成されている。   First, the structure of the panel in the plasma display device will be described with reference to FIG. As shown in FIG. 1, the panel is configured by disposing a glass front substrate 1 and a back substrate 2 so as to form a discharge space therebetween. On the front substrate 1, a plurality of scanning electrodes 3 and sustaining electrodes 4 constituting display electrodes are formed in parallel with each other. A dielectric layer 5 is formed so as to cover the scan electrode 3 and the sustain electrode 4, and a protective layer 6 is formed on the dielectric layer 5.

また、背面基板2上には絶縁体層7で覆われた複数のデータ電極8が設けられ、その絶縁体層7上には井桁状の隔壁9が設けられている。井桁状の隔壁9は、表示電極を構成する走査電極3と維持電極4との延伸方向に設けられた横隔壁9aとデータ電極8の延伸方向に設けられた縦隔壁9bとを備える。   A plurality of data electrodes 8 covered with an insulator layer 7 are provided on the back substrate 2, and a grid-like partition wall 9 is provided on the insulator layer 7. The grid-like partition wall 9 includes a horizontal partition wall 9 a provided in the extending direction of the scanning electrode 3 and the sustain electrode 4 constituting the display electrode, and a vertical partition wall 9 b provided in the extending direction of the data electrode 8.

また、絶縁体層7の表面および隔壁9の側面に蛍光体層10が設けられている。そして、走査電極3および維持電極4とデータ電極8とが交差するように前面基板1と背面基板2とが対向配置されており、その間に形成される放電空間には、放電ガスとして、例えばネオンとキセノンの混合ガスが封入されている。   A phosphor layer 10 is provided on the surface of the insulator layer 7 and on the side surfaces of the partition walls 9. The front substrate 1 and the rear substrate 2 are arranged to face each other so that the scan electrodes 3 and the sustain electrodes 4 and the data electrodes 8 cross each other, and in the discharge space formed between them, for example, neon And a mixed gas of xenon.

図2はこのパネルの電極配列図である。行方向にn本の走査電極SC1〜SCn(図1の走査電極3)およびn本の維持電極SU1〜SUn(図1の維持電極4)が配列され、列方向にm本のデータ電極D1〜Dm(図1のデータ電極8)が配列されている。そして、1対の走査電極SCiおよび維持電極SUi(i=1〜n)と1つのデータ電極Dj(j=1〜m)とが交差した部分に放電セルが形成され、放電セルは放電空間内にm×n個形成されている。   FIG. 2 is an electrode array diagram of this panel. N scan electrodes SC1 to SCn (scan electrode 3 in FIG. 1) and n sustain electrodes SU1 to SUn (sustain electrode 4 in FIG. 1) are arranged in the row direction, and m data electrodes D1 to D1 are arranged in the column direction. Dm (data electrode 8 in FIG. 1) is arranged. A discharge cell is formed at a portion where a pair of scan electrode SCi and sustain electrode SUi (i = 1 to n) and one data electrode Dj (j = 1 to m) intersect, and the discharge cell is in the discharge space. M × n are formed.

図3はこのパネルを用いたプラズマディスプレイ装置の回路ブロック図である。このプラズマディスプレイ装置は、パネル11、画像信号処理回路12、データ電極駆動回路13、走査電極駆動回路14、維持電極駆動回路15、タイミング発生回路16および電源回路(図示せず)を備えている。   FIG. 3 is a circuit block diagram of a plasma display device using this panel. The plasma display device includes a panel 11, an image signal processing circuit 12, a data electrode drive circuit 13, a scan electrode drive circuit 14, a sustain electrode drive circuit 15, a timing generation circuit 16, and a power supply circuit (not shown).

画像信号処理回路12は、画像信号sigをサブフィールド毎の画像データに変換する。データ電極駆動回路13はサブフィールド毎の画像データを各データ電極D1〜Dmに対応する信号に変換し、各データ電極D1〜Dmを駆動する。タイミング発生回路16は水平同期信号Hおよび垂直同期信号Vをもとにして各種のタイミング信号を発生し、各駆動回路ブロックに供給している。走査電極駆動回路14はタイミング信号にもとづいて走査電極SC1〜SCnに駆動電圧波形を供給し、維持電極駆動回路15はタイミング信号にもとづいて維持電極SU1〜SUnに駆動電圧波形を供給する。ここで、前記走査電極駆動回路14および維持電極駆動回路15は、維持パルス発生部17を備えている。   The image signal processing circuit 12 converts the image signal sig into image data for each subfield. The data electrode drive circuit 13 converts the image data for each subfield into signals corresponding to the data electrodes D1 to Dm, and drives the data electrodes D1 to Dm. The timing generation circuit 16 generates various timing signals based on the horizontal synchronization signal H and the vertical synchronization signal V, and supplies them to each drive circuit block. Scan electrode drive circuit 14 supplies drive voltage waveforms to scan electrodes SC1 to SCn based on timing signals, and sustain electrode drive circuit 15 supplies drive voltage waveforms to sustain electrodes SU1 to SUn based on timing signals. Here, the scan electrode drive circuit 14 and the sustain electrode drive circuit 15 include a sustain pulse generator 17.

次に、パネルを駆動するための駆動電圧波形とその動作について図4を用いて説明する。図4はパネルの各電極に印加する駆動電圧波形を示す図である。   Next, a driving voltage waveform for driving the panel and its operation will be described with reference to FIG. FIG. 4 is a diagram showing drive voltage waveforms applied to the respective electrodes of the panel.

本実施の形態によるプラズマディスプレイ装置においては、1フィールドを複数のサブフィールドに分割し、それぞれのサブフィールドは初期化期間、書込み期間、維持期間を有している。   In the plasma display device according to the present embodiment, one field is divided into a plurality of subfields, and each subfield has an initialization period, an address period, and a sustain period.

第1サブフィールドの初期化期間では、データ電極D1〜Dmおよび維持電極SU1〜SUnを0(V)に保持し、走査電極SC1〜SCnに対して放電開始電圧以下となる電圧Vi1(V)から放電開始電圧を超える電圧Vi2(V)に向かって緩やかに上昇するランプ電圧を印加する。すると、すべての放電セルにおいて1回目の微弱な初期化放電を起こし、走査電極SC1〜SCn上に負の壁電圧が蓄えられるとともに維持電極SU1〜SUn上およびデータ電極D1〜Dm上に正の壁電圧が蓄えられる。ここで、電極上の壁電圧とは電極を覆う誘電体層や蛍光体層上等に蓄積した壁電荷により生じる電圧を指す。   In the initializing period of the first subfield, the data electrodes D1 to Dm and the sustain electrodes SU1 to SUn are held at 0 (V), and from the voltage Vi1 (V) that is lower than the discharge start voltage with respect to the scan electrodes SC1 to SCn. A ramp voltage that gradually increases toward the voltage Vi2 (V) exceeding the discharge start voltage is applied. Then, the first weak initializing discharge is caused in all the discharge cells, negative wall voltages are stored on scan electrodes SC1 to SCn, and positive walls on sustain electrodes SU1 to SUn and data electrodes D1 to Dm. The voltage is stored. Here, the wall voltage on the electrode refers to a voltage generated by wall charges accumulated on the dielectric layer or the phosphor layer covering the electrode.

その後、維持電極SU1〜SUnを正の電圧Vh(V)に保ち、走査電極SC1〜SCnに電圧Vi3(V)から電圧Vi4(V)に向かって緩やかに下降するランプ電圧を印加する。すると、すべての放電セルにおいて2回目の微弱な初期化放電を起こし、走査電極SC1〜SCn上と維持電極SU1〜SUn上との間の壁電圧が弱められ、データ電極D1〜Dm上の壁電圧も書込み動作に適した値に調整される。   Thereafter, sustain electrodes SU1 to SUn are maintained at positive voltage Vh (V), and a ramp voltage that gradually decreases from voltage Vi3 (V) to voltage Vi4 (V) is applied to scan electrodes SC1 to SCn. Then, the second weak initializing discharge is caused in all the discharge cells, the wall voltage between scan electrodes SC1 to SCn and sustain electrodes SU1 to SUn is weakened, and the wall voltage on data electrodes D1 to Dm is reduced. Is also adjusted to a value suitable for the write operation.

続く書込み期間では、走査電極SC1〜SCnを一旦Vr(V)に保持する。次に、1行目の走査電極SC1に負の走査パルス電圧Va(V)を印加するとともに、データ電極D1〜Dmのうち1行目に表示すべき放電セルのデータ電極Dk(k=1〜m)に正の書込みパルス電圧Vd(V)を印加する。このときデータ電極Dkと走査電極SC1との交差部の電圧は、外部印加電圧(Vd−Va)(V)にデータ電極Dk上の壁電圧と走査電極SC1上の壁電圧とが加算されたものとなり、放電開始電圧を超える。そして、データ電極Dkと走査電極SC1との間および維持電極SU1と走査電極SC1との間に書込み放電が起こり、この放電セルの走査電極SC1上に正の壁電圧が蓄積され、維持電極SU1上に負の壁電圧が蓄積され、データ電極Dk上にも負の壁電圧が蓄積される。   In the subsequent address period, scan electrodes SC1 to SCn are temporarily held at Vr (V). Next, negative scan pulse voltage Va (V) is applied to scan electrode SC1 in the first row, and data electrode Dk (k = 1 to 1) of the discharge cell to be displayed in the first row among data electrodes D1 to Dm. A positive write pulse voltage Vd (V) is applied to m). At this time, the voltage at the intersection between the data electrode Dk and the scan electrode SC1 is obtained by adding the wall voltage on the data electrode Dk and the wall voltage on the scan electrode SC1 to the externally applied voltage (Vd−Va) (V). And the discharge start voltage is exceeded. Then, an address discharge occurs between data electrode Dk and scan electrode SC1 and between sustain electrode SU1 and scan electrode SC1, and a positive wall voltage is accumulated on scan electrode SC1 of this discharge cell, and on sustain electrode SU1. And a negative wall voltage is also accumulated on the data electrode Dk.

このようにして、1行目に表示すべき放電セルで書込み放電を起こして各電極上に壁電圧を蓄積する書込み動作が行われる。一方、書込みパルス電圧Vd(V)を印加しなかったデータ電極D1〜Dmと走査電極SC1との交差部の電圧は放電開始電圧を超えないので、書込み放電は発生しない。以上の書込み動作をn行目の放電セルに至るまで順次行い、書込み期間が終了する。   In this manner, an address operation is performed in which address discharge is caused in the discharge cells to be displayed in the first row and wall voltage is accumulated on each electrode. On the other hand, the voltage at the intersection of the data electrodes D1 to Dm and the scan electrode SC1 to which the address pulse voltage Vd (V) is not applied does not exceed the discharge start voltage, so that address discharge does not occur. The above address operation is sequentially performed until the discharge cell in the nth row, and the address period ends.

続く維持期間では、走査電極SC1〜SCnには第1の電圧として正の維持パルス電圧Vs(V)を、維持電極SU1〜SUnには第2の電圧として接地電位、すなわち0(V)をそれぞれ印加する。このとき書込み放電を起こした放電セルにおいては、走査電極SCi上と維持電極SUi上との間の電圧は維持パルス電圧Vs(V)に走査電極SCi上の壁電圧と維持電極SUi上の壁電圧とが加算されたものとなり、放電開始電圧を超える。そして、走査電極SCiと維持電極SUiとの間に維持放電が起こり、このとき発生した紫外線により蛍光体層が発光する。そして走査電極SCi上に負の壁電圧が蓄積され、維持電極SUi上に正の壁電圧が蓄積される。このときデータ電極Dk上にも正の壁電圧が蓄積される。   In the subsequent sustain period, positive sustain pulse voltage Vs (V) is applied to scan electrodes SC1 to SCn as a first voltage, and ground potential, that is, 0 (V) is applied to sustain electrodes SU1 to SUn as a second voltage. Apply. In the discharge cell in which the address discharge has occurred at this time, the voltage between scan electrode SCi and sustain electrode SUi is the sustain pulse voltage Vs (V), the wall voltage on scan electrode SCi and the wall voltage on sustain electrode SUi. Is added and exceeds the discharge start voltage. Then, a sustain discharge occurs between scan electrode SCi and sustain electrode SUi, and the phosphor layer emits light due to the ultraviolet rays generated at this time. Then, a negative wall voltage is accumulated on scan electrode SCi, and a positive wall voltage is accumulated on sustain electrode SUi. At this time, a positive wall voltage is also accumulated on the data electrode Dk.

書込み期間において書込み放電が起きなかった放電セルでは、維持放電は発生せず、初期化期間の終了時における壁電圧が保持される。続いて、走査電極SC1〜SCnには第2の電圧である0(V)を、維持電極SU1〜SUnには第1の電圧である維持パルス電圧Vs(V)をそれぞれ印加する。すると、維持放電を起こした放電セルでは、維持電極SUi上と走査電極SCi上との間の電圧が放電開始電圧を超えるので、再び維持電極SUiと走査電極SCiとの間に維持放電が起こり、維持電極SUi上に負の壁電圧が蓄積され走査電極SCi上に正の壁電圧が蓄積される。   In the discharge cells in which no address discharge has occurred in the address period, no sustain discharge occurs, and the wall voltage at the end of the initialization period is maintained. Subsequently, 0 (V) that is the second voltage is applied to scan electrodes SC1 to SCn, and sustain pulse voltage Vs (V) that is the first voltage is applied to sustain electrodes SU1 to SUn. Then, in the discharge cell in which the sustain discharge has occurred, the voltage between the sustain electrode SUi and the scan electrode SCi exceeds the discharge start voltage, so that the sustain discharge occurs again between the sustain electrode SUi and the scan electrode SCi, Negative wall voltage is accumulated on sustain electrode SUi, and positive wall voltage is accumulated on scan electrode SCi.

以降同様に、走査電極SC1〜SCnと維持電極SU1〜SUnとに交互に輝度重みに応じた数の維持パルスを印加することにより、書込み期間において書込み放電を起こした放電セルで維持放電が継続して行われる。こうして維持期間における維持動作が終了する。   Thereafter, similarly, by applying sustain pulses of the number corresponding to the luminance weight alternately to scan electrodes SC1 to SCn and sustain electrodes SU1 to SUn, the sustain discharge continues in the discharge cells that have caused the address discharge in the address period. Done. Thus, the maintenance operation in the maintenance period is completed.

続くサブフィールドにおける初期化期間、書込み期間、維持期間の動作も第1サブフィールドにおける動作とほぼ同様のため、説明を省略する。   The operations in the initialization period, address period, and sustain period in the subsequent subfield are substantially the same as those in the first subfield, and thus description thereof is omitted.

図5に上記で説明した構造のパネルを組み込んだプラズマディスプレイ装置の全体構成の一例を示し、図6に背面側から見た駆動回路ブロックの配置の一例を示している。   FIG. 5 shows an example of the overall configuration of a plasma display device incorporating the panel having the structure described above, and FIG. 6 shows an example of the arrangement of drive circuit blocks as viewed from the back side.

図において、21はアルミニウムなどの金属製の放熱板を兼ねた保持板としてのシャーシ部材で、このシャーシ部材21の前面側には、パネル11がシャーシ部材21との間に放熱シート(図5には図示せず)を介在させて接着材などにより接着することにより、保持されている。また、シャーシ部材21の背面側には、図6に示すように、パネル11を表示駆動させるための複数の駆動回路ブロックが配置され、これによりモジュールが構成されている。   In the figure, 21 is a chassis member as a holding plate that also serves as a heat sink made of metal such as aluminum. On the front side of the chassis member 21, a panel 11 is placed between the chassis member 21 and a heat dissipation sheet (see FIG. 5). (Not shown) is held by bonding with an adhesive or the like. Further, as shown in FIG. 6, a plurality of drive circuit blocks for driving the panel 11 are arranged on the rear side of the chassis member 21, thereby constituting a module.

ここで、前記放熱シートは、パネル11をシャーシ部材21の前面側に接着して保持し、パネル11で発生した熱をシャーシ部材21に効率よく伝え、放熱を行うためのものであり、厚さは1mm〜2mm程度である。この放熱シートとしては、アクリルやウレタン、シリコン樹脂やゴムなどの合成樹脂材料に熱伝導性を高めるフィラーを含有させた絶縁性の放熱シートや、グラファイトシート、金属シートなどを用いることができる。また、放熱シート自体に接着力を持たせ、パネル11をシャーシ部材21に放熱シートのみで接着して保持する構成や、放熱シートには接着力がなく、別の両面接着テープを用いてパネル11をシャーシ部材21に接着する構成などを用いることができる。   Here, the heat-dissipating sheet is for adhering and holding the panel 11 on the front side of the chassis member 21, efficiently transferring heat generated in the panel 11 to the chassis member 21, and performing heat dissipation. Is about 1 mm to 2 mm. As this heat radiating sheet, an insulating heat radiating sheet in which a synthetic resin material such as acrylic, urethane, silicon resin, or rubber contains a filler that enhances thermal conductivity, a graphite sheet, a metal sheet, or the like can be used. In addition, the heat radiation sheet itself has an adhesive force, and the panel 11 is bonded to the chassis member 21 only by the heat radiation sheet, or the heat radiation sheet has no adhesive force, and another double-sided adhesive tape is used. The structure etc. which adhere | attach can be used for the chassis member 21 can be used.

また、パネル11の両側縁部には、走査電極3および維持電極4の電極引出部に接続された表示電極用配線部材としてのフレキシブル配線板22が設けられ、シャーシ部材21の外周部を通して背面側に引き回され、走査電極駆動回路14の駆動回路ブロック23および維持電極駆動回路15の駆動回路ブロック24にコネクタを介して接続されている。   In addition, flexible wiring boards 22 as display electrode wiring members connected to the electrode lead portions of the scan electrodes 3 and the sustain electrodes 4 are provided on both side edges of the panel 11, and the rear side passes through the outer periphery of the chassis member 21. And connected to the drive circuit block 23 of the scan electrode drive circuit 14 and the drive circuit block 24 of the sustain electrode drive circuit 15 via connectors.

一方、パネル11の下部および上部縁部には、データ電極8の電極引出部に接続されたデータ電極用配線部材としての複数のフレキシブル配線板25が設けられ、そしてそのフレキシブル配線板25は、データ電極駆動回路13の複数のデータドライバ26それぞれに電気的に接続されるとともに、シャーシ部材21の外周部を通して背面側に引き回され、前記シャーシ部材21の背面側の下部および上部位置に配置されたデータ電極駆動回路13の駆動回路ブロック27に電気的に接続されている。   On the other hand, a plurality of flexible wiring boards 25 as data electrode wiring members connected to the electrode lead portions of the data electrodes 8 are provided on the lower and upper edges of the panel 11, and the flexible wiring boards 25 are connected to The plurality of data drivers 26 of the electrode drive circuit 13 are electrically connected to each other, routed to the back side through the outer periphery of the chassis member 21, and disposed at the lower and upper positions on the back side of the chassis member 21. The drive circuit block 27 of the data electrode drive circuit 13 is electrically connected.

制御回路ブロック28は、テレビジョンチューナ等の外部機器に接続するための接続ケーブルが着脱可能に接続される入力端子部を備えた入力信号回路ブロック29から送られる映像信号に基づき、画像データをパネル11の画素数に応じた画像データ信号に変換してデータ電極駆動回路の駆動回路ブロック27に供給すると共に、放電制御タイミング信号を発生し、各々走査電極駆動回路14の駆動回路ブロック23および維持電極駆動回路15の駆動回路ブロック24に供給し、階調制御等の表示駆動制御を行うもので、シャーシ部材21のほぼ中央部に配置されている。   The control circuit block 28 displays image data on the basis of a video signal sent from an input signal circuit block 29 having an input terminal portion to which a connection cable for connecting to an external device such as a television tuner is detachably connected. 11 is converted into an image data signal corresponding to the number of pixels 11 and supplied to the drive circuit block 27 of the data electrode drive circuit, and a discharge control timing signal is generated, and the drive circuit block 23 and the sustain electrode of the scan electrode drive circuit 14 are generated. This is supplied to the drive circuit block 24 of the drive circuit 15 and performs display drive control such as gradation control, and is arranged at substantially the center of the chassis member 21.

電源ブロック30は、前記各回路ブロックに電圧を供給するもので、前記制御回路ブロック28と同様、シャーシ部材21のほぼ中央部に配置され、電源ケーブル(図示せず)が装着されるコネクタを通して商用電源電圧が供給される。これらの駆動回路ブロック23、24、27や制御回路ブロック28や入力信号回路ブロック29や電源ブロック30は、前記シャーシ部材21の背面側に設けられたボス部にビスなどにより固定されている。   The power supply block 30 supplies a voltage to each of the circuit blocks. Like the control circuit block 28, the power supply block 30 is disposed at a substantially central portion of the chassis member 21, and is commercialized through a connector to which a power supply cable (not shown) is attached. A power supply voltage is supplied. These drive circuit blocks 23, 24, 27, control circuit block 28, input signal circuit block 29, and power supply block 30 are fixed to the boss portion provided on the back side of the chassis member 21 with screws or the like.

また、前記駆動回路ブロック23、24の近傍には、冷却ファン31がアングル32に保持されて配置されており、この冷却ファン31から送られる風により駆動回路ブロック23、24が冷却されるように構成されている。さらに、シャーシ部材21の上部位置には、上部位置に配置したデータ電極駆動回路13の駆動回路ブロック27を冷却するとともに、シャーシ部材21の背面側において、装置全体の内部に下部から上部に向かって空気流を起こすことにより、装置内部を冷却する3個の冷却ファン33が配置されている。   Further, a cooling fan 31 is disposed in the vicinity of the drive circuit blocks 23 and 24 while being held at an angle 32 so that the drive circuit blocks 23 and 24 are cooled by the wind sent from the cooling fan 31. It is configured. Further, the drive circuit block 27 of the data electrode drive circuit 13 disposed at the upper position is cooled at the upper position of the chassis member 21, and on the rear side of the chassis member 21, the entire apparatus is moved from the lower portion toward the upper portion. Three cooling fans 33 are arranged to cool the inside of the apparatus by causing an air flow.

さらに、前記シャーシ部材21には、補強用のアングル34、35が水平方向および垂直方向に配置して固定され、水平方向に配置したアングル34には、装置を立てた状態で保持するためのスタンドポール36がビスなどにより固定されている。   Further, reinforcing angles 34 and 35 are fixed to the chassis member 21 in the horizontal direction and the vertical direction, and the angle 34 arranged in the horizontal direction is a stand for holding the apparatus in an upright state. The pole 36 is fixed with screws or the like.

以上のような構造のモジュールは、前記パネル11の前面側に配置される前面保護カバー37と、前記シャーシ部材21の背面側に配置される金属製のバックカバー38とを有する筐体内に収容され、これによりプラズマディスプレイ装置が完成する。ここで、前記前面保護カバー37は、パネル11の前面側の画像表示領域が表出する開口部39aを有する樹脂や金属からなる前面枠39と、この前面枠39の開口部39aに取付けられかつ光学フィルターや電磁波の不要輻射を抑制するための不要輻射抑制膜が設けられたガラスなどからなる保護板40とを備えた構成であり、前記保護板40は、保護板40の周辺部を前面枠39の開口部39aの周縁部と保護板押え金具(図示せず)とで挟むことにより、前面枠39に取り付けられている。さらに、前記バックカバー38には、モジュールで発生した熱を外部に放出するための複数の通気孔(図示せず)が設けられている。   The module having the above structure is housed in a housing having a front protective cover 37 disposed on the front side of the panel 11 and a metal back cover 38 disposed on the rear side of the chassis member 21. This completes the plasma display device. Here, the front protective cover 37 is attached to the front frame 39 made of resin or metal having an opening 39a from which the image display area on the front side of the panel 11 is exposed, and the opening 39a of the front frame 39, and And a protective plate 40 made of glass or the like provided with an unnecessary radiation suppressing film for suppressing unnecessary radiation of an optical filter or electromagnetic wave, and the protective plate 40 has a front frame around the periphery of the protective plate 40. It is attached to the front frame 39 by being sandwiched between the peripheral edge portion of the opening 39 a of 39 and a protective plate pressing metal fitting (not shown). Further, the back cover 38 is provided with a plurality of vent holes (not shown) for releasing heat generated by the module to the outside.

なお、図5において、41はバックカバー38をシャーシ部材21に取付けるためのビス、42はバックカバー38にビスなどで取付けた把持部である。   In FIG. 5, reference numeral 41 denotes a screw for attaching the back cover 38 to the chassis member 21, and 42 denotes a gripping part attached to the back cover 38 with a screw or the like.

次に、本発明の一実施の形態によるプラズマディスプレイ装置の特徴部分について、図を用いて詳細に説明する。   Next, features of the plasma display device according to the embodiment of the present invention will be described in detail with reference to the drawings.

すなわち、本発明の一実施の形態によるプラズマディスプレイ装置においては、図7に隔壁9の概略構成を断面斜視図で、また図8に隔壁9の概略構成を平面図で示すように、井桁状の隔壁9は、表示電極を構成する走査電極3と維持電極4との延伸方向に設けられた横隔壁9aの頂部幅、底部幅と、データ電極8の延伸方向に設けられた縦隔壁9bの頂部幅、底部幅とが、a>c、b>d、a<b、c<dの関係を満たしている。 That is, in the plasma display device according to the embodiment of the present invention, as shown in FIG. 7, a schematic configuration of the partition wall 9 is shown in a sectional perspective view, and in FIG. The barrier ribs 9 include a top width c and a bottom width d of the horizontal barrier rib 9a provided in the extending direction of the scan electrode 3 and the sustain electrode 4 constituting the display electrode, and a vertical barrier rib 9b provided in the extending direction of the data electrode 8. The top width a and the bottom width b satisfy the relationships of a> c, b> d, a <b, and c <d.

そしてこのような関係を満たすことにより、井桁形状の隔壁9において、横隔壁9aと縦隔壁9bとの2方向からの隔壁が交差する部分において、従来、凹みが発生してしまうという課題を解決することができ、もって、この凹みにより発生する、隣接した放電セル間でのクロストークを抑制することができる。   And satisfy | filling such a relationship solves the subject that a dent will generate | occur | produce conventionally in the part in which the partition from the two directions of the horizontal partition 9a and the vertical partition 9b crosses in the cross-shaped partition 9 Therefore, it is possible to suppress crosstalk between adjacent discharge cells, which is caused by this dent.

つまり、従来、井桁状の隔壁においては、横隔壁と縦隔壁との2方向からの隔壁が交差する部分において、凹みが発生してしまうという課題を有していたが、これは、隔壁の焼成工程では隔壁材料に含まれるフリットガラスが溶融し、骨材であるフィラー間の隙間を埋めていくことによって見かけの体積が収縮する現象である焼成収縮が発生するためである。この焼成収縮による体積収縮率はどの部分においても一定となるため、隔壁交差部では平面方向の収縮が少なくとも2方向の隔壁によって阻害されているため、高さ方向への体積収縮が支配的となるということが理由と考えられる。   That is, conventionally, the cross-shaped partition walls have a problem that a dent is generated at a portion where the partition walls from the two directions of the horizontal partition wall and the vertical partition wall intersect. This is because, in the process, the frit glass contained in the partition wall material melts and firing shrinkage, which is a phenomenon in which the apparent volume shrinks by filling the gaps between fillers that are aggregates. Since the volume shrinkage rate due to this firing shrinkage is constant in any part, the shrinkage in the plane direction is hindered by the partition walls in at least two directions at the partition wall intersection, so the volume shrinkage in the height direction becomes dominant. This is probably the reason.

ここで、本発明の一実施の形態によるプラズマディスプレイ装置においては、上述したように、井桁状の隔壁9は、縦隔壁9bの頂部幅a、底部幅bと横隔壁9aの頂部幅c、底部幅dとが、a>c、b>d、a<b、c<dの関係を満たしており、このことにより、交差部を囲む隔壁の幅が小さくなることによって従来まで阻害されていた平面方向の1方向への体積収縮が可能となり、高さ方向への体積収縮が緩和されるという効果が得られることから、従来の井桁状の隔壁において発生したような凹みの課題を抑制し得る。 Here, in the plasma display device according to the embodiment of the present invention, as described above, the cross-granular barrier rib 9 includes the top width a of the vertical barrier rib 9b , the bottom width b, the top width c of the horizontal barrier rib 9a , and the bottom portion. The width d satisfies the relationship of a> c, b> d, a <b, c <d, and this is a plane that has been obstructed until now because the width of the partition wall surrounding the intersection is reduced. Since volume shrinkage in one direction is possible and volume shrinkage in the height direction is relaxed, it is possible to suppress the problem of dents generated in a conventional cross-shaped partition wall.

また、上述の説明では、井桁状の隔壁9として横隔壁9aと縦隔壁9bとの高さが異なる構成を示したが、これに限るものではなく、図9に断面斜視図で、また図10に平面図で、概略構成を示すように、横隔壁9aと縦隔壁9bとの高さが等しい井桁状の隔壁9に対しても、上述したのと同様に構成してやることで同様の効果を得ることができる。   In the above description, the cross ribs 9 have a configuration in which the heights of the horizontal barrier ribs 9a and the vertical barrier ribs 9b are different from each other. However, the present invention is not limited to this, and FIG. As shown schematically in the plan view, the same effect can be obtained by configuring in the same manner as described above with respect to the grid-like partition wall 9 in which the horizontal partition wall 9a and the vertical partition wall 9b have the same height. be able to.

以上述べたように、従来、隔壁として横隔壁と縦隔壁とで構成される井桁状の隔壁を用いた場合、縦隔壁と横隔壁との交差部において発生する凹みが原因であるクロストークに対し、本発明の一実施の形態によるプラズマディスプレイ装置によれば、縦隔壁と横隔壁との交差部における凹みを抑制することができ、その結果、クロストークの発生を大幅に軽減でき、その結果、画質に影響を及ぼすチラツキなどのない優良な画質のプラズマディスプレイ装置を実現することが出来る。   As described above, when a cross-shaped partition wall composed of a horizontal partition wall and a vertical partition wall is conventionally used as the partition wall, the crosstalk caused by the dent generated at the intersection of the vertical partition wall and the horizontal partition wall is prevented. According to the plasma display device according to the embodiment of the present invention, it is possible to suppress the dent at the intersection of the vertical partition wall and the horizontal partition wall, and as a result, it is possible to greatly reduce the occurrence of crosstalk, and as a result, It is possible to realize a plasma display device with excellent image quality without flickering affecting the image quality.

以上のように本発明は、大画面、高精細のプラズマディスプレイ装置を提供する上で有用な発明である。   As described above, the present invention is useful for providing a large-screen, high-definition plasma display device.

本発明の一実施の形態によるプラズマディスプレイ装置に用いるパネルの要部を示す斜視図The perspective view which shows the principal part of the panel used for the plasma display apparatus by one embodiment of this invention. 同パネルの電極配列図Electrode arrangement of the panel 同プラズマディスプレイ装置の回路ブロック図Circuit block diagram of the plasma display device パネルの各電極に印加する駆動電圧波形を示す波形図Waveform diagram showing drive voltage waveform applied to each electrode of panel 同プラズマディスプレイ装置の全体構成を示す分解斜視図Exploded perspective view showing the entire configuration of the plasma display device 同プラズマディスプレイ装置を背面側から見た配置の一例を示す平面図The top view which shows an example of arrangement | positioning which looked at the same plasma display apparatus from the back side 隔壁の概略構成を示す斜視図The perspective view which shows schematic structure of a partition 隔壁の概略構成を示す平面図Plan view showing schematic configuration of partition wall 隔壁の概略構成を示す斜視図The perspective view which shows schematic structure of a partition 隔壁の概略構成を示す平面図Plan view showing schematic configuration of partition wall

符号の説明Explanation of symbols

3 走査電極
4 維持電極
8 データ電極
9 隔壁
9a 横隔壁
9b 縦隔壁
11 パネル
21 シャーシ部材
22、25 フレキシブル配線板
23、24、27 駆動回路ブロック
26 データドライバ
DESCRIPTION OF SYMBOLS 3 Scan electrode 4 Sustain electrode 8 Data electrode 9 Partition 9a Horizontal partition 9b Vertical partition 11 Panel 21 Chassis member 22, 25 Flexible wiring board 23, 24, 27 Drive circuit block 26 Data driver

Claims (2)

複数の表示電極を配置した前面基板と前記表示電極に交差するように複数のデータ電極を配置した背面基板とを間に放電空間が形成されるように隔壁を挟んで対向配置したプラズマディスプレイパネルと、このプラズマディスプレイパネルを前面側に保持し背面側に前記プラズマディスプレイパネルを駆動させるための駆動回路ブロックを配置したシャーシ部材とを有し、
前記隔壁は、前記表示電極の延伸方向に設けられた横隔壁と前記データ電極の延伸方向に設けられた縦隔壁との井桁状の隔壁であり、
前記縦隔壁の頂部幅a、底部幅bと、前記横隔壁の頂部幅c、底部幅dとが、
a>cかつb>dかつa<bかつc<d、
の関係を満たすプラズマディスプレイ装置。
A plasma display panel having a front substrate on which a plurality of display electrodes are arranged and a rear substrate on which a plurality of data electrodes are arranged so as to intersect the display electrodes, facing each other so as to form a discharge space therebetween; A chassis member having a driving circuit block for holding the plasma display panel on the front side and driving the plasma display panel on the back side;
The partition wall is a mesh barrier ribs and the vertical barrier ribs provided on the extending direction of the data electrodes and the horizontal barrier rib provided on the extending direction of the display electrodes,
Top width a of the longitudinal partition wall, and the bottom width b, the top width c of the transverse bulkhead, and the bottom width d,
a> c and b> d and a <b and c <d,
A plasma display device that satisfies the relationship.
前記縦隔壁の高さと前記横隔壁の高さとが異なる請求項1に記載のプラズマディスプレイ装置。 The plasma display apparatus of claim 1, wherein a height of the vertical barrier rib is different from a height of the horizontal barrier rib.
JP2006013412A 2006-01-23 2006-01-23 Plasma display device Expired - Fee Related JP4792991B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2006013412A JP4792991B2 (en) 2006-01-23 2006-01-23 Plasma display device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2006013412A JP4792991B2 (en) 2006-01-23 2006-01-23 Plasma display device

Publications (2)

Publication Number Publication Date
JP2007194164A JP2007194164A (en) 2007-08-02
JP4792991B2 true JP4792991B2 (en) 2011-10-12

Family

ID=38449685

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2006013412A Expired - Fee Related JP4792991B2 (en) 2006-01-23 2006-01-23 Plasma display device

Country Status (1)

Country Link
JP (1) JP4792991B2 (en)

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3701185B2 (en) * 2000-09-06 2005-09-28 富士通日立プラズマディスプレイ株式会社 Method for manufacturing plasma display panel
JP2005209636A (en) * 2003-12-24 2005-08-04 Toray Ind Inc Plasma display component and plasma display

Also Published As

Publication number Publication date
JP2007194164A (en) 2007-08-02

Similar Documents

Publication Publication Date Title
JP5012004B2 (en) Plasma display device
KR100869415B1 (en) Plasma display device
JP4802661B2 (en) Plasma display device
JP2007179778A (en) Plasma display panel
JP4807084B2 (en) Plasma display panel
JP4360370B2 (en) Plasma display panel
JP4792991B2 (en) Plasma display device
WO2012164941A1 (en) Image display device
JP2007257981A (en) Plasma display panel
JP4892987B2 (en) Plasma display panel
JP5130712B2 (en) Plasma display panel
JP2007194163A (en) Plasma display panel
JP2009283160A (en) Plasma display device
KR100905580B1 (en) Plasma display panel
JP2007193968A (en) Method of manufacturing plasma display panel
JP2011228166A (en) Plasma display panel and image display device using the same
JP2011119089A (en) Plasma display panel
JP2014149318A (en) Plasma display device
JP2010062051A (en) Method of manufacturing plasma display panel
JP2007179777A (en) Plasma display panel
JP2010062052A (en) Method of manufacturing plasma display panel
JP2010073316A (en) Plasma display device

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20081226

RD01 Notification of change of attorney

Free format text: JAPANESE INTERMEDIATE CODE: A7421

Effective date: 20091127

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20110128

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20110201

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20110331

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20110412

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20110628

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20110711

FPAY Renewal fee payment (prs date is renewal date of database)

Free format text: PAYMENT UNTIL: 20140805

Year of fee payment: 3

LAPS Cancellation because of no payment of annual fees