JP4583904B2 - Method for manufacturing display device - Google Patents

Method for manufacturing display device Download PDF

Info

Publication number
JP4583904B2
JP4583904B2 JP2004364373A JP2004364373A JP4583904B2 JP 4583904 B2 JP4583904 B2 JP 4583904B2 JP 2004364373 A JP2004364373 A JP 2004364373A JP 2004364373 A JP2004364373 A JP 2004364373A JP 4583904 B2 JP4583904 B2 JP 4583904B2
Authority
JP
Japan
Prior art keywords
layer
gate
forming
source
electrode layer
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP2004364373A
Other languages
Japanese (ja)
Other versions
JP2005199269A (en
JP2005199269A5 (en
Inventor
舜平 山崎
馨太郎 今井
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Semiconductor Energy Laboratory Co Ltd
Original Assignee
Semiconductor Energy Laboratory Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Semiconductor Energy Laboratory Co Ltd filed Critical Semiconductor Energy Laboratory Co Ltd
Priority to JP2004364373A priority Critical patent/JP4583904B2/en
Publication of JP2005199269A publication Critical patent/JP2005199269A/en
Publication of JP2005199269A5 publication Critical patent/JP2005199269A5/ja
Application granted granted Critical
Publication of JP4583904B2 publication Critical patent/JP4583904B2/en
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Coating Apparatus (AREA)
  • Electrodes Of Semiconductors (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
  • Thin Film Transistor (AREA)
  • Exposure Of Semiconductors, Excluding Electron Or Ion Beam Exposure (AREA)
  • Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
  • Electroluminescent Light Sources (AREA)

Description

本発明は、液滴を吐出(噴出)し、パターンを形成する液滴吐出装置、パターンの形成方法、並びにその方法を用いた表示装置の作製方法に関する。   The present invention relates to a droplet discharge device that discharges (ejects) droplets to form a pattern, a pattern formation method, and a method for manufacturing a display device using the method.

薄膜トランジスタ(以下、「TFT」という。)及びそれを用いた電子回路は、半導体、絶縁体及び導電体などの各種薄膜を基板上に積層し、適宜フォトリソグラフィ技術により所定のパターンを形成して製造されている。フォトリソグラフィ技術とは、フォトマスクと呼ばれる透明な平板面上に光を通さない材料で形成した回路等のパターンを、光を利用して目的とする基板上に転写する技術であり、半導体集積回路等の製造工程において広く用いられている。   A thin film transistor (hereinafter referred to as “TFT”) and an electronic circuit using the thin film transistor are manufactured by laminating various thin films such as a semiconductor, an insulator, and a conductor on a substrate and appropriately forming a predetermined pattern by a photolithography technique. Has been. Photolithographic technology is a technology that uses a light to transfer a circuit pattern or other pattern formed on a transparent flat plate called a photomask onto a target substrate. It is widely used in the manufacturing process.

従来のフォトリソグラフィ技術を用いた製造工程では、フォトレジストと呼ばれる感光性の有機樹脂材料を用いて形成されるマスクパターンの取り扱いだけでも、露光、現像、焼成、剥離といった多段階の工程が必要になる。従って、フォトリソグラフィ工程の回数が増える程、製造コストは必然的に上がってしまうことになる。このような問題点を改善するために、フォトリソグラフィ工程を削減してTFTを製造することが試みられている(例えば、特許文献1参照。)。   In the manufacturing process using the conventional photolithography technology, a multi-step process such as exposure, development, baking, and peeling is required only for handling a mask pattern formed using a photosensitive organic resin material called a photoresist. Become. Therefore, the manufacturing cost inevitably increases as the number of photolithography processes increases. In order to improve such problems, attempts have been made to manufacture TFTs by reducing the photolithography process (see, for example, Patent Document 1).

しかし、上記特許文献1に記載された技術は、TFTの製造工程で複数回行われるフォトリソグラフィ工程の一部を印刷法で置き替えただけのものであり、抜本的に工程数の削減に寄与できるものではない。また、フォトリソグラフィ技術においてマスクパターンを転写するために用いる露光装置は、等倍投影露光若しくは縮小投影露光により、数ミクロンから1ミクロン以下のパターンを転写するものであり、原理的にみて、一辺が1メートルを越えるような大面積基板を一括で露光することは技術的に困難である。
特開平11−251259号公報
However, the technique described in Patent Document 1 is merely a replacement of a part of the photolithography process performed a plurality of times in the TFT manufacturing process by the printing method, and drastically contributes to the reduction in the number of processes. It is not possible. In addition, an exposure apparatus used for transferring a mask pattern in photolithography technology transfers a pattern of several microns to 1 micron or less by equal-magnification projection exposure or reduced projection exposure. It is technically difficult to expose a large area substrate exceeding 1 meter at a time.
Japanese Patent Laid-Open No. 11-251259

本発明は、TFT及びそれを用いる電子回路並びにTFTによって形成される表示装置の製造工程においてフォトリソグラフィ工程の回数を削減し、或いはその工程自体を無くすことで製造工程を簡略化し、一辺が1メートルを越えるような大面積の基板にも、低いコストで歩留まり良く製造することができる技術を提供することを目的とする。   The present invention simplifies the manufacturing process by reducing the number of photolithography processes in the manufacturing process of the TFT, the electronic circuit using the TFT, and the display device formed by the TFT, or eliminating the process itself. It is an object of the present invention to provide a technique capable of manufacturing a substrate having a large area exceeding 1 mm with a high yield at a low cost.

また、本発明は、それらの表示装置を構成する配線等のパターンを、所望の形状で制御性よく形成できる技術を提供することも目的とする。   Another object of the present invention is to provide a technique capable of forming a pattern such as a wiring constituting these display devices in a desired shape with good controllability.

上述した従来技術の課題を解決するために、本発明においては以下の手段を講じる。   In order to solve the above-described problems of the prior art, the following measures are taken in the present invention.

本発明は、配線層若しくは電極を形成する導電層や、所定のパターンを形成するためのマスク層など表示パネルを作製するために必要なパターンのうち、少なくとも一つ若しくはそれ以上を、選択的にパターンを形成可能な方法により形成して、表示装置を作製することを特徴とするものである。選択的にパターンを形成可能な方法として、導電層や絶縁層など形成し、特定の目的に調合された組成物の液滴を選択的に吐出(噴出)して所定のパターンを形成することが可能な、液滴吐出(噴出)法(その方式によっては、インクジェット法とも呼ばれる。)を用いる。また、パターンが転写、または描写できる方法、例えば印刷法(スクリーン印刷やオフセット印刷などパターンが形成される方法)なども用いることができる。   The present invention selectively selects at least one or more of patterns necessary for manufacturing a display panel, such as a conductive layer for forming a wiring layer or an electrode, or a mask layer for forming a predetermined pattern. A display device is manufactured by forming a pattern by a method capable of forming a pattern. As a method for selectively forming a pattern, a conductive layer, an insulating layer, or the like is formed, and droplets of a composition prepared for a specific purpose are selectively ejected (ejected) to form a predetermined pattern. A possible droplet discharge (ejection) method (also called an inkjet method depending on the method) is used. In addition, a method by which a pattern can be transferred or drawn, for example, a printing method (a method for forming a pattern such as screen printing or offset printing) can be used.

本発明において、上記方法によって形成領域に付着した組成物を有する液滴は、整形(加工)手段によって、所望のパターンに形状を整形(変形)される。微細化が求められる配線の場合、吐出された液滴を、整形手段の有する細い線状の整形部に含ませ、線を引くように描画することによって、より細い配線パターンを形成することが可能になる。   In the present invention, the droplet having the composition attached to the formation region by the above method is shaped (deformed) into a desired pattern by shaping (processing) means. In the case of wiring that requires miniaturization, it is possible to form a thinner wiring pattern by drawing the ejected droplets into a thin linear shaping part of the shaping means and drawing the line. become.

また、液滴を吐出口から、直接形成領域に付着させるのではなく、整形手段(整形部)を経由し、液滴の形状を変形させてから、所望の太さで形成領域に描画する。整形手段(整形部)としては、細い線状の糸のようなものを伝わせて液滴の液量を調節し、形成領域上を走査することによって、微細な配線を形成する。整形手段(整形部)は、線状の糸の複数集まった筆のような物でもよく、糸状でも板状でも、その形状には限定されない。比較的広い範囲にパターンを形成したい場合は、一度に広い領域に付着できるような整形手段(整形部)を選択すればよい。   In addition, the droplets are not directly attached to the formation region from the ejection port, but are drawn on the formation region with a desired thickness after the shape of the droplet is deformed via a shaping unit (shaping unit). As shaping means (shaping section), fine wiring is formed by adjusting the amount of liquid droplets by passing a thin linear thread and scanning the formation area. The shaping means (shaping unit) may be a brush like a collection of a plurality of linear yarns, and is not limited to the shape of the yarn or plate. When it is desired to form a pattern in a relatively wide range, a shaping means (shaping part) that can adhere to a wide area at a time may be selected.

本発明によると、液滴を吐出する吐出口の大きさに関わらず、所望な幅のパターンを制御性よく形成することができる。   According to the present invention, it is possible to form a pattern with a desired width with good controllability regardless of the size of the ejection port that ejects droplets.

整形手段、及び整形物は、無機材料でも有機材料又は珪素と酸素との結合で骨格構造が形成された材料で形成してもよい。液滴を加工するだけの手段であるので、金属などの導電材料でも、樹脂などの絶縁材料でもよい。また、繊維などを用いることもできる。装置に設置することを考慮すると、比較的軽量で加工の容易なものが好ましい。微細な配線パターンなどを描画したい場合は、カーボンナノチューブなどの、ナノチューブ材料を用いることもできる。カーボンナノチューブなどの極細炭素繊維は、グラファイトナノファイバ、カーボンナノファイバ、チューブ状グラファイト、カーボンナノコーン、又はコーン状グラファイトなども用いることができる。加工手段の材料は、その加工する液滴が有する組成物によって、反応等が起こらないような材料を選択するとよい。   The shaping means and the shaped article may be formed of an inorganic material, an organic material, or a material in which a skeleton structure is formed by a bond of silicon and oxygen. Since it is only a means for processing the droplet, it may be a conductive material such as metal or an insulating material such as resin. Moreover, a fiber etc. can also be used. Considering the installation in the apparatus, a relatively light weight and easy processing is preferable. When drawing a fine wiring pattern or the like, a nanotube material such as a carbon nanotube can be used. As the ultrafine carbon fiber such as carbon nanotube, graphite nanofiber, carbon nanofiber, tube-like graphite, carbon nanocone, cone-like graphite, or the like can also be used. As a material for the processing means, a material that does not cause a reaction or the like may be selected depending on the composition of the droplet to be processed.

本発明の表示装置には、エレクトロルミネセンス(以下「EL」ともいう。)と呼ばれる発光を発現する有機物、若しくは有機物と無機物の混合物を含む媒体を、電極間に介在させた発光素子とTFTとが接続された発光表示装置や、液晶材料を有する液晶素子を表示素子として用いる液晶表示装置などがある。   The display device of the present invention includes a light-emitting element and a TFT in which a medium including light-emitting organic matter or a mixture of organic and inorganic substances called electroluminescence (hereinafter also referred to as “EL”) is interposed between electrodes. And a liquid crystal display device using a liquid crystal element having a liquid crystal material as a display element.

また、本発明は、液滴吐出法によりパターンを形成するに際し、その形成する領域に密着性を向上させる手段(下地前処理)を行い、表示装置の信頼性を向上させる。   In addition, according to the present invention, when a pattern is formed by a droplet discharge method, means for improving adhesion (base pretreatment) is performed on a region to be formed, thereby improving the reliability of the display device.

本発明は、密着性を高める効果を有する物質を利用して、配線、その他半導体膜、絶縁膜、マスク等を含む表示装置を構成することを特徴とする。工程において、所定の組成物を含む液滴を細孔から吐出して所定のパターンを形成する際、その密着性を高めるために下地前処理として高融点金属からなる物質を形成する。具体的には、高融点金属からなる導電層上又はその両端に、塗布法等により、溶媒に混入された配線材料(配線材料(導電性材料)を溶媒に溶解又は分散させたものを含む)を形成し、配線を形成することを特徴とする。例えば、高融点金属や、3d遷移元素からなる導電層上に、液滴吐出法により、溶媒に混入された導電体を吐出する。液滴吐出法以外に、スピンコーティング法、ディップ法、その他の塗布法、印刷法(スクリーン印刷やオフセット印刷などパターンが形成される方法)により、前記高融点金属からなる導電層上に、溶媒に混入された導電体を形成してもよい。   The present invention is characterized in that a display device including wiring, other semiconductor films, insulating films, masks, and the like is formed using a substance having an effect of improving adhesion. In the process, when a predetermined pattern is formed by discharging droplets containing a predetermined composition from the pores, a substance made of a refractory metal is formed as a base pretreatment in order to improve the adhesion. Specifically, a wiring material mixed in a solvent (including a material in which a wiring material (conductive material) is dissolved or dispersed in a solvent) on a conductive layer made of a refractory metal or on both ends thereof by a coating method or the like. And forming a wiring. For example, a conductor mixed in a solvent is discharged onto a conductive layer made of a refractory metal or a 3d transition element by a droplet discharge method. In addition to the droplet discharge method, a spin coating method, a dip method, other coating methods, and a printing method (a method for forming a pattern such as screen printing or offset printing) can be used as a solvent on the conductive layer made of the refractory metal. A mixed conductor may be formed.

下地前処理として用いられる物質は、酸化チタン(TiOX)、チタン酸ストロンチウム(SrTiO3)、セレン化カドミウム(CdSe)、タンタル酸カリウム(KTaO3)、硫化カドミウム(CdS)、酸化ジルコニウム(ZrO2)、酸化ニオブ(Nb25)、酸化亜鉛(ZnO)、酸化鉄(Fe23)、酸化タングステン(WO3)等を用いることができる。 Substances used as the base pretreatment are titanium oxide (TiO x ), strontium titanate (SrTiO 3 ), cadmium selenide (CdSe), potassium tantalate (KTaO 3 ), cadmium sulfide (CdS), zirconium oxide (ZrO 2 ). ), Niobium oxide (Nb 2 O 5 ), zinc oxide (ZnO), iron oxide (Fe 2 O 3 ), tungsten oxide (WO 3 ), and the like.

ゾルゲル法のディップコーティング法、スピンコーティング法、液滴吐出法、イオンプレーティング法、イオンビーム法、CVD法、スパッタリング法、RFマグネトロンスパッタリング法、プラズマ溶射法、プラズマスプレー法、又は陽極酸化法により形成することができる。また物質は、その形成方法により膜としての連続性を有さなくても良い。   Sol-gel dip coating method, spin coating method, droplet discharge method, ion plating method, ion beam method, CVD method, sputtering method, RF magnetron sputtering method, plasma spraying method, plasma spraying method, or anodic oxidation method can do. The substance may not have continuity as a film depending on the formation method.

前記高融点金属、または3d遷移元素として、Ti(チタン)、W(タングステン)、Cr(クロム)、Al(アルミニウム)、Ta(タンタル)、Ni(ニッケル)、Zr(ジルコニウム)、Hf(ハフニウム)、V(バナジウム)、Ir(イリジウム)、Nb(ニオブ)、Pd(鉛)、Pt(白金)、Mo(モリブデン)、Co(コバルト)、Rh(ロジウム)、Sc(スカンジウム)、Mn(マンガン)、Fe(鉄)、Cu(銅)又はZn(亜鉛)の材料、またそれらの酸化物、窒化物、酸化窒化物などを用いることができる。前記導電層は、スパッタリング法、蒸着法、イオン注入法、CVD法、ディップ法、スピンコート法等の公知の方法で形成することを特徴とし、好適には、スパッタリング法、ディップ法又はスピンコート法で形成することを特徴とする。また、後に導電層を絶縁化する場合には、導電層を0.01〜10nmの厚さで形成し、自然酸化で絶縁化すると簡便であり好ましい。   As the refractory metal or 3d transition element, Ti (titanium), W (tungsten), Cr (chromium), Al (aluminum), Ta (tantalum), Ni (nickel), Zr (zirconium), Hf (hafnium) , V (vanadium), Ir (iridium), Nb (niobium), Pd (lead), Pt (platinum), Mo (molybdenum), Co (cobalt), Rh (rhodium), Sc (scandium), Mn (manganese) , Fe (iron), Cu (copper), or Zn (zinc), and oxides, nitrides, oxynitrides thereof, and the like can be used. The conductive layer is formed by a known method such as a sputtering method, a vapor deposition method, an ion implantation method, a CVD method, a dip method, or a spin coating method, preferably a sputtering method, a dip method, or a spin coating method. It is characterized by forming in. Further, when the conductive layer is insulated later, it is convenient and preferable that the conductive layer is formed with a thickness of 0.01 to 10 nm and insulated by natural oxidation.

また、他の方法として、被形成領域(被形成面)に対してプラズマ処理を行う方法がある。プラズマ処理の条件は、空気、酸素又は窒素を処理ガスとして用い、圧力を数十Torr〜1000Torr(133000Pa)、好ましくは100(13300Pa)〜1000Torr(133000Pa)、より好ましくは700Torr(93100Pa)〜800Torr(106400Pa)、つまり大気圧又は大気圧近傍の圧力となる状態で、パルス電圧を印加する。このとき、プラズマ密度は、1×1010〜1×1014-3、所謂コロナ放電やグロー放電の状態となるようにする。空気、酸素又は窒素の処理ガスを用いプラズマ処理を用いることにより、材質依存性なく、表面改質を行うことができる。その結果、あらゆる材料に対して表面改質を行うことができる。 As another method, there is a method of performing plasma treatment on a formation region (formation surface). The plasma treatment is performed using air, oxygen, or nitrogen as a treatment gas, and a pressure of several tens of Torr to 1000 Torr (133000 Pa), preferably 100 (13300 Pa) to 1000 Torr (133000 Pa), more preferably 700 Torr (93100 Pa) to 800 Torr ( 106400 Pa), that is, a pulse voltage is applied in a state where the pressure becomes atmospheric pressure or a pressure near atmospheric pressure. At this time, the plasma density is set to 1 × 10 10 to 1 × 10 14 m −3 , so-called corona discharge or glow discharge. By using plasma treatment using a treatment gas of air, oxygen, or nitrogen, surface modification can be performed without material dependency. As a result, surface modification can be performed on any material.

また、他の方法として、液滴吐出法によるパターンとその形成領域との密着性を上げるために、接着材として機能するような有機材料系の物質を形成してもよい。材料としては、感光性または非感光性の有機材料(有機樹脂材料)(ポリイミド、アクリル、ポリアミド、ポリイミドアミド、レジスト、ベンゾシクロブテンなど)、低誘電率であるLow k材料などの一種、もしくは複数種からなる膜、またはこれらの膜の積層などを用いることができる。また、シリコン(Si)と酸素(O)との結合で骨格構造が構成され、置換基に少なくとも水素を含む材料、もしくは置換基にフッ素、アルキル基、または芳香族炭化水素のうち少なくとも1種を有する材料を用いてもよい。作製法としては、液滴吐出法や、印刷法(スクリーン印刷やオフセット印刷などパターンが形成される方法)を用いることもできる。塗布法で得られるTOF膜やSOG膜なども用いることができる。   As another method, an organic material substance that functions as an adhesive may be formed in order to improve the adhesion between a pattern formed by a droplet discharge method and a formation region thereof. Materials include photosensitive or non-photosensitive organic materials (organic resin materials) (polyimide, acrylic, polyamide, polyimide amide, resist, benzocyclobutene, etc.), a low-k material having a low dielectric constant, or a plurality of materials. A film made of seeds or a stack of these films can be used. In addition, a skeleton structure is formed by a bond of silicon (Si) and oxygen (O), and at least one of a material containing at least hydrogen as a substituent, or fluorine, an alkyl group, or an aromatic hydrocarbon as a substituent. You may use the material which has. As a manufacturing method, a droplet discharge method or a printing method (a method of forming a pattern such as screen printing or offset printing) can be used. A TOF film or an SOG film obtained by a coating method can also be used.

上記、液滴吐出法を用いて形成される導電体の領域に、下地前処理として密着性向上や、表面改質のために行われる工程は、液滴吐出法を用いて形成したパターンの上に、さらに導電体を形成する場合行っても良い。また、その場合の下地前処理として、液滴吐出法によって第1の導電層を形成した後、紫外線の照射をする紫外線照射処理を行い、処理領域に第2の導電層を液滴吐出法により形成しても良い。例えば、径の大きな吐出口を用いて、幅広のパターンを形成した後、本発明を用いて、整形手段により幅広のパターンに部分的に重なるように細いパターンを形成し、微細なパターンを形成することも出来る。   The above-described processes for improving the adhesion and surface modification of the conductor region formed by using the droplet discharge method are performed on the pattern formed by using the droplet discharge method. In addition, it may be performed when a conductor is further formed. In addition, as a base pretreatment in that case, after forming the first conductive layer by a droplet discharge method, an ultraviolet irradiation process of irradiating ultraviolet rays is performed, and a second conductive layer is formed in the processing region by a droplet discharge method. It may be formed. For example, after a wide pattern is formed using a discharge port having a large diameter, a thin pattern is formed by the shaping means so as to partially overlap the wide pattern by using the present invention, and a fine pattern is formed. You can also

導電体(導電層)を形成するため、液滴吐出法により吐出口から吐出する組成物は、導電性材料を溶媒に溶解又は分散させたものを用いる。導電性材料とは、Ag、Au、Cu、Ni、Pt、Pd、Ir、Rh、W、Al等の金属、Cd、Znの金属硫化物、Fe、Ti、Si、Ge、Si、Zr、Baなどの酸化物、ハロゲン化銀の微粒子又は分散性ナノ粒子に相当する。また、透明導電膜として用いられるインジウム錫酸化物(ITO)、インジウム錫酸化物と酸化珪素からなるITSO、有機インジウム、有機スズ、酸化亜鉛、窒化チタン等に相当する。但し、吐出口から吐出する組成物は、比抵抗値を考慮して、金、銀、銅のいずれかの材料を溶媒に溶解又は分散させたものを用いることが好適であり、より好適には、低抵抗な銀、銅を用いるとよい。但し、銀、銅を用いる場合には、不純物対策のため、合わせてバリア膜を設けるとよい。バリア膜としては、窒化珪素膜やニッケルボロン(NiB)を用いるとことができる。   In order to form a conductor (conductive layer), a composition in which a conductive material is dissolved or dispersed in a solvent is used as a composition discharged from a discharge port by a droplet discharge method. Conductive materials include metals such as Ag, Au, Cu, Ni, Pt, Pd, Ir, Rh, W, and Al, metal sulfides of Cd, Zn, Fe, Ti, Si, Ge, Si, Zr, Ba It corresponds to oxides such as silver halide fine particles or dispersible nanoparticles. Further, it corresponds to indium tin oxide (ITO) used as a transparent conductive film, ITSO composed of indium tin oxide and silicon oxide, organic indium, organic tin, zinc oxide, titanium nitride, and the like. However, it is preferable to use a composition in which any of gold, silver and copper is dissolved or dispersed in a solvent in consideration of the specific resistance value, more preferably the composition discharged from the discharge port. It is preferable to use low resistance silver or copper. However, when silver or copper is used, a barrier film may be provided as a countermeasure against impurities. As the barrier film, a silicon nitride film or nickel boron (NiB) can be used.

また、導電性材料の周りに他の導電性材料がコーティングされ、複数の層になっている粒子でも良い。例えば、銅の周りにニッケルボロン(NiB)がコーティングされ、その周囲に銀がコーティングされている3層構造の粒子などを用いても良い。溶媒は、酢酸ブチル、酢酸エチル等のエステル類、イソプロピルアルコール、エチルアルコール等のアルコール類、メチルエチルケトン、アセトン等の有機溶剤等を用いる。組成物の粘度は20cp以下が好適であり、これは、乾燥が起こることを防止したり、吐出口から組成物を円滑に吐出できるようにしたりするためである。また、組成物の表面張力は、40mN/m以下が好適である。但し、用いる溶媒や、用途に合わせて、組成物の粘度等は適宜調整するとよい。一例として、ITOや、有機インジウム、有機スズを溶媒に溶解又は分散させた組成物の粘度は5〜20mPa・S、銀を溶媒に溶解又は分散させた組成物の粘度は5〜20mPa・S、金を溶媒に溶解又は分散させた組成物の粘度は5〜20mPa・Sに設定するとよい。   Alternatively, particles in which a conductive material is coated with another conductive material to form a plurality of layers may be used. For example, particles having a three-layer structure in which nickel boron (NiB) is coated around copper and silver is coated around it may be used. As the solvent, esters such as butyl acetate and ethyl acetate, alcohols such as isopropyl alcohol and ethyl alcohol, organic solvents such as methyl ethyl ketone and acetone are used. The viscosity of the composition is preferably 20 cp or less, in order to prevent drying from occurring or to allow the composition to be smoothly discharged from the discharge port. The surface tension of the composition is preferably 40 mN / m or less. However, the viscosity and the like of the composition may be appropriately adjusted according to the solvent to be used and the application. As an example, the viscosity of a composition in which ITO, organic indium, or organic tin is dissolved or dispersed in a solvent is 5 to 20 mPa · S, and the viscosity of a composition in which silver is dissolved or dispersed in a solvent is 5 to 20 mPa · S. The viscosity of the composition in which gold is dissolved or dispersed in a solvent is preferably set to 5 to 20 mPa · S.

本発明では、表示装置を構成する導電層を液滴吐出法によって形成することができる。まずゲート線やソース線、他の引き回し配線など比較的広い線幅で形成する導電層(バスラインとも呼ばれる)を、液滴吐出法によって直接形成する。このソース線や、ゲート線より枝分かれするように接続して形成する画素部内のゲート電極やソース、ドレイン電極、他の配線などの比較的細い線幅の導電層を、本発明の整形手段によって、整形することによって微細な配線を描画し形成することができる。本発明によりゲート配線の線幅は10μm以上40μm以下、ゲート電極の線幅は5μm以上20μm以下、好ましくは0.3μm以上10μm以下、ゲート配線の線幅がゲート電極の線幅の約2倍となるような配線が形成できる。本発明により、配線への大電流を効率よく、高速で流すための低抵抗化と、電極への断線のないパターンの微細化という要求が、両方満たすことができる。本発明により、液滴の吐出口の径に制限されず、より小さな微細な配線も形成することができる。   In the present invention, the conductive layer constituting the display device can be formed by a droplet discharge method. First, a conductive layer (also referred to as a bus line) formed with a relatively wide line width such as a gate line, a source line, and other routing wirings is directly formed by a droplet discharge method. By the shaping means of the present invention, a conductive layer having a relatively narrow line width such as a gate electrode, a source electrode, a drain electrode, and other wiring in a pixel portion that is connected to be branched from the source line or the gate line, Fine wiring can be drawn and formed by shaping. According to the present invention, the line width of the gate wiring is 10 μm or more and 40 μm or less, the line width of the gate electrode is 5 μm or more and 20 μm or less, preferably 0.3 μm or more and 10 μm or less, and the line width of the gate wiring is about twice the line width of the gate electrode. Such a wiring can be formed. According to the present invention, it is possible to satisfy both of the requirements of low resistance for allowing a large current to flow efficiently and at high speed and miniaturization of a pattern without disconnection to the electrode. According to the present invention, a smaller fine wiring can be formed without being limited to the diameter of the droplet discharge port.

本発明の液滴吐出装置の一は、パターン形成材料を含む組成物を吐出する吐出手段と、組成物が被形成領域に付着する前に、組成物の形状を整形する整形手段とを有し、整形手段が、吐出手段と被形成領域との間に設けられる。   One of the droplet discharge devices of the present invention has discharge means for discharging a composition containing a pattern forming material, and shaping means for shaping the shape of the composition before the composition adheres to the formation region. The shaping means is provided between the discharge means and the formation region.

本発明の液滴吐出装置の一は、パターン形成材料を含む組成物を吐出する吐出手段と、組成物が被形成領域に付着した後に、組成物の形状を整形する整形手段とを有する。   One of the droplet discharge devices of the present invention includes discharge means for discharging a composition containing a pattern forming material and shaping means for shaping the shape of the composition after the composition has adhered to the formation region.

上記構造において、整形手段は液滴吐出手段の吐出口に接して設けられてもよく、離れて設けて別々に走査することもできる。また、整形手段は整形部を有し、整形部の形状は針状、柱状、棒状、糸状、板状または管状など多様な形状を用いることができる。   In the above structure, the shaping means may be provided in contact with the discharge port of the droplet discharge means, or may be provided separately and scanned separately. The shaping means has a shaping portion, and the shape of the shaping portion can be various shapes such as a needle shape, a column shape, a rod shape, a thread shape, a plate shape, or a tubular shape.

本発明のパターン形成方法の一は、パターン形成材料を含む組成物を被形成領域に向かって吐出し、組成物が被形成領域に付着する前に、組成物の形状を整形することによって、選択的にパターンを形成する。   One of the pattern forming methods of the present invention is selected by discharging a composition containing a pattern forming material toward a formation region and shaping the shape of the composition before the composition adheres to the formation region. Pattern is formed.

本発明のパターン形成方法の一は、パターン形成材料を含む組成物を被形成領域に向かって吐出し、組成物が被形成領域に付着した後であって、かつ固化する前に、組成物の形状を整形することによって、選択的にパターンを形成する。   One of the pattern forming methods of the present invention is a method in which a composition containing a pattern forming material is discharged toward a formation region, and after the composition adheres to the formation region and before solidification, A pattern is selectively formed by shaping the shape.

上記構成において、組成物の形状は、整形手段の整形部によって整形されるが、整形部が針状、糸状のように細い形状の場合、微細なパターンに整形でき、柱状、板状など比較的面積の大きい形状であると一度に大きなパターンを形成することができる。   In the above configuration, the shape of the composition is shaped by the shaping part of the shaping means, but if the shaping part is a thin shape such as a needle shape or a thread shape, it can be shaped into a fine pattern, such as a columnar shape or a plate shape. A large pattern can be formed at a time when the shape has a large area.

本発明の表示装置の作製方法の一は、半導体層、配線及び電極を有し、導電性材料を含む組成物を被形成領域上に吐出し、組成物の形状の一部を整形し、組成物を選択的に拡張することによって、配線及び電極を形成する。   One embodiment of a method for manufacturing a display device of the present invention includes a semiconductor layer, a wiring, and an electrode, and a composition containing a conductive material is discharged onto a formation region, and a part of the shape of the composition is shaped. By selectively expanding objects, wiring and electrodes are formed.

上記構成において、配線、及び電極は前述の導電体を形成する材料によって、液滴吐出法によって形成することができる。電極はゲート電極層として用いることができ、ゲート電極層のチャネル方向の幅は、5μm以上100μm以下、より好ましくは0.3μm以上10μm以下であるとよい。液滴吐出法により、液量を0.1pl以上40pl吐出し、パターンを形成することができる。   In the above structure, the wiring and the electrode can be formed using a material for forming the above-described conductor by a droplet discharge method. The electrode can be used as a gate electrode layer, and the width of the gate electrode layer in the channel direction is preferably 5 μm to 100 μm, more preferably 0.3 μm to 10 μm. By the droplet discharge method, the liquid volume can be discharged from 0.1 pl to 40 pl to form a pattern.

上記構成において、半導体層が、水素とハロゲン元素を含むガスにより形成された、結晶構造を含むセミアモルファス半導体であってもよい。水素とハロゲン元素を含むガスにより形成された非単結晶半導体、水素とハロゲン元素を含むガスにより形成された多結晶半導体であってもよい。電極と半導体層の交差する領域のチャネル方向の長さが5μm以上100μm以下、より好ましくは0.3μm以上10μm以下であると好ましい。また、上記構成の表示装置で、表示画面を構成したことを特徴とするテレビジョン装置を作製することができる。   In the above structure, the semiconductor layer may be a semi-amorphous semiconductor including a crystal structure formed by a gas including hydrogen and a halogen element. It may be a non-single crystal semiconductor formed with a gas containing hydrogen and a halogen element, or a polycrystalline semiconductor formed with a gas containing hydrogen and a halogen element. The length in the channel direction of the region where the electrode and the semiconductor layer intersect is preferably 5 μm to 100 μm, more preferably 0.3 μm to 10 μm. In addition, a television device in which a display screen is configured using the display device having the above structure can be manufactured.

ゲート絶縁層は、第1の窒化珪素膜、酸化珪素膜及び第2の窒化珪素膜を順次積層して形成することで、ゲート電極の酸化を防止出来、かつ、ゲート絶縁層の上層側に形成する半導体層と良好な界面を形成することが出来る。   The gate insulating layer is formed by sequentially laminating the first silicon nitride film, the silicon oxide film, and the second silicon nitride film, so that the gate electrode can be prevented from being oxidized and formed on the upper layer side of the gate insulating layer. It is possible to form a favorable interface with the semiconductor layer.

本発明は、ゲート電極層や配線層、及びパターニングの時に利用するマスクを形成する際に液滴吐出法により行うことを特徴としているが、表示装置を作製するために必要なパターンのうち、少なくとも一つ若しくはそれ以上を、選択的にパターンを形成可能な方法により形成して、表示装置を製造することで本発明の目的は達成される。   The present invention is characterized in that it is performed by a droplet discharge method when forming a gate electrode layer, a wiring layer, and a mask used for patterning, but at least of the patterns necessary for manufacturing a display device. The object of the present invention is achieved by manufacturing one or more by a method capable of selectively forming a pattern and manufacturing a display device.

また、隔壁等に用いられる絶縁層は、有機材料、無機材料又は珪素と酸素との結合で骨格構造が形成された材料で形成してもよい。有機材料は、その平坦性が優れているため、後に導電体を成膜した際にも、段差部で膜厚が極端に薄くなったり、断線が起こったりすることがなく、好適である。また、有機材料は、誘電率が低い。そのため、複数の配線の層間絶縁体として用いると、配線容量が低減し、多層配線を形成することが可能となり、高性能化及び高機能化が実現される。   An insulating layer used for a partition wall or the like may be formed using an organic material, an inorganic material, or a material in which a skeleton structure is formed by a bond of silicon and oxygen. Since the organic material has excellent flatness, the film thickness is not extremely reduced at the step portion or disconnection occurs even when the conductor is formed later. Organic materials have a low dielectric constant. Therefore, when used as an interlayer insulator for a plurality of wirings, the wiring capacity is reduced, multilayer wiring can be formed, and high performance and high functionality are realized.

一方、珪素と酸素との結合で骨格構造が形成された材料としては、シロキサン系ポリマーが代表例として挙げられ、詳しくは、珪素と酸素との結合で骨格構造が構成され置換基に少なくとも水素を含む材料、又は、置換基にフッ素、アルキル基、または芳香族炭化水素のうち少なくとも1種を有する材料である。この材料も平坦性に優れており、また透明性や耐熱性をも有し、シロキサンポリマーからなる絶縁体を形成後に300度〜600度程度以下の温度で加熱処理を行うことができる。   On the other hand, a typical example of a material in which a skeleton structure is formed by a bond of silicon and oxygen is a siloxane polymer. Specifically, a skeleton structure is formed by a bond of silicon and oxygen, and at least hydrogen is added to a substituent. Or a material having at least one of fluorine, an alkyl group, and an aromatic hydrocarbon as a substituent. This material is also excellent in flatness, has transparency and heat resistance, and can be subjected to heat treatment at a temperature of about 300 ° C. to 600 ° C. or less after forming an insulator made of a siloxane polymer.

本発明により、導電層のパターンをその線幅によって作り分けることが出来るので、表示装置を構成する配線のうち、太い幅の低抵抗な配線と、画素部などに用いられる微細な配線の両方とを、その役割によって要求される機能を満たすように形成することができる。   According to the present invention, since the pattern of the conductive layer can be created according to the line width, among the wirings constituting the display device, both the low-width wiring with a large width and the fine wiring used for the pixel portion and the like Can be configured to satisfy the functions required by its role.

本発明によれば、液滴吐出法により、配線層やマスクのパターニングを直接行うことができるので、材料の利用効率を向上させて、かつ、作製工程を簡略化したTFT及びそれを用いた信頼性の高い表示装置を得ることができる   According to the present invention, a wiring layer and a mask can be directly patterned by a droplet discharge method. Therefore, a TFT in which a material use efficiency is improved and a manufacturing process is simplified, and a reliability using the TFT. High-performance display device can be obtained

本発明の実施の形態について、図面を用いて詳細に説明する。但し、本発明は以下の説明に限定されず、本発明の趣旨及びその範囲から逸脱することなくその形態及び詳細を様々に変更し得ることは当業者であれば容易に理解される。従って、本発明は以下に示す実施の形態の記載内容に限定して解釈されるものではない。なお、以下に説明する本発明の構成において、同一部分又は同様な機能を有する部分には同一の符号を異なる図面間で共通して用い、その繰り返しの説明は省略する。   Embodiments of the present invention will be described in detail with reference to the drawings. However, the present invention is not limited to the following description, and it is easily understood by those skilled in the art that modes and details can be variously changed without departing from the spirit and scope of the present invention. Therefore, the present invention should not be construed as being limited to the description of the embodiments below. Note that in structures of the present invention described below, the same portions or portions having similar functions are denoted by the same reference numerals in different drawings, and description thereof is not repeated.

図29は本発明に係る表示パネルの構成を示す上面図であり、絶縁表面を有する基板2700上に画素2702をマトリクス上に配列させた画素部2701、走査線側入力端子2703、信号線側入力端子2704が形成されている。画素数は種々の規格に従って設ければ良く、XGAであれば1024×768×3(RGB)、UXGAであれば1600×1200×3(RGB)、フルスペックハイビジョンに対応させるのであれば1920×1080×3(RGB)とすれば良い。   FIG. 29 is a top view showing a structure of a display panel according to the present invention. A pixel portion 2701 in which pixels 2702 are arranged in a matrix on a substrate 2700 having an insulating surface, a scanning line side input terminal 2703, and a signal line side input. A terminal 2704 is formed. The number of pixels may be provided in accordance with various standards. For XGA, 1024 × 768 × 3 (RGB), for UXGA, 1600 × 1200 × 3 (RGB), and for full specification high vision, 1920 × 1080. X3 (RGB) may be used.

画素2702は、走査線側入力端子2703から延在する走査線と、信号線側入力端子2704から延在する信号線とが交差することで、マトリクス状に配設される。画素2702のそれぞれには、スイッチング素子とそれに接続する画素電極が備えられている。スイッチング素子の代表的な一例はTFTであり、TFTのゲート電極側が走査線と、ソース若しくはドレイン側が信号線と接続されることにより、個々の画素を外部から入力する信号によって独立して制御可能としている。   The pixels 2702 are arranged in a matrix by a scan line extending from the scan line side input terminal 2703 and a signal line extending from the signal line side input terminal 2704 intersecting. Each of the pixels 2702 includes a switching element and a pixel electrode connected to the switching element. A typical example of the switching element is a TFT. By connecting the gate electrode side of the TFT to a scanning line and the source or drain side to a signal line, each pixel can be controlled independently by a signal input from the outside. Yes.

TFTは、その主要な構成要素として、半導体層、ゲート絶縁層及びゲート電極層が挙げられ、半導体層に形成されるソース及びドレイン領域に接続する配線層がそれに付随する。構造的には基板側から半導体層、ゲート絶縁層及びゲート電極層を配設したトップゲート型と、基板側からゲート電極層、ゲート絶縁層及び半導体層を配設したボトムゲート型などが代表的に知られているが、本発明においてはそれらの構造のどのようなものを用いても良い。   A TFT includes a semiconductor layer, a gate insulating layer, and a gate electrode layer as main components, and a wiring layer connected to a source region and a drain region formed in the semiconductor layer is attached to the TFT. Structurally, the top gate type in which the semiconductor layer, the gate insulating layer and the gate electrode layer are arranged from the substrate side, and the bottom gate type in which the gate electrode layer, the gate insulating layer and the semiconductor layer are arranged from the substrate side are representative. In the present invention, any of those structures may be used.

半導体層を形成する材料は、シランやゲルマンに代表される半導体材料ガスを用いて気相成長法やスパッタリング法で作製されるアモルファス半導体(以下「AS」ともいう。)、該非晶質半導体を光エネルギーや熱エネルギーを利用して結晶化させた多結晶半導体、或いはセミアモルファス(微結晶若しくはマイクロクリスタルとも呼ばれる。以下「SAS」ともいう。)半導体などを用いることができる。   As a material for forming the semiconductor layer, an amorphous semiconductor (hereinafter also referred to as “AS”) manufactured by a vapor deposition method or a sputtering method using a semiconductor material gas typified by silane or germane is used. A polycrystalline semiconductor crystallized using energy or thermal energy, a semi-amorphous (also referred to as microcrystal or microcrystal, hereinafter, also referred to as “SAS”) semiconductor, or the like can be used.

SASは、非晶質と結晶構造(単結晶、多結晶を含む)の中間的な構造を有し、自由エネルギー的に安定な第3の状態を有する半導体であって、短距離秩序を持ち格子歪みを有する結晶質な領域を含んでいる。少なくとも膜中の一部の領域には、0.5〜20nmの結晶領域を観測することが出来、珪素を主成分とする場合にはラマンスペクトルが520cm-1よりも低波数側にシフトしている。X線回折では珪素結晶格子に由来するとされる(111)、(220)の回折ピークが観測される。未結合手(ダングリングボンド)の中和剤として水素またはハロゲンを少なくとも1原子%またはそれ以上含ませている。SASは、珪化物気体をグロー放電分解(プラズマCVD)して形成する。珪化物気体としては、SiH4、その他にもSi26、SiH2Cl2、SiHCl3、SiCl4、SiF4などを用いることが可能である。またGeF4を混合させても良い。この珪化物気体をH2、又は、H2とHe、Ar、Kr、Neから選ばれた一種または複数種の希ガス元素で希釈しても良い。希釈率は2〜1000倍の範囲。圧力は概略0.1Pa〜133Paの範囲、電源周波数は1MHz〜120MHz、好ましくは13MHz〜60MHz。基板加熱温度は300℃以下でよい。膜中の不純物元素として、酸素、窒素、炭素などの大気成分の不純物は1×1020cm-1以下とすることが望ましく、特に、酸素濃度は5×1019/cm3以下、好ましくは1×1019/cm3以下とする。 SAS is a semiconductor having an intermediate structure between amorphous and crystalline structures (including single crystal and polycrystal) and having a third state that is stable in terms of free energy and has a short-range order and a lattice. It includes a crystalline region with strain. A crystal region of 0.5 to 20 nm can be observed in at least a part of the film, and when silicon is the main component, the Raman spectrum shifts to a lower wave number side than 520 cm −1. Yes. In X-ray diffraction, diffraction peaks of (111) and (220) that are derived from the silicon crystal lattice are observed. At least 1 atomic% or more of hydrogen or halogen is contained as a neutralizing agent for dangling bonds. The SAS is formed by glow discharge decomposition (plasma CVD) of a silicide gas. As the silicide gas, SiH 4 , Si 2 H 6 , SiH 2 Cl 2 , SiHCl 3 , SiCl 4 , SiF 4, and the like can be used. Further, GeF 4 may be mixed. This silicide gas may be diluted with H 2 , or H 2 and one or more kinds of rare gas elements selected from He, Ar, Kr, and Ne. The dilution rate is in the range of 2 to 1000 times. The pressure is generally in the range of 0.1 Pa to 133 Pa, and the power supply frequency is 1 MHz to 120 MHz, preferably 13 MHz to 60 MHz. The substrate heating temperature may be 300 ° C. or less. As an impurity element in the film, impurities of atmospheric components such as oxygen, nitrogen, and carbon are desirably 1 × 10 20 cm −1 or less, and in particular, the oxygen concentration is 5 × 10 19 / cm 3 or less, preferably 1 × 10 19 / cm 3 or less

図29は、走査線及び信号線へ入力する信号を、外付けの駆動回路により制御する表示パネルの構成を示しているが、図30に示すように、COG(Chip on Glass)によりドライバICを基板700上に実装しても良い。図30において、基板701はシール材702によって封止基板703と張り合わされており、基板700上に設けられたドライバIC707a、ドライバIC707b、ドライバIC707c、ドライバIC705a、ドライバIC705bは、それぞれFPC704a、FPC704b、FPC704c、FPC706a、FPC706bと接続している。ドライバICは単結晶半導体基板に形成されたものでも良いし、ガラス基板上にTFTで回路を形成したものであっても良い。   FIG. 29 shows a configuration of a display panel in which signals input to the scanning lines and signal lines are controlled by an external drive circuit. As shown in FIG. 30, a driver IC is formed by COG (Chip on Glass). You may mount on the board | substrate 700. FIG. In FIG. 30, a substrate 701 is attached to a sealing substrate 703 with a sealant 702. A driver IC 707a, a driver IC 707b, a driver IC 707c, a driver IC 705a, and a driver IC 705b provided over the substrate 700 are FPC 704a, FPC 704b, and FPC 704c, respectively. , FPC 706a and FPC 706b. The driver IC may be formed on a single crystal semiconductor substrate or may be a circuit in which a TFT is formed on a glass substrate.

また、画素に設けるTFTをSASで形成する場合には、図31に示すように走査線側の駆動回路3702を基板3700上に形成し一体化することも出来る。図31において、3701は画素領域であり、信号線側駆動回路は、COGによりドライバIC3705a、3705bを実装し、FPC3704a、3704bに接続している。   In the case where a TFT provided for a pixel is formed using SAS, a driver circuit 3702 on the scanning line side can be formed over the substrate 3700 and integrated as shown in FIG. In FIG. 31, reference numeral 3701 denotes a pixel region, and the signal line side driver circuit is mounted with driver ICs 3705a and 3705b by COG and connected to the FPCs 3704a and 3704b.

(実施の形態1)
本発明の実施の形態について、図1及び図16を用いて説明する。
(Embodiment 1)
An embodiment of the present invention will be described with reference to FIGS.

図1の(A)〜(D)は、本発明の装置のパターン形成方法の詳細図である。本発明は、液滴を吐出しパターンを形成する方法を用いている。   1A to 1D are detailed views of the pattern forming method of the apparatus of the present invention. The present invention uses a method of discharging droplets to form a pattern.

図1(A)において、50は被形成領域、11はヘッド部、12bは液滴吐出手段の制御手段、18はノズルであり、隣接して10は整形手段、14は整形部、12aは整形手段の制御手段である。制御手段12bによってノズル18より吐出されたパターン形成材料を有する液滴13は、筆状の整形部14に付着し、整形部14を伝って被形成領域50上にパターン15のような形状に形成される。整形手段及びヘッド部を方向16の方へ走査することによりパターン15は線状のパターンとなる。   In FIG. 1A, 50 is a formation region, 11 is a head part, 12b is a control means for droplet discharge means, 18 is a nozzle, 10 is a shaping means, 14 is a shaping part, 14a is a shaping part. It is a control means of the means. The droplet 13 having the pattern forming material discharged from the nozzle 18 by the control means 12b adheres to the brush-shaped shaping portion 14 and is formed in a shape like the pattern 15 on the formation region 50 through the shaping portion 14. Is done. By scanning the shaping means and the head portion in the direction 16, the pattern 15 becomes a linear pattern.

本実施の形態のように整形部14を先端方向にむかって径を細くした、針状にした場合、ノズル18の吐出口から吐出された液滴の大きさを被形成領域50に付着するまでに整形し、より線幅の狭い微細なパターン15を形成することができる。整形部14を走査することによって、被形成領域50に付着する液滴の量を調節することができる。よって整形部14の形状と走査速度を制御することによって、ノズルの吐出口の径に依存せず、所望の幅及び形状にパターン15を形成することができる。   In the case where the shaping unit 14 is formed in a needle shape with the diameter narrowed toward the tip as in the present embodiment, the size of the liquid droplets discharged from the discharge port of the nozzle 18 is attached to the formation region 50. The fine pattern 15 with a narrower line width can be formed. By scanning the shaping unit 14, the amount of droplets attached to the formation region 50 can be adjusted. Therefore, by controlling the shape of the shaping unit 14 and the scanning speed, the pattern 15 can be formed in a desired width and shape without depending on the diameter of the discharge port of the nozzle.

図1(A)では、液滴はノズルの吐出口より吐出されてから、被形成面に付着するまでの間に、整形手段により、所望の形状に整形される例を示した。図1(B)では、液滴を被形成領域に吐出した後、組成物が固化する前に形状を整形する方法を示す。   FIG. 1A shows an example in which a droplet is shaped into a desired shape by a shaping unit after it is ejected from the ejection port of the nozzle until it adheres to the surface to be formed. FIG. 1B shows a method of shaping a shape after discharging a droplet to a formation region and before the composition is solidified.

図1(B)において、60は被形成領域であり、21はヘッド部、22bは液滴吐出手段の制御手段、28はノズルであり、隣接して20は整形手段、24は整形部、22aは整形手段の制御手段である。制御手段22bによってノズル28より吐出されたパターン形成材料を有する液滴は、被形成領域60に液滴23として付着する。この液滴23が完全に固化する前に、整形手段20及び整形部24は制御手段22aによって方向27の方へ移動し、方向26の方へ液滴23の上を走査される。そのとき整形部24は液滴23を整形し、その形状を変形させパターン25を形成する。このとき液滴23は、完全に固化する前なので整形部24によって、自由にパターンを整形することができる。   In FIG. 1B, reference numeral 60 denotes a region to be formed, 21 is a head unit, 22b is a control unit of a droplet discharge unit, 28 is a nozzle, 20 is a shaping unit, 24 is a shaping unit, 22a Is a control means of the shaping means. The droplets having the pattern forming material ejected from the nozzles 28 by the control means 22b adhere to the formation region 60 as the droplets 23. Before the droplet 23 is completely solidified, the shaping means 20 and the shaping unit 24 are moved in the direction 27 by the control means 22a and scanned on the droplet 23 in the direction 26. At that time, the shaping unit 24 shapes the droplet 23 and deforms its shape to form a pattern 25. At this time, since the droplet 23 is before being completely solidified, the shaping unit 24 can freely shape the pattern.

整形部24の形状と、方向26への走査速度、方向27への移動距離などを調節することによって、ノズルの吐出口の径に依存せず、所望の幅及び形状にパターン25を形成することができる。   By adjusting the shape of the shaping unit 24, the scanning speed in the direction 26, the moving distance in the direction 27, and the like, the pattern 25 is formed in a desired width and shape regardless of the diameter of the nozzle outlet. Can do.

整形部14、24の形状は、本実施の形態では、先端に従って径が細くなる針状の形態を用いたが、形成したいパターンの形状によって、柱状、板状、糸状など適宜選択することができる。パターンを広く形成したい場合は、先端行くほど一度に液滴と接する面積が大きくなるようにへら状のものを用いてもよい。また、筆のように複数の細い毛(糸)が束ねてある物を用いてもよい。   In the present embodiment, the shape of the shaping portions 14 and 24 is a needle-like shape having a diameter that decreases according to the tip. . When it is desired to form a wide pattern, a spatula-shaped pattern may be used so that the area in contact with the droplets increases as it goes to the tip. Moreover, you may use the thing in which several thin hair (thread) was bundled like a brush.

次に図1(C)、(D)に他の整形手段の方法を示す。図1(C)、(D)は、整形部がノズルに一体形成されている例である。図1(C)において、70は被形成領域、30はヘッド部、32は液滴吐出手段の制御手段、38はノズルであり、ノズル38に整形手段である整形部34が設置されている。整形部34は内部に空間33を有する管(チューブ)状であり、ノズル38より吐出されたパターン形成材料を有する液滴は整形部34の空間33を通過して液滴を制御され、液滴31の形状に整形され被形成領域に付着する。液滴31の形状は、整形部34の空間33の大きさによって自由に制御することができるので、微細なパターンも形成することができる。   Next, FIGS. 1C and 1D show another shaping means method. 1C and 1D are examples in which the shaping portion is integrally formed with the nozzle. In FIG. 1C, 70 is a formation region, 30 is a head unit, 32 is a control unit for droplet discharge means, 38 is a nozzle, and a shaping unit 34 as a shaping unit is installed in the nozzle 38. The shaping unit 34 has a tube (tube) shape having a space 33 therein, and droplets having the pattern forming material discharged from the nozzle 38 pass through the space 33 of the shaping unit 34 to be controlled. It is shaped into the shape of 31 and adheres to the formation region. Since the shape of the droplet 31 can be freely controlled by the size of the space 33 of the shaping portion 34, a fine pattern can also be formed.

図1(D)のように連続的に、液滴を吐出し、方向46へ走査することによって被形成領域80上に、微細な線状パターン41を形成することもできる。整形部34の空間33の大きさと、走査速度を制御することによって、吐出口の大きさに依存せず、自由に所望なパターンを形成することができる。よってペン先を付け替えるように、整形部34の形状を選択し、設置することにより多様な形状のパターンに対応できる。勿論、図1(C)、(D)に、図1(A)、(B)を組み合わせることもできる。より、精密な整形を行うことができるので、微細なパターンの形成に効果的である。   As shown in FIG. 1D, a fine linear pattern 41 can be formed on the formation region 80 by discharging droplets continuously and scanning in the direction 46. By controlling the size of the space 33 of the shaping unit 34 and the scanning speed, a desired pattern can be freely formed without depending on the size of the ejection port. Therefore, by selecting and installing the shape of the shaping unit 34 so as to change the pen tip, it is possible to deal with patterns of various shapes. Of course, FIGS. 1A and 1B can be combined with FIGS. Since more precise shaping can be performed, it is effective for forming a fine pattern.

整形部の形状や材質は、形成領域に形成したいパターンによって自由に選択することができる。材質は硬性なものでも、軟性なものでもよく、整形したいパターンを形成する材料の粘性などに合わせて選択すればよい。このとき、物理的に液滴を整形する場合は、パターンを形成する材料と、整形部の材料が反応しないことが望ましい。しかし、整形部と接触することによって物性を変化させ、被形成領域上にパターンを形成することもできる。   The shape and material of the shaping portion can be freely selected depending on the pattern desired to be formed in the formation region. The material may be hard or soft and may be selected according to the viscosity of the material forming the pattern to be shaped. At this time, when the droplet is physically shaped, it is desirable that the material forming the pattern does not react with the material of the shaping portion. However, it is also possible to change the physical properties by contacting the shaping portion and form a pattern on the formation region.

整形手段、及び整形部の材料は、酸化珪素、窒化珪素、酸化窒化珪素、酸化アルミニウム、窒化アルミニウム、酸窒化アルミニウムその他の無機材料でも、アクリル酸、メタクリル酸及びこれらの誘導体、又はポリイミド(polyimide)、芳香族ポリアミド、ポリベンゾイミダゾール(polybenzimidazole)などの耐熱性高分子その他の有機材料又はシロキサン系材料を出発材料として形成された珪素、酸素、水素からなる化合物のうちSi−O−Si結合を含む無機シロキサン、珪素上の水素がメチルやフェニルのような有機基によって置換された有機シロキサン系の材料で形成することができる。液滴を整形するだけの手段であるので、金属などの導電材料でも、樹脂などの絶縁材料でもよい。また、繊維などを用いることもできる。より又は装置に設置することを考慮すると、比較的軽量で整形の容易なものが好ましい。微細な配線パターンなどを描画したい場合は、カーボンナノチューブなどの、ナノチューブ材料を用いることもできる。カーボンナノチューブなどの極細炭素繊維は、グラファイトナノファイバ、カーボンナノファイバ、チューブ状グラファイト、カーボンナノコーン、又はコーン状グラファイトなども用いることができる。   The material of the shaping means and the shaping part may be silicon oxide, silicon nitride, silicon oxynitride, aluminum oxide, aluminum nitride, aluminum oxynitride or other inorganic materials such as acrylic acid, methacrylic acid and derivatives thereof, or polyimide. Including Si—O—Si bond among compounds composed of silicon, oxygen, and hydrogen formed from heat-resistant polymers such as aromatic polyamide, polybenzimidazole, other organic materials, or siloxane-based materials It can be formed of inorganic siloxane or an organic siloxane-based material in which hydrogen on silicon is substituted by an organic group such as methyl or phenyl. Since it is only a means for shaping the droplet, it may be a conductive material such as metal or an insulating material such as resin. Moreover, a fiber etc. can also be used. Or considering that it is installed in the apparatus, it is preferable to be relatively lightweight and easy to shape. When drawing a fine wiring pattern or the like, a nanotube material such as a carbon nanotube can be used. As the ultrafine carbon fiber such as carbon nanotube, graphite nanofiber, carbon nanofiber, tube-like graphite, carbon nanocone, cone-like graphite, or the like can also be used.

本発明においては、整形手段によって、被形成領域に液滴を吐出する吐出口の形状や大きさに依存することなく、絵筆やペンなどで絵を描くように、自由に所望なパターンを描画し、形成することができる。   In the present invention, the shaping means freely draws a desired pattern so as to draw a picture with a paintbrush or a pen without depending on the shape and size of the discharge port that discharges the droplet to the formation area. Can be formed.

(実施の形態2)
本発明の実施の形態について、図2〜図7、図8〜図13を用いて説明する。より詳しくは、本発明を適用した表示装置の作製方法について説明する。まず、本発明を適用した、チャネルエッチ型の薄膜トランジスタを有する表示装置の作製方法について説明する。図2〜図7はそれぞれ図8〜図13に対応しており、図2〜図7は表示装置画素部の上面図であり、図8〜図13の(A)は、図2〜図7における線A―A'による断面図、(B)は線B―B'による断面図、(C)は線C―C'による断面図である。
(Embodiment 2)
Embodiments of the present invention will be described with reference to FIGS. 2 to 7 and FIGS. 8 to 13. More specifically, a method for manufacturing a display device to which the present invention is applied will be described. First, a method for manufacturing a display device having a channel-etched thin film transistor to which the present invention is applied will be described. 2 to 7 correspond to FIGS. 8 to 13, respectively. FIGS. 2 to 7 are top views of the display device pixel portion, and FIG. 8 to FIG. FIG. 5B is a sectional view taken along line AA ′, FIG. 5B is a sectional view taken along line BB ′, and FIG. 5C is a sectional view taken along line CC ′.

基板100の上に、下地前処理として密着性を向上させる下地膜101を形成し、図2及び図8(A)、(B)及び(C)のように、ゲート配線層103を形成する。基板100は、バリウムホウケイ酸ガラス、アルミノホウケイ酸ガラス等からなるガラス基板、石英基板、シリコン基板、金属基板、ステンレス基板又は本作製工程の処理温度に耐えうる耐熱性を有するプラスチック基板を用いる。また、基板100の表面が平坦化されるようにCMP法などによって、研磨しても良い。なお、基板100上に、絶縁層を形成してもよい。絶縁層は、CVD法、プラズマCVD法、スパッタリング法、スピンコート法等の公知の方法により、珪素を含む酸化物材料、窒化物材料を用いて、単層又は積層して形成される。この絶縁層は、形成しなくても良いが、基板100からの汚染物質などを遮断する効果がある。ガラス基板よりの汚染を防ぐための下地層を形成する場合は、その上に液滴吐出法によって形成するゲート配線層103の下地前処理として下地膜101を形成する。   A base film 101 for improving adhesion is formed on the substrate 100 as a base pretreatment, and a gate wiring layer 103 is formed as shown in FIGS. 2 and 8A, 8B, and 8C. As the substrate 100, a glass substrate made of barium borosilicate glass, alumino borosilicate glass, or the like, a quartz substrate, a silicon substrate, a metal substrate, a stainless steel substrate, or a plastic substrate having heat resistance that can withstand the processing temperature in this manufacturing process is used. Further, polishing may be performed by a CMP method or the like so that the surface of the substrate 100 is planarized. Note that an insulating layer may be formed over the substrate 100. The insulating layer is formed as a single layer or a stacked layer using an oxide material or a nitride material containing silicon by a known method such as a CVD method, a plasma CVD method, a sputtering method, or a spin coating method. This insulating layer may not be formed, but has an effect of blocking contaminants from the substrate 100. In the case of forming a base layer for preventing contamination from the glass substrate, the base film 101 is formed thereon as a base pretreatment for the gate wiring layer 103 formed by a droplet discharge method.

パターンの形成に用いる液滴吐出装置の一態様は図16に示されている。液滴吐出手段1403の個々のヘッド1405及び1412は制御手段1407に接続され、それがコンピュータ1410で制御することにより予めプログラミングされたパターンを描画することができる。描画するタイミングは、例えば、基板1400上に形成されたマーカー1411を基準に行えば良い。或いは、基板1400の縁を基準にして基準点を確定させても良い。これをCCDなどの撮像手段1404で検出し、画像処理手段1409にてデジタル信号に変換したものをコンピュータ1410で認識して制御信号を発生させて制御手段1407に送る。勿論、基板1400上に形成されるべきパターンの情報は記憶媒体1408に格納されたものであり、この情報を基にして制御手段1407に制御信号を送り、液滴吐出手段1403の個々のヘッド1405、1412を個別に制御することができる。また、1413は整形手段であり、本実施の形態では、制御手段1407より制御され、走査される。   One mode of a droplet discharge apparatus used for forming a pattern is shown in FIG. The individual heads 1405 and 1412 of the droplet discharge means 1403 are connected to the control means 1407, which can draw a pre-programmed pattern under the control of the computer 1410. The drawing timing may be performed with reference to a marker 1411 formed on the substrate 1400, for example. Alternatively, the reference point may be determined based on the edge of the substrate 1400. This is detected by an imaging means 1404 such as a CCD, and converted into a digital signal by the image processing means 1409 is recognized by the computer 1410 to generate a control signal and sent to the control means 1407. Of course, the information on the pattern to be formed on the substrate 1400 is stored in the storage medium 1408. Based on this information, a control signal is sent to the control means 1407, and each head 1405 of the droplet discharge means 1403 is sent. , 1412 can be individually controlled. Reference numeral 1413 denotes shaping means. In this embodiment, scanning is controlled by the control means 1407.

ヘッド1405と1412のノズルのサイズは異なっており、異なる材料を異なる幅で同時に描画することができる。一つのヘッドで、導電材料や有機、無機材料などをそれぞれ吐出し、描画することができ、層間膜のような広領域に描画する場合は、スループットを向上させるため複数のノズルより同材料を同時に吐出し、描画することができる。ヘッド1405、1412より吐出された組成物を含む液滴は、整形手段1413によって所望のパターンに整形される。本実施の形態では、液滴吐出手段1403の有するヘッド1405、1414と、整形手段1413を別々に走査する例を示したが、実施の形態1で示したように、隣接して設置しても、一体形成するように設置してもよい。大型基板を用いる場合、ヘッド1405は基板上を、矢印の方向に自在に走査し、描画する領域を自由に設定することができ、同じパターンを一枚の基板に複数描画することができる。   The nozzles of the heads 1405 and 1412 are different in size, and different materials can be drawn simultaneously with different widths. With one head, conductive material, organic material, inorganic material, etc. can be discharged and drawn respectively. When drawing in a wide area like an interlayer film, the same material is simultaneously used from multiple nozzles to improve throughput. It can be discharged and drawn. The droplets containing the composition discharged from the heads 1405 and 1412 are shaped into a desired pattern by the shaping means 1413. In this embodiment mode, the heads 1405 and 1414 included in the droplet discharge unit 1403 and the shaping unit 1413 are separately scanned. However, as described in Embodiment Mode 1, the heads 1405 and 1414 may be installed adjacent to each other. , May be installed so as to be integrally formed. In the case of using a large substrate, the head 1405 can freely scan on the substrate in the direction of the arrow, and a drawing area can be freely set, so that a plurality of the same patterns can be drawn on one substrate.

本実施の形態で下地前処理として形成する下地膜101は、ゾルゲル法のディップコーティング法、スピンコーティング法、液滴吐出法、イオンプレーティング法、イオンビーム法、CVD法、スパッタリング法、RFマグネトロンスパッタリング法、プラズマ溶射法、プラズマスプレー法、又は陽極酸化法により形成することができる。また物質は、その形成方法により膜としての連続性を有さなくても良い。ディップコーティング法、スピンコーティング法等の塗布法により形成する場合、溶媒を除去する必要があるとき、焼成したり、乾燥すればよい。   The base film 101 formed as the base pretreatment in this embodiment is a sol-gel dip coating method, spin coating method, droplet discharge method, ion plating method, ion beam method, CVD method, sputtering method, RF magnetron sputtering. It can be formed by a method, a plasma spraying method, a plasma spraying method, or an anodizing method. The substance may not have continuity as a film depending on the formation method. When the film is formed by a coating method such as a dip coating method or a spin coating method, it may be fired or dried when the solvent needs to be removed.

本実施の形態では、下地膜101として、スパッタリング法により所定の結晶構造を有するTiOX(代表としてはTiO2)結晶を形成する場合を説明する。ターゲットには金属チタン(チタンチューブ)を用い、アルゴンガスと酸素を用いてスパッタリングを行う。更にHeガスを導入してもよい。成膜室又は処理物が設けられた基板を加熱しながらTiOXを形成してもよい。 In this embodiment, a case where a TiO x (typically TiO 2 ) crystal having a predetermined crystal structure is formed as the base film 101 by a sputtering method will be described. Metal titanium (titanium tube) is used as a target, and sputtering is performed using argon gas and oxygen. Further, He gas may be introduced. TiO x may be formed while heating a substrate provided with a film formation chamber or a processed material.

このように形成されるTiOXは非常に薄膜であってもよい。 Thus TiO X to be formed may be a very thin film.

また、スパッタリング法や蒸着法などの方法により、Ti(チタン)、W(タングステン)、Cr(クロム)、Ta(タンタル)、Ni(ニッケル)、Mo(モリブデン)などの金属材料若しくはその酸化物で形成される下地膜101を形成してもよい。   In addition, a metal material such as Ti (titanium), W (tungsten), Cr (chromium), Ta (tantalum), Ni (nickel), or Mo (molybdenum) or an oxide thereof can be formed by a method such as sputtering or vapor deposition. The base film 101 to be formed may be formed.

下地膜101は0.01〜10nmの厚さで形成すれば良いが、極薄く形成すれば良いので、必ずしも層構造を持っていなくても良い。下地膜として、高融点金属材料や、3d遷移元素を用いて、下地膜が導電性を有している場合、導電層形成領域以外の下地膜においては、下記の2つの方法を行うことが望ましい。   The base film 101 may be formed with a thickness of 0.01 to 10 nm. However, since the base film 101 may be formed with a very small thickness, the base film 101 does not necessarily have a layer structure. When the base film is conductive using a refractory metal material or a 3d transition element as the base film, it is desirable to perform the following two methods for the base film other than the conductive layer formation region. .

第1の方法としては、ゲート配線層103と重ならない下地膜101を絶縁化して、絶縁層を形成する。つまり、ゲート配線層103と重ならない下地膜101を酸化して絶縁化する。このように、下地膜101を酸化して絶縁化する場合には、当該下地膜101を0.01〜10nmの厚さで形成しておくことが好適であり、そうすると容易に酸化させることができる。なお、酸化する方法としては、酸素雰囲気下に晒す方法を用いてもよいし、熱処理を行う方法を用いてもよい。また、酸素プラズマ法、O3酸化法、UV−O3酸化法なども用いることができる。 As a first method, the base film 101 that does not overlap with the gate wiring layer 103 is insulated to form an insulating layer. That is, the base film 101 that does not overlap with the gate wiring layer 103 is oxidized and insulated. As described above, when the base film 101 is oxidized to be insulated, it is preferable to form the base film 101 with a thickness of 0.01 to 10 nm, so that the base film 101 can be easily oxidized. . As a method of oxidizing, a method of exposing to an oxygen atmosphere or a method of performing heat treatment may be used. Further, an oxygen plasma method, an O 3 oxidation method, a UV-O 3 oxidation method, or the like can also be used.

第2の方法としては、ゲート配線層103の形成領域(導電性材料を含む組成物と吐出領域)に選択的に形成する。下地膜101は、液滴吐出法などを用いて、基板上に選択的に形成してもよいし、全面に形成した後、ゲート配線層103をマスクとして選択的に下地膜101をエッチングして除去してもよい。この工程を用いる場合には下地膜101の厚さに制約はない。   As a second method, the gate wiring layer 103 is selectively formed in a formation region (a composition containing a conductive material and a discharge region). The base film 101 may be selectively formed over the substrate by a droplet discharge method or the like, or after being formed over the entire surface, the base film 101 is selectively etched using the gate wiring layer 103 as a mask. It may be removed. When this process is used, the thickness of the base film 101 is not limited.

また、下地前処理の他の方法として、形成領域(被形成面)に対してプラズマ処理を行う方法がある。プラズマ処理の条件は、空気、酸素又は窒素を処理ガスとして用い、圧力を数十Torr〜1000Torr(133000Pa)、好ましくは100(13300Pa)〜1000Torr(133000Pa)、より好ましくは700Torr(93100Pa)〜800Torr(106400Pa)、つまり大気圧又は大気圧近傍の圧力となる状態で、パルス電圧を印加する。このとき、プラズマ密度は、1×1010〜1×1014-3、所謂コロナ放電やグロー放電の状態となるようにする。空気、酸素又は窒素の処理ガスを用いプラズマ処理を用いることにより、材質依存性なく、表面改質を行うことができる。その結果、あらゆる材料に対して表面改質を行うことができる。 Further, as another method for the base pretreatment, there is a method for performing plasma treatment on a formation region (formation surface). The plasma treatment is performed using air, oxygen, or nitrogen as a treatment gas, and a pressure of several tens of Torr to 1000 Torr (133000 Pa), preferably 100 (13300 Pa) to 1000 Torr (133000 Pa), more preferably 700 Torr (93100 Pa) to 800 Torr ( 106400 Pa), that is, a pulse voltage is applied in a state where the pressure becomes atmospheric pressure or a pressure near atmospheric pressure. At this time, the plasma density is set to 1 × 10 10 to 1 × 10 14 m −3 , so-called corona discharge or glow discharge. By using plasma treatment using a treatment gas of air, oxygen, or nitrogen, surface modification can be performed without material dependency. As a result, surface modification can be performed on any material.

また、他の方法として、液滴吐出法によるパターンのその形成領域との密着性を上げるために、接着材として機能するような有機材料系の物質を形成してもよい。有機材料(有機樹脂材料)(ポリイミド、アクリル)やシリコン(Si)と酸素(O)との結合で骨格構造が構成され、置換基に少なくとも水素を含む材料、もしくは置換基にフッ素、アルキル基、または芳香族炭化水素のうち少なくとも1種を有する材料を用いてもよい。   As another method, an organic material substance that functions as an adhesive may be formed in order to improve the adhesion of the pattern formed by the droplet discharge method to the formation region. Organic material (organic resin material) (polyimide, acrylic) or skeleton structure is composed of a bond of silicon (Si) and oxygen (O), a material containing at least hydrogen as a substituent, or fluorine, alkyl group as a substituent, Alternatively, a material having at least one of aromatic hydrocarbons may be used.

液滴吐出法によりゲート配線層103を形成する(図2、図8参照。)。本発明は、表示装置を構成する導電層のうち、画素間を跨ぎ、比較的太い線幅で形成されるゲート配線層や、容量配線層と、各画素内に比較的細線で形成されるゲート電極層、などの電極層を作り分ける。先にゲート配線層や容量配線層などの太い線幅を有する導電層を、吐出口の径を調節し形成することにより、断線等がなく信頼性の高い、かつ低抵抗なゲート配線層、容量配線層を形成することができる。   A gate wiring layer 103 is formed by a droplet discharge method (see FIGS. 2 and 8). The present invention relates to a gate wiring layer, a capacitor wiring layer, and a gate formed with a relatively thin line in each pixel, straddling pixels among conductive layers constituting a display device. Separate electrode layers such as electrode layers. A conductive layer having a large line width, such as a gate wiring layer and a capacitor wiring layer, is formed first by adjusting the diameter of the discharge port, so that there is no disconnection or the like, and a highly reliable and low resistance gate wiring layer and capacitance. A wiring layer can be formed.

ゲート配線層103の形成は、液滴吐出手段を用いて行う。液滴吐出手段とは、組成物の吐出口を有するノズルや、1つ又は複数のノズルを具備したヘッド等の液滴を吐出する手段を有するものの総称とする。液滴吐出手段が具備するノズルの径は、0.02〜100μm(好適には30μm以下)に設定し、該ノズルから吐出される組成物の吐出量は0.001pl〜100pl(好適には0.1pl以上40pl以下、より好ましくは10pl以下)に設定する。吐出量は、ノズルの径の大きさに比例して増加する。また、被処理物とノズルの吐出口との距離は、所望の箇所に滴下するために、出来る限り近づけておくことが好ましく、好適には0.1〜3mm(好適には1mm以下)程度に設定する。   The gate wiring layer 103 is formed using a droplet discharge unit. The droplet discharge means is a general term for a device having means for discharging droplets such as a nozzle having a composition discharge port and a head having one or a plurality of nozzles. The diameter of the nozzle provided in the droplet discharge means is set to 0.02 to 100 μm (preferably 30 μm or less), and the discharge amount of the composition discharged from the nozzle is 0.001 pl to 100 pl (preferably 0). .1pl or more and 40pl or less, more preferably 10pl or less). The discharge amount increases in proportion to the size of the nozzle diameter. In addition, the distance between the object to be processed and the nozzle outlet is preferably as close as possible in order to drop it at a desired location, preferably about 0.1 to 3 mm (preferably about 1 mm or less). Set.

吐出口から吐出する組成物は、導電性材料を溶媒に溶解又は分散させたものを用いる。導電性材料とは、Ag、Au、Cu、Ni、Pt、Pd、Ir、Rh、W、Al等の金属、Cd、Znの金属硫化物、Fe、Ti、Si、Ge、Si、Zr、Baなどの酸化物、ハロゲン化銀の微粒子又は分散性ナノ粒子に相当する。また、透明導電膜として用いられるインジウム錫酸化物(ITO)、インジウム錫酸化物と酸化珪素からなるITSO、有機インジウム、有機スズ、酸化亜鉛、窒化チタン等に相当する。但し、吐出口から吐出する組成物は、比抵抗値を考慮して、金、銀、銅のいずれかの材料を溶媒に溶解又は分散させたものを用いることが好適であり、より好適には、低抵抗な銀、銅を用いるとよい。但し、銀、銅を用いる場合には、不純物対策のため、合わせてバリア膜を設けるとよい。バリア膜としては、窒化珪素膜やニッケルボロン(NiB)を用いるとことができる。   A composition in which a conductive material is dissolved or dispersed in a solvent is used as the composition discharged from the discharge port. Conductive materials include metals such as Ag, Au, Cu, Ni, Pt, Pd, Ir, Rh, W, and Al, metal sulfides of Cd, Zn, Fe, Ti, Si, Ge, Si, Zr, Ba It corresponds to oxides such as silver halide fine particles or dispersible nanoparticles. Further, it corresponds to indium tin oxide (ITO) used as a transparent conductive film, ITSO composed of indium tin oxide and silicon oxide, organic indium, organic tin, zinc oxide, titanium nitride, and the like. However, it is preferable to use a composition in which any of gold, silver and copper is dissolved or dispersed in a solvent in consideration of the specific resistance value, more preferably the composition discharged from the discharge port. It is preferable to use low resistance silver or copper. However, when silver or copper is used, a barrier film may be provided as a countermeasure against impurities. As the barrier film, a silicon nitride film or nickel boron (NiB) can be used.

また、導電性材料の周りに他の導電性材料がコーティングされ、複数の層になっている粒子でも良い。例えば、銅の周りにニッケルボロン(NiB)がコーティングされ、その周囲に銀がコーティングされている3層構造の粒子などを用いても良い。溶媒は、酢酸ブチル、酢酸エチル等のエステル類、イソプロピルアルコール、エチルアルコール等のアルコール類、メチルエチルケトン、アセトン等の有機溶剤等を用いる。組成物の粘度は20Pa・s以下が好適であり、これは、乾燥が起こることを防止したり、吐出口から組成物を円滑に吐出できるようにしたりするためである。また、組成物の表面張力は、40mN/m以下が好適である。但し、用いる溶媒や、用途に合わせて、組成物の粘度等は適宜調整するとよい。一例として、ITOや、有機インジウム、有機スズを溶媒に溶解又は分散させた組成物の粘度は5〜20mPa・s、銀を溶媒に溶解又は分散させた組成物の粘度は5〜20mPa・s、金を溶媒に溶解又は分散させた組成物の粘度は5〜20mPa・sに設定するとよい。   Alternatively, particles in which a conductive material is coated with another conductive material to form a plurality of layers may be used. For example, particles having a three-layer structure in which nickel boron (NiB) is coated around copper and silver is coated around it may be used. As the solvent, esters such as butyl acetate and ethyl acetate, alcohols such as isopropyl alcohol and ethyl alcohol, organic solvents such as methyl ethyl ketone and acetone are used. The viscosity of the composition is preferably 20 Pa · s or less, in order to prevent the drying from occurring or to allow the composition to be smoothly discharged from the discharge port. The surface tension of the composition is preferably 40 mN / m or less. However, the viscosity and the like of the composition may be appropriately adjusted according to the solvent to be used and the application. As an example, the viscosity of a composition in which ITO, organic indium, or organic tin is dissolved or dispersed in a solvent is 5 to 20 mPa · s, the viscosity of a composition in which silver is dissolved or dispersed in a solvent is 5 to 20 mPa · s, The viscosity of the composition in which gold is dissolved or dispersed in a solvent is preferably set to 5 to 20 mPa · s.

また、導電層は、複数の導電性材料を積層しても良い。また、始めに導電性材料として銀を用いて、液滴吐出法で導電層を形成した後、銅などでめっきを行ってもよい。めっきは電気めっきや化学(無電界)めっき法で行えばよい。めっきは、めっきの材料を有する溶液を満たした容器に基板表面を浸してもよいが、基板を斜め(または垂直)に立てて設置し、めっきする材料を有する溶液を、基板表面に流すように塗布してもよい。基板を立てて溶液を塗布するようにめっきを行うと、工程装置が小型化する利点がある。   The conductive layer may be a stack of a plurality of conductive materials. Alternatively, first, silver may be used as a conductive material, and a conductive layer may be formed by a droplet discharge method, followed by plating with copper or the like. Plating may be performed by electroplating or chemical (electroless) plating. For plating, the substrate surface may be immersed in a container filled with a solution having a plating material, but the substrate is placed at an angle (or vertically) so that the solution having the material to be plated flows on the substrate surface. It may be applied. When plating is performed so that the solution is applied while standing the substrate, there is an advantage that the process apparatus is reduced in size.

各ノズルの径や所望のパターン形状などに依存するが、ノズルの目詰まり防止や高精細なパターンの作製のため、導電体の粒子の径はなるべく小さい方が好ましく、好適には粒径0.1μm以下が好ましい。組成物は、電解法、アトマイズ法又は湿式還元法等の公知の方法で形成されるものであり、その粒子サイズは、一般的に約0.01〜10μmである。但し、ガス中蒸発法で形成すると、分散剤で保護されたナノ粒子は約7nmと微細であり、またこのナノ粒子は、被覆剤を用いて各粒子の表面を覆うと、溶剤中に凝集がなく、室温で安定に分散し、液体とほぼ同じ挙動を示す。従って、被覆剤を用いることが好ましい。   Although depending on the diameter of each nozzle and the desired pattern shape, the diameter of the conductor particles is preferably as small as possible for preventing nozzle clogging and producing a high-definition pattern. 1 μm or less is preferable. The composition is formed by a known method such as an electrolytic method, an atomizing method, or a wet reduction method, and its particle size is generally about 0.01 to 10 μm. However, when formed by a gas evaporation method, the nanoparticles protected by the dispersant are as fine as about 7 nm, and these nanoparticles are aggregated in the solvent when the surface of each particle is covered with a coating agent. And stably disperse at room temperature and shows almost the same behavior as liquid. Therefore, it is preferable to use a coating agent.

組成物を吐出する工程は、減圧下で行うと、組成物を吐出して被処理物に着弾するまでの間に、該組成物の溶媒が揮発し、後の乾燥と焼成の工程を省略することができる。また、減圧下で行うと、導電体の表面に酸化膜などが形成されないため好ましい。また、組成物を吐出後、乾燥と焼成の一方又は両方の工程を行う。乾燥と焼成の工程は、両工程とも加熱処理の工程であるが、例えば、乾燥は100度で3分間、焼成は200〜350度で15分間〜60分間で行うもので、その目的、温度と時間が異なるものである。乾燥の工程、焼成の工程は、常圧下又は減圧下で、レーザ光の照射や瞬間熱アニール、加熱炉などにより行う。なお、この加熱処理を行うタイミングは特に限定されない。乾燥と焼成の工程を良好に行うためには、基板を加熱しておいてもよく、そのときの温度は、基板等の材質に依存するが、一般的には100〜800度(好ましくは200〜350度)とする。本工程により、組成物中の溶媒の揮発、又は化学的に分散剤を除去するとともに、周囲の樹脂が硬化収縮することで、ナノ粒子間を接触させ、融合と融着を加速する。   When the step of discharging the composition is performed under reduced pressure, the solvent of the composition is volatilized between the time of discharging the composition and landing on the object to be processed, and the subsequent drying and baking steps are omitted. be able to. Further, it is preferable to perform under reduced pressure because an oxide film or the like is not formed on the surface of the conductor. In addition, after discharging the composition, one or both steps of drying and baking are performed. The drying and firing steps are both heat treatment steps. For example, drying is performed at 100 degrees for 3 minutes, and firing is performed at 200 to 350 degrees for 15 minutes to 60 minutes. Time is different. The drying process and the firing process are performed under normal pressure or reduced pressure by laser light irradiation, rapid thermal annealing, a heating furnace, or the like. In addition, the timing which performs this heat processing is not specifically limited. In order to satisfactorily perform the drying and firing steps, the substrate may be heated, and the temperature at that time depends on the material of the substrate or the like, but is generally 100 to 800 degrees (preferably 200). ~ 350 degrees). By this step, the solvent in the composition is volatilized or the dispersant is chemically removed, and the surrounding resin is cured and contracted to bring the nanoparticles into contact with each other, thereby accelerating fusion and fusion.

レーザ光の照射は、連続発振またはパルス発振の気体レーザ又は固体レーザを用いれば良い。前者の気体レーザとしては、エキシマレーザ、YAGレーザ等が挙げられ、後者の固体レーザとしては、Cr、Nd等がドーピングされたYAG、YVO4等の結晶を使ったレーザ等が挙げられる。なお、レーザ光の吸収率の関係から、連続発振のレーザを用いることが好ましい。また、パルス発振と連続発振を組み合わせた所謂ハイブリッドのレーザ照射方法を用いてもよい。但し、基板100の耐熱性に依っては、レーザ光の照射による加熱処理は、基板100が破壊しないように、数マイクロ秒から数十秒の間で瞬間的に行うとよい。瞬間熱アニール(RTA)は、不活性ガスの雰囲気下で、紫外光乃至赤外光を照射する赤外ランプやハロゲンランプなどを用いて、急激に温度を上昇させ、数分〜数マイクロ秒の間で瞬間的に熱を加えて行う。この処理は瞬間的に行うために、実質的に最表面の薄膜のみを加熱することができ、下層の膜には影響を与えない。つまり、プラスチック基板等の耐熱性が弱い基板にも影響を与えない。 For the laser light irradiation, a continuous wave or pulsed gas laser or solid-state laser may be used. Examples of the former gas laser include an excimer laser and a YAG laser, and examples of the latter solid laser include a laser using a crystal such as YAG or YVO 4 doped with Cr, Nd, or the like. Note that it is preferable to use a continuous wave laser because of the absorption rate of the laser light. In addition, a so-called hybrid laser irradiation method combining pulse oscillation and continuous oscillation may be used. However, depending on the heat resistance of the substrate 100, the heat treatment by laser light irradiation may be performed instantaneously within a few microseconds to several tens of seconds so that the substrate 100 is not destroyed. Instantaneous thermal annealing (RTA) uses an infrared lamp or a halogen lamp that irradiates ultraviolet light or infrared light in an inert gas atmosphere, and rapidly raises the temperature for several minutes to several microseconds. This is done by applying heat instantaneously. Since this treatment is performed instantaneously, only the outermost thin film can be heated substantially without affecting the lower layer film. That is, it does not affect a substrate having low heat resistance such as a plastic substrate.

液滴吐出法を用いて形成する導電層の下地前処理として、前述した下地膜101を形成する工程を行ったが、この処理工程は、ゲート配線層103を形成した後にも行っても良い。   Although the above-described step of forming the base film 101 is performed as the base pretreatment of the conductive layer formed using the droplet discharge method, this treatment step may be performed after the gate wiring layer 103 is formed.

また、液滴吐出法により、ゲート配線層103を組成物を吐出し形成した後、その平坦性を高めるために表面を圧力によってプレスして平坦化してもよい。プレスの方法としては、ローラー状のものを表面に走査することによって、凹凸をならすように軽減したり、平坦な板状な物で表面を垂直にプレスしてもよい。プレスする時に、加熱工程を行っても良い。また溶剤等によって表面を軟化、または融解させエアナイフで表面の凹凸部を除去しても良い。また、CMP法を用いて研磨しても良い。この工程は、液滴吐出法によって凹凸が生じる場合に、その表面を平坦化する場合適用することができる。   Further, after the gate wiring layer 103 is formed by discharging a composition by a droplet discharge method, the surface may be flattened by pressing with pressure in order to improve the flatness. As a pressing method, unevenness may be reduced by scanning a roller-like object on the surface, or the surface may be pressed vertically with a flat plate-like object. A heating step may be performed when pressing. Alternatively, the surface may be softened or melted with a solvent or the like, and the surface irregularities may be removed with an air knife. Further, polishing may be performed using a CMP method. This step can be applied when the surface is flattened when unevenness is generated by the droplet discharge method.

次に、ゲート電極層104、ゲート電極層105を形成する。ゲート電極層104はゲート配線層103に接して形成する(図3参照。)。ゲート電極層104は、ゲート配線層103を形成した後、本発明の整形手段90によって、整形することによって微細な配線を描画し形成することができる。本実施の形態では、ゲート配線層103を形成した後、ゲート配線層103が完全に固化する前に、整形手段90の有する整形部によってゲート配線層の一部を拡張し、ゲート電極層104として形成する(図9参照。)。このようにゲート配線層103とゲート電極層104を同じ層で一体形成すると、境界無く形成できるので、より低抵抗化することができる。一方ゲート電極層105は、新たに導電性材料を吐出し、整形手段91を用いて細線化するように整形し、ゲート電極層105を形成する。勿論、ゲート電極層104もゲート配線層103の一部と一体形成せず、ゲート電極層105と同様に、新たに導電性材料を吐出し、整形手段によって整形してもよい。この場合、ゲート電極層104、105を形成する領域にも前述の下地前処理を行っても良い。下地前処理として、ゲート配線層103とゲート電極層104が接する領域に、密着性を向上するための処理として紫外線照射処理後、ゲート電極層104を形成してもよい。本発明によりゲート配線層の線幅は10μm以上40μm以下、ゲート電極層の線幅は5μm以上20μm以下より好ましくは0.3以上10μm以下、ゲート配線層の線幅がゲート電極層の線幅の約2倍となるような配線が形成できる。   Next, the gate electrode layer 104 and the gate electrode layer 105 are formed. The gate electrode layer 104 is formed in contact with the gate wiring layer 103 (see FIG. 3). The gate electrode layer 104 can be formed by drawing a fine wiring by shaping the gate wiring layer 103 and then shaping it by the shaping means 90 of the present invention. In this embodiment, after the gate wiring layer 103 is formed and before the gate wiring layer 103 is completely solidified, a part of the gate wiring layer is expanded by the shaping portion of the shaping means 90 to form the gate electrode layer 104. (See FIG. 9). When the gate wiring layer 103 and the gate electrode layer 104 are integrally formed in the same layer as described above, the gate wiring layer 103 and the gate electrode layer 104 can be formed without a boundary, so that resistance can be further reduced. On the other hand, the gate electrode layer 105 is newly ejected with a conductive material and shaped so as to be thinned using the shaping unit 91, thereby forming the gate electrode layer 105. Needless to say, the gate electrode layer 104 may not be formed integrally with part of the gate wiring layer 103, and similarly to the gate electrode layer 105, a new conductive material may be discharged and shaped by a shaping unit. In this case, the above-described base pretreatment may be performed on the region where the gate electrode layers 104 and 105 are formed. As the base pretreatment, the gate electrode layer 104 may be formed in a region where the gate wiring layer 103 and the gate electrode layer 104 are in contact with each other after the ultraviolet irradiation treatment as a treatment for improving adhesion. According to the present invention, the line width of the gate wiring layer is 10 μm or more and 40 μm or less, the line width of the gate electrode layer is 5 μm or more and 20 μm or less, preferably 0.3 or more and 10 μm or less, and the line width of the gate wiring layer is the line width of the gate electrode layer. Wiring that can be doubled can be formed.

また、ゲート配線層103とゲート電極層104、105を同時に形成しても良い。その場合、液滴吐出装置の複数のヘッドのノズルに、整形部の大きさのことなる整形手段をそれぞれ設置し、一回の走査でゲート配線層103とゲート電極層104、105を同時に形成する。例えば、ゲート配線層103を形成する領域には、ノズルのみ、ゲート電極層104、105を形成する領域には、微細なパターンに整形できるような整形部を有する整形手段が設置されたノズルのヘッドを走査する。ゲート配線層103を形成する吐出口からは連続的に導電性材料を吐出し、ゲート電極層104、105を形成する吐出口からは、その形成領域にヘッドが走査された時に、導電性材料を吐出、及び整形手段により整形する。このようにしても、線幅の異なるパターンを形成することができ、スループットを向上することができる。   Alternatively, the gate wiring layer 103 and the gate electrode layers 104 and 105 may be formed at the same time. In that case, shaping means having different sizes of the shaping portions are respectively installed in the nozzles of the plurality of heads of the droplet discharge device, and the gate wiring layer 103 and the gate electrode layers 104 and 105 are simultaneously formed by one scanning. . For example, a nozzle head in which only a nozzle is provided in a region where the gate wiring layer 103 is formed, and a shaping unit having a shaping portion which can be shaped into a fine pattern is provided in a region where the gate electrode layers 104 and 105 are formed. Scan. The conductive material is continuously discharged from the discharge port for forming the gate wiring layer 103, and the conductive material is discharged from the discharge port for forming the gate electrode layers 104 and 105 when the head is scanned in the formation region. Shaping is performed by the discharge and shaping means. Even in this case, patterns having different line widths can be formed, and throughput can be improved.

次に、ゲート電極層104、105の上にゲート絶縁層106を形成する(図4、図10参照。)。ゲート絶縁層106としては、珪素の酸化物材料又は窒化物材料等の公知の材料で形成すればよく、積層でも単層でもよい。本実施の形態では、窒化珪素膜、酸化珪素膜、窒化珪素膜3層の積層を用いる。またそれらや、酸化窒化珪素膜の単層、2層からなる積層でも良い。好適には、緻密な膜質を有する窒化珪素膜を用いるとよい。また、液滴吐出法で形成される導電層に銀や銅などを用いる場合、その上にバリア膜として窒化珪素膜やNiB膜を形成すると、不純物の拡散を防ぎ、表面を平坦化する効果がある。なお、低い成膜温度でゲートリーク電流に少ない緻密な絶縁膜を形成するには、アルゴンなどの希ガス元素を反応ガスに含ませ、形成される絶縁膜中に混入させると良い。   Next, the gate insulating layer 106 is formed over the gate electrode layers 104 and 105 (see FIGS. 4 and 10). The gate insulating layer 106 may be formed of a known material such as a silicon oxide material or a nitride material, and may be a stacked layer or a single layer. In this embodiment, a stacked layer of a silicon nitride film, a silicon oxide film, and a silicon nitride film is used. Alternatively, a single layer or a double layer of silicon oxynitride film may be used. A silicon nitride film having a dense film quality is preferably used. In addition, when silver or copper is used for a conductive layer formed by a droplet discharge method, if a silicon nitride film or a NiB film is formed thereon as a barrier film, diffusion of impurities can be prevented and the surface can be planarized. is there. Note that in order to form a dense insulating film with low gate leakage current at a low deposition temperature, a rare gas element such as argon is preferably contained in the reaction gas and mixed into the formed insulating film.

次に半導体層を形成する。一導電型を有する半導体層は必要に応じて形成すればよい。本実施の形態では、半導体層107、108と一導電型を有する半導体層としてN型半導体層109、110を積層する(図4、図10参照。)。またN型半導体層を形成し、Nチャネル型TFTのNMOS構造、P型半導体層を形成したPチャネル型TFTのPMOS構造、Nチャネル型TFTとPチャネル型TFTとのCMOS構造を作製することができる。また、導電性を付与するために、導電性を付与する元素をドーピングによって添加し、不純物領域を半導体層に形成することで、Nチャネル型TFT、Pチャネル型TFTを形成することもできる。   Next, a semiconductor layer is formed. A semiconductor layer having one conductivity type may be formed as necessary. In this embodiment mode, semiconductor layers 107 and 108 and N-type semiconductor layers 109 and 110 are stacked as a semiconductor layer having one conductivity type (see FIGS. 4 and 10). In addition, an N-type semiconductor layer is formed, and an NMOS structure of an N-channel TFT, a PMOS structure of a P-channel TFT having a P-type semiconductor layer, and a CMOS structure of an N-channel TFT and a P-channel TFT are manufactured. it can. In order to impart conductivity, an element imparting conductivity is added by doping, and an impurity region is formed in the semiconductor layer, whereby an N-channel TFT or a P-channel TFT can be formed.

半導体層は公知の手段(スパッタ法、LPCVD法、またはプラズマCVD法等)により成膜すればよい。半導体層の材料に限定はないが、好ましくはシリコン又はシリコンゲルマニウム(SiGe)合金などで形成すると良い。   The semiconductor layer may be formed by a known means (such as sputtering, LPCVD, or plasma CVD). There is no limitation on the material of the semiconductor layer, but it is preferably formed of silicon or a silicon germanium (SiGe) alloy.

半導体層は、アモルファス半導体(代表的には水素化アモルファスシリコン)、結晶性半導体(代表的にはポリシリコン)を素材として用いている。ポリシリコンには、800℃以上のプロセス温度を経て形成される多結晶シリコンを主材料として用いた所謂高温ポリシリコンや、600℃以下のプロセス温度で形成される多結晶シリコンを主材料として用いた所謂低温ポリシリコン、また結晶化を促進する元素などを添加し結晶化させた結晶シリコンなどを含んでいる。   The semiconductor layer uses an amorphous semiconductor (typically hydrogenated amorphous silicon) or a crystalline semiconductor (typically polysilicon) as a material. For polysilicon, so-called high-temperature polysilicon using polycrystalline silicon formed at a process temperature of 800 ° C. or higher as a main material, or polycrystalline silicon formed at a process temperature of 600 ° C. or lower as a main material is used. It includes so-called low-temperature polysilicon and crystalline silicon that is crystallized by adding an element that promotes crystallization.

また、他の物質として、セミアモルファス半導体又は半導体層の一部に結晶相を含む半導体を用いることもできる。セミアモルファス半導体とは、非晶質と結晶構造(単結晶、多結晶を含む)の中間的な構造の半導体であり、自由エネルギー的に安定な第3の状態を有する半導体であって、短距離秩序を持ち格子歪みを有する結晶質なものである。典型的にはシリコンを主成分として含み、格子歪みを伴って、ラマンスペクトルが520cm-1よりも低波数側にシフトしている半導体層である。また、未結合手(ダングリングボンド)の中和剤として水素またはハロゲンを少なくとも1原子%またはそれ以上含ませている。ここでは、このような半導体をセミアモルファス半導体(以下「SAS」と呼ぶ。)と呼ぶ。このSASは所謂微結晶(マイクロクリスタル)半導体(代表的には微結晶シリコン)とも呼ばれている。 As another substance, a semi-amorphous semiconductor or a semiconductor including a crystal phase in part of a semiconductor layer can be used. A semi-amorphous semiconductor is a semiconductor having an intermediate structure between amorphous and crystalline (including single crystal and polycrystal), and has a third state that is stable in terms of free energy, and has a short distance. It is crystalline with order and lattice distortion. Typically, it is a semiconductor layer containing silicon as a main component and having a Raman spectrum shifted to a lower wave number side than 520 cm −1 with lattice distortion. Further, hydrogen or halogen is contained at least 1 atomic% or more as a neutralizing agent for dangling bonds. Here, such a semiconductor is referred to as a semi-amorphous semiconductor (hereinafter referred to as “SAS”). This SAS is also called a so-called microcrystalline semiconductor (typically microcrystalline silicon).

このSASは珪化物気体をグロー放電分解(プラズマCVD)することにより得ることができる。代表的な珪化物気体としては、SiH4であり、その他にもSi26、SiH2Cl2、SiHCl3、SiCl4、SiF4などを用いることができる。また、GeF4、F2を混合してもよい。この珪化物気体を水素、若しくは水素とヘリウム、アルゴン、クリプトン、ネオンから選ばれた一種又は複数種の希ガス元素で希釈して用いることでSASの形成を容易なものとすることができる。珪化物気体に対する水素の希釈率は、例えば流量比で2倍〜1000倍とすることが好ましい。勿論、グロー放電分解によるSASの形成は、減圧下で行うことが好ましいが、大気圧における放電を利用しても形成することができる。代表的には、0.1Pa〜133Paの圧力範囲で行えば良い。グロー放電を形成するための電源周波数は1MHz〜120MHz、好ましくは13MHz〜60MHzである。高周波電力は適宜設定すれば良い。基板加熱温度は300℃以下が好ましく、100〜200℃の基板加熱温度でも形成可能である。ここで、主に成膜時に取り込まれる不純物元素として、酸素、窒素、炭素などの大気成分に由来する不純物は1×1020cm-3以下とすることが望ましく、特に、酸素濃度は5×1019cm-3以下、好ましくは1×1019cm-3以下となるようにすることが好ましい。また、ヘリウム、アルゴン、クリプトン、ネオンなどの希ガス元素を含ませて格子歪みをさらに助長させることで安定性が増し良好なSASが得られる。また半導体層としてフッ素系ガスより形成されるSAS層に水素系ガスより形成されるSAS層を積層してもよい。 This SAS can be obtained by glow discharge decomposition (plasma CVD) of a silicide gas. A typical silicide gas is SiH 4 , and in addition, Si 2 H 6 , SiH 2 Cl 2 , SiHCl 3 , SiCl 4 , SiF 4 and the like can be used. Further, GeF 4 and F 2 may be mixed. The formation of the SAS can be facilitated by diluting the silicide gas with hydrogen or one or plural kinds of rare gas elements selected from hydrogen and helium, argon, krypton, and neon. It is preferable that the dilution ratio of hydrogen with respect to the silicide gas is, for example, 2 to 1000 times in flow rate ratio. Of course, formation of the SAS by glow discharge decomposition is preferably performed under reduced pressure, but it can also be formed by utilizing discharge at atmospheric pressure. Typically, it may be performed in a pressure range of 0.1 Pa to 133 Pa. The power supply frequency for forming the glow discharge is 1 MHz to 120 MHz, preferably 13 MHz to 60 MHz. What is necessary is just to set high frequency electric power suitably. The substrate heating temperature is preferably 300 ° C. or lower, and can be formed even at a substrate heating temperature of 100 to 200 ° C. Here, as an impurity element mainly taken in during film formation, impurities derived from atmospheric components such as oxygen, nitrogen, and carbon are desirably 1 × 10 20 cm −3 or less, and in particular, the oxygen concentration is 5 × 10. It is preferable to be 19 cm −3 or less, preferably 1 × 10 19 cm −3 or less. Further, by adding a rare gas element such as helium, argon, krypton, or neon to further promote lattice distortion, stability is improved and a favorable SAS can be obtained. In addition, a SAS layer formed of a hydrogen-based gas may be stacked on a SAS layer formed of a fluorine-based gas as a semiconductor layer.

半導体層に、結晶性半導体層を用いる場合、その結晶性半導体層の作製方法は、公知の方法(レーザー結晶化法、熱結晶化法、またはニッケルなどの結晶化を助長する元素を用いた熱結晶化法等)を用いれば良い。結晶化を助長する元素を導入しない場合は、非晶質珪素膜にレーザ光を照射する前に、窒素雰囲気下500℃で1時間加熱することによって非晶質珪素膜の含有水素濃度を1×1020atoms/cm3以下にまで放出させる。これは水素を多く含んだ非晶質珪素膜にレーザ光を照射すると膜が破壊されてしまうからである。 In the case where a crystalline semiconductor layer is used for the semiconductor layer, a method for manufacturing the crystalline semiconductor layer is a known method (laser crystallization method, thermal crystallization method, or heat using an element that promotes crystallization such as nickel. A crystallization method or the like may be used. In the case where an element for promoting crystallization is not introduced, the amorphous silicon film is heated at 500 ° C. for 1 hour in a nitrogen atmosphere before irradiating the amorphous silicon film with laser light, whereby the concentration of hydrogen contained in the amorphous silicon film is set to 1 ×. Release to 10 20 atoms / cm 3 or less. This is because the film is destroyed when the amorphous silicon film containing a large amount of hydrogen is irradiated with laser light.

非晶質半導体層への金属元素の導入の仕方としては、当該金属元素を非晶質半導体層の表面又はその内部に存在させ得る手法であれば特に限定はなく、例えばスパッタ法、CVD法、プラズマ処理法(プラズマCVD法も含む)、吸着法、金属塩の溶液を塗布する方法を使用することができる。このうち溶液を用いる方法は簡便であり、金属元素の濃度調整が容易であるという点で有用である。また、このとき非晶質半導体層の表面の濡れ性を改善し、非晶質半導体層の表面全体に水溶液を行き渡らせるため、酸素雰囲気中でのUV光の照射、熱酸化法、ヒドロキシラジカルを含むオゾン水又は過酸化水素による処理等により、酸化膜を成膜することが望ましい。   The method of introducing the metal element into the amorphous semiconductor layer is not particularly limited as long as the metal element can be present on the surface of the amorphous semiconductor layer or inside the amorphous semiconductor layer. For example, sputtering, CVD, A plasma treatment method (including a plasma CVD method), an adsorption method, or a method of applying a metal salt solution can be used. Among these, the method using a solution is simple and useful in that the concentration of the metal element can be easily adjusted. At this time, in order to improve the wettability of the surface of the amorphous semiconductor layer and to spread the aqueous solution over the entire surface of the amorphous semiconductor layer, irradiation with UV light in an oxygen atmosphere, thermal oxidation method, hydroxy radical It is desirable to form an oxide film by treatment with ozone water or hydrogen peroxide.

非晶質半導体層の結晶化は、熱処理とレーザ光照射による結晶化を組み合わせてもよく、熱処理やレーザ光照射を単独で、複数回行っても良い。   The crystallization of the amorphous semiconductor layer may be a combination of heat treatment and crystallization by laser light irradiation, or may be performed multiple times by heat treatment or laser light irradiation alone.

また、結晶性半導体層を、直接基板に線状プラズマ法により形成しても良い。また、線状プラズマ法を用いて、結晶性半導体層を選択的に基板に形成してもよい。   Alternatively, the crystalline semiconductor layer may be directly formed over the substrate by a linear plasma method. Alternatively, the crystalline semiconductor layer may be selectively formed over the substrate by a linear plasma method.

半導体として、有機材料を用いる有機半導体を用いてもよい。有機半導体としては、低分子材料、高分子材料などが用いられ、有機色素、導電性高分子材料などの材料も用いることが出来る。   An organic semiconductor using an organic material may be used as the semiconductor. As the organic semiconductor, a low molecular material, a polymer material, or the like is used, and materials such as an organic dye or a conductive polymer material can also be used.

本実施の形態では、半導体として、非晶質半導体を用いる。半導体層を形成し、その後、プラズマCVD法等により一導電型を有する半導体層としてN型半導体層を形成する。   In this embodiment mode, an amorphous semiconductor is used as the semiconductor. A semiconductor layer is formed, and then an N-type semiconductor layer is formed as a semiconductor layer having one conductivity type by a plasma CVD method or the like.

続いて、レジストやポリイミド等の絶縁体からなるマスクを用いて、半導体層、N型半導体層を同時にパターン加工し、半導体層107、108、N型半導体層109、110を形成する(図4、図10参照。)。マスクは組成物を選択的に吐出して形成することができる。マスクは、エポキシ樹脂、アクリル樹脂、フェノール樹脂、ノボラック樹脂、メラミン樹脂、ウレタン樹脂等の樹脂材料を用いる。また、ベンゾシクロブテン、パリレン、フレア、透過性を有するポリイミドなどの有機材料、シロキサン系ポリマー等の重合によってできた化合物材料、水溶性ホモポリマーと水溶性共重合体を含む組成物材料等を用いて液滴吐出法で形成する。或いは、感光剤を含む市販のレジスト材料を用いてもよく、例えば、代表的なポジ型レジストである、ノボラック樹脂と感光剤であるナフトキノンジアジド化合物、ネガ型レジストであるベース樹脂、ジフェニルシランジオール及び酸発生剤などを用いてもよい。いずれの材料を用いるとしても、その表面張力と粘度は、溶媒の濃度を調整したり、界面活性剤等を加えたりして適宜調整する。   Subsequently, using a mask made of an insulator such as resist or polyimide, the semiconductor layer and the N-type semiconductor layer are simultaneously patterned to form the semiconductor layers 107 and 108 and the N-type semiconductor layers 109 and 110 (FIG. 4, FIG. 4). See FIG. The mask can be formed by selectively discharging a composition. For the mask, a resin material such as an epoxy resin, an acrylic resin, a phenol resin, a novolac resin, a melamine resin, or a urethane resin is used. Also, using organic materials such as benzocyclobutene, parylene, flare, permeable polyimide, compound materials made by polymerization of siloxane polymers, composition materials containing water-soluble homopolymers and water-soluble copolymers, etc. And formed by a droplet discharge method. Alternatively, a commercially available resist material containing a photosensitizer may be used. For example, a novolak resin that is a typical positive resist and a naphthoquinonediazide compound that is a photosensitizer, a base resin that is a negative resist, diphenylsilanediol, and An acid generator or the like may be used. Whichever material is used, the surface tension and viscosity are appropriately adjusted by adjusting the concentration of the solvent or adding a surfactant or the like.

再び、レジストやポリイミド等の絶縁体からなるマスクを液滴吐出法を用いて形成し、そのマスクを用いて、エッチング加工によりゲート絶縁層106の一部に貫通孔145を形成して、その下層側に配置されているゲート電極層105の一部を露出させる。エッチング加工はプラズマエッチング(ドライエッチング)又はウエットエッチングのどちらを採用しても良いが、大面積基板を処理するにはプラズマエッチングが適している。エッチングガスとしては、CF4、NF3、Cl2、BCl3、などのフッ素系又は塩素系のガスを用い、HeやArなどの不活性ガスを適宜加えても良い。また、大気圧放電のエッチング加工を適用すれば、局所的な放電加工も可能であり、基板の全面にマスク層を形成する必要はない。 Again, a mask made of an insulator such as resist or polyimide is formed by a droplet discharge method, and a through-hole 145 is formed in a part of the gate insulating layer 106 by etching using the mask, and a lower layer thereof is formed. A part of the gate electrode layer 105 disposed on the side is exposed. The etching process may be either plasma etching (dry etching) or wet etching, but plasma etching is suitable for processing a large area substrate. As an etching gas, a fluorine-based or chlorine-based gas such as CF 4 , NF 3 , Cl 2 , or BCl 3 may be used, and an inert gas such as He or Ar may be appropriately added. Further, if an atmospheric pressure discharge etching process is applied, a local electric discharge process is also possible, and it is not necessary to form a mask layer on the entire surface of the substrate.

マスクを除去した後、ソース配線層118、電源線119を液滴吐出法によって形成する(図5、図11参照。)。ソース配線層118、電源線119とを形成する工程も、前述したゲート配線層103とを形成したときと同様に形成することができる。   After the mask is removed, the source wiring layer 118 and the power supply line 119 are formed by a droplet discharge method (see FIGS. 5 and 11). The process of forming the source wiring layer 118 and the power supply line 119 can be performed in the same manner as the gate wiring layer 103 is formed.

ソース配線層118、電源線119を形成する導電性材料としては、Ag(銀)、Au(金)、Cu(銅)、W(タングステン)、Al(アルミニウム)等の金属の粒子を主成分とした組成物を用いることができる。また、透光性を有するインジウム錫酸化物(ITO)、インジウム錫酸化物と酸化珪素からなるITSO、有機インジウム、有機スズ、酸化亜鉛、窒化チタンなどを組み合わせても良い。   The conductive material for forming the source wiring layer 118 and the power supply line 119 is mainly composed of metal particles such as Ag (silver), Au (gold), Cu (copper), W (tungsten), and Al (aluminum). The composition can be used. Further, light-transmitting indium tin oxide (ITO), ITSO made of indium tin oxide and silicon oxide, organic indium, organic tin, zinc oxide, titanium nitride, or the like may be combined.

導電性材料を含む組成物を吐出し、整形手段によって整形して、ソース及びドレイン電極層111、113、115、116、導電層112を形成し、ソース及びドレイン電極層111、113、115、116をマスクとして、N型半導体層をパターン加工する(図6、図12参照。)。なお、図示しないが、ソース及びドレイン電極層111、113、115、116、導電層112を形成する前に、ソース及びドレイン電極層111、113、115、116、導電層112が形成する領域に選択的にTiOx膜などを形成する、前述の下地前処理工程を行っても良い。そうすると、導電層は密着性よく形成できる。 A composition containing a conductive material is discharged and shaped by a shaping unit to form the source and drain electrode layers 111, 113, 115, and 116 and the conductive layer 112, and the source and drain electrode layers 111, 113, 115, and 116 are formed. Is used as a mask to pattern the N-type semiconductor layer (see FIGS. 6 and 12). Although not shown, before the source and drain electrode layers 111, 113, 115, and 116 and the conductive layer 112 are formed, the source and drain electrode layers 111, 113, 115, 116, and the conductive layer 112 are selected. In particular, the above-described base pretreatment process for forming a TiO x film or the like may be performed. Then, the conductive layer can be formed with good adhesion.

また、液滴吐出法を用いて形成する導電層の下地前処理として、前述した下地膜を形成する工程を行い、かつ、この処理工程は、導電層を形成した後にも行っても良い。この工程により、層間の密着性が向上するため、表示装置の信頼性も向上することができる。   In addition, as the base pretreatment of the conductive layer formed using a droplet discharge method, the above-described step of forming the base film may be performed, and this treatment step may be performed after the conductive layer is formed. This step improves the adhesion between the layers, so that the reliability of the display device can also be improved.

ソースまたはドレイン電極層111、115、導電層112は、先に形成したソース配線層118、電源線119と接して形成するため、ゲート電極層104、ゲート電極層105を形成したときのように、整形手段を用いて一体形成してもよい。本実施の形態では、ソース配線層118が完全に固化する前に整形手段によってソースまたはドレイン電極層111を形成し、電源線119が固化する前に導電層112及びソースまたはドレイン電極層115を整形手段によって形成する。整形部を極細のナノチューブのような材料を用いると、より微細なパターンが形成できる。   Since the source or drain electrode layers 111 and 115 and the conductive layer 112 are formed in contact with the source wiring layer 118 and the power supply line 119, the gate electrode layer 104 and the gate electrode layer 105 are formed. You may form integrally using a shaping means. In this embodiment mode, the source or drain electrode layer 111 is formed by shaping means before the source wiring layer 118 is completely solidified, and the conductive layer 112 and the source or drain electrode layer 115 are shaped before the power supply line 119 is solidified. Form by means. If a material such as an ultrafine nanotube is used for the shaping portion, a finer pattern can be formed.

ゲート絶縁層106に形成した貫通孔145において、ソースまたはドレイン電極層116とゲート電極層105とを電気的に接続させる。導電層112は容量素子を形成する。このソースまたはドレイン電極層111、113、115、116、導電層112を形成する導電性材料としては、Ag(銀)、Au(金)、Cu(銅)、W(タングステン)、Al(アルミニウム)等の金属の粒子を主成分とした組成物を用いることができる。また、透光性を有するインジウム錫酸化物(ITO)、インジウム錫酸化物と酸化珪素からなるITSO、有機インジウム、有機スズ、酸化亜鉛、窒化チタンなどを組み合わせても良い。   In the through hole 145 formed in the gate insulating layer 106, the source or drain electrode layer 116 and the gate electrode layer 105 are electrically connected. The conductive layer 112 forms a capacitor element. As the conductive material for forming the source or drain electrode layers 111, 113, 115, 116 and the conductive layer 112, Ag (silver), Au (gold), Cu (copper), W (tungsten), Al (aluminum) A composition mainly composed of metal particles such as the above can be used. Further, light-transmitting indium tin oxide (ITO), ITSO made of indium tin oxide and silicon oxide, organic indium, organic tin, zinc oxide, titanium nitride, or the like may be combined.

ゲート絶縁層106の一部に貫通孔145を形成する工程を、ソースまたはドレイン電極層111、113、115、116、導電層112形成後に、ソースまたはドレイン電極層111、113、115、116、導電層112をマスクとして用いて貫通孔145を形成してもよい。そして貫通孔145に導電層を形成しソースまたはドレイン電極層116とゲート電極層105を電気的に接続する。この場合、工程が簡略化する利点がある。   In the step of forming the through-hole 145 in part of the gate insulating layer 106, the source or drain electrode layers 111, 113, 115, 116, and the conductive layer 112 are formed after the source or drain electrode layers 111, 113, 115, and 116 and the conductive layer 112 are formed. The through-hole 145 may be formed using the layer 112 as a mask. Then, a conductive layer is formed in the through hole 145 to electrically connect the source / drain electrode layer 116 and the gate electrode layer 105. In this case, there is an advantage that the process is simplified.

続いて、ゲート絶縁層106上に選択的に、導電性材料を含む組成物を吐出して、第1の電極層117を形成する(図7、図13参照。)。第1の電極層117は、基板100側から光を放射する場合、または透過型のEL表示パネルを作製する場合には、インジウム錫酸化物(ITO)、酸化珪素を含むインジウム錫酸化物(ITSO)、酸化亜鉛(ZnO)、酸化スズ(SnO2)などを含む組成物により所定のパターンを形成し、焼成によって形成しても良い。 Subsequently, a composition containing a conductive material is selectively discharged over the gate insulating layer 106 to form the first electrode layer 117 (see FIGS. 7 and 13). The first electrode layer 117 is formed of indium tin oxide (ITO) or indium tin oxide containing silicon oxide (ITSO) when light is emitted from the substrate 100 side or when a transmissive EL display panel is manufactured. ), Zinc oxide (ZnO), tin oxide (SnO 2 ), or the like, a predetermined pattern may be formed and fired.

また、好ましくは、スパッタリング法によりインジウム錫酸化物(ITO)、酸化珪素を含むインジウム錫酸化物(ITSO)、酸化亜鉛(ZnO)などで形成する。より好ましくは、ITOに酸化珪素が2〜10重量%含まれたターゲットを用いてスパッタリング法で酸化珪素を含む酸化インジウムスズを用いる。この他、酸化珪素を含み酸化インジウムに2〜20%の酸化亜鉛(ZnO)を混合した酸化物導電性材料を用いても良い。スパッタリング法で第1の電極層117を形成した後は、液滴吐出法を用いてマスク層を形成しエッチングにより、所望のパターンに形成すれば良い。本実施の形態では、第1の電極層117は、透光性を有する導電性材料により液滴吐出法を用いて形成し、具体的には、インジウム錫酸化物、ITOと酸化珪素から構成されるITSOを用いて形成する。図示しないが、第1の電極層117を形成する領域にゲート配線層103を形成する時と同様に、TiOx膜を形成し、下地前処理を行ってもよい。下地前処理によって、密着性が向上し、所望なパターンに第1の電極層117を形成する事ができる。 Further, it is preferably formed of indium tin oxide (ITO), indium tin oxide containing silicon oxide (ITSO), zinc oxide (ZnO), or the like by a sputtering method. More preferably, indium tin oxide containing silicon oxide is used by a sputtering method using a target containing 2 to 10% by weight of silicon oxide in ITO. In addition, an oxide conductive material containing silicon oxide and in which 2 to 20% zinc oxide (ZnO) is mixed with indium oxide may be used. After the first electrode layer 117 is formed by a sputtering method, a mask layer may be formed by a droplet discharge method and formed into a desired pattern by etching. In this embodiment mode, the first electrode layer 117 is formed using a light-transmitting conductive material by a droplet discharge method, and specifically includes indium tin oxide, ITO, and silicon oxide. It is formed using ITSO. Although not shown, a TiO x film may be formed and base pretreatment may be performed in the same manner as when the gate wiring layer 103 is formed in a region where the first electrode layer 117 is formed. By the base pretreatment, the adhesion is improved and the first electrode layer 117 can be formed in a desired pattern.

本実施の形態では、ゲート絶縁層は窒化珪素からなる窒化珪素膜、酸化窒化珪素膜(酸化珪素膜)、窒化珪素膜の3層の例を前述した。好ましい構成として、酸化珪素を含む酸化インジウムスズで形成される第1の電極層117は、ゲート絶縁層106に含まれる窒化珪素からなる絶縁層と密接して形成され、それにより電界発光層で発光した光が外部に放射される割合を高めることが出来るという効果を発現させることができる。また、ゲート絶縁層はゲート配線層や、ゲート電極層と、第1の電極層の間に介在し、容量素子として機能することもできる。   In this embodiment mode, the example in which the gate insulating layer is a three-layer structure including a silicon nitride film made of silicon nitride, a silicon oxynitride film (silicon oxide film), and a silicon nitride film has been described above. As a preferable structure, the first electrode layer 117 formed of indium tin oxide containing silicon oxide is formed in close contact with the insulating layer made of silicon nitride included in the gate insulating layer 106, thereby emitting light in the electroluminescent layer. The effect that the ratio of the emitted light to the outside can be increased can be exhibited. In addition, the gate insulating layer is interposed between the gate wiring layer, the gate electrode layer, and the first electrode layer, and can function as a capacitor.

また、発光した光を基板100側とは反対側に放射させる構造とする場合、反射型のEL表示パネルを作製する場合には、Ag(銀)、Au(金)、Cu(銅))、W(タングステン)、Al(アルミニウム)等の金属の粒子を主成分とした組成物を用いることができる。他の方法としては、スパッタリング法により透明導電膜若しくは光反射性の導電膜を形成して、液滴吐出法によりマスクパターンを形成し、エッチング加工を組み合わせて第1の電極層117を形成しても良い。   In addition, when a structure in which emitted light is emitted to the side opposite to the substrate 100 side, in the case of manufacturing a reflective EL display panel, Ag (silver), Au (gold), Cu (copper)), A composition composed mainly of metal particles such as W (tungsten) and Al (aluminum) can be used. As another method, a transparent conductive film or a light reflective conductive film is formed by a sputtering method, a mask pattern is formed by a droplet discharge method, and the first electrode layer 117 is formed by combining etching processes. Also good.

第1の電極層117は、その表面が平坦化されるように、CMP法、ポリビニルアルコール系の多孔質体で拭浄し、研磨しても良い。またCMP法を用いた研磨後に、第1の電極層117の表面に紫外線照射、酸素プラズマ処理などを行ってもよい。   The first electrode layer 117 may be wiped with a CMP method or a polyvinyl alcohol-based porous body and polished so that the surface thereof is planarized. Further, after the polishing using the CMP method, the surface of the first electrode layer 117 may be subjected to ultraviolet irradiation, oxygen plasma treatment, or the like.

以上の工程により、基板100上にボトムゲート型(逆スタガ型ともいう。)のTFTと画素電極が接続された表示パネル用のTFTを有する基板100が完成する。また本実施の形態のTFTはチャネルエッチ型である。   Through the above steps, a substrate 100 having a display panel TFT in which a bottom gate TFT (also referred to as an inverted staggered TFT) and a pixel electrode are connected to the substrate 100 is completed. The TFT of this embodiment mode is a channel etch type.

次に、絶縁層(隔壁、土手とも呼ばれる)121を選択的に形成する(図33参照。)。絶縁層121は、第1の電極層117上に開口部を有するように形成する。本実施の形態では、絶縁層121を全面に形成し、レジスト等のマスクによって、エッチングしパターニングする。絶縁層121を、直接選択的に形成できる液滴吐出法や印刷法などを用いて形成する場合は、エッチングによるパターニングは必ずしも必要はない。また絶縁層121も本発明の整形手段によって、所望の形状に整形できる。絶縁層121の形成領域の面積によって、整形部の形状は柱状や、へらのような板状などを選択すると、生産性が向上する。   Next, an insulating layer (also referred to as a partition wall or a bank) 121 is selectively formed (see FIG. 33). The insulating layer 121 is formed over the first electrode layer 117 so as to have an opening. In this embodiment mode, the insulating layer 121 is formed over the entire surface, and is etched and patterned with a mask such as a resist. When the insulating layer 121 is formed using a droplet discharge method, a printing method, or the like that can be directly and selectively formed, patterning by etching is not necessarily required. The insulating layer 121 can also be shaped into a desired shape by the shaping means of the present invention. If the shape of the shaping portion is a columnar shape or a plate shape such as a spatula, depending on the area of the region where the insulating layer 121 is formed, productivity is improved.

絶縁層121は、酸化珪素、窒化珪素、酸化窒化珪素、酸化アルミニウム、窒化アルミニウム、酸窒化アルミニウムその他の無機絶縁性材料、又はアクリル酸、メタクリル酸及びこれらの誘導体、又はポリイミド(polyimide)、芳香族ポリアミド、ポリベンゾイミダゾール(polybenzimidazole)などの耐熱性高分子、又はシロキサン系材料を出発材料として形成された珪素、酸素、水素からなる化合物のうちSi−O−Si結合を含む無機シロキサン、珪素上の水素がメチルやフェニルのような有機基によって置換された有機シロキサン系の絶縁材料で形成することができる。アクリル、ポリイミド等の感光性、非感光性の材料を用いて形成してもよい。   The insulating layer 121 is formed using silicon oxide, silicon nitride, silicon oxynitride, aluminum oxide, aluminum nitride, aluminum oxynitride, or other inorganic insulating materials, or acrylic acid, methacrylic acid, and derivatives thereof, polyimide, aromatic Heat-resistant polymers such as polyamide, polybenzimidazole, or inorganic siloxanes containing Si-O-Si bonds among silicon, oxygen, and hydrogen compounds formed from siloxane-based materials as starting materials It can be formed of an organic siloxane insulating material in which hydrogen is substituted with an organic group such as methyl or phenyl. You may form using photosensitive and non-photosensitive materials, such as an acryl and a polyimide.

また、液滴吐出法により、絶縁層121を組成物を吐出し形成した後、その平坦性を高めるために表面を圧力によってプレスして平坦化してもよい。プレスの方法としては、ローラー状のものを表面に走査することによって、凹凸をならすように軽減したり、平坦な板状な物で表面を垂直にプレスしてもよい。また溶剤等によって表面を軟化、または融解させエアナイフで表面の凹凸部を除去しても良い。また、CMP法を用いて研磨しても良い。この工程は、液滴吐出法によって凹凸が生じる場合に、その表面の平坦化する場合適用することができる。この工程により平坦性が向上すると、表示パネルの表示ムラなどを防止することができ、高繊細な画像を表示することができる。   Alternatively, after the insulating layer 121 is formed by discharging a composition by a droplet discharge method, the surface may be pressed and flattened by pressure in order to improve the flatness. As a pressing method, unevenness may be reduced by scanning a roller-like object on the surface, or the surface may be pressed vertically with a flat plate-like object. Alternatively, the surface may be softened or melted with a solvent or the like, and the surface irregularities may be removed with an air knife. Further, polishing may be performed using a CMP method. This step can be applied when the surface is flattened when unevenness is generated by the droplet discharge method. When flatness is improved by this step, display unevenness of the display panel can be prevented and a high-definition image can be displayed.

表示パネル用のTFTを有する基板100の上に、発光素子を形成する(図33参照。)。   A light emitting element is formed over a substrate 100 having a TFT for a display panel (see FIG. 33).

電界発光層122を形成する前に、大気圧中で200℃の熱処理を行い絶縁層121中若しくはその表面に吸着している水分を除去する。また、減圧下で200〜400℃、好ましくは250〜350℃に熱処理を行い、そのまま大気に晒さずに電界発光層122を真空蒸着法や、減圧下の液滴吐出法で形成することが好ましい。   Before forming the electroluminescent layer 122, heat treatment at 200 ° C. is performed in atmospheric pressure to remove moisture adsorbed in the insulating layer 121 or on the surface thereof. In addition, it is preferable to perform heat treatment at 200 to 400 ° C., preferably 250 to 350 ° C. under reduced pressure, and to form the electroluminescent layer 122 by vacuum deposition or droplet discharge under reduced pressure without being exposed to the air as it is. .

電界発光層122として、赤色(R)、緑色(G)、青色(B)の発光を示す材料を、それぞれ蒸着マスクを用いた蒸着法等によって選択的に形成する。赤色(R)、緑色(G)、青色(B)の発光を示す材料はカラーフィルタ同様、液滴吐出法により形成することもでき(低分子または高分子材料など)、この場合マスクを用いずとも、RGBの塗り分けを行うことができるため好ましい。電界発光層122上に第2の電極層123を積層形成して、発光素子を用いた表示機能を有する表示装置が完成する(図33参照。)。本実施の形態では、表示素子にEL(発光)素子を用いたので、EL(発光)表示装置となるが、表示素子の液晶材料を用いた液晶表示素子を用いた場合、液晶表示装置を完成することができる。   As the electroluminescent layer 122, materials that emit red (R), green (G), and blue (B) light are selectively formed by an evaporation method using an evaporation mask or the like. A material that emits red (R), green (G), and blue (B) light can be formed by a droplet discharge method (such as a low-molecular or high-molecular material) in the same manner as a color filter. In this case, a mask is not used. Both are preferable because RGB can be separately applied. A second electrode layer 123 is stacked over the electroluminescent layer 122 to complete a display device having a display function using a light emitting element (see FIG. 33). In this embodiment mode, since an EL (light emitting) element is used as a display element, an EL (light emitting) display device is obtained. When a liquid crystal display element using a liquid crystal material of the display element is used, a liquid crystal display device is completed. can do.

図示しないが、第2の電極層123を覆うようにしてパッシベーション膜を設けることは有効である。パッシベーション膜としては、窒化珪素(SiN)、酸化珪素(SiO2)、酸化窒化珪素(SiON)、窒化酸化珪素(SiNO)、窒化アルミニウム(AlN)、酸化窒化アルミニウム(AlON)、窒素含有量が酸素含有量よりも多い窒化酸化アルミニウム(AlNO)または酸化アルミニウム、ダイアモンドライクカーボン(DLC)、窒素含有炭素膜(CNX)を含む絶縁膜からなり、該絶縁膜を単層もしくは組み合わせた積層を用いることができる。例えば窒素含有炭素膜(CNX)\窒化珪素(SiN)のような積層、また有機材料を用いることも出来、スチレンポリマーなど高分子の積層でもよい。また、シリコン(Si)と酸素(O)との結合で骨格構造が構成され、置換基に少なくとも水素を含む材料、もしくは置換基にフッ素、アルキル基、または芳香族炭化水素のうち少なくとも1種を有する材料を用いてもよい。 Although not shown, it is effective to provide a passivation film so as to cover the second electrode layer 123. As the passivation film, silicon nitride (SiN), silicon oxide (SiO 2 ), silicon oxynitride (SiON), silicon nitride oxide (SiNO), aluminum nitride (AlN), aluminum oxynitride (AlON), nitrogen content is oxygen It is made of an insulating film containing aluminum nitride oxide (AlNO) or aluminum oxide, diamond-like carbon (DLC), or nitrogen-containing carbon film (CN X ) that is higher than the content, and a single layer or a combination of the insulating films is used. Can do. For example, a laminate such as a nitrogen-containing carbon film (CN x ) \ silicon nitride (SiN), an organic material can be used, and a polymer laminate such as a styrene polymer may be used. In addition, a skeleton structure is formed by a bond of silicon (Si) and oxygen (O), and at least one of a material containing at least hydrogen as a substituent, or fluorine, an alkyl group, or an aromatic hydrocarbon as a substituent. You may use the material which has.

この際、カバレッジの良い膜をパッシベーション膜として用いることが好ましく、炭素膜、特にDLC膜を用いることは有効である。DLC膜は室温から100℃以下の温度範囲で成膜可能であるため、耐熱性の低い電界発光層の上方にも容易に成膜することができる。DLC膜は、プラズマCVD法(代表的には、RFプラズマCVD法、マイクロ波CVD法、電子サイクロトロン共鳴(ECR)CVD法、熱フィラメントCVD法など)、燃焼炎法、スパッタ法、イオンビーム蒸着法、レーザー蒸着法などで形成することができる。成膜に用いる反応ガスは、水素ガスと、炭化水素系のガス(例えばCH4、C22、C66など)とを用い、グロー放電によりイオン化し、負の自己バイアスがかかったカソードにイオンを加速衝突させて成膜する。また、CN膜は反応ガスとしてC24ガスとN2ガスとを用いて形成すればよい。DLC膜は酸素に対するブロッキング効果が高く、電界発光層の酸化を抑制することが可能である。そのため、この後に続く封止工程を行う間に電界発光層が酸化するといった問題を防止できる。 At this time, it is preferable to use a film with good coverage as the passivation film, and it is effective to use a carbon film, particularly a DLC film. Since the DLC film can be formed in a temperature range from room temperature to 100 ° C., it can be easily formed over the electroluminescent layer having low heat resistance. The DLC film is formed by a plasma CVD method (typically, an RF plasma CVD method, a microwave CVD method, an electron cyclotron resonance (ECR) CVD method, a hot filament CVD method, etc.), a combustion flame method, a sputtering method, or an ion beam evaporation method. It can be formed by laser vapor deposition. The reaction gas used for film formation was hydrogen gas and a hydrocarbon gas (for example, CH 4 , C 2 H 2 , C 6 H 6, etc.), ionized by glow discharge, and negative self-bias was applied. Films are formed by accelerated collision of ions with the cathode. The CN film may be formed using C 2 H 4 gas and N 2 gas as the reaction gas. The DLC film has a high blocking effect against oxygen and can suppress oxidation of the electroluminescent layer. Therefore, the problem that the electroluminescent layer is oxidized during the subsequent sealing process can be prevented.

続いて、シール材を形成し、封止基板を用いて封止する。その後、ゲート配線層103にフレキシブル配線基板を接続し、外部との電気的な接続をしても良い。これは、ソース配線層118も同様である。   Subsequently, a sealing material is formed and sealed using a sealing substrate. After that, a flexible wiring board may be connected to the gate wiring layer 103 and electrically connected to the outside. The same applies to the source wiring layer 118.

なお、本実施の形態では、ガラス基板で発光素子を封止した場合を示すが、封止の処理とは、発光素子を水分から保護するための処理であり、カバー材で機械的に封入する方法、熱硬化性樹脂又は紫外光硬化性樹脂で封入する方法、金属酸化物や窒化物等のバリア能力が高い薄膜により封止する方法のいずれかを用いる。カバー材としては、ガラス、セラミックス、プラスチックもしくは金属を用いることができるが、カバー材側に光を放射させる場合は透光性でなければならない。また、カバー材と上記発光素子が形成された基板とは熱硬化性樹脂又は紫外光硬化性樹脂等のシール材を用いて貼り合わせられ、熱処理又は紫外光照射処理によって樹脂を硬化させて密閉空間を形成する。この密閉空間の中に酸化バリウムに代表される吸湿材を設けることも有効である。この吸湿材は、シール材の上に接して設けても良いし、発光素子よりの光を妨げないような、隔壁の上や周辺部に設けても良い。さらに、カバー材と発光素子の形成された基板との空間を熱硬化性樹脂若しくは紫外光硬化性樹脂で充填することも可能である。この場合、熱硬化性樹脂若しくは紫外光硬化性樹脂の中に酸化バリウムに代表される吸湿材を添加しておくことは有効である。   Note that in this embodiment mode, a case where a light-emitting element is sealed with a glass substrate is shown; however, the sealing process is a process for protecting the light-emitting element from moisture and is mechanically sealed with a cover material. Any of a method, a method of encapsulating with a thermosetting resin or an ultraviolet light curable resin, or a method of encapsulating with a thin film having a high barrier ability such as a metal oxide or a nitride is used. As the cover material, glass, ceramics, plastic, or metal can be used. However, when light is emitted to the cover material side, it must be translucent. In addition, the cover material and the substrate on which the light emitting element is formed are bonded together using a sealing material such as a thermosetting resin or an ultraviolet light curable resin, and the resin is cured by heat treatment or ultraviolet light irradiation treatment to form a sealed space. Form. It is also effective to provide a hygroscopic material typified by barium oxide in this sealed space. This hygroscopic material may be provided in contact with the sealing material, or may be provided on the partition wall or in the peripheral portion so as not to block light from the light emitting element. Further, the space between the cover material and the substrate on which the light emitting element is formed can be filled with a thermosetting resin or an ultraviolet light curable resin. In this case, it is effective to add a moisture absorbing material typified by barium oxide in the thermosetting resin or the ultraviolet light curable resin.

本実施の形態では、スイッチングTFTはシングルゲート構造を示したが、ダブルゲート構造などのマルチゲート構造でもよい。   In this embodiment mode, the switching TFT has a single gate structure, but a multi-gate structure such as a double gate structure may be used.

以上示したように、本実施の形態では、フォトマスクを利用した光露光工程を用いないことにより、工程を省略することができる。また、液滴吐出法を用いて基板上に直接的に各種のパターンを形成することにより、1辺が1000mmを超える第5世代以降のガラス基板を用いても、容易に表示パネルを製造することができる。   As described above, in this embodiment mode, the process can be omitted by not using a light exposure process using a photomask. In addition, by forming various patterns directly on the substrate using the droplet discharge method, a display panel can be easily manufactured even if a glass substrate of 5th generation or later with one side exceeding 1000 mm is used. Can do.

また、液滴を吐出する吐出口の大きさに関わらず、所望な幅のパターンを制御性よく形成することができるため、電気特性や信頼性が向上する。   In addition, since a pattern having a desired width can be formed with good controllability regardless of the size of the discharge port that discharges the droplets, electrical characteristics and reliability are improved.

(実施の形態3)
本発明の実施の形態として、図14及び図15を用いて説明する。本実施の形態は、実施の形態2において、薄膜トランジスタとしてトップゲート型(順スタガ型)の薄膜トランジスタを用いるものである。よって、同一部分又は同様な機能を有する部分の繰り返しの説明は省略する。なお、図15の(A)は、図14における線A―A'による断面図、(B)は線B―B'による断面図、(C)は線C―C'による断面図である。
(Embodiment 3)
An embodiment of the present invention will be described with reference to FIGS. In this embodiment mode, a top gate type (forward stagger type) thin film transistor is used as the thin film transistor in Embodiment Mode 2. Therefore, repetitive description of the same portion or a portion having a similar function is omitted. 15A is a cross-sectional view taken along line AA ′ in FIG. 14, FIG. 15B is a cross-sectional view taken along line BB ′, and FIG. 15C is a cross-sectional view taken along line CC ′.

基板100上に、導電性材料を含む組成物を液滴吐出法により吐出して、ソース配線層118、電源線119を形成する。次に本発明の整形手段を用いて、ソースまたはドレイン電極層111、113、115、116、導電層112を形成する。ソースまたはドレイン電極層111、115、導電層112は、先に形成したソース配線層118、電源線119と接して形成するため、ゲート電極層104、ゲート電極層105を形成したときのように、整形手段を用いて一体形成してもよい。本実施の形態では、ソース配線層118が完全に固化する前に整形手段によってソースまたはドレイン電極層111を形成し、電源線119が固化する前に導電層112及びソースまたはドレイン電極層115を整形手段によって形成する。整形部を極細のナノチューブのような材料を用いると、より微細なパターンが形成できる。   A source wiring layer 118 and a power supply line 119 are formed over the substrate 100 by discharging a composition containing a conductive material by a droplet discharge method. Next, the source or drain electrode layers 111, 113, 115, and 116 and the conductive layer 112 are formed using the shaping means of the present invention. Since the source or drain electrode layers 111 and 115 and the conductive layer 112 are formed in contact with the source wiring layer 118 and the power supply line 119, the gate electrode layer 104 and the gate electrode layer 105 are formed. You may form integrally using a shaping means. In this embodiment mode, the source or drain electrode layer 111 is formed by shaping means before the source wiring layer 118 is completely solidified, and the conductive layer 112 and the source or drain electrode layer 115 are shaped before the power supply line 119 is solidified. Form by means. If a material such as an ultrafine nanotube is used for the shaping portion, a finer pattern can be formed.

ソース及びドレイン電極層111、113、115、116上にN型半導体層形成し、レジスト等からなるマスクをによってエッチングする。レジストは液滴吐出法を用いて形成すればよい。N型半導体層上に半導体層を形成し再び、マスク等を用いてパターニングする。よってN型半導体層109、110、半導体層107、108が形成される。   An N-type semiconductor layer is formed on the source and drain electrode layers 111, 113, 115, and 116, and is etched using a mask made of resist or the like. The resist may be formed using a droplet discharge method. A semiconductor layer is formed on the N-type semiconductor layer and patterned again using a mask or the like. Therefore, N-type semiconductor layers 109 and 110 and semiconductor layers 107 and 108 are formed.

次に、プラズマCVD法やスパッタリング法を用いて、ゲート絶縁層106を単層又は積層構造で形成する。特に好ましい形態としては、窒化珪素からなる絶縁層106a、酸化珪素からなる絶縁層106b、窒化珪素からなる絶縁層106cの3層の積層体がゲート絶縁層に相当する。   Next, the gate insulating layer 106 is formed with a single layer or a stacked structure by a plasma CVD method or a sputtering method. As a particularly preferable embodiment, a three-layered structure including an insulating layer 106a made of silicon nitride, an insulating layer 106b made of silicon oxide, and an insulating layer 106c made of silicon nitride corresponds to the gate insulating layer.

レジストやポリイミド等の絶縁体からなるマスクを液滴吐出法を用いて形成し、そのマスクを用いて、エッチング加工によりゲート絶縁層106の一部に貫通孔146、147を形成して、その下層側に配置されているソースまたはドレイン電極層113、116の一部を露出させる。   A mask made of an insulator such as resist or polyimide is formed using a droplet discharge method, and through holes 146 and 147 are formed in part of the gate insulating layer 106 by etching using the mask, and the lower layer A part of the source or drain electrode layers 113 and 116 disposed on the side is exposed.

導電性材料を含む組成物を吐出して、ゲート配線層103を形成する。次に本発明の整形手段を用いて、ゲート電極層104、105を形成する。ゲート電極層104は、先に形成したゲート配線層103と接して形成するため、ソースまたはドレイン電極層111を形成したときのように、整形手段を用いて一体形成してもよい。本実施の形態では、ゲート配線層103が完全に固化する前に整形手段によってゲート電極層104を形成する。整形部に極細のナノチューブのような材料を用いると、より微細なパターンが形成できる。ゲート電極層104のチャネル方向の幅を狭くできるため、より低抵抗化し、移動度が向上する。 A gate wiring layer 103 is formed by discharging a composition containing a conductive material. Next, the gate electrode layers 104 and 105 are formed using the shaping means of the present invention. Since the gate electrode layer 104 is formed in contact with the previously formed gate wiring layer 103, the gate electrode layer 104 may be integrally formed using a shaping unit as in the case where the source or drain electrode layer 111 is formed. In this embodiment mode, the gate electrode layer 104 is formed by a shaping unit before the gate wiring layer 103 is completely solidified. If a material such as an ultrafine nanotube is used for the shaping portion, a finer pattern can be formed. Since the width of the gate electrode layer 104 in the channel direction can be narrowed, resistance is further reduced and mobility is improved.

ゲート絶縁層106に形成した貫通孔146において、ゲート電極層105とソース及びドレイン電極層116とを電気的に接続させる。また、ゲート電極層105、ゲート絶縁層106、導電層112は容量素子を形成する。   In the through hole 146 formed in the gate insulating layer 106, the gate electrode layer 105 and the source / drain electrode layer 116 are electrically connected. In addition, the gate electrode layer 105, the gate insulating layer 106, and the conductive layer 112 form a capacitor.

第1の電極層117を液滴吐出法で形成する。勿論本発明の整形手段によって、整形し所望のパターンに形成することもできる。第1の電極層とソースまたはドレイン電極層113とを、先に形成した貫通孔147において電気的に接続する。   The first electrode layer 117 is formed by a droplet discharge method. Of course, it can be shaped and formed into a desired pattern by the shaping means of the present invention. The first electrode layer and the source or drain electrode layer 113 are electrically connected through the previously formed through hole 147.

その後、実施の形態2同様に絶縁層を形成し、第1の電極層上に開口部を設けたのち、電界発光層、第2の導電層を形成する。さらに、シール材を形成し、封止基板を用いて封止する。その後、ゲート配線層103、またはソース配線層118にフレキシブル配線基板を接続しても良い。以上によって、表示機能を有する表示パネルを作製することができる。   After that, an insulating layer is formed as in the second embodiment, an opening is provided on the first electrode layer, and then an electroluminescent layer and a second conductive layer are formed. Further, a sealing material is formed and sealed using a sealing substrate. After that, a flexible wiring substrate may be connected to the gate wiring layer 103 or the source wiring layer 118. Through the above, a display panel having a display function can be manufactured.

以上示したように、本実施の形態では、フォトマスクを利用した光露光工程を用いないことにより、工程を省略することができる。また、液滴吐出法を用いて基板上に直接的に各種のパターンを形成することにより、1辺が1000mmを超える第5世代以降のガラス基板を用いても、容易に表示パネルを製造することができる。   As described above, in this embodiment mode, the process can be omitted by not using a light exposure process using a photomask. In addition, by forming various patterns directly on the substrate using the droplet discharge method, a display panel can be easily manufactured even if a glass substrate of 5th generation or later with one side exceeding 1000 mm is used. Can do.

また、液滴を吐出する吐出口の大きさに関わらず、所望な幅のパターンを制御性よく形成することができるため、電気特性や信頼性が向上する。   In addition, since a pattern having a desired width can be formed with good controllability regardless of the size of the discharge port that discharges the droplets, electrical characteristics and reliability are improved.

(実施の形態4)
本発明を適用して薄膜トランジスタを形成し、該薄膜トランジスタを用いて表示装置を形成することができるが、発光素子を用いて、なおかつ、該発光素子を駆動するトランジスタとしてN型トランジスタを用いた場合、該発光素子から発せられる光は、下面放射、上面放射、両面放射のいずれかを行う。ここでは、それぞれの場合に応じた発光素子の積層構造について、図32を用いて説明する。
(Embodiment 4)
A thin film transistor is formed by applying the present invention, and a display device can be formed using the thin film transistor. When a light emitting element is used and an N-type transistor is used as a transistor for driving the light emitting element, The light emitted from the light emitting element performs any one of bottom emission, top emission, and dual emission. Here, a stacked structure of light-emitting elements corresponding to each case will be described with reference to FIGS.

また、本実施の形態では、本発明を適用したチャネル保護膜を有するチャネル保護型の薄膜トランジスタ481を用いる。チャネル保護膜は、液滴吐出法を用いてポリイミド又はポリビニルアルコール等を滴下してもよい。その結果、露光工程を省略することができる。チャネル保護膜としては、無機材料(酸化珪素、窒化珪素、酸化窒化珪素、窒化酸化珪素など)、感光性または非感光性の有機材料(有機樹脂材料)(ポリイミド、アクリル、ポリアミド、ポリイミドアミド、レジスト、ベンゾシクロブテンなど)、低誘電率であるLow k材料などの一種、もしくは複数種からなる膜、またはこれらの膜の積層などを用いることができる。また、シリコン(Si)と酸素(O)との結合で骨格構造が構成され、置換基に少なくとも水素を含む材料、もしくは置換基にフッ素、アルキル基、または芳香族炭化水素のうち少なくとも1種を有する材料を用いてもよい。作製法としては、プラズマCVD法や熱CVD法などの気相成長法やスパッタリング法を用いることができる。また、液滴吐出法や、印刷法(スクリーン印刷やオフセット印刷などパターンが形成される方法)を用いることもできる。塗布法で得られるTOF膜やSOG膜なども用いることができる。   In this embodiment, a channel protective thin film transistor 481 including a channel protective film to which the present invention is applied is used. For the channel protective film, polyimide, polyvinyl alcohol, or the like may be dropped using a droplet discharge method. As a result, the exposure process can be omitted. Channel protective films include inorganic materials (silicon oxide, silicon nitride, silicon oxynitride, silicon nitride oxide, etc.), photosensitive or non-photosensitive organic materials (organic resin materials) (polyimide, acrylic, polyamide, polyimide amide, resist , Benzocyclobutene, etc.), a low-k material having a low dielectric constant, or a film made of a plurality of kinds, or a stack of these films. In addition, a skeleton structure is formed by a bond of silicon (Si) and oxygen (O), and at least one of a material containing at least hydrogen as a substituent, or fluorine, an alkyl group, or an aromatic hydrocarbon as a substituent. You may use the material which has. As a manufacturing method, a vapor deposition method such as a plasma CVD method or a thermal CVD method, or a sputtering method can be used. Alternatively, a droplet discharge method or a printing method (a method for forming a pattern such as screen printing or offset printing) can be used. A TOF film or an SOG film obtained by a coating method can also be used.

まず、光が基板480側に放射する場合、つまり下面放射を行う場合について、図32(A)を用いて説明する。この場合、トランジスタ481に電気的に接続するように、ソース・ドレイン配線483、第1の電極484、電界発光層485、第2の電極486が順に積層される。次に、光が基板480と反対側に放射する場合、つまり上面放射を行う場合について、図32(B)を用いて説明する。トランジスタ481に電気的に接続するソース・ドレイン配線462、第1の電極463、電界発光層464、第2の電極465が順に積層される。上記構成により、第1の電極463において光が透過しても、該光は配線462において反射され、基板480と反対側に放射する。なお、本構成では、第1の電極463には透光性を有する材料を用いる必要はない。最後に、光が基板480側とその反対側の両側に放射する場合、つまり両面放射を行う場合について、図32(C)を用いて説明する。トランジスタ481に電気的に接続するソース・ドレイン配線471、第1の電極472、電界発光層473、第2の電極474が順に積層される。このとき、第1の電極472と第2の電極474のどちらも透光性を有する材料、又は光を透過できる厚さで形成すると、両面放射が実現する。   First, the case where light is emitted to the substrate 480 side, that is, the case where bottom emission is performed will be described with reference to FIG. In this case, a source / drain wiring 483, a first electrode 484, an electroluminescent layer 485, and a second electrode 486 are stacked in this order so as to be electrically connected to the transistor 481. Next, the case where light is emitted to the side opposite to the substrate 480, that is, the case where top emission is performed will be described with reference to FIG. A source / drain wiring 462 electrically connected to the transistor 481, a first electrode 463, an electroluminescent layer 464, and a second electrode 465 are sequentially stacked. With the above structure, even when light is transmitted through the first electrode 463, the light is reflected by the wiring 462 and is emitted to the side opposite to the substrate 480. Note that in this structure, it is not necessary to use a light-transmitting material for the first electrode 463. Lastly, a case where light is emitted to the substrate 480 side and both sides on the opposite side, that is, a case where dual emission is performed will be described with reference to FIG. A source / drain wiring 471 electrically connected to the transistor 481, a first electrode 472, an electroluminescent layer 473, and a second electrode 474 are sequentially stacked. At this time, when both the first electrode 472 and the second electrode 474 are formed using a light-transmitting material or a thickness capable of transmitting light, dual emission is realized.

発光素子は、電界発光層を第1の電極と第2の電極で挟んだ構成になっている。 第1の電極及び第2の電極は仕事関数を考慮して材料を選択する必要があり、そして第1の電極及び第2の電極は、画素構成によりいずれも陽極、又は陰極となりうる。本実施の形態では、駆動用TFTの極性がNチャネル型であるため、第1の電極を陰極、第2の電極を陽極とすると好ましい。また駆動用TFTの極性がpチャネル型である場合、第1の電極を陽極、第2の電極を陰極とするとよい。   The light emitting element has a structure in which an electroluminescent layer is sandwiched between a first electrode and a second electrode. It is necessary to select materials for the first electrode and the second electrode in consideration of a work function, and both the first electrode and the second electrode can be an anode or a cathode depending on a pixel configuration. In this embodiment mode, since the polarity of the driving TFT is an N-channel type, it is preferable that the first electrode be a cathode and the second electrode be an anode. In the case where the polarity of the driving TFT is a p-channel type, the first electrode may be an anode and the second electrode may be a cathode.

また第1の電極が陽極であった場合、電界発光層は、陽極側から、HIL(ホール注入層)、HTL(ホール輸送層)、EML(発光層)、ETL(電子輸送層)、EIL(電子注入層)の順に積層するのが好ましい。また、第1の電極が陰極である場合はその逆となり、陰極側からEIL(電子注入層)、ETL(電子輸送層)、EML(発光層)、HTL(ホール輸送層)、HIL(ホール注入層)、第2の電極である陽極の順に積層するのが好ましい。なお電界発光層は、積層構造以外に単層構造、又は混合構造をとることがでる。   When the first electrode is an anode, the electroluminescent layer is formed from the anode side from the HIL (hole injection layer), HTL (hole transport layer), EML (light-emitting layer), ETL (electron transport layer), EIL ( It is preferable to laminate in the order of the electron injection layer). When the first electrode is a cathode, the reverse is true, and from the cathode side, EIL (electron injection layer), ETL (electron transport layer), EML (light emitting layer), HTL (hole transport layer), HIL (hole injection) Layer) and the anode as the second electrode are preferably laminated in this order. The electroluminescent layer can have a single layer structure or a mixed structure in addition to the laminated structure.

また、電界発光層として、赤色(R)、緑色(G)、青色(B)の発光を示す材料を、それぞれ蒸着マスクを用いた蒸着法等によって選択的に形成する。赤色(R)、緑色(G)、青色(B)の発光を示す材料はカラーフィルタ同様、液滴吐出法により形成することもでき(低分子または高分子材料など)、この場合マスクを用いずとも、RGBの塗り分けを行うことができるため好ましい。   In addition, as the electroluminescent layer, materials that emit red (R), green (G), and blue (B) light are selectively formed by an evaporation method using an evaporation mask, respectively. A material that emits red (R), green (G), and blue (B) light can be formed by a droplet discharge method (such as a low-molecular or high-molecular material) in the same manner as a color filter. Both are preferable because RGB can be separately applied.

具体的には、HILとしてCuPcやPEDOT、HTLとしてα−NPD、ETLとしてBCPやAlq3、EILとしてBCP:LiやCaF2 、をそれぞれ用いる。また上面放射型の場合で、第2の電極に透光性を有するITOやITSOを用いる場合、ベンゾオキサゾール誘導体(BzOS)にLiを添加したBzOS−Liなどを用いることができる。また例えばEMLは、R、G、Bのそれぞれの発光色に対応したドーパント(Rの場合DCM等、Gの場合DMQD等)をドープしたAlq3を用いればよい。 Specifically, CuPc or PEDOT is used as HIL, α-NPD is used as HTL, BCP or Alq 3 is used as ETL, and BCP: Li or CaF 2 is used as EIL. In the case of a top emission type, in the case where light-transmitting ITO or ITSO is used for the second electrode, BzOS-Li in which Li is added to a benzoxazole derivative (BzOS) or the like can be used. Further, for example, EML may be Alq 3 doped with a dopant corresponding to each emission color of R, G, and B (DCM in the case of R, DMQD in the case of G).

なお、電界発光層は上記材料に限定されない。例えば、CuPcやPEDOTの代わりに酸化モリブデン(MoOx:x=2〜3)等の酸化物とα−NPDやルブレンを共蒸着して形成し、ホール注入性を向上させることもできる。また電界発光層の材料は、有機材料(低分子又は高分子を含む)、又は有機材料と無機材料の複合材料として用いることができる。   Note that the electroluminescent layer is not limited to the above materials. For example, instead of CuPc or PEDOT, an oxide such as molybdenum oxide (MoOx: x = 2 to 3) and α-NPD or rubrene can be co-evaporated to improve the hole injection property. The material of the electroluminescent layer can be used as an organic material (including a low molecule or a polymer), or a composite material of an organic material and an inorganic material.

また、図32には図示していないが、基板480の対向基板にカラーフィルタを形成してもよい。カラーフィルタは液滴吐出法によって形成することができ、その場合、前述の下地前処理として光プラズマ処理などを適用することができる。本発明の下地膜により、所望なパターンに密着性よくカラーフィルタを形成することができる。カラーフィルターを用いると、高精細な表示を行うこともできる。カラーフィルターにより、各RGBの発光スペクトルにおいてブロードなピークを鋭くなるように補正できるからである。   Although not shown in FIG. 32, a color filter may be formed on the counter substrate of the substrate 480. The color filter can be formed by a droplet discharge method, and in this case, an optical plasma treatment or the like can be applied as the above-described base pretreatment. With the base film of the present invention, a color filter can be formed in a desired pattern with good adhesion. When a color filter is used, high-definition display can be performed. This is because the color filter can correct a broad peak to be sharp in the emission spectrum of each RGB.

以上、各RGBの発光を示す材料を形成する場合を説明したが、単色の発光を示す材料を形成し、カラーフィルターや色変換層を組み合わせることによりフルカラー表示を行うことができる。例えば、白色又は橙色の発光を示す電界発光層を形成する場合、カラーフィルター、色変換層、又はカラーフィルターと色変換層とを組み合わせたものを別途設けることによってフルカラー表示ができる。カラーフィルターや色変換層は、例えば第2の基板(封止基板)に形成し、基板へ張り合わせればよい。また上述したように、単色の発光を示す材料、カラーフィルター、及び色変換層のいずれも液滴吐出法により形成することができる。   As described above, the case where a material that emits light of each RGB is formed has been described. However, full color display can be performed by forming a material that emits light of a single color and combining a color filter and a color conversion layer. For example, when an electroluminescent layer that emits white or orange light is formed, full color display can be performed by separately providing a color filter, a color conversion layer, or a combination of a color filter and a color conversion layer. The color filter and the color conversion layer may be formed on, for example, a second substrate (sealing substrate) and attached to the substrate. In addition, as described above, any of the material that emits monochromatic light, the color filter, and the color conversion layer can be formed by a droplet discharge method.

もちろん単色発光の表示を行ってもよい。例えば、単色発光を用いてエリアカラータイプの表示装置を形成してもよい。エリアカラータイプは、パッシブマトリクス型の表示部が適しており、主に文字や記号を表示することができる。   Of course, monochromatic light emission may be displayed. For example, an area color type display device may be formed using monochromatic light emission. As the area color type, a passive matrix type display unit is suitable, and characters and symbols can be mainly displayed.

上記構成において、陰極としては、仕事関数が小さい材料を用いることが可能で、例えば、Ca、Al、CaF、MgAg、AlLi等が望ましい。電界発光層は、単層型、積層型、また層の界面がない混合型のいずれでもよく、またシングレット材料、トリプレット材料、又はそれらを組み合わせた材料や、低分子材料、高分子材料及び中分子材料を含む有機材料、電子注入性に優れる酸化モリブデン等に代表される無機材料、有機材料と無機材料の複合材料のいずれを用いてもよい。第1の電極484、463、472は光を透過する透明導電膜を用いて形成し、例えばITO、ITSOの他、酸化インジウムに2〜20%の酸化亜鉛(ZnO)を混合した透明導電膜を用いる。なお、第1の電極484、463、472形成前に、酸素雰囲気中でのプラズマ処理や真空雰囲気下での加熱処理を行うとよい。隔壁(土手ともいう)は、珪素を含む材料、有機材料及び化合物材料を用いて形成する。また、多孔質膜を用いても良い。但し、アクリル、ポリイミド等の感光性、非感光性の材料を用いて形成すると、その側面は曲率半径が連続的に変化する形状となり、上層の薄膜が段切れせずに形成されるため好ましい。本実施の形態は、上記の実施の形態と自由に組み合わせることが可能である。   In the above configuration, a material having a small work function can be used as the cathode, and for example, Ca, Al, CaF, MgAg, AlLi, or the like is desirable. The electroluminescent layer may be any of a single layer type, a laminated type, and a mixed type having no layer interface, and a singlet material, a triplet material, or a combination thereof, a low molecular material, a polymer material, and a medium molecule. Any of organic materials including materials, inorganic materials typified by molybdenum oxide having excellent electron injection properties, and composite materials of organic materials and inorganic materials may be used. The first electrodes 484, 463, and 472 are formed using a transparent conductive film that transmits light. For example, in addition to ITO and ITSO, a transparent conductive film in which 2 to 20% zinc oxide (ZnO) is mixed with indium oxide is used. Use. Note that plasma treatment in an oxygen atmosphere or heat treatment in a vacuum atmosphere is preferably performed before the first electrodes 484, 463, and 472 are formed. A partition wall (also referred to as a bank) is formed using a material containing silicon, an organic material, and a compound material. A porous film may be used. However, it is preferable to use a photosensitive or non-photosensitive material such as acrylic or polyimide because the side surface has a shape in which the radius of curvature continuously changes and the upper thin film is formed without being cut off. This embodiment mode can be freely combined with the above embodiment modes.

(実施の形態5)
実施の形態2乃至4によって作製される表示パネルにおいて、半導体層をSASで形成することによって、図31で説明したように、走査線側の駆動回路を基板3700上に形成することができる。
(Embodiment 5)
In the display panel manufactured in Embodiment Modes 2 to 4, the semiconductor layer is formed using SAS, whereby the driver circuit on the scan line side can be formed over the substrate 3700 as described with reference to FIG.

図22は、1〜15cm2/V・secの電界効果移動度が得られるSASを使ったnチャネル型のTFTで構成する走査線側駆動回路のブロック図を示している。 FIG. 22 shows a block diagram of a scanning line side driving circuit constituted by an n-channel TFT using SAS capable of obtaining a field effect mobility of 1 to 15 cm 2 / V · sec.

図22において500で示すブロックが1段分のサンプリングパルスを出力するパルス出力回路に相当し、シフトレジスタはn個のパルス出力回路により構成される。541はバッファ回路であり、その先に画素542が接続される。   In FIG. 22, a block denoted by 500 corresponds to a pulse output circuit that outputs a sampling pulse for one stage, and the shift register includes n pulse output circuits. Reference numeral 541 denotes a buffer circuit, to which a pixel 542 is connected.

図23は、パルス出力回路500の具体的な構成を示したものであり、nチャネル型のTFT601〜613で回路が構成されている。このとき、SASを使ったnチャネル型のTFTの動作特性を考慮して、TFTのサイズを決定すれば良い。例えば、チャネル長を8μmとすると、チャネル幅は10〜80μmの範囲で設定することができる。   FIG. 23 shows a specific configuration of the pulse output circuit 500, and the circuit is configured by n-channel TFTs 601 to 613. At this time, the size of the TFT may be determined in consideration of the operating characteristics of the n-channel TFT using SAS. For example, if the channel length is 8 μm, the channel width can be set in the range of 10 to 80 μm.

また、バッファ回路541の具体的な構成を図24に示す。バッファ回路も同様にnチャネル型のTFT620〜635で構成されている。このとき、SASを使ったnチャネル型のTFTの動作特性を考慮して、TFTのサイズを決定すれば良い。例えば、チャネル長を10μmとすると、チャネル幅は10〜1800μmの範囲で設定することとなる。   A specific configuration of the buffer circuit 541 is shown in FIG. Similarly, the buffer circuit is composed of n-channel TFTs 620 to 635. At this time, the size of the TFT may be determined in consideration of the operating characteristics of the n-channel TFT using SAS. For example, if the channel length is 10 μm, the channel width is set in the range of 10 to 1800 μm.

このような回路を実現するには、TFT相互を配線によって接続する必要があり、その場合における配線の構成例を図25に示す。図25では、実施の形態2と同様に、ゲート電極層104、ゲート絶縁層106(窒化珪素からなる絶縁層106a、酸化珪素からなる絶縁層106b、窒化珪素からなる絶縁層106cの3層の積層体)、SASで形成される半導体層107、ソース及びドレインを形成するN型半導体層109、ソース及びドレイン電極層111、116が形成された状態を示している。この場合、基板100上には、ゲート電極層104と同じ工程で接続配線層170、171、172を形成しておく。そして、接続配線層170、171、172が露出するようにゲート絶縁層の一部をエッチング加工して、ソース及びドレイン電極層111、116及びそれと同じ工程で形成する接続配線層173により適宜TFTを接続することにより様々な回路を実現することができる。   In order to realize such a circuit, the TFTs need to be connected to each other by wiring, and a configuration example of the wiring in that case is shown in FIG. In FIG. 25, as in Embodiment Mode 2, the gate electrode layer 104, the gate insulating layer 106 (an insulating layer 106a made of silicon nitride, an insulating layer 106b made of silicon oxide, and an insulating layer 106c made of silicon nitride are stacked in three layers. ), A semiconductor layer 107 formed of SAS, an N-type semiconductor layer 109 for forming a source and a drain, and source and drain electrode layers 111 and 116 are formed. In this case, connection wiring layers 170, 171, and 172 are formed on the substrate 100 in the same process as the gate electrode layer 104. Then, a part of the gate insulating layer is etched so that the connection wiring layers 170, 171, and 172 are exposed, and the TFTs are appropriately formed by the source and drain electrode layers 111 and 116 and the connection wiring layer 173 formed in the same process. Various circuits can be realized by connection.

(実施の形態6)
次に、実施の形態2乃至4によって作製される表示パネルに駆動用のドライバ回路を実装する態様について説明する。
(Embodiment 6)
Next, a mode in which a driver circuit for driving is mounted on the display panel manufactured in Embodiment Modes 2 to 4 will be described.

まず、COG方式を採用した表示装置について、図31を用いて説明する。基板3700上には、文字や画像などの情報を表示する画素領域3701、走査側の駆動回路3702が設けられる。複数の駆動回路が設けられた基板を、矩形状に分断し、分断後の駆動回路(以下ドライバICと表記)3705a、3705bは、基板3700上に実装される。図31は複数のドライバIC3705、該ドライバIC3705の先にテープ3704を実装する形態を示す。また、分割する大きさを画素部の信号線側の辺の長さとほぼ同じにし、単数のドライバICに、該ドライバICの先にテープを実装してもよい。   First, a display device employing a COG method is described with reference to FIG. Over the substrate 3700, a pixel region 3701 for displaying information such as characters and images, and a driving circuit 3702 on the scanning side are provided. A substrate provided with a plurality of drive circuits is divided into rectangles, and the divided drive circuits (hereinafter referred to as driver ICs) 3705a and 3705b are mounted on the substrate 3700. FIG. 31 shows a form in which a plurality of driver ICs 3705 and a tape 3704 are mounted on the tip of the driver IC 3705. Further, the size to be divided may be substantially the same as the length of the side of the pixel portion on the signal line side, and a tape may be mounted on the tip of the driver IC on a single driver IC.

また、TAB方式を採用してもよく、その場合は、複数のテープを貼り付けて、該テープにドライバICを実装すればよい。COG方式の場合と同様に、単数のテープに単数のドライバICを実装してもよく、この場合には、強度の問題から、ドライバICを固定する金属片等を一緒に貼り付けるとよい。   Alternatively, a TAB method may be employed. In that case, a plurality of tapes may be attached and a driver IC may be mounted on the tapes. As in the case of the COG method, a single driver IC may be mounted on a single tape. In this case, a metal piece or the like for fixing the driver IC may be attached together due to strength problems.

これらの表示パネルに実装されるドライバICは、生産性を向上させる観点から、一辺が300mmから1000mm以上の矩形状の基板上に複数個作り込むとよい。   A plurality of driver ICs mounted on these display panels may be formed on a rectangular substrate having a side of 300 mm to 1000 mm or more from the viewpoint of improving productivity.

つまり、基板上に駆動回路部と入出力端子を一つのユニットとする回路パターンを複数個形成し、最後に分割して取り出せばよい。ドライバICの長辺の長さは、画素部の一辺の長さや画素ピッチを考慮して、長辺が15〜80mm、短辺が1〜6mmの矩形状に形成してもよいし、画素領域の一辺、又は画素部の一辺と各駆動回路の一辺とを足した長さに形成してもよい。   That is, a plurality of circuit patterns having a drive circuit portion and an input / output terminal as one unit may be formed on the substrate, and finally divided and taken out. The long side of the driver IC may be formed in a rectangular shape having a long side of 15 to 80 mm and a short side of 1 to 6 mm in consideration of the length of one side of the pixel portion and the pixel pitch. Or a length obtained by adding one side of the pixel portion and one side of each driver circuit.

ドライバICのICチップに対する外形寸法の優位性は長辺の長さにあり、長辺が15〜80mmで形成されたドライバICを用いると、画素部に対応して実装するのに必要な数がICチップを用いる場合よりも少なくて済み、製造上の歩留まりを向上させることができる。また、ガラス基板上にドライバICを形成すると、母体として用いる基板の形状に限定されないので生産性を損なうことがない。これは、円形のシリコンウエハからICチップを取り出す場合と比較すると、大きな優位点である。   The advantage of the external dimensions of the driver IC over the IC chip lies in the length of the long side. When a driver IC formed with a long side of 15 to 80 mm is used, the number required for mounting corresponding to the pixel portion is as follows. This is less than when an IC chip is used, and the manufacturing yield can be improved. Further, when a driver IC is formed over a glass substrate, the shape of the substrate used as a base is not limited, and thus productivity is not impaired. This is a great advantage compared with the case where the IC chip is taken out from the circular silicon wafer.

図31において、画素領域3701の外側の領域には、駆動回路が形成されたドライバIC3705a、3705bが実装される。これらのドライバIC3705a、3705bは、信号線側の駆動回路である。RGBフルカラーに対応した画素領域を形成するためには、XGAクラスで信号線の本数が3072本必要であり、UXGAクラスでは4800本が必要となる。このような本数で形成された信号線は、画素領域3701の端部で数ブロック毎に区分して引出線を形成し、ドライバIC3705a、3705bの出力端子のピッチに合わせて集められる。   In FIG. 31, driver ICs 3705a and 3705b in which a drive circuit is formed are mounted in a region outside the pixel region 3701. These driver ICs 3705a and 3705b are drive circuits on the signal line side. In order to form a pixel region corresponding to RGB full color, the number of signal lines in the XGA class is 3072 and the number in the UXGA class is 4800. The signal lines formed in such a number are divided into several blocks at the end of the pixel region 3701 to form lead lines, and are collected according to the pitch of the output terminals of the driver ICs 3705a and 3705b.

ドライバICは、基板上に形成された結晶質半導体により形成されることが好適であり、該結晶質半導体は連続発光のレーザ光を照射することで形成されることが好適である。従って、当該レーザ光を発生させる発振器としては、連続発光の固体レーザ又は気体レーザを用いる。連続発光のレーザを用いると、結晶欠陥が少なく、大粒径の多結晶半導体層を用いて、トランジスタを作成することが可能となる。また移動度や応答速度が良好なために高速駆動が可能で、従来よりも素子の動作周波数を向上させることができ、特性バラツキが少ないために高い信頼性を得ることができる。なお、さらなる動作周波数の向上を目的として、トランジスタのチャネル長方向とレーザ光の走査方向と一致させるとよい。これは、連続発光レーザによるレーザ結晶化工程では、トランジスタのチャネル長方向とレーザ光の基板に対する走査方向とが概ね並行(好ましくは−30°〜30°)であるときに、最も高い移動度が得られるためである。なおチャネル長方向とは、チャネル形成領域において、電流が流れる方向、換言すると電荷が移動する方向と一致する。このように作製したトランジスタは、結晶粒がチャネル方向に延在する多結晶半導体層によって構成される活性層を有し、このことは結晶粒界が概ねチャネル方向に沿って形成されていることを意味する。   The driver IC is preferably formed of a crystalline semiconductor formed over a substrate, and the crystalline semiconductor is preferably formed by irradiating continuous-emitting laser light. Therefore, a continuous light emitting solid state laser or gas laser is used as an oscillator for generating the laser light. When a continuous light emission laser is used, a transistor can be formed using a polycrystalline semiconductor layer having a large grain size with few crystal defects. In addition, since the mobility and response speed are good, high-speed driving is possible, the operating frequency of the element can be improved as compared with the prior art, and there is less variation in characteristics, so that high reliability can be obtained. Note that for the purpose of further improving the operating frequency, the channel length direction of the transistor and the scanning direction of the laser light are preferably matched. This is because, in the laser crystallization process using a continuous emission laser, the highest mobility is obtained when the channel length direction of the transistor and the scanning direction of the laser beam with respect to the substrate are substantially parallel (preferably −30 ° to 30 °). It is because it is obtained. Note that the channel length direction corresponds to the direction in which current flows in the channel formation region, in other words, the direction in which charges move. The transistor thus fabricated has an active layer composed of a polycrystalline semiconductor layer in which crystal grains extend in the channel direction, which means that the crystal grain boundaries are formed substantially along the channel direction. means.

レーザ結晶化を行うには、レーザ光の大幅な絞り込みを行うことが好ましく、そのビームスポットの幅は、ドライバICの短辺の同じ幅の1〜3mm程度とすることがよい。また、被照射体に対して、十分に且つ効率的なエネルギー密度を確保するために、レーザ光の照射領域は、線状であることが好ましい。但し、ここでいう線状とは、厳密な意味で線を意味しているのではなく、アスペクト比の大きい長方形もしくは長楕円形を意味する。例えば、アスペクト比が2以上(好ましくは10〜10000)のものを指す。このように、レーザ光のビームスポットの幅をドライバICの短辺と同じ長さとすることで、生産性を向上させた表示装置の作製方法を提供することができる。   In order to perform laser crystallization, it is preferable to significantly narrow the laser beam, and the width of the beam spot is preferably about 1 to 3 mm, which is the same width of the short side of the driver IC. In order to ensure a sufficient and efficient energy density for the irradiated object, the laser light irradiation region is preferably linear. However, the line shape here does not mean a line in a strict sense, but means a rectangle or an ellipse having a large aspect ratio. For example, the aspect ratio is 2 or more (preferably 10 to 10,000). In this manner, a method for manufacturing a display device with improved productivity can be provided by setting the width of the beam spot of the laser light to the same length as the short side of the driver IC.

図31では、走査線駆動回路は画素部と共に一体形成し、信号線駆動回路としてドライバICを実装した形態を示した。しかしながら、本発明はこの形態に限定されず、走査線駆動回路及び信号線駆動回路の両方として、ドライバICを実装してもよい。その場合には、走査線側と信号線側で用いるドライバICの仕様を異なるものにするとよい。   In FIG. 31, the scanning line driving circuit is formed integrally with the pixel portion, and a driver IC is mounted as a signal line driving circuit. However, the present invention is not limited to this mode, and a driver IC may be mounted as both the scanning line driving circuit and the signal line driving circuit. In that case, the specifications of the driver ICs used on the scanning line side and the signal line side may be different.

画素領域3701は、信号線と走査線が交差してマトリクスを形成し、各交差部に対応してトランジスタが配置される。本発明は、画素領域3701に配置されるトランジスタとして、非晶質半導体又はセミアモルファス半導体をチャネル部としたTFTを用いることを特徴とする。非晶質半導体は、プラズマCVD法やスパッタリング法等の方法により形成する。セミアモルファス半導体は、プラズマCVD法で300℃以下の温度で形成することが可能であり、例えば、外寸550×650mmの無アルカリガラス基板であっても、トランジスタを形成するのに必要な膜厚を短時間で形成するという特徴を有する。このような製造技術の特徴は、大画面の表示装置を作製する上で有効である。また、セミアモルファスTFTは、SASでチャネル形成領域を構成することにより2〜10cm2/V・secの電界効果移動度を得ることができる。従って、このTFTを画素のスイッチング用素子や、走査線側の駆動回路を構成する素子として用いることができる。従って、システムオンパネル化を実現した表示パネルを作製することができる。 In the pixel region 3701, signal lines and scanning lines intersect to form a matrix, and a transistor is disposed corresponding to each intersection. The present invention is characterized in that a TFT having an amorphous semiconductor or a semi-amorphous semiconductor as a channel portion is used as a transistor arranged in the pixel region 3701. The amorphous semiconductor is formed by a method such as a plasma CVD method or a sputtering method. A semi-amorphous semiconductor can be formed at a temperature of 300 ° C. or less by a plasma CVD method. For example, even a non-alkali glass substrate having an outer dimension of 550 × 650 mm has a film thickness necessary for forming a transistor. Is formed in a short time. Such a feature of the manufacturing technique is effective in manufacturing a large-screen display device. In addition, a semi-amorphous TFT can obtain a field effect mobility of 2 to 10 cm 2 / V · sec by forming a channel formation region with SAS. Therefore, this TFT can be used as a switching element for a pixel or an element constituting a driving circuit on the scanning line side. Therefore, a display panel that realizes system-on-panel can be manufactured.

なお、図31では、半導体層をSASで形成したTFTを用いることにより、走査線側駆動回路も基板上に一体形成することを前提として示している。半導体層をASで形成したTFTを用いる場合には、走査線側駆動回路及び信号線側駆動回路の両方をドライバICを実装してもよい。   Note that FIG. 31 shows the premise that the scanning line side driver circuit is also integrally formed on the substrate by using a TFT having a semiconductor layer formed of SAS. When a TFT having a semiconductor layer formed of AS is used, a driver IC may be mounted on both the scanning line side driver circuit and the signal line side driver circuit.

その場合には、走査線側と信号線側で用いるドライバICの仕様を異なるものにすることが好適である。例えば、走査線側のドライバICを構成するトランジスタには30V程度の耐圧が要求されるものの、駆動周波数は100kHz以下であり、比較的高速動作は要求されない。従って、走査線側のドライバを構成するトランジスタのチャネル長(L)は十分大きく設定することが好適である。一方、信号線側のドライバICのトランジスタには、12V程度の耐圧があれば十分であるが、駆動周波数は3Vにて65MHz程度であり、高速動作が要求される。そのため、ドライバを構成するトランジスタのチャネル長などはミクロンルールで設定することが好適である。   In that case, it is preferable that the specifications of the driver ICs used on the scanning line side and the signal line side are different. For example, although a transistor constituting the driver IC on the scanning line side is required to have a withstand voltage of about 30 V, the driving frequency is 100 kHz or less, and a relatively high speed operation is not required. Therefore, it is preferable to set the channel length (L) of the transistors forming the driver on the scanning line side to be sufficiently large. On the other hand, it is sufficient for the transistor of the driver IC on the signal line side to have a withstand voltage of about 12V, but the drive frequency is about 65 MHz at 3V, and high speed operation is required. Therefore, it is preferable to set the channel length and the like of the transistors constituting the driver on the micron rule.

ドライバICの実装方法は、特に限定されるものではなく、公知のCOG方法やワイヤボンディング方法、或いはTAB方法を用いることができる。   The method for mounting the driver IC is not particularly limited, and a known COG method, wire bonding method, or TAB method can be used.

ドライバICの厚さは、対向基板と同じ厚さとすることで、両者の間の高さはほぼ同じものとなり、表示装置全体としての薄型化に寄与する。また、それぞれの基板を同じ材質のもので作製することにより、この表示装置に温度変化が生じても熱応力が発生することなく、TFTで作製された回路の特性を損なうことはない。その他にも、本実施形態で示すようにICチップよりも長尺のドライバICで駆動回路を実装することにより、1つの画素領域に対して、実装されるドライバICの個数を減らすことができる。   By setting the thickness of the driver IC to be the same as that of the counter substrate, the height between the two becomes substantially the same, which contributes to the reduction in thickness of the entire display device. In addition, since each substrate is made of the same material, thermal stress is not generated even when a temperature change occurs in the display device, and the characteristics of a circuit made of TFTs are not impaired. In addition, the number of driver ICs to be mounted in one pixel region can be reduced by mounting the drive circuit with a driver IC that is longer than the IC chip as shown in this embodiment.

以上のようにして、表示パネルに駆動回路を組み入れることができる。   As described above, a driver circuit can be incorporated in the display panel.

(実施の形態7)
本実施の形態で示す表示パネルの画素の構成について、図26に示す等価回路図を参照して説明する。
(Embodiment 7)
A structure of a pixel of the display panel described in this embodiment will be described with reference to an equivalent circuit diagram illustrated in FIG.

図26(A)に示す画素は、列方向に信号線410及び電源線411〜413、行方向に走査線414が配置される。また、スイッチング用TFTであるTFT401、駆動用TFTであるTFT403、電流制御用TFTであるTFT404、容量素子402及び発光素子405を有する。   In the pixel shown in FIG. 26A, a signal line 410 and power supply lines 411 to 413 are arranged in the column direction, and a scanning line 414 is arranged in the row direction. In addition, the pixel includes a TFT 401 that is a switching TFT, a TFT 403 that is a driving TFT, a TFT 404 that is a current control TFT, a capacitor element 402, and a light emitting element 405.

図26(C)に示す画素は、TFT303のゲート電極が、行方向に配置された電源線412に接続される点が異なっており、それ以外は図26(A)に示す画素と同じ構成である。つまり、図26(A)(C)に示す両画素は、同じ等価回路図を示す。しかしながら、列方向に電源線412が配置される場合(図26(A))と、行方向に電源線412が配置される場合(図26(C))では、各電源線は異なるレイヤーの導電体層で形成される。ここでは、TFT403のゲート電極が接続される配線に注目し、これらを作製するレイヤーが異なることを表すために、図26(A)(C)として分けて記載する。   The pixel shown in FIG. 26C is different from the pixel shown in FIG. 26A except that the gate electrode of the TFT 303 is connected to the power supply line 412 arranged in the row direction. is there. That is, both pixels shown in FIGS. 26A and 26C show the same equivalent circuit diagram. However, in the case where the power supply line 412 is arranged in the column direction (FIG. 26A) and in the case where the power supply line 412 is arranged in the row direction (FIG. 26C), each power supply line is conductive on a different layer. Formed with body layers. Here, attention is paid to the wiring to which the gate electrode of the TFT 403 is connected, and FIGS. 26A and 26C are shown separately to show that the layers for producing these are different.

図26(A)(C)に示す画素の特徴として、画素内にTFT403、404が直列に接続されており、TFT403のチャネル長L3、チャネル幅W3、TFT404のチャネル長L4、チャネル幅W4は、L3/W3:L4/W4=5〜6000:1を満たすように設定される点が挙げられる。6000:1を満たす場合の一例としては、L3が500μm、W3が3μm、L4が3μm、W4が100μmの場合がある。 As a feature of the pixel shown in FIGS. 26A and 26C, TFTs 403 and 404 are connected in series in the pixel. The channel length L 3 and channel width W 3 of the TFT 403, the channel length L 4 and channel width of the TFT 404 are shown. W 4 may be set to satisfy L 3 / W 3 : L 4 / W 4 = 5 to 6000: 1. As an example when 6000: 1 is satisfied, there is a case where L 3 is 500 μm, W 3 is 3 μm, L 4 is 3 μm, and W 4 is 100 μm.

なお、TFT403は、飽和領域で動作し発光素子405に流れる電流値を制御する役目を有し、TFT404は線形領域で動作し発光素子405に対する電流の供給を制御する役目を有する。両TFTは同じ導電型を有していると作製工程上好ましい。またTFT403には、エンハンスメント型だけでなく、ディプリーション型のTFTを用いてもよい。上記構成を有する本発明は、TFT404が線形領域で動作するために、TFT404のVGSの僅かな変動は発光素子405の電流値に影響を及ぼさない。つまり、発光素子405の電流値は、飽和領域で動作するTFT403により決定される。上記構成を有する本発明は、TFTの特性バラツキに起因した発光素子の輝度ムラを改善して画質を向上させた表示装置を提供することができる。 Note that the TFT 403 operates in a saturation region and has a role of controlling a current value flowing through the light emitting element 405, and the TFT 404 has a role of controlling a current supply to the light emitting element 405 by operating in a linear region. Both TFTs preferably have the same conductivity type in terms of manufacturing process. The TFT 403 may be a depletion type TFT as well as an enhancement type. In the present invention having the above structure, since the TFT 404 operates in a linear region, a slight change in V GS of the TFT 404 does not affect the current value of the light emitting element 405. That is, the current value of the light emitting element 405 is determined by the TFT 403 operating in the saturation region. The present invention having the above structure can provide a display device in which luminance unevenness of a light emitting element due to variation in TFT characteristics is improved and image quality is improved.

図26(A)〜(D)に示す画素において、TFT401は、画素に対するビデオ信号の入力を制御するものであり、TFT401がオンして、画素内にビデオ信号が入力されると、容量素子402にそのビデオ信号が保持される。なお図26(A)(C)には、容量素子402を設けた構成を示したが、本発明はこれに限定されず、ビデオ信号を保持する容量がゲート容量などでまかなうことが可能な場合には、明示的に容量素子402を設けなくてもよい。   In the pixel shown in FIGS. 26A to 26D, the TFT 401 controls input of a video signal to the pixel. When the TFT 401 is turned on and a video signal is input into the pixel, the capacitor 402 The video signal is held in Note that FIGS. 26A and 26C illustrate a structure in which the capacitor 402 is provided; however, the present invention is not limited to this, and the capacity for holding a video signal can be covered by a gate capacity or the like. In this case, the capacitor 402 is not necessarily provided explicitly.

発光素子405は、2つの電極間に電界発光層が挟まれた構造を有し、順バイアス方向の電圧が印加されるように、画素電極と対向電極の間(陽極と陰極の間)に電位差が設けられる。電界発光層は有機材料や無機材料等の広汎に渡る材料により構成され、この電界発光層におけるルミネッセンスには、一重項励起状態から基底状態に戻る際の発光(蛍光)と、三重項励起状態から基底状態に戻る際の発光(リン光)とが含まれる。   The light-emitting element 405 has a structure in which an electroluminescent layer is sandwiched between two electrodes, and a potential difference is generated between the pixel electrode and the counter electrode (between the anode and the cathode) so that a forward bias voltage is applied. Is provided. The electroluminescent layer is composed of a wide variety of materials such as organic materials and inorganic materials. The luminescence in the electroluminescent layer includes light emission (fluorescence) when returning from a singlet excited state to a ground state, and a triplet excited state. And light emission (phosphorescence) when returning to the ground state.

図26(B)に示す画素は、TFT406と走査線415を追加している以外は、図26(A)に示す画素構成と同じである。同様に、図26(D)に示す画素は、TFT406と走査線415を追加している以外は、図26(C)に示す画素構成と同じである。   The pixel illustrated in FIG. 26B has the same pixel structure as that illustrated in FIG. 26A except that a TFT 406 and a scanning line 415 are added. Similarly, the pixel illustrated in FIG. 26D has the same pixel structure as that illustrated in FIG. 26C except that a TFT 406 and a scanning line 415 are added.

TFT406は、新たに配置された走査線415によりオン又はオフが制御される。TFT406がオンになると、容量素子402に保持された電荷は放電し、TFT404がオフする。つまり、TFT406の配置により、強制的に発光素子405に電流が流れない状態を作ることができる。従って、図26(B)(D)の構成は、全ての画素に対する信号の書き込みを待つことなく、書き込み期間の開始と同時又は直後に点灯期間を開始することができるため、デューティ比を向上することが可能となる。   The TFT 406 is controlled to be turned on or off by a newly arranged scanning line 415. When the TFT 406 is turned on, the charge held in the capacitor 402 is discharged and the TFT 404 is turned off. That is, a state in which no current flows through the light emitting element 405 can be created by the arrangement of the TFT 406. 26B and 26D can improve the duty ratio because the lighting period can be started simultaneously with or immediately after the start of the writing period without waiting for signal writing to all the pixels. It becomes possible.

図26(E)に示す画素は、列方向に信号線450、電源線451、452、行方向に走査線453が配置される。また、スイッチング用TFT441、駆動用TFT443、容量素子442及び発光素子444を有する。図26(F)に示す画素は、TFT445と走査線454を追加している以外は、図26(E)に示す画素構成と同じである。なお、図26(F)の構成も、TFT445の配置により、デューティ比を向上することが可能となる。   In the pixel shown in FIG. 26E, signal lines 450, power supply lines 451 and 452 are arranged in the column direction, and scanning lines 453 are arranged in the row direction. In addition, the pixel includes a switching TFT 441, a driving TFT 443, a capacitor element 442, and a light emitting element 444. The pixel illustrated in FIG. 26F has the same pixel structure as that illustrated in FIG. 26E except that a TFT 445 and a scanning line 454 are added. Note that the duty ratio can also be improved in the structure of FIG.

(実施の形態8)
走査線側入力端子部と信号線側入力端子部とに保護ダイオードを設けた一態様について図27を参照して説明する。図27において画素3400にはTFT501、502が設けられている。このTFTは実施の形態2と同様な構成を有している。
(Embodiment 8)
One mode in which protective diodes are provided in the scanning line side input terminal portion and the signal line side input terminal portion will be described with reference to FIG. In FIG. 27, the pixel 3400 is provided with TFTs 501 and 502. This TFT has a configuration similar to that of the second embodiment.

信号線側入力端子部には、保護ダイオード561と562が設けられている。この保護ダイオードは、TFT501若しくは502と同様な工程で作製され、ゲートとドレイン若しくはソースの一方とを接続することによりダイオードとして動作させている。図27で示す上面図の等価回路図を図28に示している。   Protection diodes 561 and 562 are provided in the signal line side input terminal portion. This protective diode is manufactured in the same process as the TFT 501 or 502, and is operated as a diode by connecting a gate and one of a drain and a source. An equivalent circuit diagram of the top view shown in FIG. 27 is shown in FIG.

保護ダイオード561は、ゲート電極層550、半導体層551、チャネル保護用の絶縁層552、配線層553から成っている。保護ダイオード562も同様な構造である。この保護ダイオードと接続する共通電位線554、555はゲート電極層と同じ層で形成している。従って、配線層553と電気的に接続するには、ゲート絶縁層にコンタクトホールを形成する必要がある。   The protection diode 561 includes a gate electrode layer 550, a semiconductor layer 551, a channel protection insulating layer 552, and a wiring layer 553. The protective diode 562 has a similar structure. The common potential lines 554 and 555 connected to the protection diode are formed in the same layer as the gate electrode layer. Therefore, in order to be electrically connected to the wiring layer 553, a contact hole needs to be formed in the gate insulating layer.

ゲート絶縁層へのコンタクトホールは、液滴吐出法によりマスク層を形成し、エッチング加工すれば良い。この場合、大気圧放電のエッチング加工を適用すれば、局所的な放電加工も可能であり、基板の全面にマスク層を形成する必要はない。   The contact hole for the gate insulating layer may be etched by forming a mask layer by a droplet discharge method. In this case, if an atmospheric pressure discharge etching process is applied, a local electric discharge process is also possible, and it is not necessary to form a mask layer on the entire surface of the substrate.

信号配線層237はTFT501におけるソース及びドレイン配線層212と同じ層で形成され、それに接続している信号配線層237とソース又はドレイン側が接続する構造となっている。   The signal wiring layer 237 is formed of the same layer as the source and drain wiring layer 212 in the TFT 501, and has a structure in which the signal wiring layer 237 connected thereto is connected to the source or drain side.

走査信号線側の入力端子部も同様な構成である。このように、本発明によれば、入力段に設けられる保護ダイオードを同時に形成することができる。なお、保護ダイオードを挿入する位置は、本実施の形態のみに限定されず、駆動回路と画素との間に設けることもできる。   The input terminal portion on the scanning signal line side has the same configuration. Thus, according to the present invention, the protection diode provided in the input stage can be formed simultaneously. Note that the position at which the protective diode is inserted is not limited to this embodiment mode, and can be provided between the driver circuit and the pixel.

(実施の形態9)
図20は、液滴吐出法により作製されるTFT基板2800を用いてEL表示モジュールを構成する一例を示している。同図面において、TFT基板2800上には、画素により構成された画素部が形成されている。
(Embodiment 9)
FIG. 20 shows an example in which an EL display module is formed using a TFT substrate 2800 manufactured by a droplet discharge method. In the drawing, a pixel portion composed of pixels is formed on a TFT substrate 2800.

図20では、画素部の外側であって、駆動回路と画素との間に、画素に形成されたものと同様なTFT又はそのTFTのゲートとソース若しくはドレインの一方とを接続してダイオードと同様に動作させた保護回路部2801が備えられている。駆動回路2809は、単結晶半導体で形成されたドライバIC、ガラス基板上に多結晶半導体膜で形成されたスティックドライバIC、若しくはSASで形成された駆動回路などが適用されている。   In FIG. 20, the same TFT as that formed in the pixel or the gate of the TFT and one of the source and the drain is connected between the driving circuit and the pixel, outside the pixel portion. The protection circuit portion 2801 operated in the above is provided. As the driver circuit 2809, a driver IC formed of a single crystal semiconductor, a stick driver IC formed of a polycrystalline semiconductor film over a glass substrate, a driver circuit formed of SAS, or the like is applied.

TFT基板2800は、液滴吐出法で形成されたスペーサ2806a、2806bを介して封止基板2820と固着されている。スペーサは、基板の厚さが薄く、また画素部の面積が大型化した場合にも、2枚の基板の間隔を一定に保つために設けておくことが好ましい。発光素子2804、2805上であって、TFT基板2800と封止基板2820との間にある空隙には透光性の樹脂材料を充填して固体化しても良いし、無水化した窒素若しくは不活性気体を充填させても良い。   The TFT substrate 2800 is fixed to the sealing substrate 2820 through spacers 2806a and 2806b formed by a droplet discharge method. The spacer is preferably provided to keep the distance between the two substrates constant even when the substrate is thin and the area of the pixel portion is increased. A space between the TFT substrate 2800 and the sealing substrate 2820 over the light-emitting elements 2804 and 2805 may be filled with a light-transmitting resin material to be solidified, or anhydrous nitrogen or inert Gas may be filled.

図20では発光素子2804、2805をトップエミッション型の構成とした場合を示し、図中に示す矢印の方向に光を放射する構成としている。各画素は、画素を赤色、緑色、青色として発光色を異ならせておくことで、多色表示を行うことができる。また、このとき封止基板2820側に各色に対応した着色層2807a、2807b、2807cを形成しておくことで、外部に放射される発光の色純度を高めることができる。また、画素を白色発光素子として着色層2807a、2807b、2807cと組み合わせても良い。   FIG. 20 shows a case where the light emitting elements 2804 and 2805 have a top emission type structure, and the light is emitted in the direction of the arrow shown in the drawing. Each pixel can perform multicolor display by changing the emission color of the pixels to red, green, and blue. At this time, by forming the colored layers 2807a, 2807b, and 2807c corresponding to the respective colors on the sealing substrate 2820 side, the color purity of the emitted light can be increased. Alternatively, the pixel may be combined with the colored layers 2807a, 2807b, and 2807c as a white light emitting element.

駆動回路2809は、外部回路基板2811の一端に設けられた走査線若しくは信号線接続端子と、配線基板2810で接続される。また、TFT基板2800に接して若しくは近接させて、ヒートパイプ2813と放熱板2812を設け、放熱効果を高める構成としても良い。   The driver circuit 2809 is connected to a scanning line or a signal line connection terminal provided at one end of the external circuit board 2811 through a wiring board 2810. Further, a heat pipe 2813 and a heat radiating plate 2812 may be provided in contact with or in proximity to the TFT substrate 2800 to enhance the heat radiation effect.

なお、図20では、トップエミッションのELモジュールとしたが、発光素子の構成や外部回路基板の配置を変えてボトムエミッション構造としても良い。トップエミッション型の構成の場合、隔壁となる絶縁層を着色しブラックマトリクスとして用いてもよい。この隔壁は液滴吐出法により形成することができ、ポリイミドなどの樹脂材料に、カーボンブラック等を混合させて形成すればよく、その積層でもよい。   Although the top emission EL module is shown in FIG. 20, the bottom emission structure may be changed by changing the configuration of the light emitting element and the arrangement of the external circuit board. In the case of a top emission type structure, an insulating layer serving as a partition wall may be colored and used as a black matrix. This partition wall can be formed by a droplet discharge method, and may be formed by mixing carbon black or the like with a resin material such as polyimide, or may be a laminate thereof.

また、TFT基板2800において、画素部が形成された側にシール材や接着性の樹脂を用いて樹脂フィルムを貼り付けて封止構造を形成てもよい。樹脂フィルムの表面には水蒸気の透過を防止するガスバリア膜を設けておくと良い。フィルム封止構造とすることで、さらなる薄型化及び軽量化を図ることができる。   Further, in the TFT substrate 2800, a sealing structure may be formed by attaching a resin film to the side where the pixel portion is formed using a sealing material or an adhesive resin. A gas barrier film for preventing the permeation of water vapor may be provided on the surface of the resin film. By adopting a film sealing structure, further reduction in thickness and weight can be achieved.

(実施の形態10)
本発明によって形成される表示装置によって、テレビジョン装置を完成させることができる。図19はテレビジョン装置の主要な構成を示すブロック図を示している。表示パネルには、図29で示すような構成として画素部のみが形成されて走査線側駆動回路と信号線側駆動回路とがTAB方式により実装される場合と、図30に示すような構成として画素部とその周辺に走査線側駆動回路と信号線側駆動回路とがCOG方式により実装される場合と、図31に示すようにSASでTFTを形成し、画素部と走査線側駆動回路を基板上に一体形成し信号線側駆動回路を別途ドライバICとして実装する場合などがあるが、どのような形態としても良い。
(Embodiment 10)
A television device can be completed with the display device formed according to the present invention. FIG. 19 is a block diagram showing a main configuration of the television device. In the display panel, only the pixel portion is formed as shown in FIG. 29 and the scanning line side driving circuit and the signal line side driving circuit are mounted by the TAB method, and the structure as shown in FIG. In the case where the scanning line side driving circuit and the signal line side driving circuit are mounted on the pixel portion and its periphery by the COG method, as shown in FIG. 31, a TFT is formed by SAS, and the pixel portion and the scanning line side driving circuit are There are cases where the signal line side driver circuit is separately formed as a driver IC and formed integrally on the substrate, but any form may be adopted.

その他の外部回路の構成として、映像信号の入力側では、チューナ804で受信した信号のうち、映像信号を増幅する映像信号増幅回路805と、そこから出力される信号を赤、緑、青の各色に対応した色信号に変換する映像信号処理回路806と、その映像信号をドライバICの入力仕様に変換するためのコントロール回路807などからなっている。コントロール回路807は、走査線側と信号線側にそれぞれ信号が出力する。デジタル駆動する場合には、信号線側に信号分割回路808を設け、入力デジタル信号をm個に分割して供給する構成としても良い。   As other external circuit configurations, on the input side of the video signal, among the signals received by the tuner 804, the video signal amplifier circuit 805 that amplifies the video signal, and the signals output from the video signal amplifier circuit 805 are red, green, and blue colors. And a control circuit 807 for converting the video signal into the input specification of the driver IC. The control circuit 807 outputs signals to the scanning line side and the signal line side, respectively. In the case of digital driving, a signal dividing circuit 808 may be provided on the signal line side so that an input digital signal is divided into m pieces and supplied.

チューナ804で受信した信号のうち、音声信号は、音声信号増幅回路809に送られ、その出力は音声信号処理回路810を経てスピーカ813に供給される。制御回路811は受信局(受信周波数)や音量の制御情報を入力部812から受け、チューナ804や音声信号処理回路810に信号を送出する。   Of the signals received by the tuner 804, the audio signal is sent to the audio signal amplifier circuit 809, and the output is supplied to the speaker 813 through the audio signal processing circuit 810. The control circuit 811 receives control information on the receiving station (reception frequency) and volume from the input unit 812, and sends a signal to the tuner 804 and the audio signal processing circuit 810.

このモジュールを、図17に示すように、筐体2001に組みこんで、テレビジョン装置を完成させることができる。図20のようなEL表示モジュールを用いると、ELテレビジョン装置に、図21のような液晶表示モジュールを用いると液晶テレビジョン装置を完成することができる。表示モジュールにより主画面2003が形成され、その他付属設備としてスピーカ部2009、操作スイッチなどが備えられている。このように、本発明によりテレビジョン装置を完成させることができる。   As shown in FIG. 17, this module can be incorporated into a housing 2001 to complete a television device. When the EL display module as shown in FIG. 20 is used, the liquid crystal television device can be completed when the liquid crystal display module as shown in FIG. 21 is used for the EL television device. A main screen 2003 is formed by the display module, and a speaker portion 2009, operation switches, and the like are provided as other accessory equipment. Thus, a television device can be completed according to the present invention.

また、テレビジョン装置を、波長板や偏光板を用いて、外部から入射する光の反射光を遮断するようにしてもよい。波長板としてはλ/4板、λ/2板を用い、光を制御できるように設計すればよい。構成としては、順にTFT素子基板、発光素子、封止基板(封止材)、波長板(λ/4、λ/2)、偏光板となり、発光素子から放射された光は、これらを通過し偏光板側より外部に放射される。この波長板や偏光板は光が放射される側に設置すればよく、両面放射される両面放射型の表示装置であれば両方に設置することもできる。また、偏光板の外側に反射防止膜を有していても良い。これにより、より高繊細で精密な画像を表示することができる。   In addition, the television apparatus may block reflected light of light incident from the outside using a wave plate or a polarizing plate. As a wave plate, a λ / 4 plate or a λ / 2 plate may be used and designed so that light can be controlled. The structure is a TFT element substrate, a light emitting element, a sealing substrate (sealing material), a wave plate (λ / 4, λ / 2), and a polarizing plate in order, and light emitted from the light emitting element passes through them. Radiated to the outside from the polarizing plate side. The wave plate and the polarizing plate may be installed on the side from which light is emitted, and may be installed on both sides as long as the display is a double-sided emission type that emits light on both sides. Further, an antireflection film may be provided outside the polarizing plate. This makes it possible to display a higher-definition and precise image.

筐体2001に液晶又はEL素子を利用した表示用パネル2002が組みこまれ、受信機2005により一般のテレビ放送の受信をはじめ、モデム2004を介して有線又は無線による通信ネットワークに接続することにより一方向(送信者から受信者)又は双方向(送信者と受信者間、又は受信者間同士)の情報通信をすることもできる。テレビ受像器の操作は、筐体に組みこまれたスイッチ又は別体のリモコン装置2006により行うことが可能であり、このリモコン装置にも出力する情報を表示する表示部2007が設けられていても良い。   A display panel 2002 using a liquid crystal or an EL element is incorporated in the housing 2001, and a general television broadcast is received by the receiver 2005 and connected to a wired or wireless communication network via the modem 2004. Information communication can be performed in the direction (from the sender to the receiver) or in both directions (between the sender and the receiver, or between the receivers). The television receiver can be operated by a switch incorporated in the housing or a separate remote control device 2006. Even if this remote control device is provided with a display unit 2007 for displaying information to be output. good.

また、テレビジョン装置にも、主画面2003の他にサブ画面2008を第2の表示用パネルで形成し、チャネルや音量などを表示する構成が付加されていても良い。この構成において、主画面2003を視野角の優れたEL表示用パネルで形成し、サブ画面を低消費電力で表示可能な液晶表示用パネルで形成しても良い。また、低消費電力化を優先させるためには、主画面2003を液晶表示用パネルで形成し、サブ画面をEL表示用パネルで形成し、サブ画面は点滅可能とする構成としても良い。本発明を用いると、このような大型基板を用いて、多くのTFTや電子部品を用いても、信頼性の高い表示装置とすることができる。   In addition, the television device may have a configuration in which a sub screen 2008 is formed using the second display panel in addition to the main screen 2003 to display channels, volume, and the like. In this configuration, the main screen 2003 may be formed using an EL display panel with an excellent viewing angle, and the sub screen may be formed using a liquid crystal display panel that can display with low power consumption. In order to prioritize the reduction in power consumption, the main screen 2003 may be formed using a liquid crystal display panel, the sub screen may be formed using an EL display panel, and the sub screen may blink. When the present invention is used, a highly reliable display device can be obtained even when such a large substrate is used and a large number of TFTs and electronic components are used.

勿論、本発明はテレビジョン装置に限定されず、パーソナルコンピュータのモニタをはじめ、鉄道の駅や空港などにおける情報表示盤や、街頭における広告表示盤など特に大面積の表示媒体として様々な用途に適用することができる。   Of course, the present invention is not limited to a television device, but can be applied to various uses such as a monitor for a personal computer, an information display board in a railway station or airport, an advertisement display board in a street, etc. can do.

(実施の形態11)
本発明を適用して、様々な表示装置を作製することができる。即ち、それら表示装置を表示部に組み込んだ様々な電子機器に本発明を適用できる。
(Embodiment 11)
Various display devices can be manufactured by applying the present invention. That is, the present invention can be applied to various electronic devices in which these display devices are incorporated in a display portion.

その様な電子機器としては、ビデオカメラ、デジタルカメラ等のカメラ、プロジェクター、ヘッドマウントディスプレイ(ゴーグル型ディスプレイ)、カーナビゲーション、カーステレオ、パーソナルコンピュータ、ゲーム機器、携帯情報端末(モバイルコンピュータ、携帯電話または電子書籍等)、記録媒体を備えた画像再生装置(具体的にはDigital Versatile Disc(DVD)等の記録媒体を再生し、その画像を表示しうるディスプレイを備えた装置)などが挙げられる。それらの例を図18に示す。   Such electronic devices include cameras such as video cameras and digital cameras, projectors, head mounted displays (goggles type displays), car navigation systems, car stereos, personal computers, game machines, personal digital assistants (mobile computers, mobile phones or An electronic book), and an image reproducing apparatus (specifically, an apparatus having a display capable of reproducing a recording medium such as a digital versatile disc (DVD) and displaying the image). Examples thereof are shown in FIG.

図18(A)は、パーソナルコンピュータであり、本体2101、筐体2102、表示部2103、キーボード2104、外部接続ポート2105、ポインティングマウス2106等を含む。本発明は、表示部2103の作製に適用される。本発明を用いると、小型化し、配線等が精密化しても、信頼性の高い高画質な画像を表示することができる。   FIG. 18A illustrates a personal computer, which includes a main body 2101, a housing 2102, a display portion 2103, a keyboard 2104, an external connection port 2105, a pointing mouse 2106, and the like. The present invention is applied to manufacturing the display portion 2103. When the present invention is used, a highly reliable high-quality image can be displayed even if the size is reduced and wiring and the like are refined.

図18(B)は記録媒体を備えた画像再生装置(具体的にはDVD再生装置)であり、本体2201、筐体2202、表示部A2203、表示部B2204、記録媒体(DVD等)読み込み部2205、操作キー2206、スピーカー部2207等を含む。表示部A2203は主として画像情報を表示し、表示部B2204は主として文字情報を表示するが、本発明は、これら表示部A、B2203、2204の作製に適用される。本発明を用いると、小型化し、配線等が精密化しても、信頼性の高い高画質な画像を表示することができる。   FIG. 18B shows an image reproducing device (specifically, a DVD reproducing device) provided with a recording medium, which includes a main body 2201, a housing 2202, a display portion A 2203, a display portion B 2204, and a recording medium (DVD etc.) reading portion 2205. , An operation key 2206, a speaker portion 2207, and the like. The display portion A 2203 mainly displays image information, and the display portion B 2204 mainly displays character information. The present invention is applied to the production of the display portions A, B 2203, and 2204. When the present invention is used, a highly reliable high-quality image can be displayed even if the size is reduced and wiring and the like are refined.

図18(C)は携帯電話であり、本体2301、音声出力部2302、音声入力部2303、表示部2304、操作スイッチ2305、アンテナ2306等を含む。本発明により作製される表示装置を表示部2304に適用することで、小型化し、配線等が精密化する携帯電話であっても、信頼性の高い高画質な画像を表示できる。   FIG. 18C shows a mobile phone, which includes a main body 2301, an audio output portion 2302, an audio input portion 2303, a display portion 2304, operation switches 2305, an antenna 2306, and the like. By applying the display device manufactured according to the present invention to the display portion 2304, a highly reliable and high-quality image can be displayed even in a mobile phone that is downsized and wiring and the like are precise.

図18(D)はビデオカメラであり、本体2401、表示部2402、筐体2403、外部接続ポート2404、リモコン受信部2405、受像部2406、バッテリー2407、音声入力部2408、操作キー2409等を含む。本発明は、表示部2402に適用することができる。本発明により作製される表示装置を表示部2304に適用することで、小型化し、配線等が精密化するビデオカメラであっても、信頼性の高い高画質な画像を表示できる。本実施の形態は、上記の実施の形態と自由に組み合わせることができる。   FIG. 18D shows a video camera, which includes a main body 2401, a display portion 2402, a housing 2403, an external connection port 2404, a remote control receiving portion 2405, an image receiving portion 2406, a battery 2407, an audio input portion 2408, operation keys 2409, and the like. . The present invention can be applied to the display portion 2402. By applying the display device manufactured according to the present invention to the display portion 2304, a highly reliable and high-quality image can be displayed even with a video camera that is downsized and wiring and the like are precise. This embodiment mode can be freely combined with the above embodiment modes.

本発明を説明する図。The figure explaining this invention. 本発明の表示装置の作製方法を説明する図。4A to 4D illustrate a method for manufacturing a display device of the present invention. 本発明の表示装置の作製方法を説明する図。4A to 4D illustrate a method for manufacturing a display device of the present invention. 本発明の表示装置の作製方法を説明する図。4A to 4D illustrate a method for manufacturing a display device of the present invention. 本発明の表示装置の作製方法を説明する図。4A to 4D illustrate a method for manufacturing a display device of the present invention. 本発明の表示装置の作製方法を説明する図。4A to 4D illustrate a method for manufacturing a display device of the present invention. 本発明の表示装置の作製方法を説明する図。4A to 4D illustrate a method for manufacturing a display device of the present invention. 本発明の表示装置の作製方法を説明する図。4A to 4D illustrate a method for manufacturing a display device of the present invention. 本発明の表示装置の作製方法を説明する図。4A to 4D illustrate a method for manufacturing a display device of the present invention. 本発明の表示装置の作製方法を説明する図。4A to 4D illustrate a method for manufacturing a display device of the present invention. 本発明の表示装置の作製方法を説明する図。4A to 4D illustrate a method for manufacturing a display device of the present invention. 本発明の表示装置の作製方法を説明する図。4A to 4D illustrate a method for manufacturing a display device of the present invention. 本発明の表示装置の作製方法を説明する図。4A to 4D illustrate a method for manufacturing a display device of the present invention. 本発明の表示装置の作製方法を説明する図。4A to 4D illustrate a method for manufacturing a display device of the present invention. 本発明の表示装置の作製方法を説明する図。4A to 4D illustrate a method for manufacturing a display device of the present invention. 本発明に適用することのできる液滴吐出装置の構成を説明する図。2A and 2B illustrate a structure of a droplet discharge device that can be applied to the present invention. 本発明が適用される電子機器を示す図。FIG. 11 illustrates an electronic device to which the present invention is applied. 本発明が適用される電子機器を示す図。FIG. 11 illustrates an electronic device to which the present invention is applied. 本発明の電子機器の主要な構成を示すブロック図。1 is a block diagram illustrating a main configuration of an electronic device of the present invention. 本発明のEL表示モジュールの構成例を説明する断面図。Sectional drawing explaining the structural example of EL display module of this invention. 本発明の液晶表示モジュールの構成例を説明する断面図。Sectional drawing explaining the structural example of the liquid crystal display module of this invention. 本発明のEL表示パネルにおいて走査線側駆動回路をTFTで形成する場合の回路構成を説明する図。6A and 6B illustrate a circuit structure in the case where a scan line side driver circuit is formed using TFTs in an EL display panel of the present invention. 本発明のEL表示パネルにおいて走査線側駆動回路をTFTで形成する場合の回路構成を説明する図(シフトレジスタ回路)。6A and 6B illustrate a circuit configuration in the case where a scan line side driver circuit is formed using TFTs in an EL display panel of the present invention (shift register circuit). 本発明のEL表示パネルにおいて走査線側駆動回路をTFTで形成する場合の回路構成を説明する図(バッファ回路)。4A and 4B illustrate a circuit configuration in the case where a scan line side driver circuit is formed using TFTs in an EL display panel of the present invention (buffer circuit). 本発明の表示装置の作製方法を説明する図。4A to 4D illustrate a method for manufacturing a display device of the present invention. 本発明のEL表示パネルに適用できる画素の構成を説明する回路図。FIG. 10 is a circuit diagram illustrating a structure of a pixel that can be applied to an EL display panel of the present invention. 本発明のEL表示パネルを説明する上面図である。It is a top view illustrating an EL display panel of the present invention. 図27で説明するEL表示パネルの等価回路図である。FIG. 28 is an equivalent circuit diagram of the EL display panel described in FIG. 27. 本発明の表示装置の上面図。The top view of the display apparatus of this invention. 本発明の表示装置の上面図。The top view of the display apparatus of this invention. 本発明の表示装置の上面図。The top view of the display apparatus of this invention. 本発明の表示装置の断面図。Sectional drawing of the display apparatus of this invention. 本発明の表示装置の作製方法を説明する図。4A to 4D illustrate a method for manufacturing a display device of the present invention.

Claims (2)

基板100上に下地膜101を形成する第1の工程を有し、  A first step of forming a base film 101 on the substrate 100;
前記下地膜101上に、液滴吐出装置から導電性材料を吐出してゲート配線層103を形成する第2の工程を有し、  A second step of forming a gate wiring layer 103 on the base film 101 by discharging a conductive material from a droplet discharge device;
ゲート電極層104及びゲート電極層105を形成する第3の工程を有し、  A third step of forming the gate electrode layer 104 and the gate electrode layer 105;
前記ゲート電極層104は、前記ゲート配線層103が固化する前に、整形手段によって前記ゲート配線層103の一部を拡張することにより形成するものであり、      The gate electrode layer 104 is formed by expanding a part of the gate wiring layer 103 by shaping means before the gate wiring layer 103 is solidified.
前記ゲート電極層105は、導電性材料を液滴吐出装置から吐出した後、整形手段を用いて細線化するように整形することにより形成するものであり、      The gate electrode layer 105 is formed by discharging a conductive material from a droplet discharge device and then shaping it so as to be thinned using shaping means.
前記ゲート配線層103の線幅は10μm以上40μm以下であり、前記ゲート電極層104及び前記ゲート電極層105の線幅は5μm以上20μm以下であり、      The line width of the gate wiring layer 103 is 10 μm or more and 40 μm or less, and the line widths of the gate electrode layer 104 and the gate electrode layer 105 are 5 μm or more and 20 μm or less,
前記ゲート電極層104及び前記ゲート電極層105上にゲート絶縁層106を形成する第4の工程を有し、  A fourth step of forming a gate insulating layer 106 on the gate electrode layer 104 and the gate electrode layer 105;
前記ゲート絶縁層106上に半導体層を形成した後、当該半導体層上にN型半導体層を形成する第5の工程を有し、  After forming a semiconductor layer on the gate insulating layer 106, forming a N-type semiconductor layer on the semiconductor layer;
前記N型半導体層上に、液滴吐出法により絶縁体からなるマスクを形成した後、当該マスクを用いて、前記N型半導体層及び前記半導体層をエッチング加工することにより、前記ゲート電極層104上に、前記ゲート絶縁層106を介して、半導体107及びN型半導体層109を形成するとともに、前記ゲート電極層105上に、前記ゲート絶縁層106を介して、半導体層108及びN型半導体層110を形成する第6の工程を有し、  After forming a mask made of an insulator over the N-type semiconductor layer by a droplet discharge method, the N-type semiconductor layer and the semiconductor layer are etched using the mask, whereby the gate electrode layer 104 is formed. A semiconductor 107 and an N-type semiconductor layer 109 are formed thereon via the gate insulating layer 106, and a semiconductor layer 108 and an N-type semiconductor layer are formed on the gate electrode layer 105 via the gate insulating layer 106. Having a sixth step of forming 110;
液滴吐出法により絶縁体からなるマスクを形成した後、当該マスクを用いて前記ゲート絶縁層106をエッチング加工することにより前記ゲート絶縁層106に貫通孔145を形成する第7の工程を有し、  A seventh step of forming a through hole 145 in the gate insulating layer 106 by forming a mask made of an insulator by a droplet discharge method and then etching the gate insulating layer 106 using the mask; ,
前記貫通孔145により前記ゲート電極層105の一部は露出され、      A portion of the gate electrode layer 105 is exposed through the through-hole 145,
前記ゲート絶縁層106上に、液滴吐出法によりソース配線層118及び電源線119を形成する第8の工程を有し、  An eighth step of forming a source wiring layer 118 and a power supply line 119 on the gate insulating layer 106 by a droplet discharge method;
ソース電極層又はドレイン電極層111、113、115、116、導電層112を形成する第9の工程を有し、  A ninth step of forming the source or drain electrode layer 111, 113, 115, 116 and the conductive layer 112;
前記ソース電極層又はドレイン電極層111は、前記ソース配線層118が固化する前に、整形手段によって前記ソース配線層118の一部を拡張することにより形成するものであり、      The source or drain electrode layer 111 is formed by expanding a part of the source wiring layer 118 by shaping means before the source wiring layer 118 is solidified.
前記ソース電極層又はドレイン電極層115、及び導電層112は、前記電源線119が固化する前に、整形手段によって前記電源線119の一部を拡張することにより形成するものであり、      The source or drain electrode layer 115 and the conductive layer 112 are formed by expanding a part of the power supply line 119 by shaping means before the power supply line 119 is solidified.
前記ソース電極層又はドレイン電極層113、116は、液滴吐出法にて導電性材料を吐出した後、整形手段を用いて整形することにより形成するものであり、      The source or drain electrode layers 113 and 116 are formed by discharging a conductive material by a droplet discharge method and then shaping using a shaping means.
前記ソース電極層又はドレイン電極層111、116は前記ゲート絶縁層106及び前記N型半導体層109上に接して形成され、前記ソース電極層又はドレイン電極層116は前記貫通孔145を介して前記ゲート電極層105と接しており、      The source or drain electrode layers 111 and 116 are formed on and in contact with the gate insulating layer 106 and the N-type semiconductor layer 109, and the source or drain electrode layer 116 is connected to the gate through the through hole 145. In contact with the electrode layer 105;
前記ソース電極層又はドレイン電極層113、115は前記ゲート絶縁層106及び前記N型半導体層110上に接して形成され、      The source or drain electrode layers 113 and 115 are formed on and in contact with the gate insulating layer 106 and the N-type semiconductor layer 110,
前記導電層112は、前記ゲート電極層105上に、前記ゲート絶縁層106を介して形成され、      The conductive layer 112 is formed on the gate electrode layer 105 with the gate insulating layer 106 interposed therebetween,
前記導電層112、前記ゲート絶縁層106及び前記ゲート電極層105は容量素子を形成し、      The conductive layer 112, the gate insulating layer 106, and the gate electrode layer 105 form a capacitor,
前記ソース電極層又はドレイン電極層111、113、115、116をマスクとして、前記N型半導体層109及び前記N型半導体層110をエッチング加工することにより、前記半導体層107上に接してソース領域及びドレイン領域を形成するとともに、前記半導体層108上に接してソース領域及びドレイン領域を形成する第10の工程を有し、  The N-type semiconductor layer 109 and the N-type semiconductor layer 110 are etched using the source or drain electrode layers 111, 113, 115, and 116 as a mask, so that the source region and the semiconductor region 107 are in contact with each other. A tenth step of forming a drain region and forming a source region and a drain region in contact with the semiconductor layer 108;
前記第10の工程により、前記半導体層107及び前記半導体層108の上面の一部がエッチングされ、      In the tenth step, a part of the upper surface of the semiconductor layer 107 and the semiconductor layer 108 is etched,
前記ゲート絶縁層106及び前記ソース電極層又はドレイン電極層113上に、液滴吐出法にて導電性材料を吐出して画素電極となる第1の電極層117を形成する第11の工程を有し、  There is an eleventh step of forming a first electrode layer 117 to be a pixel electrode by discharging a conductive material over the gate insulating layer 106 and the source or drain electrode layer 113 by a droplet discharge method. And
前記第1の工程から前記11の工程を順に行うことにより、  By performing the 11 steps in order from the first step,
前記ゲート電極層104、前記ゲート絶縁層106、前記半導体層107、前記N型半導体層109から形成された前記ソース領域及び前記ドレイン領域、前記ソース電極層又はドレイン電極層111、116を有するチャネルエッチ型薄膜トランジスタ、      Channel etch having the source and drain regions and the source or drain electrode layers 111 and 116 formed from the gate electrode layer 104, the gate insulating layer 106, the semiconductor layer 107, and the N-type semiconductor layer 109. Type thin film transistor,
及び、前記ゲート電極層105、前記ゲート絶縁層106、前記半導体層108、前記N型半導体層110から形成された前記ソース領域及び前記ドレイン領域、前記ソース電極層又はドレイン電極層113、115を有するチャネルエッチ型薄膜トランジスタを、前記基板100上に形成することを特徴とする表示装置の作製方法。      And the gate electrode layer 105, the gate insulating layer 106, the semiconductor layer 108, the source and drain regions formed from the N-type semiconductor layer 110, and the source or drain electrode layers 113 and 115. A method for manufacturing a display device, wherein a channel-etch thin film transistor is formed over the substrate 100.
請求項1において、  In claim 1,
前記第1の電極層117上に開口部を有するように絶縁層121を形成する第12の工程を有し、  A twelfth step of forming an insulating layer 121 so as to have an opening on the first electrode layer 117;
前記開口部内の前記第1の電極層117上に電界発光層122を形成する第13の工程を有し、  A thirteenth step of forming an electroluminescent layer 122 on the first electrode layer 117 in the opening;
前記電界発光層122上に第2の電極層123を形成する第14の工程を有し、  A 14th step of forming a second electrode layer 123 on the electroluminescent layer 122;
前記第2の電極層123を覆うようにパッシベーション膜を形成する第15の工程を有することを特徴とする表示装置の作製方法。  A method for manufacturing a display device, comprising: a fifteenth step of forming a passivation film so as to cover the second electrode layer 123.
JP2004364373A 2003-12-17 2004-12-16 Method for manufacturing display device Expired - Fee Related JP4583904B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2004364373A JP4583904B2 (en) 2003-12-17 2004-12-16 Method for manufacturing display device

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2003419923 2003-12-17
JP2004364373A JP4583904B2 (en) 2003-12-17 2004-12-16 Method for manufacturing display device

Publications (3)

Publication Number Publication Date
JP2005199269A JP2005199269A (en) 2005-07-28
JP2005199269A5 JP2005199269A5 (en) 2008-02-07
JP4583904B2 true JP4583904B2 (en) 2010-11-17

Family

ID=34829237

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2004364373A Expired - Fee Related JP4583904B2 (en) 2003-12-17 2004-12-16 Method for manufacturing display device

Country Status (1)

Country Link
JP (1) JP4583904B2 (en)

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI401803B (en) 2005-06-30 2013-07-11 Semiconductor Energy Lab Minute structure, micromachine, organic transistor, electric appliance, and manufacturing method thereof
JP4914589B2 (en) 2005-08-26 2012-04-11 三菱電機株式会社 Semiconductor manufacturing apparatus, semiconductor manufacturing method, and semiconductor device
JP4696957B2 (en) * 2006-02-22 2011-06-08 ソニー株式会社 Wiring board correction method and wiring board correction apparatus
KR100785038B1 (en) 2006-04-17 2007-12-12 삼성전자주식회사 Amorphous ZnO based Thin Film Transistor
JPWO2009035036A1 (en) * 2007-09-14 2010-12-24 コニカミノルタホールディングス株式会社 Electrode forming method and organic thin film transistor
JP2012109581A (en) * 2011-12-19 2012-06-07 Mitsubishi Electric Corp Semiconductor manufacturing method and semiconductor device
KR20170059523A (en) * 2015-11-20 2017-05-31 삼성디스플레이 주식회사 Display apparatus, tiled display apparatus and method of manufacturing the same

Citations (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2001195990A (en) * 1999-11-02 2001-07-19 Matsushita Electric Ind Co Ltd Ac plasma display device
JP2002086020A (en) * 2000-09-11 2002-03-26 Fuji Photo Film Co Ltd Liquid coating apparatus
JP2002164356A (en) * 1988-03-23 2002-06-07 Sgs Thomson Microelectronics Inc Method for forming self-aligned source/drain contact for mos transistor
JP2002177842A (en) * 2000-12-07 2002-06-25 Kawasaki Steel Corp Method and apparatus for coating steel pipe with adhesive
JP2002316401A (en) * 2001-04-20 2002-10-29 Matsushita Electric Ind Co Ltd Viscous material coating method and apparatus therefor
JP2003059940A (en) * 2001-08-08 2003-02-28 Fuji Photo Film Co Ltd Substrate for microfabrication, production method therefor and image-shaped thin film forming method
JP2003120010A (en) * 2001-10-19 2003-04-23 Aica Kogyo Co Ltd Coated floor and its construction method
JP2003151443A (en) * 2001-11-12 2003-05-23 Matsushita Electric Ind Co Ltd Ac type plasma display panel
JP2003311196A (en) * 2002-04-19 2003-11-05 Seiko Epson Corp Method and apparatus for forming film pattern, conductive film wiring, electrooptical apparatus, electronic device, non-contact type card medium, piezoelectric element, and ink-jet recording head
JP2004247704A (en) * 2002-08-30 2004-09-02 Sharp Corp Tft array substrate, liquid crystal display device, their manufacturing method and electronic equipment

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS59130562A (en) * 1983-01-14 1984-07-27 Kinugawa Rubber Ind Co Ltd Coating device for long-sized material
JPS59193571U (en) * 1983-06-13 1984-12-22 ナショナル住宅産業株式会社 caulking nozzle
JP2593434B2 (en) * 1985-06-29 1997-03-26 株式会社東芝 Recording device
JPH0864937A (en) * 1994-08-24 1996-03-08 Ibiden Co Ltd Pasty material coater
JPH10223138A (en) * 1996-12-04 1998-08-21 Dainippon Printing Co Ltd Phosphor-filling device
JPH1157574A (en) * 1997-08-20 1999-03-02 Ricoh Co Ltd Mixing and coating device and mixing and coating method using the same
JP4003273B2 (en) * 1998-01-19 2007-11-07 セイコーエプソン株式会社 Pattern forming method and substrate manufacturing apparatus
JPH11237790A (en) * 1998-02-23 1999-08-31 Brother Ind Ltd Image forming device
JPH11329221A (en) * 1998-05-15 1999-11-30 Canon Inc Coating method of paste material and image display device using same

Patent Citations (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2002164356A (en) * 1988-03-23 2002-06-07 Sgs Thomson Microelectronics Inc Method for forming self-aligned source/drain contact for mos transistor
JP2001195990A (en) * 1999-11-02 2001-07-19 Matsushita Electric Ind Co Ltd Ac plasma display device
JP2002086020A (en) * 2000-09-11 2002-03-26 Fuji Photo Film Co Ltd Liquid coating apparatus
JP2002177842A (en) * 2000-12-07 2002-06-25 Kawasaki Steel Corp Method and apparatus for coating steel pipe with adhesive
JP2002316401A (en) * 2001-04-20 2002-10-29 Matsushita Electric Ind Co Ltd Viscous material coating method and apparatus therefor
JP2003059940A (en) * 2001-08-08 2003-02-28 Fuji Photo Film Co Ltd Substrate for microfabrication, production method therefor and image-shaped thin film forming method
JP2003120010A (en) * 2001-10-19 2003-04-23 Aica Kogyo Co Ltd Coated floor and its construction method
JP2003151443A (en) * 2001-11-12 2003-05-23 Matsushita Electric Ind Co Ltd Ac type plasma display panel
JP2003311196A (en) * 2002-04-19 2003-11-05 Seiko Epson Corp Method and apparatus for forming film pattern, conductive film wiring, electrooptical apparatus, electronic device, non-contact type card medium, piezoelectric element, and ink-jet recording head
JP2004247704A (en) * 2002-08-30 2004-09-02 Sharp Corp Tft array substrate, liquid crystal display device, their manufacturing method and electronic equipment

Also Published As

Publication number Publication date
JP2005199269A (en) 2005-07-28

Similar Documents

Publication Publication Date Title
KR101072412B1 (en) Display device method for manufacturing the same and television apparatus
JP6677785B2 (en) Video camera
US20080280033A1 (en) Droplet Discharge Device, and Method for Forming Pattern, and Method for Manufacturing Display Device
US8619219B2 (en) Thin film transistor, display device and liquid crystal display device and method for manufacturing the same
JP4969041B2 (en) Method for manufacturing display device
TWI392094B (en) Light emitting display device, method for manufacturing the same, and tv set
US20050287721A1 (en) Method for manufacturing wiring substrate, thin film transistor, display device and television device
JP4854994B2 (en) Wiring substrate manufacturing method and thin film transistor manufacturing method
JP4614652B2 (en) Thin film transistor manufacturing method and display device manufacturing method
JP2005303283A (en) Pattern formation method, thin film transistor, display device and manufacturing method of these device, and television set
JP4583904B2 (en) Method for manufacturing display device
KR101065600B1 (en) Thin film transistor, manufacturing method for thin film transistor and manufacturing method for display device
JP4879496B2 (en) Pattern formation method
JP4877868B2 (en) Method for manufacturing display device
JP4522904B2 (en) Method for manufacturing semiconductor device
JP5201791B2 (en) Display device and electronic device
JP4877867B2 (en) Method for manufacturing display device
JP5025208B2 (en) Method for manufacturing thin film transistor
JP4712332B2 (en) Method for manufacturing thin film transistor
JP4656916B2 (en) Method for manufacturing light emitting device

Legal Events

Date Code Title Description
A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20071214

A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20071214

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20100618

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20100629

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20100816

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20100831

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20100901

R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130910

Year of fee payment: 3

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130910

Year of fee payment: 3

LAPS Cancellation because of no payment of annual fees