JP4558832B2 - Semiconductor device - Google Patents
Semiconductor device Download PDFInfo
- Publication number
- JP4558832B2 JP4558832B2 JP2009136125A JP2009136125A JP4558832B2 JP 4558832 B2 JP4558832 B2 JP 4558832B2 JP 2009136125 A JP2009136125 A JP 2009136125A JP 2009136125 A JP2009136125 A JP 2009136125A JP 4558832 B2 JP4558832 B2 JP 4558832B2
- Authority
- JP
- Japan
- Prior art keywords
- capillary
- bond point
- wire
- ball
- point
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/74—Apparatus for manufacturing arrangements for connecting or disconnecting semiconductor or solid-state bodies
- H01L24/78—Apparatus for connecting with wire connectors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/4805—Shape
- H01L2224/4809—Loop shape
- H01L2224/48091—Arched
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/481—Disposition
- H01L2224/48151—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/48221—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/48225—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
- H01L2224/48227—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation connecting the wire to a bond pad of the item
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/484—Connecting portions
- H01L2224/4847—Connecting portions the connecting portion on the bonding area of the semiconductor or solid-state body being a wedge bond
- H01L2224/48472—Connecting portions the connecting portion on the bonding area of the semiconductor or solid-state body being a wedge bond the other connecting portion not on the bonding area also being a wedge bond, i.e. wedge-to-wedge
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/74—Apparatus for manufacturing arrangements for connecting or disconnecting semiconductor or solid-state bodies and for methods related thereto
- H01L2224/78—Apparatus for connecting with wire connectors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/74—Apparatus for manufacturing arrangements for connecting or disconnecting semiconductor or solid-state bodies and for methods related thereto
- H01L2224/78—Apparatus for connecting with wire connectors
- H01L2224/7825—Means for applying energy, e.g. heating means
- H01L2224/783—Means for applying energy, e.g. heating means by means of pressure
- H01L2224/78301—Capillary
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/80—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
- H01L2224/85—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a wire connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/80—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
- H01L2224/85—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a wire connector
- H01L2224/8512—Aligning
- H01L2224/85148—Aligning involving movement of a part of the bonding apparatus
- H01L2224/85169—Aligning involving movement of a part of the bonding apparatus being the upper part of the bonding apparatus, i.e. bonding head, e.g. capillary or wedge
- H01L2224/8518—Translational movements
- H01L2224/85181—Translational movements connecting first on the semiconductor or solid-state body, i.e. on-chip, regular stitch
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/80—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
- H01L2224/85—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a wire connector
- H01L2224/852—Applying energy for connecting
- H01L2224/85201—Compression bonding
- H01L2224/85205—Ultrasonic bonding
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/80—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
- H01L2224/85—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a wire connector
- H01L2224/85909—Post-treatment of the connector or wire bonding area
- H01L2224/85951—Forming additional members, e.g. for reinforcing
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01005—Boron [B]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01006—Carbon [C]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01019—Potassium [K]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01033—Arsenic [As]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01082—Lead [Pb]
Landscapes
- Engineering & Computer Science (AREA)
- Manufacturing & Machinery (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Wire Bonding (AREA)
Description
本発明は、第1ボンド点と第2ボンド点とをワイヤで接続するワイヤループ形状を有する半導体装置に関する。 The present invention relates to a semiconductor device having a wire loop shape in which a first bond point and a second bond point are connected by a wire.
半導体装置の組立には、リードフレームに取り付けられた半導体チップのパッドとリードフレームのリードとの間を金属の細線で接続するワイヤボンディングが用いられている。ワイヤボンディングはワイヤボンディング装置を用い、最初にワイヤ先端にイニシャルボールを形成し、キャピラリによってそのイニシャルボールを半導体チップのパッドに圧着させて圧着ボールを形成する。そして、キャピラリを上昇させて第2ボンド点と反対側に向かってリバース動作させた後、更にキャピラリを所定の高さまで上昇させてからキャピラリを第2ボンド点の方向に移動させて第2ボンド点にワイヤを接続する方法が用いられている(例えば、特許文献1の図4から図6参照)。 For assembling a semiconductor device, wire bonding is used to connect a pad of a semiconductor chip attached to the lead frame and a lead of the lead frame with a thin metal wire. For wire bonding, an initial ball is first formed at the tip of the wire using a wire bonding apparatus, and the initial ball is pressed against a pad of a semiconductor chip by a capillary to form a pressed ball. Then, after raising the capillary and performing a reverse operation toward the side opposite to the second bond point, the capillary is further raised to a predetermined height, and then the capillary is moved in the direction of the second bond point. A method of connecting wires to the wire is used (see, for example, FIGS. 4 to 6 of Patent Document 1).
このように、キャピラリを動作させてワイヤをボンディングし、ワイヤループの形状を半導体チップのパッドに圧着した圧着ボールから上に伸びるワイヤネックと、ワイヤネックから第2ボンド点に向かって折り曲げられた傾斜部分とを含む三角形状或いは、ワイヤネックから第2ボンド点に向かって略水平に伸びる水平部分と水平部分から第2ボンド点に向かって伸びる傾斜部分とを含む台形形状とすることが多かった。これは、圧着ボールに近い部分を第2ボンド点に向かってキャピラリの水平方向に移動させると、移動中に発生するキャピラリと金属細線との間で発生する摩擦によりネック部分にダメージを与えてしまう場合があるためである。 In this way, the wire is bonded by operating the capillary, and the wire neck extends upward from the press-bonded ball that is press-bonded to the pad of the semiconductor chip, and the inclination that is bent from the wire neck toward the second bond point. In many cases, a triangular shape including a portion or a trapezoidal shape including a horizontal portion extending substantially horizontally from the wire neck toward the second bond point and an inclined portion extending from the horizontal portion toward the second bond point. This is because if the portion close to the press-bonded ball is moved in the horizontal direction of the capillary toward the second bond point, the neck portion is damaged due to the friction generated between the capillary and the fine metal wire during the movement. This is because there are cases.
しかし、このワイヤループ形状は、圧着ボールから上方に立ち上がったワイヤネックを含むため、ワイヤループの高さが高くなってしまい、ワイヤボンディングによって組み立てられた半導体装置全体の高さ或いは厚さを小さく出来ないという問題があった。 However, since this wire loop shape includes a wire neck that rises upward from the press-bonded ball, the height of the wire loop increases, and the overall height or thickness of the semiconductor device assembled by wire bonding can be reduced. There was no problem.
そこで、第1ボンド点にボンディングした後、キャピラリを若干上昇させて第2ボンド点と反対側に動かすリバース動作を行い、更にキャピラリを若干上昇させて第2ボンド点側に動かすフォワード動作させた後、キャピラリを降下させてワイヤネック部分を圧着ボールの上に折り返して押し付け、ワイヤの伸びる方向を水平或いは水平よりも若干上方向に向いた位置とした後、キャピラリの先端からワイヤを繰り出しながらキャピラリを上昇させ、続いてキャピラリを第2ボンド点に移動させてワイヤを第2ボンド点に接続する方法が提案されている。(例えば、特許文献1の図1から図3または特許文献2の図1から図3参照)。
Therefore, after bonding to the first bond point, a reverse operation is performed in which the capillary is slightly raised and moved to the opposite side of the second bond point, and further, a forward operation is performed in which the capillary is slightly raised and moved to the second bond point side. The capillary is lowered and the wire neck portion is folded back onto the pressure-bonded ball and pressed, and the direction in which the wire extends is set horizontally or slightly upward from the horizontal, and then the capillary is pulled out while feeding the wire from the tip of the capillary. A method has been proposed for raising and subsequently moving the capillary to the second bond point to connect the wire to the second bond point. (For example, see FIGS. 1 to 3 of
特許文献1または2に記載された従来技術によるボンディング方法では、圧着ボールの上にワイヤを折り返してからワイヤを押し付けてヘッド部分を形成するため、ヘッド部分の高さがさほど低くならず、全体のワイヤループ高さをより低くするという要求に対応することが出来ない場合があった。
In the bonding method according to the prior art described in
そこで、本発明は、第1ボンド点と第2ボンド点との接続において、ワイヤループの高さをより低くすることを目的とする。 Accordingly, an object of the present invention is to lower the height of the wire loop in the connection between the first bond point and the second bond point.
本発明の半導体装置は、第1ボンド点と第2ボンド点との間をワイヤで接続するワイヤループ形状を有する半導体装置であって、前記ワイヤの先端に形成したイニシャルボールをキャピラリによって前記第1ボンド点に接合させて形成された圧着ボールとボールネックと、前記ボールネックの上に折り返され、前記圧着ボールの直径よりはみ出さない押し付け部と、前記押し付け部と前記第2ボンド点との間の前記ワイヤと、前記ワイヤと前記第2ボンド点との接合部とを含み、前記ボールネックは、前記イニシャルボールを前記キャピラリによって前記第1ボンド点に接合させた後、前記キャピラリを上昇させ、続いて前記キャピラリを前記第2ボンド点と反対の方向に向かって移動させた後、前記キャピラリを降下させて前記キャピラリの前記第2ボンド点側の第1のフェイス部で前記第2ボンド点側の前記ボールネックの一部が踏み付けられて前記圧着ボールよりも直径が小さい円板状に形成された平面を有し、前記押し付け部は、前記キャピラリを降下させて前記第2ボンド点側の前記ボールネックの前記一部をその表面が平面状になるまで踏み付けた後、前記キャピラリを上昇させ、続いて前記キャピラリの前記第2ボンド点と反対側の第2のフェイス部が前記ボールネックの上に来るまで前記キャピラリを前記第2ボンド点に向かって移動させて前記第2ボンド点に向かって前記ワイヤを折り返し、その後前記キャピラリを降下させて踏み付けられて平面状となった前記ボールネックの前記一部の上に前記ワイヤを折り返し、前記ワイヤの側面を前記キャピラリの前記第2ボンド点と反対側の前記第2のフェイス部で押し付けて形成され、前記押し付け部と前記第2ボンド点との間の前記ワイヤは、前記ワイヤの前記側面を前記キャピラリの前記第2ボンド点と反対側の前記第2のフェイス部で押し付けた後、前記キャピラリを前記第2ボンド点に向かって斜め上方に移動させ、その後前記キャピラリを上昇させ、続いてキャピラリを第2ボンド点と反対側に移動させるリバース動作を少なくとも1回行い、その後更にキャピラリを上昇させ、前記キャピラリを前記第2ボンド点の方向に移動させることにより形成される下に凸の湾曲部と前記下に凸の湾曲部の前記第2ボンド点側の上に凸の屈曲部とを含み、前記ワイヤと前記第2ボンド点との接合部は、前記キャピラリを更に前記第2ボンド点に移動させて前記ワイヤを前記第2ボンド点に圧着させて接合することにより形成され、前記ボールネックの前記平面は、その面積が増加するように、前記イニシャルボールを前記キャピラリによって前記第1ボンド点に接合させた後、前記キャピラリを上昇させ、続いて前記キャピラリを前記第2ボンド点と反対の方向に向かって移動させた後、前記キャピラリを降下させて前記キャピラリの前記第2ボンド点側の前記第1のフェイス部で前記第2ボンド点側の前記ボールネックの前記一部の第2ボンド点と反対側の他の一部をその表面が平面状になるまで踏み付ける連続動作を複数回繰り返して形成されること、を特徴とする。 The semiconductor device of the present invention is a semiconductor device having a wire loop shape in which a wire is connected between a first bond point and a second bond point, and an initial ball formed at the tip of the wire is formed by the capillary with the first ball. A press-bonded ball and a ball neck formed by bonding to a bond point, a pressing portion that is folded back on the ball neck and does not protrude from the diameter of the press-bonded ball, and between the pressing portion and the second bond point The wire, and a joint between the wire and the second bond point, and the ball neck raises the capillary after the initial ball is joined to the first bond point by the capillary, Subsequently, the capillary is moved in the direction opposite to the second bond point, and then the capillary is lowered to move the capillary Having a first face portion in the second part of which is formed in the disc shape even smaller diameter than the compression ball is squished plane of the ball neck bonding point side of the second bonding point side, The pressing portion lowers the capillary and steps on the part of the ball neck on the second bond point side until the surface becomes flat, and then raises the capillary, and then the capillary The capillary is moved toward the second bond point until the second face portion opposite to the second bond point is on the ball neck, and then the wire is folded toward the second bond point. The capillary is lowered and stepped on, and the wire is folded back on the part of the ball neck that has become flat, and the side surface of the wire is turned on the side of the capillary. The wire between the pressing portion and the second bond point is formed by pressing the second face portion opposite to the second bond point, and the side surface of the wire is connected to the second bond point of the capillary. And then the capillary is moved obliquely upward toward the second bond point, then the capillary is raised, and then the capillary is moved to the opposite side of the second bond point. A downwardly convex curved portion and a downwardly convex curved portion formed by moving the capillary further upward and then moving the capillary in the direction of the second bond point. A convex bent portion on the second bond point side, and the joint between the wire and the second bond point moves the capillary further to the second bond point. The wire is formed by pressing and bonding the wire to the second bond point, and the initial ball is bonded to the first bond point by the capillary so that the area of the plane of the ball neck increases. Thereafter, the capillary is raised, and then the capillary is moved in a direction opposite to the second bond point, and then the capillary is lowered to the first bond point side of the capillary. In this face portion, a continuous operation of stepping the other part of the ball neck on the second bond point side opposite to the second bond point on the second bond point side until the surface becomes flat is repeated a plurality of times. It is characterized by that.
本発明は、第1ボンド点と第2ボンド点との接続において、ワイヤループの高さをより低くすることが出来るという効果を奏する。 The present invention has an effect that the height of the wire loop can be further reduced in the connection between the first bond point and the second bond point.
以下、図1から図3を参照しながら本発明の半導体装置の好適な実施形態について説明する。図1、2に示すように、本実施形態の半導体装置は、リードフレーム12の上に取り付けられた半導体チップ11のパッド13とリードフレーム12の上に形成されたリード17とをワイヤループ20によって接続する半導体装置である。半導体装置には複数のパッド13とリード17とを接続するワイヤループ20が形成されるが、以下の説明では、1つのパッド13と1つのリード17との接続について説明する。半導体チップ11のパッド13は第1ボンド点であり、リードフレーム12のリード17は第2ボンド点である。なお、図1においては、リード17の図示は省略してあるが、図中の右側がリード17側である。また、図3はキャピラリ41の先端の移動を示す線図である。
Hereinafter, a preferred embodiment of the semiconductor device of the present invention will be described with reference to FIGS. As shown in FIGS. 1 and 2, in the semiconductor device of this embodiment, a
まず、キャピラリ41によってワイヤ21の先端部に形成された図示しないイニシャルボールをパッド13の上に超音波加振すると共に押し付けて接合し、パッド13の上に圧着ボール23とボールネック25とを形成する第1ボンディング工程を行う。圧着ボール23は球形のイニシャルボールがキャピラリ41のフェイス部43によって潰されて円板状になったもので、ボールネック25はイニシャルボールの一部がキャピラリ41のインナチャンファ部45とストレート孔47とに入り込むことによって形成されたもので、圧着ボール23からワイヤ21に向かって伸び、ワイヤ21の直径よりも大きいキャピラリ41のストレート孔47と略と同様の直径を有する円柱形状となっている。キャピラリ41をパッド13に押し付けた際には、キャピラリ41の先端は、図3に示す圧着ボール23の上の点aに位置している。
First, an initial ball (not shown) formed on the tip end of the
第1ボンディング工程の後、図1(a)から図1(c)に示すような踏み付け工程が行われる。踏み付け工程では、図1(a)に示すように、ワイヤ21を繰り出すと共にキャピラリ41を上昇させて、キャピラリ41の先端を図3に示す点aから点bに移動させる。次に、図1(b)に示すようにキャピラリ41のリード17側のフェイス部43がボールネック25の上部に来るまでリード17と反対方向にキャピラリ41を移動させて、キャピラリ41の先端を図3の点bから点cに移動させる。この際ワイヤ21はボールネック25からリード17と反対の方向に傾斜した状態となっている。そして、キャピラリ41の先端を図3に示す点cから点dまで下降させ、図1(c)に示すように、キャピラリ41のリード17側のフェイス部43でボールネック25のリード17側を踏み付ける。踏み付けによって、円柱状のボールネック25は圧着ボール23よりも若干直径が小さい円板状の踏み付け部25aとなる。踏み付け部25aのリード17側の上面は、キャピラリ41のフェイス部43によって押し潰されているのでフェイス部43の形状に沿った平面状となっている。また、ワイヤ21は踏み付け部25aのリード17と反対側に折れ曲がると共に、キャピラリ41のストレート孔47のリード17と反対側の内面に沿ってパッド13の垂直方向に向かって伸びた状態となっている。
After the first bonding step, a stepping step as shown in FIGS. 1A to 1C is performed. In the stepping process, as shown in FIG. 1 (a), the
次に、図1(d)から図1(f)に示すような押し付け工程が行われる。図1(d)に示すように、キャピラリ41の先端からワイヤ21を繰り出すと共にキャピラリ41の先端を図3に示す点dから点eまで上昇させる。すると、ワイヤ21はキャピラリ41のストレート孔47に沿って直線上に繰り出される。そして、キャピラリ41の先端を図3に示す点eから点fまでリード17側に向かって移動させる。すると、図1(e)に示すように、キャピラリ41のインナチャンファ部45によってワイヤ21はリード17の方向に向かって押され、踏み付け部25aに続く折れ曲がり部25bで折り曲げられる。そして、キャピラリ41のリード17と反対側にあるフェイス部43が圧着ボール23の上に来る位置まで、キャピラリ41をリード17の方向に移動させる。そして、キャピラリ41の先端を図3の点fから点gまで降下させる。すると、図1(f)に示すように、キャピラリ41の下降によってボールネック25を踏み付けて形成された踏み付け部25aの上にワイヤ21の側面が押し付けられる。このワイヤ21の押し付けによって、ワイヤ21の折れ曲がり部25bは踏み付け部25aの方向に向かって折り返され、折り返し部26aが形成される。ワイヤ21の押し付け部26のパッド13側は、押し付けによって踏み付け部25aの上面に押し付けられ、押し付け部26の上面はキャピラリ41のフェイス部43によって平面が形成される。押し付け工程が終了した状態では、キャピラリ41はパッド13のボンディング中心線28よりもリード17の側に寄った位置となっている。
Next, a pressing process as shown in FIG. 1 (d) to FIG. 1 (f) is performed. As shown in FIG. 1D, the
キャピラリ41のフェイス部43によってワイヤ21を踏み付け部25aの上に押し付ける際には、押し付けと同時にキャピラリ41をリード17の方向とリード17と反対側の方向とに往復動作させて、ワイヤ21を踏み付け部25aになじませるようにしても良いし、超音波加振によってキャピラリ41の先端を振動させながらワイヤ21の押し付けを行うようにしてもよい。
When the
図2(a)に示すように、押し付け工程の後、キャピラリ41の先端からワイヤ21を繰り出してキャピラリ41を上昇させながらリード17の方向に向かって図3に示す点gから点hまで斜め上方に移動させる斜め上昇工程を行う。この斜め上昇工程によって、ワイヤ21には、リード17に向かって凸と成るような癖がつく。
As shown in FIG. 2A, after the pressing step, the
図2(b)に示すように、斜め上昇工程の後、キンク形成工程を行う。キンク形成工程は、ワイヤ21をキャピラリ41の先端から繰り出しながらキャピラリ41の先端を図3に示す点hから点iまで上昇させた後、リード17と反対方向に向かってリバース動作を行いキャピラリ41の先端を図3の点iから点jまで移動させる。この移動により、先の押し付け工程の終了の際にパッド13のボンディング中心線28よりもリード17側に寄っていたキャピラリ41はリード17と反対の方向の位置となる。このリバース動作によって、パッド13のリード17側から立ち上がっているワイヤ21はリード17と反対方向に向かって曲がりながら傾斜した形状となる。一方、キャピラリ41内のワイヤ21はパッド13の面に略垂直な方向に保持されていることから、リバース動作が終了した状態のキャピラリ41の先端付近のワイヤ21には、リード17と反対の方向に凸となるようなキンク34が形成されている。
As shown in FIG. 2B, a kink forming process is performed after the oblique ascending process. In the kink forming process, the
図2(c)から図2(e)に示すように、リバース動作に続いて、第2ボンディング工程が行われる。図3に示す点jから点kまでワイヤ21を繰り出しながらキャピラリ41の先端を上昇させると、図2(c)に示すように、キンク34の先にワイヤ21が繰り出されていく。キャピラリ41の上昇により繰り出されるワイヤ21の長さは先のリバース動作の際のワイヤ繰り出し長さよりも長くなっている。そして、図3の点kから図3の点mまでキャピラリ41の先端を移動させ、図2(d)、図2(e)に示すように、キャピラリ41をリード17に向けてルーピングする。このルーピングによって、キンク34はより大きく折れ曲がり、屈曲部27となっていく。また、斜め上昇工程によってワイヤ21に付いたリード17に向かって凸の癖は、ルーピングによって押し付け部26からリード17に伸びるワイヤ21を下に凸に湾曲させる形状となる。そして、キャピラリ41の先端をリード17に押し付けてリード17にワイヤ21を圧着させることによって接合する。ワイヤ21がリード17に接合されると第1ボンド点であるパッド13と第2ボンド点であるリード17とを接続するワイヤループ20が形成される。半導体チップ11の全てのパッド13とリードフレーム12の全てのリード17との間がワイヤループ20によって接続されると半導体装置の組立が終了する。
As shown in FIGS. 2C to 2E, the second bonding step is performed following the reverse operation. When the tip of the capillary 41 is raised while feeding the
本実施形態の半導体装置を組み立てるワイヤボンディングでは、踏み付け工程において、キャピラリ41のフェイス部43でボールネック25を踏み潰してその高さを低くした後、ワイヤ21を折り返して高さが低くなった踏み付け部25aの上にワイヤ21の側面を押し付けてからワイヤ21をリード17に向かってルーピングするので、図2(e)に示すようにパッド13の上に形成される半導体装置のワイヤループ20のヘッド高さH1を従来技術で開示されたループ高さより低くすることができるので、ワイヤループ20の半導体チップ11からの立ち上がり高さをより低くすることができる。また、押し付け工程において、ワイヤ21の側面を踏み付け部25aの略平らな上面に押し付けるので、ルーピングの際に押し付け部26からリード17の方向に向かって伸びるワイヤ21が上方向に向かって湾曲して、押し付け部26とリード17との間のワイヤループ20の高さH2が高くなってしまうことを抑制することができ、ワイヤループ20の半導体チップ11からの立ち上がり高さをより低くすることができる。更に、斜め上昇工程でワイヤ21に付けたリード17に向かって凸の癖はルーピングによって押し付け部26とリード17との間のワイヤ21に下に凸の湾曲形状を形成し、押し付け部26からリード17に向かうワイヤ21が上方向に向かって湾曲し、ワイヤループ20の高さH2が高くなってしまい、ワイヤループ20全体の高さが高くなってしまうことを抑制することが出来ると共に、ワイヤループ20の全体高さを均一に低くすることができる。なお、本実施形態の半導体装置では、押し付け部26が圧着ボール23の直径方向にはみ出すことはない。
In the wire bonding for assembling the semiconductor device of this embodiment, in the stepping process, the
以上説明した本実施形態の半導体装置を組み立てるワイヤボンディングでは、押し付け工程の後、斜め上昇工程、キンク形成工程を行って、ワイヤループ20に屈曲部27を形成することとして説明したが、パッド13とリード17との高さに差がないような場合には、キンク形成工程を行わず、斜め上昇工程の後に第2ボンディング工程を行ってパッド13とリード17とを接続することとしてもよい。
In the wire bonding for assembling the semiconductor device of the present embodiment described above, the bending
図4、図5を参照しながら本発明の他の実施形態について説明する。先に図1から図3を参照して説明した実施形態と同様の部分については同様の符号を付して説明は省略する。本実施形態の半導体装置は、キャピラリ41の先端が細くなった場合、或いは先端の細いキャピラリ41を用いたワイヤボンディングによって形成されたワイヤループ20を有している。
Another embodiment of the present invention will be described with reference to FIGS. Parts similar to those of the embodiment described above with reference to FIGS. 1 to 3 are denoted by the same reference numerals and description thereof is omitted. The semiconductor device of the present embodiment has a
図4に示すようにキャピラリ41の先端が細い場合には、キャピラリ41のフェイス部43の面積が小さくなる。このため、1回の踏み付けではボールネック25を十分に踏み付けることができず、ワイヤ21の折り返し部26の高さが高くなってしまう場合がある。そこで、図4、図5に示すように第1ボンディングの後、キャピラリ41の上昇、リード17と反対側への移動、キャピラリ41の降下、ボールネックの踏み付けという一連の連続動作を2回繰り返して十分にボールネック25の踏み付けを行うことが出来るようにしたものである。
As shown in FIG. 4, when the tip of the capillary 41 is thin, the area of the
図4(a)から図4(c)に示すように、第1ボンディングの後、キャピラリ41を上昇させてからリード17と反対方向にキャピラリ41を移動させ、その後キャピラリ41を降下させ、キャピラリ41のリード17側のフェイス部43によってボールネック25のリード17の側を踏み付ける。この動作においては、キャピラリの先端は、図5に示す点a、点b、点c、点dと移動していくが、点bから点cへの水平方向の移動距離はキャピラリ41のフェイス部43のリード17側の側面が圧着ボール23のリード17側の側面よりも少しリード17と反対側によった位置となるだけの移動量となる。このようにキャピラリ41を水平移動させた後、キャピラリ41を降下させてボールネック25を踏み付けると、ちょうどキャピラリ41のリード17側のフェイス部43によってボールネック25のリード17側の上面を水平な踏み付け部25aとすることが出来る。
As shown in FIG. 4A to FIG. 4C, after the first bonding, the capillary 41 is raised and then the capillary 41 is moved in the direction opposite to the
そして、図4(d)から図4(f)に示すように、再度キャピラリ41を上昇させ、その後キャピラリをリード17と反対側に水平に移動させ、再度キャピラリ41を降下させ、キャピラリ41のリード17側のフェイス部43によって先の踏み付けによって形成された踏み付け部25aのリード17と反対側に位置しているボールネック25を踏みつけて、水平な踏み付け部25aの面積を多くする。この動作においては、キャピラリの先端は、図5に示す点d、点b´、点c´、点d´と移動していく。点b´から点c´への水平方向の移動距離は水平な踏み付け部25aの面積を多くするために必要な移動量である。
Then, as shown in FIGS. 4D to 4F, the capillary 41 is raised again, and then the capillary is moved horizontally to the side opposite to the
そして、踏み付け工程の2回の連続動作が終了したら、先の実施形態と同様、図1(d)から図1(f)に示すようにキャピラリ41を上昇させてからリード17側に移動し、その後キャピラリ41を降下させてワイヤ21を踏み付け部25aの上に押し付けて押し付け部26を形成し、ワイヤ21をリード17に向かって斜め上方に向かって上昇させて斜め上昇工程を行い、キンクを形成工程を行った後、リード17へのルーピングを行ってワイヤ21をリード17にボンディングする。なお、本実施形態の半導体装置では、押し付け部26が圧着ボール23の直径方向にはみ出すことはない。
Then, when the two continuous operations of the stepping process are completed, as in the previous embodiment, the capillary 41 is raised and moved to the
以上説明した実施形態は、先に説明した実施形態と同様の効果を奏するとともに、先端が細くなったキャピラリ41或いは先端が細いキャピラリ41でも確実に低いワイヤループ20を形成することができる。また、本実施形態の半導体装置を組み立てるワイヤボンディングでは、踏み付け工程のキャピラリ41の上昇、リード17と反対方向への水平移動、降下、踏み付けの一連の連続動作を2回繰り返して行うこととして説明したが、連続動作の繰り返しは2回に限らず、キャピラリ41の先端の大きさに応じて何回繰り返すこととしてもよい。
The embodiment described above has the same effect as the embodiment described above, and can reliably form the
11 半導体チップ、12 リードフレーム、13 パッド、17 リード、20 ワイヤループ、21 ワイヤ、23 圧着ボール、25 ボールネック、25a 踏み付け部、25b 折れ曲がり部、26 押し付け部、26a 折り返し部、27 屈曲部、28 ボンディング中心線、34 キンク、41 キャピラリ、43 フェイス部、45 インナチャンファ部、47 ストレート孔。
DESCRIPTION OF
Claims (1)
前記ワイヤの先端に形成したイニシャルボールをキャピラリによって前記第1ボンド点に接合させて形成された圧着ボールとボールネックと、前記ボールネックの上に折り返され、前記圧着ボールの直径よりはみ出さない押し付け部と、前記押し付け部と前記第2ボンド点との間の前記ワイヤと、前記ワイヤと前記第2ボンド点との接合部とを含み、
前記ボールネックは、前記イニシャルボールを前記キャピラリによって前記第1ボンド点に接合させた後、前記キャピラリを上昇させ、続いて前記キャピラリを前記第2ボンド点と反対の方向に向かって移動させた後、前記キャピラリを降下させて前記キャピラリの前記第2ボンド点側の第1のフェイス部で前記第2ボンド点側の前記ボールネックの一部が踏み付けられて前記圧着ボールよりも直径が小さい円板状に形成された平面を有し、
前記押し付け部は、前記キャピラリを降下させて前記第2ボンド点側の前記ボールネックの前記一部をその表面が平面状になるまで踏み付けた後、前記キャピラリを上昇させ、続いて前記キャピラリの前記第2ボンド点と反対側の第2のフェイス部が前記ボールネックの上に来るまで前記キャピラリを前記第2ボンド点に向かって移動させて前記第2ボンド点に向かって前記ワイヤを折り返し、その後前記キャピラリを降下させて踏み付けられて平面状となった前記ボールネックの前記一部の上に前記ワイヤを折り返し、前記ワイヤの側面を前記キャピラリの前記第2ボンド点と反対側の前記第2のフェイス部で押し付けて形成され、
前記押し付け部と前記第2ボンド点との間の前記ワイヤは、前記ワイヤの前記側面を前記キャピラリの前記第2ボンド点と反対側の前記第2のフェイス部で押し付けた後、前記キャピラリを前記第2ボンド点に向かって斜め上方に移動させ、その後前記キャピラリを上昇させ、続いてキャピラリを第2ボンド点と反対側に移動させるリバース動作を少なくとも1回行い、その後更にキャピラリを上昇させ、前記キャピラリを前記第2ボンド点の方向に移動させることにより形成される下に凸の湾曲部と前記下に凸の湾曲部の前記第2ボンド点側の上に凸の屈曲部とを含み、
前記ワイヤと前記第2ボンド点との接合部は、前記キャピラリを更に前記第2ボンド点に移動させて前記ワイヤを前記第2ボンド点に圧着させて接合することにより形成され、
前記ボールネックの前記平面は、その面積が増加するように、前記イニシャルボールを前記キャピラリによって前記第1ボンド点に接合させた後、前記キャピラリを上昇させ、続いて前記キャピラリを前記第2ボンド点と反対の方向に向かって移動させた後、前記キャピラリを降下させて前記キャピラリの前記第2ボンド点側の前記第1のフェイス部で前記第2ボンド点側の前記ボールネックの前記一部の第2ボンド点と反対側の他の一部をその表面が平面状になるまで踏み付ける連続動作を複数回繰り返して形成されること、
を特徴とする半導体装置。
A semiconductor device having a wire loop shape in which a wire is connected between a first bond point and a second bond point,
A press-bonded ball and a ball neck formed by joining an initial ball formed at the tip of the wire to the first bond point with a capillary, and a pressing that is folded over the ball neck and does not protrude from the diameter of the press-bonded ball Part, the wire between the pressing part and the second bond point, and a joint part between the wire and the second bond point,
The ball neck is formed by joining the initial ball to the first bond point by the capillary, then raising the capillary, and subsequently moving the capillary in a direction opposite to the second bond point. A disk having a diameter smaller than that of the press-bonded ball by lowering the capillary so that a part of the ball neck on the second bond point side is stepped on the first face portion on the second bond point side of the capillary Having a plane formed in a shape ,
The pressing portion lowers the capillary and steps on the part of the ball neck on the second bond point side until the surface becomes flat, and then raises the capillary, and then the capillary The capillary is moved toward the second bond point until the second face portion opposite to the second bond point is on the ball neck, and then the wire is folded toward the second bond point. The wire is folded over the part of the ball neck that has been flattened by being lowered and stepped on the capillary, and the side surface of the wire is opposite to the second bond point of the capillary. It is formed by pressing on the face part,
The wire between the pressing portion and the second bond point presses the side surface of the wire with the second face portion opposite to the second bond point of the capillary, Move diagonally upward toward the second bond point, then raise the capillary, then perform a reverse operation to move the capillary to the opposite side of the second bond point, and then raise the capillary further, A downwardly convex curved portion formed by moving the capillary in the direction of the second bond point and a convexly bent portion on the second bond point side of the downward convex curved portion;
The bonding portion between the wire and the second bond point is formed by moving the capillary further to the second bond point and bonding the wire to the second bond point by bonding,
The plane of the ball neck is bonded to the first bond point by the capillary so that the area of the plane increases, and then the capillary is raised, and then the capillary is moved to the second bond point. And moving the capillary in the opposite direction to lowering the part of the ball neck on the second bond point side at the first face portion on the second bond point side of the capillary. It is formed by repeating a continuous operation of stepping on another part opposite to the second bond point until its surface becomes planar, a plurality of times,
A semiconductor device characterized by the above.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2009136125A JP4558832B2 (en) | 2009-06-05 | 2009-06-05 | Semiconductor device |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2009136125A JP4558832B2 (en) | 2009-06-05 | 2009-06-05 | Semiconductor device |
Related Parent Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2008275346A Division JP4344002B1 (en) | 2008-10-27 | 2008-10-27 | Wire bonding method |
Related Child Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2009250069A Division JP4616924B2 (en) | 2009-10-30 | 2009-10-30 | Semiconductor device |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2010103477A JP2010103477A (en) | 2010-05-06 |
JP4558832B2 true JP4558832B2 (en) | 2010-10-06 |
Family
ID=42293819
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2009136125A Expired - Fee Related JP4558832B2 (en) | 2009-06-05 | 2009-06-05 | Semiconductor device |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP4558832B2 (en) |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2000114304A (en) * | 1998-10-08 | 2000-04-21 | Shinkawa Ltd | Wire bonding method |
JP2005019778A (en) * | 2003-06-27 | 2005-01-20 | Shinkawa Ltd | Wire bonding method |
JP2005039192A (en) * | 2003-06-27 | 2005-02-10 | Shinkawa Ltd | Semiconductor device and wire bonding method |
JP2005167178A (en) * | 2003-11-10 | 2005-06-23 | Shinkawa Ltd | Semiconductor device and wire bonding method |
-
2009
- 2009-06-05 JP JP2009136125A patent/JP4558832B2/en not_active Expired - Fee Related
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2000114304A (en) * | 1998-10-08 | 2000-04-21 | Shinkawa Ltd | Wire bonding method |
JP2005019778A (en) * | 2003-06-27 | 2005-01-20 | Shinkawa Ltd | Wire bonding method |
JP2005039192A (en) * | 2003-06-27 | 2005-02-10 | Shinkawa Ltd | Semiconductor device and wire bonding method |
JP2005167178A (en) * | 2003-11-10 | 2005-06-23 | Shinkawa Ltd | Semiconductor device and wire bonding method |
Also Published As
Publication number | Publication date |
---|---|
JP2010103477A (en) | 2010-05-06 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP4344002B1 (en) | Wire bonding method | |
US7808116B2 (en) | Semiconductor device and wire bonding method | |
JP4298665B2 (en) | Wire bonding method | |
JP4137061B2 (en) | Wire loop shape, semiconductor device having the wire loop shape, and wire bonding method | |
KR100856994B1 (en) | Method and apparatus for forming a low profile wire loop | |
JP4397408B2 (en) | Semiconductor device and wire bonding method | |
TWI518814B (en) | Semiconductor device and manufacturing method thereof | |
JP5002329B2 (en) | Semiconductor device and wire bonding method | |
JP4361593B1 (en) | Wire bonding method | |
JP4616924B2 (en) | Semiconductor device | |
JP4105996B2 (en) | Wire bonding method | |
JP4369401B2 (en) | Wire bonding method | |
JP4558832B2 (en) | Semiconductor device | |
JP4215689B2 (en) | Wire bonding method and bump forming method | |
JP4417427B1 (en) | Semiconductor device | |
JP5048990B2 (en) | Semiconductor device and manufacturing method thereof | |
WO2022013955A1 (en) | Wire bonding device, and semiconductor device manufacturing method | |
JP4887854B2 (en) | Bump formation method and bump | |
JP2008085094A (en) | Manufacturing method of semiconductor device | |
JP2009044115A (en) | Wire bonding method, and semiconductor device | |
JP2009076767A (en) | Method of manufacturing semiconductor apparatus, and wire bonding apparatus | |
JPH10199913A (en) | Wire-bonding method |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A02 | Decision of refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A02 Effective date: 20100105 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20100324 |
|
A911 | Transfer to examiner for re-examination before appeal (zenchi) |
Free format text: JAPANESE INTERMEDIATE CODE: A911 Effective date: 20100412 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20100706 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20100721 |
|
R150 | Certificate of patent or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20130730 Year of fee payment: 3 |
|
LAPS | Cancellation because of no payment of annual fees |