JP4497953B2 - 情報処理システム、および情報処理方法 - Google Patents

情報処理システム、および情報処理方法 Download PDF

Info

Publication number
JP4497953B2
JP4497953B2 JP2004050041A JP2004050041A JP4497953B2 JP 4497953 B2 JP4497953 B2 JP 4497953B2 JP 2004050041 A JP2004050041 A JP 2004050041A JP 2004050041 A JP2004050041 A JP 2004050041A JP 4497953 B2 JP4497953 B2 JP 4497953B2
Authority
JP
Japan
Prior art keywords
processor
host
host computer
communication path
path
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP2004050041A
Other languages
English (en)
Other versions
JP2005242574A (ja
Inventor
隆男 真島
勝広 内海
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hitachi Ltd
Original Assignee
Hitachi Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi Ltd filed Critical Hitachi Ltd
Priority to JP2004050041A priority Critical patent/JP4497953B2/ja
Priority to US10/826,470 priority patent/US7003595B2/en
Priority to EP04254967A priority patent/EP1569084B1/en
Priority to DE602004004063T priority patent/DE602004004063T2/de
Publication of JP2005242574A publication Critical patent/JP2005242574A/ja
Priority to US11/264,443 priority patent/US7590719B2/en
Application granted granted Critical
Publication of JP4497953B2 publication Critical patent/JP4497953B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0628Interfaces specially adapted for storage systems making use of a particular technique
    • G06F3/0629Configuration or reconfiguration of storage systems
    • G06F3/0635Configuration or reconfiguration of storage systems by changing the path, e.g. traffic rerouting, path reconfiguration
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0602Interfaces specially adapted for storage systems specifically adapted to achieve a particular effect
    • G06F3/0604Improving or facilitating administration, e.g. storage management
    • G06F3/0607Improving or facilitating administration, e.g. storage management by facilitating the process of upgrading existing storage systems, e.g. for improving compatibility between host and storage device
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0602Interfaces specially adapted for storage systems specifically adapted to achieve a particular effect
    • G06F3/0614Improving the reliability of storage systems
    • G06F3/0617Improving the reliability of storage systems in relation to availability
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0628Interfaces specially adapted for storage systems making use of a particular technique
    • G06F3/0629Configuration or reconfiguration of storage systems
    • G06F3/0632Configuration or reconfiguration of storage systems by initialisation or re-initialisation of storage systems
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/06Digital input from, or digital output to, record carriers, e.g. RAID, emulated record carriers or networked record carriers
    • G06F3/0601Interfaces specially adapted for storage systems
    • G06F3/0668Interfaces specially adapted for storage systems adopting a particular infrastructure
    • G06F3/0671In-line storage system
    • G06F3/0683Plurality of storage devices
    • G06F3/0689Disk arrays, e.g. RAID, JBOD

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Human Computer Interaction (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Information Retrieval, Db Structures And Fs Structures Therefor (AREA)
  • Stored Programmes (AREA)

Description

本発明は、例えばRAID(Redundant Arrays of Independent Disks)装置の使用に好適な情報処理システム、および情報処理方法に関する。詳しくは、情報処理システムを形成するストレージ装置の入出力ポートのプロセッサに設けられるマイクロプログラムの交換(アップデート)を、ホストコンピュータ上のアプリケーション業務を停止させることなく、効率よく行うことができるようにするものである。
従来のストレージ装置、例えばRAID装置においては、マイクロプログラムを無停止で交換するために、交換時に使用する専用のスペアポートを設けることが提案されている(例えば、特許文献1参照。)。
また、ホストコンピュータとストレージ装置との間の接続パスを2系統以上にし、それらを交替させてデータを振り分けることで、一部のパスへの集中を排除してデータの転送を円滑に行う手段も提案されている(例えば、特許文献2参照。)。
さらに複数のプロセッサを有する装置において、その一つを閉塞させ、他のプロセッサが動作している状態でマイクロプログラムの交換を行う手段も提案されている(例えば、特許文献3参照。)。
しかしながら、上述の特許文献ではいずれも、本願発明のようにプログラム交換を自動化して、効率よく行うことについては、何等記載されていないものである。
特開2003−131897号公報 特開平9−62499号公報 特開平8−221309号公報
従来の情報管理システムに用いられるストレージ装置、例えばRAID装置においては、図15に示すような構成が用いられている。すなわち図15は、例えばRAID装置を、いわゆるSAN(Storage Area Network)環境に適用した場合のシステムの全体の構成を示したものである。
図15に示すように、このシステムでは、例えば2台のホストコンピュータ101、102に対して、SAN環境を構築するスイッチ手段の設けられた接続部103を通じてRAID装置(ストレージ装置)104が接続されている。なお、接続部103は同等の装置が複数設けられ、それらが相互に接続されてネットワークが構築されている。これによって、RAID装置104には、上述のホストコンピュータ101、102、及びそれ以外のホストコンピュータからも接続できるようにされるものである。
そしてRAID装置104には、複数(図示は2つ)の入出力ポート111、112が設けられ、それぞれが接続部103に接続されている。なお、これらの入出力ポート111、112にはそれぞれ特定のアドレス(例えばWWN=World Wide Name)が設けられ、それらのアドレスによってホストコンピュータ101、102等からのアクセスが可能となるようにされている。
さらにRAID装置104では、入出力ポート111、112が多数のハードディスクドライブ装置群113に接続されている。そしてホストコンピュータ101、102等からのアクセスが要求されると、各入出力ポート111、112に予め設定される属性情報に従ってハードディスクドライブ装置群113の中の部分が選定され、その部分に対するデータの入出力が行われる。
ところでこのようなRAID装置104において、例えば入出力ポート111、112にはそれぞれプロセッサが設けられ、これらのプロセッサに設けられるマイクロプログラムに従ってデータの入出力のなどの制御が行われている。そしてこれらのマイクロプログラムについては、常に新規なデータ等に対する対応が要求され、このようなマイクロプログラムの交換(アップデート)が必要とされている。
すなわちRAID装置において、マイクロプログラムの交換の実施は不可欠の要素である。そこでこのようなマイクロプログラムの交換を行うには、従来は例えばホストコンピュータのアプリケーション業務を計画的に停止し、この停止期間に集中して行う手法が執られていた。しかしながら近年は、ストレージ装置に対する無停止の運用が求められ、マイクロプログラムの交換についても運用状態で行うことが求められている。
これに対して、特許文献1に開示された発明では、新たに入出力ポート111、112と同等のスペアポートを設けている。そしてマイクロプログラムの交換時には、交換する入出力ポートの機能の全てをスペアポートに移して、このスペアポートを通じてホストコンピュータのアプリケーションの実行を継続すると共に、この期間に元の入出力ポートのマイクロプログラムの交換を行うようにしている。
しかしながら、このようなスペアポートを設けることは、余分の構成を設けることになり、ホストコンピュータとの接続及びRAID内の接続が複雑化する。またこのようなスペアポートを用いても、その切り換えの作業等は人手を介して行っているものであり、例えばサービスエンジニアや保守管理者がRAID装置の設置場所に赴いて作業を行うために、多大な労力や費用が必要とされるものである。
さらに特許文献2及び3には、交替用のパスを設けてデータ転送を円滑に行う手段と、複数のプロセッサの一つを閉塞させて他のプロセッサが動作している状態でマイクロプログラムの交換を行う手段が提案されているが、特許文献3においても、閉塞されたプロセッサに接続されているホストコンピュータのアプリケーションは停止されており、またこれらの作業は人手によって行わなければならないものである。
また、特にRAID装置においては、入出力ポートと内部のハードディスクドライブ装置群との対応関係が人為的に構築されるので、装置自体を熟知した者でないとその対応関係を把握できないなどの問題もあり、入出力ポートの機能を随時停止して行うマイクロプログラムの交換の作業を自動化することが困難とされていた。このため、従来のRAID装置におけるマイクロプログラムの交換では、人手による作業が行われていた。
この発明はこのような点に鑑みて成されたものであり、解決しようとする問題点としては、第一に、従来の装置では、ストレージ装置の運用を停止せずにマイクロプログラムの交換を行うためにはスペアポートなどの余分の構成を設ける必要があることであり、また、第二の問題点としては、マイクロプログラムの交換には人手の作業が要求され、従来の装置ではこれを自動化することができなかったということである。
このため本発明においては、ストレージ装置内の内部管理装置とホストコンピュータとに通信回線を介してそれぞれ接続され、プログラム交換プログラムと更新版プログラムを格納する管理サーバと、からなる情報処理システムであって、ホストコンピュータは、交替パスプログラムを実行して、ホストコンピュータの複数のパスアダプタから、ストレージ装置の複数のホスト側ポート及び複数のプロセッサを経由したキャッシュメモリまでの複数の通信経路を設定し、ストレージ装置内の内部管理装置は、共有メモリに通信経路に関する情報を蓄積させ、管理サーバまたは内部管理装置により、ホスト側ポートごとに複数のプロセッサの少なくとも1つを閉塞する場合に、閉塞するプロセッサ以外のプロセッサに係る通信経路が共有メモリの通信経路に関する情報から検索され、検索結果に基づいて複数のパスアダプタからキャッシュメモリまでの通信経路が確保されるかどうか判定が、ホスト側ポート単位で複数のプロセッサについて順次行われ、管理サーバは閉塞するプロセッサ以外のプロセッサに係る通信経路を確保できると判定された場合、ホスト側ポートごとに閉塞可能なプロセッサに係る通信経路を取得し、内部管理装置に対しホスト側ポートごとの閉塞可能なプロセッサに係る通信経路を通知し、そして、前記ホストコンピュータに前記内部管理装置に通知した前記閉塞可能なプロセッサに係る通信経路を休止させ、前記ホスト側ポートごとに前記内部管理装置に通知した前記閉塞可能なプロセッサを閉塞して前記更新版プログラムの交換を行うようにしたものである。
また、ストレージ装置内の内部管理装置とホストコンピュータとに通信回線を介してそれぞれ接続され、プログラム交換プログラムと更新版プログラムを格納する管理サーバと、からなる情報処理システムであって、ホストコンピュータは、交替パスプログラムを実行して、ホストコンピュータの複数のパスアダプタから、ストレージ装置の複数のホスト側ポート及び複数のプロセッサを経由したキャッシュメモリまでの複数の通信経路を設定し、ストレージ装置内の内部管理装置は、共有メモリに通信経路に関する情報を蓄積させ、管理サーバまたは内部管理装置により、ホスト側ポートごとに複数のプロセッサの少なくとも1つを閉塞する場合に、閉塞対象のプロセッサ以外のプロセッサに係る通信経路が共有メモリの通信経路に関する情報から検索され、検索結果に基づいて複数のパスアダプタからキャッシュメモリまでの通信経路が有効かどうかの判定が、ホスト側ポート単位で複数のプロセッサについて順次行われ、管理サーバは、閉塞対象のプロセッサ以外のプロセッサに係る通信経路を確保できないと判定された場合、閉塞対象のプロセッサ以外のプロセッサに係る通信経路の少なくとも1つを有効にするためのコマンドを発行し、内部管理装置に対し閉塞対象のプロセッサに係る通信経路を通知し、そして、前記ホストコンピュータに前記閉塞対象のプロセッサ以外のプロセッサに係る通信経路のうち前記有効にするためのコマンドを発行された通信経路を休止させ、前記閉塞対象のプロセッサを閉塞して前記更新版プログラムの交換を行うにしたものである
これによれば、ストレージ装置の複数のホスト側ポートのプロセッサを順番に閉塞してマイクロプログラムの交換を行うことができ、ストレージ装置のマイクロプログラムの交換を無停止で実施することができる。さらに、ストレージ装置の複数のホスト側ポートの閉塞したプロセッサのマイクロプログラム交換が、ストレージ装置の運用を停止することなくホスト側ポートごとに順次複数個まとめて行えるため、マイクロプログラム交換の効率化を図ることができる。
また、閉塞対象のプロセッサ以外のプロセッサに係る通信経路を確保できないと判定された場合、閉塞対象のプロセッサ以外のプロセッサに係る通信経路の少なくとも1つを有効にするためのコマンドを発行することで、あらゆる設定におけるシステムにおいて、マイクロプログラムの自動交換を可能とすることができる。
これによって、従来の装置では、ストレージ装置の運用を停止せずにマイクロプログラムの交換を行うためには、スペアポートなどの余分の構成を設ける必要があり、また、マイクロプログラムの交換には人手の作業が要求され、従来の装置ではこれを自動化することができなかったものを、本発明によればこれらの問題点を容易に解消することができるものである。
以下、図面を参照して本発明を実施するための最良の形態について説明するが、図1は本発明による情報管理システム、およびそのシステムに用いられるプログラム交換プログラム、プログラム交換方法、ストレージ装置、管理サーバ装置を適用した情報管理システムの一実施形態の構成を示すブロック図である。なお図1には、基本的な説明のため、1台のホストコンピュータに直接ストレージ装置が接続されているDAS(Direct Attach Storage)環境での実施形態を示す。
図1において、ホストコンピュータ1には、複数(図示は2つ)のパスアダプタ11、12が設けられ、これらのパスアダプタ11、12にそれぞれ接続パス2、3が接続される。また、ホストコンピュータ1には、例えば特許文献2に開示されるような交替パスソフト13が設けられ、接続パス2、3のアクセス量のバランスや接続パスに障害が発生した場合などを考慮して、接続パス2、3を自動選択する処理が行われる。さらにこれらの処理を行うため、接続パス2、3の接続先を示すデータベース14が設けられている。
一方、ストレージ装置4としてのRAID装置の構成は、例えば電源系統によって複数(図示は2つ)のクラスタ21、22に分けられている。その場合に、それぞれのクラスタ21、22には複数の入出力ポートが設けられている。なお、このようなクラスタ21、22は、現実のハードウェアでは存在しないものであるが、後段の説明の都合上、これらのクラスタ21、22で、そこに含まれる入出力ポートを代表して示すこととする。したがって、これらのクラスタを入出力ポートと読み替えても発明は同等である。
そして、上述の各クラスタ21、22の入出力ポートが、それぞれ接続パス2、3に接続される。なお、上述のパスアダプタ11、12、および各クラスタ21、22に含まれる入出力ポートには、それぞれ特定のアドレス(例えばWWN=World Wide Name)が設けられ、それらのアドレスによって、ホストコンピュータ1の交替パスソフト13によるアクセスの制御が行われる。
さらに、これらのクラスタ21、22の入出力ポートが多数のハードディスクドライブ装置群23に接続される。ここで各入出力ポートには、予めハードディスクドライブ装置群23の中の部分を選定するための属性情報が設定される。また、このような設定を行うための内部管理装置24が設けられ、この内部管理装置24には、各入出力ポートの接続先を示すデータベース25が設けられている。
したがって、このようなシステムにおいて、ホストコンピュータ1のアプリケーション業務上でストレージ装置4へのアクセスが行われる場合には、まず交替パスソフト13でアクセス量のバランスや接続パスの障害などを判断して接続パス2、3が選択される。そして選択された接続パス2、3を通じてアクセスが行われ、アクセス先のクラスタ21、22の入出力ポートで選定されたハードディスクドライブ装置群23の中の部分に対してデータの入出力が行われる。
そしてこのようなシステムにおいて、各クラスタ21、22の入出力ポートに設けられるマイクロプログラムの交換(アップデート)が以下のようにして行われる。
すなわち図1において、この実施形態では管理サーバ装置5が別体に設けられ、この管理サーバ装置5は、LAN(Local Area Network)6を介して、ホストコンピュータ1の交替パスソフト13と、ストレージ装置4の内部管理装置24とに接続されている。また、この管理サーバ装置5には、プログラム交換プログラム(ソフトウェア)31と、交換に供するアップデート版のマイクロプログラム32とが設けられる。
さらに管理サーバ装置5にはクライアントとなるコンピュータ装置33が接続され、このコンピュータ装置33を通じて、アップデート版のマイクロプログラム32の供給や、マイクロプログラム交換プログラム31の起動の指示等が行われる。なお、この管理サーバ装置5にも特定のアドレス(例えばWWN=World Wide Name)が設けられ、そのアドレスによってLAN6を介したアクセスが行われる。
したがってこのシステムにおいては、マイクロプログラム32の交換は、プログラム交換プログラム31の起動によって行われる。そしてこのプログラム交換プログラム31では、例えば図2に示すようなシーケンスによるプログラム交換の処理が行われる。すなわち図2は、管理サーバ装置5を中心として、ホストコンピュータ1の交替パスソフト13と、ストレージ装置4の内部管理装置24との相互の動作を示したものである。
この図2において、手順(1)で、管理サーバ装置5のアドレスが内部管理装置24に通知される。まず、管理サーバ装置5−内部管理装置24間で通信を行う為に、双方のIPアドレスが設定される。これにより情報の送受信が可能とされて、内部管理装置24からRAID装置の構成情報、具体的にはRAID内部情報として各ポート番号、各ポート配下に存在するハードディスクドライブ装置群23等のデバイス番号、外部情報として各ポートに接続されているパスアダプタのアドレス等が入手される。なおこれらの情報は、図3に示すようなデータ構造を持ち、例えばストレージ装置4のデータベース25に記憶されているものである。
次に、手順(2)で、ホストコンピュータ1上で交替パスソフト13が動作していることがホストコンピュータ1から管理サーバ装置5に通知される。なお管理サーバ装置5−ホストコンピュータ1間で通信を行う為に、予め双方のIPアドレスを設定しておく。これにより情報の送受信が可能とされて、ホストコンピュータ1の構成情報、具体的にはバスアダプタのアドレス、交替パスソフト13の動作の有無等の情報が入手される。なおこれらの情報は、図3に示すようなデータ構造を持ち、例えばホストコンピュータ1のデータベース14に記憶されているものである。
以上の手順(1)、(2)を前準備として、マイクロプログラム交換の作業が開始される。なお、図2で、手順(3)以下のシーケンスは、管理サーバの主導にて、閉塞ポートを管理する場合(最初に両構成をみて、可能な組合せを算出する場合)を示している。
そこで手順(3)では、対象のクラスタ21、22の入出力ポートの全アドレスをチェックし、そのアドレスが存在する全てのホストコンピュータ1上で交替パスソフト13が動作しているかどうかをチェックする。なお、図1の実施形態はDAS環境を示しているが、この手順(3)ではSAN環境が考慮されている。そしてこの手順(3)で、交替パスソフトのインストールされていないホストコンピュータが存在する場合には自動処理は不可能であり、処理は中断される。
また、手順(4)では、閉塞可能な組合せをサーチする。ここではできるだけマイクロプログラム交換の指示が少ない回数ですむように後述する最小手順が採用される。さらに、この手順(4)で、閉塞可能な組合せが存在しなかった場合には自動処理は不可能であり、処理は中断される。すなわち、これらの手順(3)(4)で処理が中断された場合には、自動処理はできないので、従来と同様の人手による作業が実施される。
さらに自動処理が可能な場合には、手順(5)で、どのポートを閉塞するか(マイクロプログラム交換の対象とするか)を通知し、手順(6)で、マイクロプログラム交換の開始を通知(パス閉塞する部分の情報を通知)する。そして手順(7)で、該当する全てのホストコンピュータ1上の交替パスソフト13を呼び出し、パス交替を行う。すなわち閉塞される部位に接続されている接続パスを休止させ、別の接続パスに切替える。
このパス交替が完了すると、手順(8)で、パス交換完了(OK/NG通知)の通知が、交替パスソフト13から管理サーバ装置5へ送付される。さらに手順(9)で、パス交替完了(OK/NG通知)の通知が、管理サーバ装置5から内部管理装置24へ送付される。なお、ここでNGの場合には自動処理は不可能であり、処理は中断され、同時に、すでに休止させた接続パスがあった場合には、これらの接続パスを回復させる。
そして手順(10)で、マイクロプログラム交換が実施される。すなわちパス交替が正常に実施されたのを確認したら、閉塞部位に対するマイクロプログラムのアップデートが行われる。さらに手順(11)で、マイクロプログラム交換の完了が通知される。すなわちマイクロプログラムのアップデートが完了したら、管理サーバ装置5に対して完了通知が送付される。
これによりマイクロプログラムのアップデートの完了が通知されると、手順(12)で、接続パス2、3の復旧の処理が指示される。すなわち管理サーバ装置5から交替パスソフト13に対してパス復旧の指示が出される。そして手順(13)でパス復旧が完了すると、手順(14)でパス復旧の完了通知が送付される。
さらにこのような手順(3)〜(14)が、マイクロプログラムのアップデートの対象とされる各クラスタ21、22について順番に実施される。そして、各クラスタ21、22の全ての入出力ポートのマイクロプログラムのアップデートが完了されると、全体のマイクロプログラムのアップデートの処理が完了されたものとなる。
したがってこの実施形態において、入出力を停止可能なポートの設定をホストコンピュータ及びストレージ装置のデータベースを検索して自動的に行い、ホストコンピュータ側の交替パスの機能と連携して入出力を停止可能なポートを設定するようにしたことによって、設定された入出力ポートを順番に停止してマイクロプログラムの交換を実施し、ストレージ装置のマイクロプログラムの交換を無停止で自動的に行うことができる。
これによって、従来の装置では、ストレージ装置の運用を停止せずにマイクロプログラムの交換を行うためにはスペアポートなどの余分の構成を設ける必要があり、また、マイクロプログラムの交換には人手の作業が要求され、従来の装置ではこれを自動化することができなかったものを、本発明によればこれらの問題点を容易に解消することができる。
さらに図5には、プログラム交換プログラム31によるプログラム交換の処理のシーケンスの他の実施形態を示す。この図5において、前準備としての手順(1)(2)は図2と同様である。そして、図5において手順(3)以下のシーケンスは、RAID装置の内部管理装置24の主導にて、閉塞ポートを管理する場合を示している。なお、この図5のシーケンスによれば、内部管理装置24の負担は増加するが、手順の簡素化、および性能の向上を図ることができる。
まず、手順(3)では、どのポートを閉塞するか(マイクロプログラム交換の対象とするか)のリストが内部管理装置24から管理サーバ装置5へ通知される。ここでは、まず性能を考慮して単純な組合せから開始する。すなわち図1の構成の場合には、最初にクラスタ21、22に分けて、これらをマイクロプログラム交換の対象となる組み合わせとする。これによって、手順的には、最小2回でマイクロプログラム交換が可能となる。
次に、手順(4)では、管理サーバ装置5において、対象のクラスタに含まれる入出力ポートの全アドレスをチェックし、そのアドレスが存在する全てのホストコンピュータ1上で交替パスソフト13が動作しているかどうかをチェックする。また、パスの状態が正常かどうかを確認する。さらに手順(5)で、手順(4)のチェックを繰り返す。これにより、全てのホストコンピュータ1上に交替パスソフト13がインストールされていない場合と、パス状態が正常でない場合には自動処理は不可能となり、処理は中断される。
そして手順(6)で、マイクロプログラム交換の開始が通知され、以下は手順(14)まで図2のシーケンスと同様に処理が行われる。さらにこのような手順(3)〜(14)が、マイクロプログラムのアップデートの対象とされるクラスタ21、22について順番に実施される。そして全ての入出力ポートのマイクロプログラムのアップデートが完了されると、全体のマイクロプログラムのアップデートの処理が完了されたものとなる。
そこでこれら図2、図5のシーケンスを踏まえたマイクロプログラム交換の全体の処理は、図6のフローチャートに示すようになる。
すなわち図6において、ステップS1で、例えば内部管理装置24からのマイクロプログラム交換の実行通知に基づき、管理データベース25から、対象RAID装置に接続されている全ホストコンピュータ1を検索する。次にステップS2で、全てのホストコンピュータ1に交替パスソフト13がインストールされ動作しているかどうか確認する。ここでインストールされていない場合(NG)には、自動処理は終了される。
また、ステップS3で、当該ホストコンピュータ1のパス設定が、対象RAID装置内の全てのハードディスクドライブ装置に対して、それぞれ別系統の2パスになっているか確認する。ここで別系統の2パスになっていない場合(NG)には、自動処理は終了される。さらにステップS4で、パスが全て正常状態でかつ有効になっているかどうか確認する。ここでも全て正常状態でかつ有効になっていない場合(NG)には、自動処理は終了される。
なお、ホストコンピュータ1にインストールされた交替パスソフト13がいわゆるフェイルオーバ版の場合には、ステップS5で、パスを切替え、正常にパスが切り替わることを確認する。ここでも正常にパスが切り替わらない場合(NG)には、自動処理は終了される。このようにして、これらのステップS2〜ステップS5において、システムが本発明のプログラム交換プログラムに適応しているか否かが確認される。
さらにステップS6で、クラスタ21側を全閉塞した場合をチェックする。すなわちここでは、クラスタ21の配下に接続されているハードディスクドライブ装置群23等のデバイス番号を選定する。そしてステップS7で、選定された全てのデバイス番号がクラスタ22側のパスに接続されているかをチェックする。これにより、接続が確認された場合には、ステップS8で、例えばクラスタ21、クラスタ22の順で各クラスタに含まれる入出力ポートが閉塞されてマイクロプログラム交換が実行される。
また、ステップS7で接続が確認されなかった場合(NG)には、さらに図7に示すような詳細手順の検索論理が開始される。すなわち上述のように各クラスタ21、22はそれぞれ複数の入出力ポートで構成されているが、それらの入出力ポートごとに機能を停止してマイクロプログラムの交換を行うことが可能である。そこで図7においては、各クラスタ21、22内の入出力ポートについての検索が行われる。
この図7において、ステップS11で、検索されるクラスタについて、入出力ポートの番号Nが初期値にセットされる。そしてステップS12で、その入出力ポートNを閉塞した場合に、配下のハードディスクドライブ装置が他の入出力ポートにて接続が確立されているかどうかを確認する。ここで、接続が確立されている場合は、ステップS13で、入出力ポートNを閉塞グループに記載する。また、接続が確立されていない場合は、ステップS14で、入出力ポートNをスキップする。
さらにステップS15で、次の入出力ポートN+1が存在するか否か判断され、存在するときはステップS16で、入出力ポートの番号N=N+1とされてステップS12に戻される。また、ステップS15で、次の入出力ポートN+1が存在しないときは、ステップS17で、スキップされた入出力ポートがあるか否か判断される。そしてスキップが無いときは、ステップS18で、そのクラスタについて一度にマイクロプログラム交換が可能となる。
また、ステップS17でスキップがあった場合には、ステップS19に進み、さらに各入出力ポートについて、その中に含まれる処理プロセッサのグループについて同様の検索が行われる。そしてこのような検索は、最終的には、各プロセッサが制御を担当するそれぞれハードディスク装置に接続される口ごとにまで及ぶものである。そこで図8には、ステップS19以降の最終段階の処理を示し、この図8では、各グループ内のプロセッサについての検索が行われる。
すなわち図8において、ステップS21で、検索されるグループについて、プロセッサの番号Mが初期値にセットされる。そしてステップS22で、そのプロセッサMを閉塞した場合に、配下のハードディスクドライブ装置が他のプロセッサにて接続が確立されているかどうか確認する。ここで、接続が確立されている場合は、ステップS23で、プロセッサMを閉塞グループに記載する。また、接続が確立されていない場合は、ステップS24で、プロセッサMをスキップする。
さらにステップS25で、次のプロセッサM+1が存在するか否か判断され、存在するときはステップS26で、プロセッサの番号M=M+1とされてステップS22に戻される。また、ステップS25で、次のプロセッサM+1が存在しないときは、ステップS27で、スキップされたプロセッサがあるか否か判断される。そしてスキップが無いときは、ステップS28で、そのグループについて一度にマイクロプログラム交換が可能となる。
これに対して、ステップS27でスキップがあった場合には、自動処理は不可能であり、ステップS28で、例えばクライアントのコンピュータ33にその旨の表示が行われて、処理は中断される。すなわちこの場合には、自動処理はできないものなので、従来と同様の人手による作業が実施されるものであり、それを促す表示が行われる。
以上説明したように、この実施形態においては、入出力を停止できるポートの設定をホストコンピュータ及びストレージ装置のデータベースを検索して自動的に行い、ホストコンピュータ側の交替パスの機能と連携して入出力を停止できるポートを設定するようにした。これにより、設定された入出力ポートを順番に停止してマイクロプログラムの交換を実施し、ストレージ装置のマイクロプログラムの交換を無停止で自動的に行うことができると共に、より大きな単位でのマイクロプログラムの交換を行うことによって、マイクロプログラムの交換を効率よく行うことができる。
さらに本発明は、例えば図9に示すように、ホストコンピュータ1のパスアダプタが3つ以上設けられている場合においても実施可能であり、また、各入出力ポートの配下のハードディスクドライブ装置群23の接続設定が、例えば図10に示すように使用者によって設定されている場合であっても実施可能とされる。
すなわち、上述の図9に示すような場合であっても、管理サーバ装置5側のチェック論理が、閉塞するパス以外に存在するパス全てに対しパスが有効かどうかのチェックを行うことによって対処することが可能である。また、図10に示すような場合であっても、管理サーバ側のチェック論理をWWN単位から各ハードディスクドライブ装置群23までのパス単位としてパスが有効かどうかのチェックを行うことによって対処することが可能である。
これにより、本発明によれば、ホストコンピュータ1−ストレージ装置(RAID装置)4間の接続パスが3本以上存在し、交替パスの設定がロードバランスでない(フェイルオーバ設定)場合に、閉塞させないパスの中に有効なパスが存在しているかどうかを確認し、もし有効なパスがない場合は、少なくとも1つのパスを有効(パス交替を実施)にするためのコマンドを発行することによって、あらゆる設定のシステムにおいて、マイクロプログラムの自動交換を可能とすることができる。
さらに本発明は、上述の実施形態で管理サーバ装置5に設けられるプログラム交換プログラム31と、交換に供するアップデート版のマイクロプログラム32をパッケージのソフトウェアとして配布することが可能である。すなわち本発明は、このようなパッケージのソフトウェアとして実施することが可能となるものである。
また、プログラム交換プログラム31については、図11に示すように内部管理装置24に内蔵することが可能である。あるいは、図12に示すように、プログラム交換プログラム31をホストコンピュータ1に内蔵することも可能である。このようにプログラム交換プログラム31が装置に内蔵されている場合には、さらにアップデート版のマイクロプログラム32を、内部管理装置24、あるいはホストコンピュータ1にインストールすることで、マイクロプログラムの交換が実行される。
さらに本発明は、図13に示すようなSAN環境におけるストレージ装置についても可能である。すなわち図13においては、2台のホストコンピュータ1、1′からの接続パス2、3、2′、3′がそれぞれ接続部7を介してストレージ装置4に接続される。なお、接続部7は同等の装置が複数設けられ、それらが相互に接続されてネットワークが構築されている。
そしてこのようなSAN環境のシステムにおいても、図2のシーケンスの説明で述べた手順(3)において、対象のクラスタ21、22の入出力ポートの全アドレスをチェックし、そのアドレスが存在する全てのホストコンピュータ1上で交替パスソフト13が動作しているかをチェックすることにより、本発明を実施することができるものである。ただしこの場合には、管理サーバ装置5とホストコンピュータ1、1′との間で、例えばLAN6による接続が行われていることが要件となる。
さらに図14には、本発明の要素となる構成をブロック図で示す。図14の構成において、ホストコンピュータ50には、例えば4つのパスアダプタ51〜54が設けられる。また、ホストコンピュータ50には、パスアダプタ51〜54等を制御するためのマイクロプロセッサ(MP)55を有している。このマイクロプロセッサ(MP)55はローカルメモリ56を有し、このローカルメモリ56に交替パスソフト57が設けられている。
一方、ストレージ装置60にも4つのホスト側ポート61〜64が設けられる。そして、これらのパスアダプタ51〜54とホスト側ポート61〜64との間が、一方の一つが他方の全てと接続されるように、互いに襷掛けを含めて相互に接続される。またこれらのホスト側ポート61〜64は、ホストコンピュータ50からのコマンドやデータを受領する接続ポートであり、内部にマイクロプロセッサ(MP)を有している。
そしてこれらのマイクロプロセッサ(MP)は、上位装置の発行するコマンド(例えば、リードやライト)を解釈して、後段のキャッシュメモリ65に対するデータの書き込みや読み出しを行う。キャッシュメモリ65は、一時的に上述のようなデータを保持するRAM(Random Access Memory)であり、ストレージ装置60は、キャッシュメモリ65にデータを受領した段階で、さらに後段のハードディスクドライブ装置群70にデータの書き込みがされなくても、ホストコンピュータ50にコマンド処理完了の応答をする。
さらに、上述のキャッシュメモリ65からハードディスクドライブ装置(HDD)群70にデータを書き込んだり、ハードディスクドライブ装置群70のデータをキャッシュメモリ65上に読み出したりすることの制御のためにディスク側ポート66〜69が設けられる。これらのディスク側ポート66〜69にも内部にマイクロプロセッサ(MP)を有している。
すなわち本発明は、これまでの説明で述べたように、ハードディスクドライブ装置(HDD)群70までの通信経路を確保しなくても、アダプタ51〜54とキャッシュメモリ65までの通信経路を確保できれば適用できる。これは、キャッシュメモリ65への書き込みで上位に完了応答をするためである。
なお、上述の構成において、ストレージ装置60の内部の構成情報が、シェアードメモリ(SM)71に記憶されている。このシェアードメモリ(SM)71は共有メモリである。上述の各マイクロプロセッサ(MP)はこの内部の構成情報に従って、書き込みや読み出しの処理を行う。また、論理ボリュームは、複数のハードディスクドライブ装置(HDD)の記憶領域にまたがって規定される記憶領域の管理単位で、ホストコンピュータ50は、この論理ボリュームに対して書き込みや読み出しを制御する。
このような、論理ボリュームとハードディスクドライブ装置(HDD)上の記憶領域との関係や、ホストコンピュータ50のアダプタ51〜54がどの論理ボリュームに接続されているか等の、実際にホストコンピュータ50からハードディスクドライブ装置(HDD)に書き込むために必要な情報は、上述の構成情報としてシェアードメモリ(SM)71の中に蓄積されている。
さらに、内部管理装置は、サービスプロセッサ(SVP)72に設けることが可能である。サービスプロセッサ(SVP)72は、シェアードメモリ(SM)71内の情報を読み出したり、変更したりすることのできるプロセッサであり、ストレージ装置60内の各ポートやシェアードメモリ(SM)71と図示しない装置内部LANで接続されている。また、このサービスプロセッサ(SVP)72は、外部装置例えば、管理サーバ90とLAN80等の通信回線で接続されている。さらに、管理サーバ90には、例えばネットワーク91を通じて構成情報設定用クライアント装置92が接続される。
そして内部管理装置は、シェアードメモリ(SM)71内の構成情報を参照して、通信経路の状態を監視する。また、これにより、一つのマイクロプロセッサ(MP)を閉塞した場合でも、他の経路を通じて、ホストコンピュータ50側アダプタ51〜54から送信されるコマンドが残りのホスト側ポート61〜64のいずれかで受領、解析され、書き込み命令ならデータをキャッシュメモリ65に書き込めるように、通信経路が設定されているかどうか判定することができる。
このようにして、上述の構成によれば、ホストコンピュータは交替パスプログラムを用いて自己の複数のアダプタとストレージ装置の複数のホスト側ポートとの通信経路を設定し、ストレージ装置は共有メモリ内に通信経路に関する情報を蓄積し、ストレージ装置の内部管理装置が複数のプロセッサの少なくとも1つを閉塞した場合に通信経路が確保されるかどうかを判定し、確保できる場合に、内部管理装置から管理サーバにその判定の対象となったプロセッサが閉塞可能である旨を通知することができる。
なお本発明は、上述の説明した実施形態に限定されるものではなく、本発明の精神を逸脱することなく種々の変形が可能とされるものである。
本発明を適用した情報管理システムの一実施形態の構成を示すブロック図である。 本発明の一の動作の説明のためのシーケンス図である。 その説明のためのデータベースの構成図である。 その説明のためのデータベースの構成図である。 本発明の他の動作の説明のためのシーケンス図である。 本発明の動作の説明のためのフローチャート図である。 本発明の動作の説明のための要部のフローチャート図である。 本発明の動作の説明のための要部のフローチャート図である。 本発明の実施形態の他の構成を示すブロック図である。 本発明の実施形態のさらに他の構成を示すブロック図である。 本発明を適用した情報管理システムの他の実施形態の構成を示すブロック図である。 本発明を適用した情報管理システムのさらに他の実施形態の構成を示すブロック図である。 本発明をSAN環境に適用した情報管理システムの実施形態の構成を示すブロック図である。 本発明の要素となる構成を示すブロック図である。 従来の情報管理システムの構成を示すブロック図である。
符号の説明
1…ホストコンピュータ、11,12…パスアダプタ、13…交替パスソフト、14…接続先を示すデータベース、2,3…接続パス、4…ストレージ装置、21,22…クラスタ、23…ハードディスクドライブ装置群、24…内部管理装置、25…入出力ポートの接続先を示すデータベース、5…管理サーバ装置、31…プログラム交換プログラム、32…交換に供するアップデート版のマイクロプログラム、33…クライアントのコンピュータ装置、6…LAN

Claims (4)

  1. 複数のパスアダプタを有するホストコンピュータと、
    前記ホストコンピュータの対応するパスアダプタに接続する複数のホスト側ポートと、前記複数のホスト側ポートを制御する複数のプロセッサと、前記複数のホスト側ポートに接続され前記ホストコンピュータからの命令に応答してデータを一時的に保持するキャッシュメモリとを有するストレージ装置であって、前記複数のプロセッサが参照する前記ストレージ装置の内部構成に関する情報を蓄積する共有メモリと、前記内部構成に関する情報を外部装置に出力する内部管理装置とを有するストレージ装置と、
    前記ストレージ装置内の前記内部管理装置と前記ホストコンピュータとに通信回線を介してそれぞれ接続され、プログラム交換プログラムと更新版プログラムを格納する管理サーバと、からなる情報処理システムであって、
    前記ホストコンピュータは、交替パスプログラムを実行して、前記ホストコンピュータの前記複数のパスアダプタから、前記ストレージ装置の前記複数のホスト側ポート及び前記複数のプロセッサを経由した前記キャッシュメモリまでの複数の通信経路を設定し、
    前記ストレージ装置内の前記内部管理装置は、記共有メモリに前記通信経路に関する情報を蓄積させ、
    前記管理サーバまたは前記内部管理装置により、前記ホスト側ポートごとに前記複数のプロセッサの少なくとも1つを閉塞する場合に、閉塞するプロセッサ以外のプロセッサに係る通信経路が前記共有メモリの前記通信経路に関する情報から検索され、検索結果に基づいて前記複数のパスアダプタから前記キャッシュメモリまでの前記通信経路が確保されるかどうか判定が、前記ホスト側ポート単位で複数のプロセッサについて順次行われ、
    前記管理サーバは、前記閉塞するプロセッサ以外のプロセッサに係る通信経路を確保できると判定された場合、前記ホスト側ポートごとに閉塞可能なプロセッサに係る通信経路を取得し、前記内部管理装置に対し前記ホスト側ポートごとの閉塞可能なプロセッサに係る通信経路を通知し、そして、前記ホストコンピュータに前記内部管理装置に通知した前記閉塞可能なプロセッサに係る通信経路を休止させ、前記ホスト側ポートごとに前記内部管理装置に通知した前記閉塞可能なプロセッサを閉塞して前記更新版プログラムの交換を行う、
    報処理システム。
  2. 複数のパスアダプタを有するホストコンピュータと、
    前記ホストコンピュータの対応するパスアダプタに接続する複数のホスト側ポートと、前記複数のホスト側ポートを制御する複数のプロセッサと、前記複数のホスト側ポートに接続され前記ホストコンピュータからの命令に応答してデータを一時的に保持するキャッシュメモリとを有するストレージ装置であって、前記複数のプロセッサが参照する前記ストレージ装置の内部構成に関する情報を蓄積する共有メモリと、前記内部構成に関する情報を外部装置に出力する内部管理装置とを有するストレージ装置と、
    前記ストレージ装置内の前記内部管理装置と前記ホストコンピュータとに通信回線を介してそれぞれ接続され、プログラム交換プログラムと更新版プログラムを格納する管理サーバと、からなる情報処理システムであって、
    前記ホストコンピュータは、交替パスプログラムを実行して、前記ホストコンピュータの前記複数のパスアダプタから、前記ストレージ装置の前記複数のホスト側ポート及び前記複数のプロセッサを経由した前記キャッシュメモリまでの複数の通信経路を設定し、
    前記ストレージ装置内の前記内部管理装置は、前記共有メモリに前記通信経路に関する情報を蓄積させ、
    前記管理サーバまたは前記内部管理装置により、前記ホスト側ポートごとに前記複数のプロセッサの少なくとも1つを閉塞する場合に、閉塞対象のプロセッサ以外のプロセッサに係る通信経路が前記共有メモリの前記通信経路に関する情報から検索され、検索結果に基づいて前記複数のパスアダプタから前記キャッシュメモリまでの前記通信経路が有効かどうかの判定が、前記ホスト側ポート単位で複数のプロセッサについて順次行われ、
    前記管理サーバは、前記閉塞対象のプロセッサ以外のプロセッサに係る通信経路を確保できないと判定された場合、前記閉塞対象のプロセッサ以外のプロセッサに係る通信経路の少なくとも1つを有効にするためのコマンドを発行し、前記内部管理装置に対し前記閉塞対象のプロセッサに係る通信経路を通知し、そして、前記ホストコンピュータに前記閉塞対象のプロセッサ以外のプロセッサに係る通信経路のうち前記有効にするためのコマンドを発行された通信経路を休止させ、前記閉塞対象のプロセッサを閉塞して前記更新版プログラムの交換を行う、
    情報処理システム。
  3. 複数のパスアダプタを有するホストコンピュータと、
    前記ホストコンピュータの対応するパスアダプタに接続する複数のホスト側ポートと、前記複数のホスト側ポートを制御する複数のプロセッサと、前記複数のホスト側ポートに接続され前記ホストコンピュータからの命令に応答してデータを一時的に保持するキャッシュメモリとを有するストレージ装置であって、前記複数のプロセッサが参照する前記ストレージ装置の内部構成に関する情報を蓄積する共有メモリと、前記内部構成に関する情報を外部装置に出力する内部管理装置とを有するストレージ装置と、
    前記ストレージ装置内の前記内部管理装置と前記ホストコンピュータとに通信回線を介してそれぞれ接続され、プログラム交換プログラムと更新版プログラムを格納する管理サーバと、からなるシステムに用いられる情報処理方法であって、
    前記ホストコンピュータは、交替パスプログラムを実行して、前記ホストコンピュータの前記複数のパスアダプタから、前記ストレージ装置の前記複数のホスト側ポート及び前記複数のプロセッサを経由した前記キャッシュメモリまでの複数の通信経路を設定し、
    前記ストレージ装置内の前記内部管理装置は、記共有メモリに前記通信経路に関する情報を蓄積させ、
    前記管理サーバまたは前記内部管理装置により、前記ホスト側ポートごとに前記複数のプロセッサの少なくとも1つを閉塞する場合に、閉塞するプロセッサ以外のプロセッサに係る通信経路が前記共有メモリの前記通信経路に関する情報から検索され、検索結果に基づいて前記複数のパスアダプタから前記キャッシュメモリまでの前記通信経路が確保されるかどうか判定が、前記ホスト側ポート単位で複数のプロセッサについて順次行われ、
    前記管理サーバは、前記閉塞するプロセッサ以外のプロセッサに係る通信経路を確保できると判定された場合、前記ホスト側ポートごとに閉塞可能なプロセッサに係る通信経路を取得し、前記内部管理装置に対し前記ホスト側ポートごとの閉塞可能なプロセッサに係る通信経路を通知し、そして、前記ホストコンピュータに前記内部管理装置に通知した前記閉塞可能なプロセッサに係る通信経路を休止させ、前記ホスト側ポートごとに前記内部管理装置に通知した前記閉塞可能なプロセッサを閉塞して前記更新版プログラムの交換を行う、
    情報処理方法。
  4. 複数のパスアダプタを有するホストコンピュータと、
    前記ホストコンピュータの対応するパスアダプタに接続する複数のホスト側ポートと、前記複数のホスト側ポートを制御する複数のプロセッサと、前記複数のホスト側ポートに接続され前記ホストコンピュータからの命令に応答してデータを一時的に保持するキャッシュメモリとを有するストレージ装置であって、前記複数のプロセッサが参照する前記ストレージ装置の内部構成に関する情報を蓄積する共有メモリと、前記内部構成に関する情報を外部装置に出力する内部管理装置とを有するストレージ装置と、
    前記ストレージ装置内の前記内部管理装置と前記ホストコンピュータとに通信回線を介してそれぞれ接続され、プログラム交換プログラムと更新版プログラムを格納する管理サーバと、からなるシステムに用いられる情報処理方法であって、
    前記ホストコンピュータは、交替パスプログラムを実行して、前記ホストコンピュータの前記複数のパスアダプタから、前記ストレージ装置の前記複数のホスト側ポート及び前記複数のプロセッサを経由した前記キャッシュメモリまでの複数の通信経路を設定し、
    前記ストレージ装置内の前記内部管理装置は、前記共有メモリに前記通信経路に関する情報を蓄積させ、
    前記管理サーバまたは前記内部管理装置により、前記ホスト側ポートごとに前記複数のプロセッサの少なくとも1つを閉塞する場合に、閉塞対象のプロセッサ以外のプロセッサに係る通信経路が前記共有メモリの前記通信経路に関する情報から検索され、検索結果に基づいて前記複数のパスアダプタから前記キャッシュメモリまでの前記通信経路が有効かどうかの判定が、前記ホスト側ポート単位で複数のプロセッサについて順次行われ、
    前記管理サーバは、前記閉塞対象のプロセッサ以外のプロセッサに係る通信経路を確保できないと判定された場合、前記閉塞対象のプロセッサ以外のプロセッサに係る通信経路の少なくとも1つを有効にするためのコマンドを発行し、前記内部管理装置に対し前記閉塞対象のプロセッサに係る通信経路を通知し、そして、前記ホストコンピュータに前記閉塞対象のプロセッサ以外のプロセッサに係る通信経路のうち前記有効にするためのコマンドを発行された通信経路を休止させ、前記閉塞対象のプロセッサを閉塞して前記更新版プログラムの交換を行う、
    情報処理方法。
JP2004050041A 2004-02-25 2004-02-25 情報処理システム、および情報処理方法 Expired - Fee Related JP4497953B2 (ja)

Priority Applications (5)

Application Number Priority Date Filing Date Title
JP2004050041A JP4497953B2 (ja) 2004-02-25 2004-02-25 情報処理システム、および情報処理方法
US10/826,470 US7003595B2 (en) 2004-02-25 2004-04-16 Information processing system and information processing method
EP04254967A EP1569084B1 (en) 2004-02-25 2004-08-18 Information processing system and information processing method
DE602004004063T DE602004004063T2 (de) 2004-02-25 2004-08-18 Informationsverarbeitungssystem und -verfahren
US11/264,443 US7590719B2 (en) 2004-02-25 2005-10-31 System and a method for blocking off processors when communication paths between adapters and a cache memory are determined to be secure

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2004050041A JP4497953B2 (ja) 2004-02-25 2004-02-25 情報処理システム、および情報処理方法

Publications (2)

Publication Number Publication Date
JP2005242574A JP2005242574A (ja) 2005-09-08
JP4497953B2 true JP4497953B2 (ja) 2010-07-07

Family

ID=34747473

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2004050041A Expired - Fee Related JP4497953B2 (ja) 2004-02-25 2004-02-25 情報処理システム、および情報処理方法

Country Status (4)

Country Link
US (2) US7003595B2 (ja)
EP (1) EP1569084B1 (ja)
JP (1) JP4497953B2 (ja)
DE (1) DE602004004063T2 (ja)

Families Citing this family (23)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4503470B2 (ja) * 2005-03-17 2010-07-14 富士通株式会社 サーバ管理装置及び計算機サーバ
US8018844B2 (en) * 2005-08-24 2011-09-13 International Business Machines Corporation Reliable message transfer over an unreliable network
JP2007219571A (ja) 2006-02-14 2007-08-30 Hitachi Ltd 記憶制御装置及びストレージシステム
US7962567B1 (en) 2006-06-27 2011-06-14 Emc Corporation Systems and methods for disabling an array port for an enterprise
US7937481B1 (en) 2006-06-27 2011-05-03 Emc Corporation System and methods for enterprise path management
JP5084236B2 (ja) * 2006-11-30 2012-11-28 東京エレクトロン株式会社 デバイス製造装置およびデバイス製造方法
JP4940967B2 (ja) * 2007-01-30 2012-05-30 富士通株式会社 ストレージシステム、ストレージ装置、ファームウェアの活性交換方法、ファームウェアの活性交換プログラム
WO2008114360A1 (ja) 2007-03-16 2008-09-25 Fujitsu Limited ストレージシステム、ストレージ装置、ファームウェアの活性交換方法
US8918537B1 (en) * 2007-06-28 2014-12-23 Emc Corporation Storage array network path analysis server for enhanced path selection in a host-based I/O multi-path system
US8204980B1 (en) 2007-06-28 2012-06-19 Emc Corporation Storage array network path impact analysis server for path selection in a host-based I/O multi-path system
JP4635032B2 (ja) * 2007-08-07 2011-02-16 株式会社東芝 記憶制御装置の制御プログラムの更新方法
JP5217896B2 (ja) * 2007-11-16 2013-06-19 富士通株式会社 ストレージシステム、ストレージ装置、ホスト装置
JP4467623B2 (ja) 2008-03-19 2010-05-26 富士通株式会社 アップデート管理プログラム、管理ノード、アップデート管理方法、およびクラスタシステム
JP5195213B2 (ja) * 2008-09-19 2013-05-08 富士通株式会社 アップデート制御プログラム、アップデート制御装置、およびアップデート制御方法
JP2010152508A (ja) * 2008-12-24 2010-07-08 Fujitsu Ltd 制御装置、ディスクアレイ装置および制御方法
US8996909B2 (en) * 2009-10-08 2015-03-31 Microsoft Corporation Modeling distribution and failover database connectivity behavior
JP5447626B1 (ja) * 2012-09-25 2014-03-19 日本電気株式会社 クラスタシステム及びクラスタシステムのアップデート方法
US9230009B2 (en) * 2013-06-04 2016-01-05 International Business Machines Corporation Routing of questions to appropriately trained question and answer system pipelines using clustering
US9348900B2 (en) 2013-12-11 2016-05-24 International Business Machines Corporation Generating an answer from multiple pipelines using clustering
US9258242B1 (en) 2013-12-19 2016-02-09 Emc Corporation Path selection using a service level objective
RU2013156784A (ru) 2013-12-20 2015-06-27 ИЭмСи КОРПОРЕЙШН Способ и устройство выбора маршрута чтения и записи данных
JP6484965B2 (ja) * 2014-09-03 2019-03-20 富士通株式会社 ストレージ装置、ファームウェアの更新方法、およびファームウェアの更新プログラム
US10762021B2 (en) * 2016-07-11 2020-09-01 Hitachi, Ltd. Information processing system, and control method of information processing system

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2003099384A (ja) * 2001-09-20 2003-04-04 Nec Corp 負荷分散システム、負荷分散システムのホストコンピュータ、及び負荷分散プログラム

Family Cites Families (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH08221309A (ja) 1995-02-15 1996-08-30 Hitachi Ltd 並列計算機システム
JP3224970B2 (ja) * 1995-08-22 2001-11-05 株式会社日立製作所 プログラム交換可能な磁気記憶装置制御システム及びプログラム交換方法
JP3809915B2 (ja) * 1995-12-28 2006-08-16 富士通株式会社 入出力構成変更装置
US5913227A (en) * 1997-03-24 1999-06-15 Emc Corporation Agent-implemented locking mechanism
US6260120B1 (en) * 1998-06-29 2001-07-10 Emc Corporation Storage mapping and partitioning among multiple host processors in the presence of login state changes and host controller replacement
JP2003131897A (ja) 2001-10-24 2003-05-09 Hitachi Ltd ポートを内蔵したストレージ
JP2003345631A (ja) * 2002-05-28 2003-12-05 Hitachi Ltd 計算機システム及び記憶領域の割当方法
US7260628B2 (en) * 2002-09-06 2007-08-21 Hitachi, Ltd. Event notification in storage networks
US6920514B2 (en) * 2002-10-10 2005-07-19 International Business Machines Corporation Method, apparatus and system that cache promotion information within a processor separate from instructions and data
US7277431B2 (en) * 2002-10-31 2007-10-02 Brocade Communications Systems, Inc. Method and apparatus for encryption or compression devices inside a storage area network fabric
US20040210656A1 (en) * 2003-04-16 2004-10-21 Silicon Graphics, Inc. Failsafe operation of storage area network
US7194690B2 (en) * 2003-04-17 2007-03-20 Lenovo (Singapore) Pte. Ltd. Remote support for computer or other electronic device
JP4297747B2 (ja) * 2003-08-06 2009-07-15 株式会社日立製作所 ストレージ装置

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2003099384A (ja) * 2001-09-20 2003-04-04 Nec Corp 負荷分散システム、負荷分散システムのホストコンピュータ、及び負荷分散プログラム

Also Published As

Publication number Publication date
US20060064515A1 (en) 2006-03-23
JP2005242574A (ja) 2005-09-08
US7003595B2 (en) 2006-02-21
DE602004004063T2 (de) 2007-08-16
US7590719B2 (en) 2009-09-15
US20050188126A1 (en) 2005-08-25
DE602004004063D1 (de) 2007-02-15
EP1569084A1 (en) 2005-08-31
EP1569084B1 (en) 2007-01-03

Similar Documents

Publication Publication Date Title
JP4497953B2 (ja) 情報処理システム、および情報処理方法
US6571354B1 (en) Method and apparatus for storage unit replacement according to array priority
US6598174B1 (en) Method and apparatus for storage unit replacement in non-redundant array
JP5478107B2 (ja) 仮想ストレージ装置を管理する管理サーバ装置及び仮想ストレージ装置の管理方法
JP4282464B2 (ja) リモートコピーシステム
JP4341897B2 (ja) 記憶装置システム及びデータ複製方法
US8009501B2 (en) Storage apparatus and power saving method thereof
US8448167B2 (en) Storage system, and remote copy control method therefor
US7467241B2 (en) Storage control method and storage control system
US20070180168A1 (en) Storage system, data processing method and storage apparatus
JP5286212B2 (ja) ストレージクラスタ環境でのリモートコピー制御方法及びシステム
US20120030440A1 (en) Storage system group including scale-out storage system and management method therefor
US7908510B2 (en) Storage system and method of designing disaster recovery constitution
JP2009230385A (ja) ストレージシステム及びストレージシステムにおける論理ユニットの引継方法
US8438316B2 (en) Computer system and its renewal method
EP1538520B1 (en) Storage control apparatus, storage system, and control method for storage system
JP2002366398A (ja) クラスタ構成記憶システム
JP2009026091A (ja) 接続管理プログラム、接続管理方法および情報処理装置
US8788750B2 (en) Managing resources in cluster storage systems
US20050154829A1 (en) Storage system and storage system management method
JP2004341994A (ja) プログラム、情報処理装置、及び情報処理装置の制御方法
JP4635032B2 (ja) 記憶制御装置の制御プログラムの更新方法
JP5359234B2 (ja) ジョブ実行システム、及びジョブフロー引継ぎ制御プログラム
KR20070010156A (ko) 데이터 저장 시스템, 컬러 및 컬러 경계 유지 방법 및 컴퓨터 판독 가능한 프로그램을 기록한 기록 매체
JP4640770B2 (ja) 外部の装置に接続される制御装置

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20061213

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20091110

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20100105

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20100413

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20100413

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130423

Year of fee payment: 3

R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130423

Year of fee payment: 3

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20140423

Year of fee payment: 4

LAPS Cancellation because of no payment of annual fees