JP4188769B2 - Transmission method and apparatus, reception method and apparatus, and communication system using them - Google Patents

Transmission method and apparatus, reception method and apparatus, and communication system using them Download PDF

Info

Publication number
JP4188769B2
JP4188769B2 JP2003200725A JP2003200725A JP4188769B2 JP 4188769 B2 JP4188769 B2 JP 4188769B2 JP 2003200725 A JP2003200725 A JP 2003200725A JP 2003200725 A JP2003200725 A JP 2003200725A JP 4188769 B2 JP4188769 B2 JP 4188769B2
Authority
JP
Japan
Prior art keywords
signal
unit
information
information signal
error
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP2003200725A
Other languages
Japanese (ja)
Other versions
JP2005045376A (en
Inventor
健一郎 島田
吉雅 草野
智洋 鈴木
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Kyocera Corp
Original Assignee
Kyocera Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Kyocera Corp filed Critical Kyocera Corp
Priority to JP2003200725A priority Critical patent/JP4188769B2/en
Publication of JP2005045376A publication Critical patent/JP2005045376A/en
Application granted granted Critical
Publication of JP4188769B2 publication Critical patent/JP4188769B2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Landscapes

  • Error Detection And Correction (AREA)
  • Digital Transmission Methods That Use Modulated Carrier Waves (AREA)
  • Detection And Prevention Of Errors In Transmission (AREA)

Description

【0001】
【発明の属する技術分野】
本発明は送信技術ならびに受信技術に関する。特に、データの伝送速度を向上させ、さらにデータの伝送品質も向上させる送信方法および装置ならびに受信方法および装置に関する。
【0002】
【従来の技術】
ディジタル無線通信システムにおいて、データの伝送速度を向上させるひとつの手段は、変調多値数の増加であり、例えば、QPSK(QuadraturePhase Shift Keying)から多値直交変調方式の16QAM(Quadrature Amplitud Modulation)や64QAMにすれば、データの伝送速度はそれぞれ2倍と3倍増加する。一方、変調多値数が増加すれば、一般的に雑音等に対してデータが誤りやすくなる、すなわちデータの伝送品質が低くなる傾向にある。データの伝送品質を向上させるための手段として、誤り訂正があるが、その反面、誤り訂正で付加されるビットによって、データの伝送速度を低下させる。データの伝送速度と伝送品質のトレードオフを図り、両者を共にある程度向上させる手段に、多値変調方式の一部のビットに対して誤り訂正を行い、残りのビットは誤り訂正を行わない伝送方法がある。
【0003】
例えば、16QAMではひとつの情報シンボルあたり4ビットのデータを伝送するが、そのうちの2ビットに誤り訂正を行い、残りの2ビットは誤り訂正を行わない。図9は、このような手段によって配置した16QAMのコンスタレーションを示す。図9において、○で示したシンボルは下位2ビットが「00」のシンボルであり、△で示したシンボルは「11」のシンボルであり、□で示したシンボルは「01」のシンボルであり、◎で示したシンボルは「10」のシンボルである。このような配置により、下位2ビットのみが異なるシンボル間の符号間距離は短く、一方上位2ビットのみが異なるシンボル間の符号間距離が長くなっている。そこで、誤り訂正を行ったビットを下位2ビットに配置し、誤り訂正を行っていないビットを上位2ビットに配置すれば、上位2ビットは誤り訂正されないが、符号間距離が大きくなって誤り耐性が強くなる(例えば、特許文献1参照。)。
【0004】
【特許文献1】
特開平9−326713号公報
【0005】
【発明が解決しようとする課題】
誤り訂正を行っていないビットは、伝送品質を高めるため、符号間距離が大きくなるようにコンスタレーション上で配置されているが、さらに伝送品質を高めるためには、誤り訂正を行っていないビットにも誤り訂正を行う必要がある。しかし、伝送速度を考慮すれば、既に誤り訂正を行っているビットより冗長度が小さくなるような誤り訂正、一般的にはより誤り訂正能力の小さい誤り訂正の方が望ましい。また、新たな誤り訂正の付加によって送信側の処理が増加するが、さらに受信側では、一般的に受信信号を軟判定したビット数の多い信号にもとづいて復調するため、送信側よりも処理量の増加が大きい。そのため、受信側での処理を低減する必要がある。
【0006】
本発明者はこうした状況を認識して、本発明をなしたものであり、その目的は、高い伝送速度と伝送品質を実現しながら、処理量の増加を抑えた送信方法および装置ならびに受信方法および装置を提供することである。
【0007】
【課題を解決するための手段】
本発明のある態様は、送信装置である。この装置は、処理対象の原情報信号を第1情報信号と第2情報信号に分割する分割部と、第1情報信号から第1冗長信号を生成する第1冗長信号生成部と、第1情報信号と第2情報信号から第2冗長信号を生成する第2冗長信号生成部と、第2情報信号と生成した第2冗長信号を畳み込み符号化する畳み込み符号化部と、ひとつの情報シンボルの一部に第1情報信号と生成した第1冗長信号を配置し、ひとつの情報シンボルの残りの部分に畳み込み符号化した信号を配置した形で変調する変調部とを含む。
【0008】
以上の装置により、第1情報信号に第1冗長信号をあわせてひとつの情報シンボルに配置するため、誤りの検出が容易になり、さらに第2冗長信号を第2情報信号と共に畳み込み符号化するため、第1情報信号の伝送効率を低下させずに、誤り訂正能力の向上が可能になる。
【0009】
第1冗長信号生成部は、第1情報信号のうちの所定の周期を有した信号の偶奇性にもとづいて、第1冗長信号を生成し、第2冗長信号生成部は、第1情報信号と第2情報信号から巡回符号方式によって、第2冗長信号を生成してもよい。
「所定の周期」は、受信側が認識できればよく、必ずしも一定の周期でなくてもよい。
【0010】
本発明の別の態様は、受信装置である。この装置は、畳み込み符号化された信号と、ブロック符号化された非畳み込み符号化の信号を含んだ信号を入力する入力部と、入力した信号のうち、畳み込み符号化された信号を最尤復号して、第情報信号を導出する最尤復号部と、導出した第情報信号にもとづいて、入力した信号から非畳み込み符号化の信号を推定する推定部と、入力した信号を硬判定する硬判定部と、推定した非畳み込み符号化の信号に対する硬判定した信号の誤りの程度を計算する誤り計算部と、計算した誤りの程度に応じて、推定した非畳み込み符号化の信号をブロック復号して、第情報信号を導出するブロック復号部と、導出した第情報信号と導出した第情報信号をもとにした原情報信号を出力する出力部とを含む。
【0011】
「誤りの程度」には、誤り率、誤り数、誤差などが含まれ、誤りが多い場合と少ない場合が区別できるものであればよい。
以上の装置により、誤りの程度に応じてブロック復号を実行するため、処理量の削減が可能になる。
【0012】
ブロック復号部は、予め第1のしきい値と第1のしきい値より大きい第2のしきい値を備え、計算した誤りの程度が、第1のしきい値以上でかつ第2のしきい値以下であれば、推定した非畳み込み符号化の情報信号をブロック復号して、第情報信号を導出してもよい。
「以上」や「以下」は、「より上」や「より下」であってもよい。
【0013】
導出した第情報信号には巡回冗長信号が統合され、推定した非畳み込み符号化の信号にはパリティ冗長信号が統合されており、ブロック復号部は、巡回冗長信号によって、推定した非畳み込み符号化の信号と導出した第情報信号をもとにした合成信号を巡回冗長検査する巡回冗長検査部と、巡回冗長検査した合成信号に誤りが存在する場合に、パリティ冗長信号によって、推定した非畳み込み符号化の信号をパリティ検査するパリティ検査部と、パリティ検査した非畳み込み符号化の信号に誤りが存在する場合に、推定した非畳み込み符号化の信号のうち、所定の信号を反転させる反転部とを含み、反転部は、巡回冗長検査した合成信号に誤りが存在しなくなるまで、推定した非畳み込み符号化の信号のうちの反転させる信号を繰返し変更して、巡回冗長検査部とパリティ検査部の処理が再度行われてもよい。
【0014】
「反転させる信号を繰返し変更」について、変更する順番は任意のものでかまわず、結果的に誤った信号が検出できればよく、あるいは検出できない場合にすべての信号を反転して巡回冗長検査部とパリティ検査部の処理が行われればよい。
【0015】
巡回冗長検査部で、巡回冗長検査した合成信号に誤りが存在し、パリティ検査部で、パリティ検査した非畳み込み符号化の信号に誤りが存在しない場合、反転部は、推定した非畳み込み符号化の信号のうちの所定の信号を反転させずに、推定した非畳み込み符号化の信号から第情報信号を導出してもよい。
【0016】
本発明のさらに別の態様も、受信装置である。この装置は、巡回冗長信号を含んだ畳み込み符号化された信号と、パリティ冗長信号を含んだ非畳み込み符号化の信号を組み合わせた信号を入力する入力部と、入力した信号のうち、畳み込み符号化された信号を最尤復号して、第情報信号を導出する最尤復号部と、導出した第情報信号にもとづいて、入力した信号から非畳み込み符号化の信号を推定する推定部と、巡回冗長信号によって、推定した非畳み込み符号化の信号と導出した第情報信号をもとにした合成信号を巡回冗長検査する巡回冗長検査部と、巡回冗長検査した合成信号に誤りが存在する場合に、パリティ冗長信号によって、推定した非畳み込み符号化の信号をパリティ検査するパリティ検査部と、パリティ検査した非畳み込み符号化の信号に誤りが存在する場合に、巡回冗長検査した合成信号に誤りが存在しなくなるまで、推定した非畳み込み符号化の信号のうち、所定の信号を反転させる反転部と、推定した非畳み込み符号化の信号から第情報信号を導出し、導出した第情報信号と当該第情報信号をもとにした原情報信号を出力する出力部とを含む。
【0017】
本発明のさらに別の態様は、通信システムである。この通信システムは、送信装置と、送信装置からの信号を入力する受信装置を含む。この通信システムにおいて、送信装置は、処理対象の原情報信号を第1情報信号と第2情報信号に分割し、第1情報信号から冗長信号を生成するともに、ひとつの情報シンボルの一部に第1情報信号と生成した冗長信号を配置し、ひとつの情報シンボルの残りの部分に第2情報信号を畳み込み符号化した信号を配置した形で送信し、受信装置は、畳み込み符号化された信号を最尤復号して、第2情報信号を導出し、導出した第2情報信号をもとに入力した信号から推定した非畳み込み符号化の信号に対して、入力した信号を硬判定した信号の誤りの程度を計算し、計算した誤りの程度に応じて、推定した非畳み込み符号化の信号に含まれた冗長信号を処理し、推定した非畳み込み符号化の信号から第1情報信号を導出する。
【0018】
本発明のさらに別の態様は、送信方法である。この方法は、処理対象の原情報信号を第1情報信号と第2情報信号に分割し、第1情報信号から第1冗長信号を生成するともに、第1情報信号と第2情報信号から第2冗長信号を生成し、第2情報信号と生成した第2冗長信号を畳み込み符号化し、ひとつの情報シンボルの一部に第1情報信号と生成した第1冗長信号を配置し、ひとつの情報シンボルの残りの部分に畳み込み符号化した信号を配置した形で送信する。
【0019】
本発明のさらに別の態様は、受信方法である。この方法は、第1情報信号および冗長信号を含んだ非畳み込み符号化の信号と、畳み込み符号化された信号とを入力し、畳み込み符号化された信号を最尤復号して、第情報信号を導出し、導出した第情報信号をもとに入力した信号から推定した非畳み込み符号化の信号に対して、入力した信号を硬判定した信号の誤りの程度を計算し、冗長信号の処理に先立って計算した誤りの程度に応じた処理方法を決定し、当該処理方法に応じて推定した非畳み込み符号化の信号から第情報信号を導出する。
【0020】
なお、以上の構成要素の任意の組合せ、本発明の表現を方法、装置、システム、記録媒体、コンピュータプログラムなどの間で変換したものもまた、本発明の態様として有効である。
【0021】
【発明の実施の形態】
(実施の形態1)
実施の形態1は、16QAMの変調方式を使用し、かつひとつの情報シンボルに含まれた4ビットのうち2ビットを畳み込み符号化した信号を送受信する送信装置と受信装置に関する。本実施の形態に係る送信装置は、送信すべき原情報信号を最終的に畳み込み符号化しない第1情報信号と、畳み込み符号化する第2情報信号に分割し、第1情報信号の伝送誤りを検出するために、第1情報信号からパリティビットを生成する。一方、第1情報信号の伝送誤り耐性を高くするために、第1情報信号と第2情報信号をCRC(Cyclic Redundancy Check)符号化して、CRCビットを生成する。第1情報信号の伝送効率を低下させず、かつCRC符号化による誤り訂正能力を高くするために、CRCビットを第2情報信号に付加して、畳み込み符号化する。このように畳み込み符号化した信号(以下、「畳み込み符号化信号」という)と畳み込み符号化しない信号(以下、「非畳み込み符号化信号」という)をひとつの情報シンボルに配置して送信する。
【0022】
本実施の形態に係る受信装置は、受信信号をビタビ復号して、第2情報信号とCRCビットを導出すると共に、非畳み込み符号化信号を推定する。また、受信信号を硬判定し、推定した非畳み込み符号化信号に対する硬判定した受信信号の誤り率を計算して、受信信号の品質を推定する。誤り率が第1のしきい値より小さければ、誤りの影響はほとんど無視できるため、非畳み込み符号化信号からパリティビットを除去して第1情報信号を導出する。また、第1のしきい値より大きな第2のしきい値も設けられており、誤り率が第2のしきい値以上であれば、CRCビットによる誤り訂正もできないため、非畳み込み符号化信号をCRC復号処理しない。そのため、誤り率が第1のしきい値以上で第2のしきい値より小さい場合のみ、非畳み込み符号化信号からCRCビットとパリティビットを使用して第1情報信号を導出し、処理量の低減を図る。
【0023】
図1は、実施の形態1に係る送信装置100の構成を示す。送信装置100は、分割部10、パリティビット付加部12、CRCビット付加部14、速度変換部16、畳み込み符号部18、変調部20、無線部22、送信用アンテナ26、制御部24を含む。
【0024】
分割部10は、送信すべき原情報信号を第1情報信号と第2情報信号に分割する。第1情報信号と第2情報信号の割合は、畳み込み符号化の符号化率等に応じて決定される。
【0025】
パリティビット付加部12は、第1情報信号を所定のビット数単位で構成されるブロックに分け、各ブロックの偶奇性が予め定めた偶数あるいは奇数になるようにパリティビットを生成する。さらに、第1情報信号にパリティビットを付加した非畳み込み符号化信号を出力する。
【0026】
CRCビット付加部14は、巡回符号方式であるCRC符号化によって、第1情報信号と第2情報信号からCRCビットを生成する。さらに、第2情報符号にCRCビットを付加して出力する。
【0027】
速度変換部16は、パリティビット付加部12の出力信号とCRCビット付加部14の出力信号の速度を変換する。すなわち、第1情報信号と第2情報信号には、パリティビットとCRCビットがそれぞれ付加されて、第1情報信号と第2情報信号自体の伝送速度が低下しているため、伝送速度を増加させる。
【0028】
畳み込み符号部18は、第2情報符号とCRCビットを組み合わせた信号を畳み込み符号化して、畳み込み符号化信号を生成する。畳み込み符号化の符号化率は任意のものとする。
【0029】
変調部20は、畳み込み符号化信号と非畳み込み符号化信号を16QAMにマッピングして変調する。16QAMの情報シンボルにおける畳み込み符号化信号と非畳み込み符号化信号の配置は、図9に示したとおりであり、上位2ビットに非畳み込み符号化信号を配置し、下位2ビットに畳み込み符号化信号を配置する。
【0030】
無線部22は、16QAM変調した信号を無線周波数の信号に周波数変換し、さらに増幅して送信用アンテナ26から出力する。
制御部24は、送信装置100のタイミングの制御と制御信号の生成等を行う。
【0031】
この構成は、ハードウエア的には、任意のコンピュータのCPU、メモリ、その他のLSIで実現でき、ソフトウエア的にはメモリのロードされた予約管理機能のあるプログラムなどによって実現されるが、ここではそれらの連携によって実現される機能ブロックを描いている。したがって、これらの機能ブロックがハードウエアのみ、ソフトウエアのみ、またはそれらの組合せによっていろいろな形で実現できることは、当業者には理解されるところである。
【0032】
図2は、実施の形態1に係る受信装置110の構成を示す。受信装置110は、受信用アンテナ30、無線部32、軟判定部34、領域判定部36、シフトレジスタ38、非畳み込み信号推定部40、畳み込み信号処理部42、統合部44、硬判定部46、比較部48、冗長信号除去部50、ブロック復号部52、選択部54、制御部56を含む。また、畳み込み信号処理部42は、ビタビ復号部58、再符号化部60を含み、ブロック復号部52は、CRC照合部62、パリティ照合部64、ビット反転部66を含む。
【0033】
無線部32は、受信用アンテナ30で受信した無線周波数の信号をベースバンドの信号に周波数変換、復調処理する。
軟判定部34は、ベースバンドの受信信号を軟判定して、ディジタル信号に変換する(以下、軟判定されたベースバンドの受信信号を「ディジタル受信信号」という)。なお、軟判定のビット数は、任意でよい。
【0034】
ビタビ復号部58は、ディジタル受信信号をビタビ復号して、第2情報符号とCRCビットを組み合わせた信号を導出する。すなわち、畳み込み符号化された信号は、図9に示したごとく、ひとつの情報シンボルの中の下位2ビットのみに配置されているため、ディジタル受信信号からビタビ復号によって、下位2ビットの信号が導出される。そのため、上位2ビットの信号に関しては不確定性を有しており、次のとおり処理する。ビタビ復号では、パスメトリックを比較して、最も確からしい情報信号、ここでは第2情報符号とCRCビットを組み合わせた信号を推定するが、このようなパスメトリックは、それまでのパスメトリックにブランチメトリックを加算して更新される。
【0035】
16QAMで配置される4ビットの信号のうち、下位2ビットが「00」となる信号には、「0000」、「0100」、「1000」、「1100」があり、それぞれ16進数で「0」、「4」、「8」、「C」と示される。これらは、図9の○印で示された信号にそれぞれ相当する。ブランチメトリックは、ディジタル受信信号と○印で示された信号との差分によって計算されるので、○印に対して4種類のブランチメトリックが計算される。なお、それまでのパスメトリックは、共通であるため、更新されたパスメトリック間の差は、そのまま4種類のブランチメトリック間の差になり、その大小関係は逆転しない。つまり、ブランチメトリックを求める際に、4種類のブランチメトリックの中から最も値の小さいブランチメトリックの値のみを考慮して、残りは無視すればよい。これを別の言い方で表現すれば、図9の中で、もっともディジタル受信信号に近接した○印のひとつだけを選択して、ブランチメトリックを計算する。このように選択されたひとつの○印の信号を代表信号と呼ぶ。
【0036】
再符号化部60は、ビタビ復号部58でビタビ復号された第2情報符号とCRCビットを組み合わせた信号を再び畳み込み符号化する。
領域判定部36は、16QAMにおけるひとつの情報シンボルの4ビットのうち、非畳み込み符号化信号に対応した上位2ビットの信号と下位2ビットの信号を関連付ける。図3に領域判定部36の出力とディジタル受信信号の位置関係を示す。この場合、9つの領域があり、それぞれ4ビットの値を割当てている。さらに、それぞれの領域意は、9通りの代表信号の組と1対1で対応している。例えば、ディジタル受信信号の位置が×印の場合、領域判定部36の出力は(0010)であり、これは代表信号の組(9、C,6,3)に対応する。すなわち、ディジタル受信信号がどの領域にあるかを判定し、その領域を判定するビットを出力する。
【0037】
シフトレジスタ38は、領域判定部36から出力された領域を判定するビットを、ビタビ復号部58と再符号化部60の処理時間に相当した期間遅延させる。
非畳み込み信号推定部40は、再符号化部60から出力された下位2ビットの信号をもとに、領域を判定するビットに含まれた4つの代表信号からひとつを選択して、上位2ビットの信号、すなわち非畳み込み符号化信号を推定する。例えば、領域を判定するビットが(0010)であり、下位2ビットの信号が(10)ならば、上位2ビットを(00)と特定できる。
【0038】
硬判定部46は、ベースバンドの受信信号を硬判定し、直交座標系での4つの象限のいずれかにベースバンドの受信信号を割当てる。
比較部48は、非畳み込み信号推定部40で推定した非畳み込み符号化信号に対する硬判定部46で硬判定した信号の誤り率を計算する。これを詳細に説明するために、図4において、比較部48での誤りの検出原理を示す。ここでは、説明の容易化のために、16QAMにおけるひとつの情報シンボルのうち、下位2ビットが「11」である△印の信号のみを示した。図中の丸印がディジタル受信信号であり、これを硬判定部46で硬判定すれば、第1象限に属するため「F」と判定される。一方、非畳み込み信号推定部40で推定した非畳み込み符号化信号では、最も距離の近い「3」と判定される。
【0039】
すなわち、両者の値が異なるため、この場合は誤りと判定される。領域判定部36で詳細な領域でディジタル受信信号を判定し、さらに下位2ビットはビタビ復号した信号を使用した非畳み込み符号化信号は、単に硬判定したのみの信号よりも正確である。すなわち、推定した非畳み込み符号化信号は硬判定した信号に対して参照信号とみなせ、硬判定したのみの信号が推定した非畳み込み符号化信号と同一になるような環境では推定した非畳み込み符号化自体に誤りはないと予想できるため、このふたつの信号をもとに、実際の復号を実行する前に、受信信号の品質を推定できる。
【0040】
図5は、比較部48で誤り率を判定するデータの構造を示す。「誤り率」は、前述のとおりの判定を複数のシンボルに対して実行し、その結果から計算された誤り率である。「選択」とは、誤り率に対応した非畳み込み符号化信号の処理内容である。ここでは、ふたつの設定されるしきい値のうち、値が小さい方を第1しきい値とし、値が大きい方を第2しきい値とする。図5では、第2しきい値を0.1に、第1しきい値を0.001に設定する。誤り率が第2しきい値以上で、第1しきい値より下、ここでは「0.1以上」と「0.001より下」では、CRCビットをもとにしたブロック復号を実行しない。前者では、ブロック復号で誤り訂正ができないほど非畳み込み符号化信号が誤っているためであり、後者では、ブロック復号をしなくても影響がないほどの誤りしかないためである。誤り率が第2しきい値より下で、第1しきい値以上、ここでは「0.1より下で、0.001以上」では、ブロック復号による効果が得られるため、ブロック復号する。
【0041】
図1に戻る。統合部44は、非畳み込み信号推定部40で導出した非畳み込み符号化信号、すなわち第1情報信号とパリティビットと、ビタビ復号部58で導出した第2情報信号とCRCビットを統合する。
【0042】
CRC照合部62は、CRCビットをもとに、導出した第1情報信号と第2情報信号を巡回冗長検査する。誤りがなければ、後述する選択部54に導出した第1情報信号と第2情報信号を出力するが、誤りがあれば、導出した第2情報信号とパリティビットをパリティ照合部64に出力する。
【0043】
パリティ照合部64は、パリティビットをもとに、導出した第2情報信号の偶奇性を検査する。誤っていれば、導出した第2情報信号とパリティビットをビット反転部66に出力する。
【0044】
ビット反転部66は、導出した第2情報信号をパリティビット挿入のブロックに分割して、そのうちのひとつのブロックにおける所定のビットの値を反転させる。所定のビットの値を反転させた第2情報信号(以下、「反転第2情報信号」という)の偶奇性が再び検査され、巡回符号検査に誤りがなくなるまで反転させるビットを変更して反転第2情報信号が生成され続ける。その際、反転させるビットはひとつのブロック内の最初のビットから最後のビットに変更していく。さらに、ひとつのブロックが終了すると、次のブロックで同一の処理を行う。
【0045】
冗長信号除去部50は、導出した第1情報信号、第2情報信号、CRCビット、パリティビットを統合した信号からCRCビット、パリティビットを除去する。比較部48での誤り率の判定によって、ブロック復号を実行しない場合に、冗長信号除去部50からの信号が最終的に出力される。なお、このような処理が可能な理由は、第1情報信号と第2情報信号に対して畳み込み符号化ではなく、CRC符号化に例示されるブロック符号化がなされているためである。
【0046】
選択部54は、比較部48での誤り率の判定に応じて、出力信号を切り替える。図5の場合では、誤り率が「0.1以上」と「0.001より下」の場合、選択部54は、冗長信号除去部50からの第1情報信号と第2情報信号を出力する。また、誤り率が「0.1より下で、0.001以上」の場合、選択部54は、ブロック復号部52からの第1情報信号と第2情報信号を出力する。
制御部56は、受信装置110のタイミングの制御と制御信号の生成等を行う。
【0047】
図6(a)−(l)は、送信装置100と受信装置110で処理されるデータを示す。図中の「P1」等は、図1と図2に示された「P1」等に対応し、ここでは、「P1」等でのデータ構成を示す。なお、P1からP6までが、送信装置100に示され、P7からP12が、受信装置110に示されている。図6(a)は、P1でのデータであり、第2情報信号を示す。図6(b)は、P2でのデータであり、第1情報信号を示す。図6(c)は、P3のデータであり、第1情報信号のブロック「b1、b2、b3」にパリティビット「p1」が付加され、それらが繰り返し配置されている。図6(d)は、P4のデータであり、第2情報信号「a1、a2、・・・、am」にCRCビット「C1、・・・、Ci」が付加されている。図6(e)は、P5のデータであり、畳み込み符号化信号である。図6(f)は、P6のデータであり、16QAMにマッピングされている。
【0048】
図6(g)は、P7のデータであり、軟判定されている。なお、軟判定部34から領域判定部36への信号線と軟判定部34からビタビ復号部58への信号線は、同一の信号が伝送されるため、共にP7とした。図6(h)は、P8のデータであり、ビタビ復号によって導出した第2情報信号とCRCビットが配置されている。図6(i)は、P9のデータであり、畳み込み符号化信号である。図6(j)は、P10のデータであり、推定された非畳み込み符号化信号として、第1情報信号とパリティ信号が配置されている。図6(k)は、P11のデータであり、導出した第1情報信号、第2情報信号、CRCビット、パリティビットが配置されている。なお、統合部44から冗長信号除去部50への信号線と統合部44からCRC照合部62への信号線は、同一の信号が伝送されるため、共にP11とした。図6(l)は、P12のデータであり、導出した第1情報信号、パリティビットが配置されている。
【0049】
図7は、受信装置110の復号手順を示すフローチャートである。比較部48は、誤り率が第1しきい値以上であり(S10のY)、誤り率が第2しきい値より下であって(S12のY)、CRC照合部62は、CRC誤りがあれば(S14のY)、ブロック復号部52は、エラー数Eを0に設定して、パリティ符号の対象とするブロック番号Nを1に設定する(S16)。パリティ照合部64は、Nブロックにパリティ誤りがあれば(S18のY)、データ番号Dを1に設定する(S20)。ビット反転部66は、NブロックのデータDのビットを反転する(S22)。それにもかかわらず、Nブロックにパリティ誤りがあれば(S24のY)、NブロックのデータDのビットを反転し(S26)、Dが、最大値Dmaxでなければ(S28のN)、Dに1を加算し(S30)、ステップ22以降の処理を繰り返す。Dが、最大値Dmaxになれば(S28のY)、Eに1加算する(S32)。
【0050】
なお、データDのビットを反転した結果、Nブロックにパリティ誤りがなくなれば(S24のN)、ステップ26からステップ32までの処理をスキップする。Nが最大値Nmaxでなければ(S34のN)、Nに1を加算し(S36)、ステップ18以降の処理を繰り返す。Nが最大値Nmaxになり(S34のY)、Eが最大値Emaxであれば(S38のY)、制御部56は、フレームの削除を決定し、再送を指示する(S40)。一方、Eが最大値Emaxでなければ(S38のY)、そのまま処理を終了する。また、誤り率が第1しきい値以上でない場合(S10のN)、CRC誤りがない場合(S14のN)、そのまま処理を終了する。さらに、誤り率が第2しきい値より下でない場合(S12のN)、フレームを削除し、再送を指示する(S40)。なお、ここでは、CRC誤りがあり、かつパリティ誤りがある場合に、所定のビットを反転させてパリティ誤りがなければ(S14のN)、CRC誤りもないと推定して処理を実行したが、パリティ誤りがなくなった後さらに、CRC誤りの有無を検出してもよい。
【0051】
以上の構成による送信装置100と受信装置110の動作を説明する。分割部10は、原情報信号を第1情報信号と第2情報信号に分割する。パリティビット付加部12は、第1情報信号からパリティビットを生成し、それらを組み合わせて非畳み込み符号化信号とする。CRCビット付加部14は、第1情報信号と第2情報信号からCRCビットを生成する。畳み込み符号部18が、第2情報信号とCRCビットを組み合わせて畳み込み符号化して畳み込み符号化信号を生成する。変調部20は、畳み込み符号化信号と非畳み込み符号化信号を16QAMにマッピングして、送信信号を生成する。無線部22は、送信信号を無線周波数に変換して、送信用アンテナ26から送信する。
【0052】
無線部32は、受信用アンテナ30が受信した信号をベースバンドに周波数変換し、軟判定部34がベースバンドの受信信号を軟判定してディジタル受信信号を生成する。ビタビ復号部58は、ディジタル受信信号をビタビ復号し、第2情報信号とCRCビットを導出する。領域判定部36、非畳み込み信号推定部40は、再符号化部60で生成された畳み込み符号化信号にもとづいて、ディジタル受信信号から非畳み込み符号化信号を導出する。硬判定部46は、ベースバンドの信号を硬判定し、比較部48は、硬判定した信号と導出した非畳み込み符号化信号との誤り率を計算し、誤り率が第1しきい値と第2しきい値との間の値であったため、ブロック復号を決定する。CRC照合部62は、CRCビットをもとに、導出した第1情報信号と第2情報信号を巡回冗長検査して誤りがあったため、パリティ照合部64とビット反転部66でパリティビットによる偶奇性をもとに、巡回冗長検査に誤りがなくなるまで、導出した第1情報信号内の信号をビット反転し、導出した第1情報信号の誤りを訂正する。最終的に、選択部54から第1情報信号と第2情報信号が出力される。
【0053】
本実施の形態によれば、送信装置において、畳み込み符号化しない信号をブロック符号化するが、ブロック符号自体は畳み込み符号化するため、ブロック符号の精度を高め、かつ畳み込み符号化しない信号の伝送効率の低下を防止できる。また、畳み込み符号化しない信号には、パリティ符号を付加するため、誤りの検出が容易になる。受信装置において、ブロック復号に先立って、最尤復号をもとにした信号に対する硬判定の信号の誤り率にもとづいて、ブロック復号の中止を決定するため、処理数が削減可能である。また、ブロック復号と偶奇性による誤り検出を組み合わせることによって、高精度な誤り訂正が可能である。
【0054】
(実施の形態2)
実施の形態2は、実施の形態1と同様に、16QAMの変調方式を使用し、かつひとつの情報シンボルに含まれた4ビットのうち2ビットを畳み込み符号化した信号を受信する受信装置に関するが、パリティビットの検査結果にもとづいてビットを反転させる順番が実施の形態1と異なる。実施の形態1では、非畳み込み符号化信号を複数のブロックに分割して、ブロック内の最初のビットから順にビットを反転させてパリティビットの照合を行っていた。一方、実施の形態2では、推定した非畳み込み符号化信号に対する硬判定した受信信号の誤差を予め計算しておき、誤差が大きい部分に対応したビットから順にビットを反転させてパリティビットの照合を行う。その結果、誤ったビットの訂正が速くなり、処理の高速化につながる。
【0055】
実施の形態2における送信装置100と受信装置110として、図1と図2に示されるものが有効である。比較部48とビット反転部66の機能が一部異なる。
比較部48は、実施の形態1での比較部48の動作に加えて、非畳み込み信号推定部40で推定した非畳み込み符号化信号と硬判定部46で硬判定した信号間の誤差、すなわち信号間のユークリッド距離を計算する。この計算は情報シンボル単位で実行し、その結果をビット反転部66に出力する。
【0056】
ビット反転部66は、実施の形態1と同様に第2情報信号内の所定のビットを反転させるが、最初のビットから順にビットを反転させることは行わずに、比較部48で計算した誤差が大きいビットから順にビットを反転させていく。
【0057】
図8は、実施の形態2に係る復号手順を示すフローチャートである。ステップ62以外は、図7のフローチャートほぼ同一であるため、説明を省略する。ビット反転部66は、NブロックのD番目に誤差が大きいビットの値を反転する(S62)。その後の処理も図7と同一である。
【0058】
以上の構成による受信装置110の動作を説明する。無線部32は、受信用アンテナ30が受信した信号をベースバンドに周波数変換し、軟判定部34がベースバンドの受信信号を軟判定してディジタル受信信号を生成する。ビタビ復号部58は、ディジタル受信信号をビタビ復号し、第2情報信号とCRCビットを導出する。領域判定部36、非畳み込み信号推定部40は、再符号化部60で生成された畳み込み符号化信号にもとづいて、ディジタル受信信号から非畳み込み符号化信号を導出する。硬判定部46は、ベースバンドの硬判定し、比較部48は、硬判定した信号と導出した非畳み込み符号化信号との誤り率を計算し、誤り率が第1しきい値と第2しきい値との間の値であったため、ブロック復号を決定する。また、硬判定した信号と導出した非畳み込み符号化信号との誤差も計算する。CRC照合部62は、CRCビットをもとに、導出した第1情報信号と第2情報信号を巡回冗長検査して誤りがあったため、パリティ照合部64とビット反転部66でパリティビットによる偶奇性をもとに、巡回冗長検査に誤りがなくなるまで、導出した第1情報信号内の信号を比較部48で計算した誤差が大きいビットから順に値を反転し、導出した第1情報信号の誤りを訂正する。最終的に、選択部54から第1情報信号と第2情報信号が出力される。
【0059】
本実施の形態によれば、硬判定した受信信号と最尤復号をもとにした信号の誤差に応じて、ビット反転する順番を決定するため、誤っているビットをより高い確率で推定でき、処理期間の短縮が可能である。
【0060】
以上、本発明を実施の形態をもとに説明した。この実施の形態は例示であり、それらの各構成要素や各処理プロセスの組合せにいろいろな変形例が可能なこと、またそうした変形例も本発明の範囲にあることは当業者に理解されるところである。
【0061】
実施の形態1と2において、CRCビット付加部14とブロック復号部52は、ブロック符号、ブロック復号として、CRC符号を使用した。しかしこれに限らず例えば、BCH符号(Base−Chaudhuri−Hocquenghem code)やリードソロモン符号であってもよい。本変形例によれば、想定される信号の誤りパターンに応じて、最適な誤り訂正が得られる。つまり、ブロック符号であればよい。
【0062】
実施の形態1と2において、比較部48は、誤り率を計算している。しかしこれに限らず例えば、一定期間における誤り数をカウントして、同様の処理を実行してもよい。本変形例によれば、処理がより簡易になる。つまり、誤りの程度が推測できればよい。
【0063】
【発明の効果】
本発明によれば、高い伝送速度と伝送品質を実現しながら、処理量の増加を抑えることができる。
【図面の簡単な説明】
【図1】 実施の形態1に係る送信装置の構成を示す。
【図2】 実施の形態1に係る受信装置の構成を示す。
【図3】 図2の領域判定部の出力とディジタル受信信号の位置関係を示す
【図4】 図2の比較部での誤りの検出原理を示す図である。
【図5】 図2の比較部で誤り率を判定するデータの構造を示す図である。
【図6】 図6(a)−(l)は、図1と図2で処理されるデータを示す図である。
【図7】 図2の復号手順を示すフローチャートである。
【図8】 実施の形態2に係る復号手順を示すフローチャートである。
【図9】 従来の技術に係るコンスタレーションを示す図である。
【符号の説明】
10 分割部、 12 パリティビット付加部、 14 CRCビット付加部、 16 速度変換部、 18 畳み込み符号部、 20 変調部、 22 無線部、 24 制御部、 26 送信用アンテナ、 30 受信用アンテナ、 32 無線部、 34 軟判定部、 36 領域判定部、 38 シフトレジスタ、 40 非畳み込み信号推定部、 42 畳み込み信号処理部、 44 統合部、 46 硬判定部、 48 比較部、 50 冗長信号除去部、 52 ブロック復号部、 54 選択部、 56 制御部、 58 ビタビ復号部、 60 再符号化部、 62 CRC照合部、 64 パリティ照合部、 66 ビット反転部、 100 送信装置、 110 受信装置。
[0001]
BACKGROUND OF THE INVENTION
The present invention relates to a transmission technique and a reception technique. In particular, the present invention relates to a transmission method and apparatus and a reception method and apparatus that improve the data transmission speed and also improve the data transmission quality.
[0002]
[Prior art]
In a digital wireless communication system, one means for improving the data transmission rate is to increase the number of modulation multi-levels. For example, QPSK (Quadrature Phase Shift Keying) to multi-level orthogonal modulation 16QAM (Quadrature Amplitude Modulation) or 64QAM In this case, the data transmission rate is increased by 2 and 3 times, respectively. On the other hand, if the number of modulation multi-values increases, data tends to be easily errored with respect to noise or the like, that is, the data transmission quality tends to be low. As a means for improving the data transmission quality, there is error correction. On the other hand, the data transmission speed is lowered by the bits added in the error correction. A transmission method in which error correction is performed on some bits of the multi-level modulation method and error correction is not performed on the remaining bits as a means to improve the data transmission speed and transmission quality to some extent. There is.
[0003]
For example, in 16QAM, 4-bit data is transmitted per information symbol, but error correction is performed on 2 bits of the data, and error correction is not performed on the remaining 2 bits. FIG. 9 shows a 16QAM constellation arranged by such means. In FIG. 9, a symbol indicated by ○ is a symbol whose lower 2 bits are “00”, a symbol indicated by Δ is a symbol “11”, a symbol indicated by □ is a symbol “01”, Symbols indicated by ◎ are “10” symbols. With such an arrangement, the inter-code distance between symbols that differ only in the lower 2 bits is short, while the inter-code distance between symbols that differ only in the upper 2 bits. Therefore, if the error-corrected bits are arranged in the lower 2 bits and the non-error-corrected bits are arranged in the upper 2 bits, the upper 2 bits are not error-corrected, but the intersymbol distance is increased and error resistance is increased. (For example, refer to Patent Document 1).
[0004]
[Patent Document 1]
Japanese Patent Laid-Open No. 9-326713
[0005]
[Problems to be solved by the invention]
Bits that have not been error-corrected are arranged on the constellation so that the intersymbol distance is increased in order to improve transmission quality, but in order to further improve transmission quality, bits that have not been error-corrected are arranged. It is also necessary to perform error correction. However, in consideration of the transmission rate, it is desirable to perform error correction with less redundancy than bits that have already been error-corrected, and generally error correction with a smaller error correction capability. In addition, processing on the transmission side increases due to the addition of new error correction. However, since the reception side generally demodulates the received signal based on a signal with a large number of bits that is soft-decision, the processing amount is larger than that on the transmission side The increase is large. Therefore, it is necessary to reduce processing on the receiving side.
[0006]
The present inventor has recognized the above situation and made the present invention. The purpose of the present invention is to achieve a high transmission rate and transmission quality while suppressing an increase in processing amount, a receiving method, and a receiving method. Is to provide a device.
[0007]
[Means for Solving the Problems]
One embodiment of the present invention is a transmission device. The apparatus includes a dividing unit that divides an original information signal to be processed into a first information signal and a second information signal, a first redundant signal generation unit that generates a first redundant signal from the first information signal, and first information A second redundant signal generating unit that generates a second redundant signal from the signal and the second information signal, a convolutional encoding unit that performs convolutional encoding of the second information signal and the generated second redundant signal, and one information symbol A modulation unit that modulates the first information signal and the generated first redundant signal in a part, and a convolutionally encoded signal is arranged in the remaining part of one information symbol.
[0008]
With the above apparatus, since the first redundant signal is combined with the first information signal and arranged in one information symbol, it becomes easy to detect an error, and the second redundant signal is convolutionally encoded together with the second information signal. The error correction capability can be improved without reducing the transmission efficiency of the first information signal.
[0009]
The first redundant signal generation unit generates a first redundant signal based on the evenness of a signal having a predetermined period of the first information signal, and the second redundant signal generation unit includes the first information signal and the first information signal. The second redundant signal may be generated from the second information signal by a cyclic code method.
The “predetermined period” only needs to be recognized by the receiving side, and does not necessarily have to be a constant period.
[0010]
Another aspect of the present invention is a receiving device. This device is a convolutional coding Signal And block-coded non-convolutional coding Signal An input unit that inputs a signal including, and convolutional coding of the input signal Signal The maximum likelihood decoding 2 A maximum likelihood decoding unit for deriving an information signal, 2 Non-convolutional coding from input signal based on information signal Signal An estimation unit that estimates the input signal, a hard decision unit that makes a hard decision on the input signal, and an estimated non-convolutional coding Signal An error calculation unit that calculates the error level of a hard-decision signal for, and an estimated non-convolutional coding according to the calculated error level Signal Block decoding 1 A block decoder for deriving an information signal, and a derived first 2 Information signal and derived number 1 And an output unit that outputs an original information signal based on the information signal.
[0011]
The “degree of error” includes an error rate, the number of errors, an error, and the like, and it is only necessary to distinguish between cases where there are many errors and cases where there are few errors.
With the above apparatus, block decoding is executed according to the degree of error, so that the amount of processing can be reduced.
[0012]
The block decoding unit includes a first threshold value and a second threshold value greater than the first threshold value in advance, and the calculated error level is equal to or greater than the first threshold value and the second threshold value. If it is less than or equal to the threshold, the estimated non-convolutionally encoded information signal is block decoded and the first 1 An information signal may be derived.
“More” or “below” may be “above” or “below”.
[0013]
Derived first 2 Cyclic redundant signals are used for information signals Integrated Estimated non-convolutional coding Signal Has a parity redundancy signal Integrated The block decoding unit uses the cyclic redundancy signal to estimate the non-convolutional coding. Signal And derived number 2 Cyclic redundancy check unit that performs cyclic redundancy check on the combined signal based on the information signal, and non-convolutional coding estimated by parity redundant signal when there is an error in the combined signal subjected to cyclic redundancy check Signal Parity check unit for parity check and parity check non-convolutional coding Signal Estimated non-convolutional coding when there is an error in Signal And an inverting unit that inverts a predetermined signal, and the inverting unit estimates the non-convolutional coding until there is no error in the combined signal subjected to the cyclic redundancy check. Signal The signal to be inverted may be repeatedly changed, and the processing of the cyclic redundancy check unit and the parity check unit may be performed again.
[0014]
As for “repetitively change the signal to be inverted”, the order of change may be arbitrary. As a result, it suffices if an erroneous signal can be detected, or if it cannot be detected, all signals are inverted and the cyclic redundancy check unit and parity are changed. What is necessary is just to perform the process of an inspection part.
[0015]
Non-convolutional coding in which there is an error in the composite signal subjected to cyclic redundancy check by the cyclic redundancy check unit, and parity check is performed by the parity check unit Signal If there is no error in the inversion part, the inversion part performs the estimated non-convolutional coding. Signal Estimated non-convolutional coding without inverting the given signal Signal To the second 1 An information signal may be derived.
[0016]
Yet another embodiment of the present invention is also a receiving device. This device uses convolutional coding including cyclic redundancy signals. Signal And non-convolutional coding including parity redundancy Signal An input unit that inputs a combined signal, and convolutional coding of the input signal Signal The maximum likelihood decoding 2 A maximum likelihood decoding unit for deriving an information signal, 2 Non-convolutional coding from input signal based on information signal Signal Estimating part for estimating the non-convolutional coding estimated by the cyclic redundancy signal Signal And derived number 2 Cyclic redundancy check unit that performs cyclic redundancy check on the combined signal based on the information signal, and non-convolutional coding estimated by parity redundant signal when there is an error in the combined signal subjected to cyclic redundancy check Signal Parity check unit for parity check and parity check non-convolutional coding Signal If there is an error in the estimated non-convolutional coding until there is no error in the combined signal subjected to cyclic redundancy check Signal Among them, an inversion unit that inverts a predetermined signal and an estimated non-convolutional coding Signal To the second 1 Deriving the information signal, 2 Information signal and the corresponding 1 And an output unit that outputs an original information signal based on the information signal.
[0017]
Yet another embodiment of the present invention is a communication system. The communication system includes a transmission device and a reception device that inputs a signal from the transmission device. In this communication system, a transmission apparatus divides an original information signal to be processed into a first information signal and a second information signal, generates a redundant signal from the first information signal, and adds a first information signal to a part of one information symbol. One information signal and the generated redundant signal are arranged, and a signal obtained by convolutionally encoding the second information signal is arranged in the remaining part of one information symbol, and the reception apparatus transmits the convolutional coding. Signal The maximum likelihood decoding to derive the second information signal, and the non-convolutional coding estimated from the input signal based on the derived second information signal Signal In contrast, the degree of error of the signal that hard-decided the input signal is calculated, and the estimated non-convolution coding is performed according to the calculated degree of error. Signal Processed non-convolutional coding by processing redundant signals contained in Signal To derive a first information signal.
[0018]
Yet another embodiment of the present invention is a transmission method. In this method, an original information signal to be processed is divided into a first information signal and a second information signal. First Generate redundant signal When Both Generating a second redundant signal from the first information signal and the second information signal, convolutionally encoding the second information signal and the generated second redundant signal; Generated with the first information signal in a part of one information symbol First Place redundant signals on the rest of one information symbol Convolutional coding The transmitted signal is transmitted in the arranged form.
[0019]
Yet another embodiment of the present invention is a reception method. This method A first information signal and Non-convolutional coding including redundant signals And the convolutionally encoded signal Input and convolutional coding Signal The maximum likelihood decoding 2 Deriving the information signal, 2 Nonconvolutional coding estimated from input signal based on information signal Signal On the other hand, the degree of error of the signal obtained by hard-decision of the input signal is calculated, a processing method is determined according to the degree of error calculated prior to the redundant signal processing, and the non-estimated according to the processing method is determined. Convolutional coding Signal To the second 1 Deriving an information signal.
[0020]
It should be noted that any combination of the above-described constituent elements and a conversion of the expression of the present invention between a method, an apparatus, a system, a recording medium, a computer program, etc. are also effective as an aspect of the present invention.
[0021]
DETAILED DESCRIPTION OF THE INVENTION
(Embodiment 1)
Embodiment 1 relates to a transmission apparatus and a reception apparatus that use a 16QAM modulation scheme and transmit / receive a signal obtained by convolutionally coding 2 bits out of 4 bits included in one information symbol. The transmission apparatus according to the present embodiment divides an original information signal to be transmitted into a first information signal that is not finally subjected to convolutional coding and a second information signal that is subjected to convolutional coding, and thereby transmits a transmission error of the first information signal. In order to detect, a parity bit is generated from the first information signal. On the other hand, in order to increase the transmission error tolerance of the first information signal, the first information signal and the second information signal are CRC (Cyclic Redundancy Check) encoded to generate CRC bits. In order to reduce the transmission efficiency of the first information signal and increase the error correction capability by CRC coding, CRC bits are added to the second information signal and convolutional coding is performed. The convolutionally encoded signal (hereinafter referred to as “convolutionally encoded signal”) and the signal that is not subjected to convolutional encoding (hereinafter referred to as “nonconvolutionally encoded signal”) are arranged and transmitted in one information symbol.
[0022]
The receiving apparatus according to the present embodiment performs Viterbi decoding on the received signal, derives the second information signal and CRC bits, and estimates the non-convolution coded signal. Also, the received signal is hard-decided, and the error rate of the hard-decided received signal with respect to the estimated non-convolutional coded signal is calculated to estimate the quality of the received signal. If the error rate is smaller than the first threshold value, the influence of the error can be almost ignored. Therefore, the parity information is removed from the non-convolution coded signal to derive the first information signal. Also, a second threshold value larger than the first threshold value is provided, and if the error rate is equal to or higher than the second threshold value, error correction using CRC bits cannot be performed. Is not subjected to CRC decoding processing. Therefore, only when the error rate is greater than or equal to the first threshold value and smaller than the second threshold value, the first information signal is derived from the non-convolution coded signal using the CRC bits and the parity bits, and the processing amount is reduced. Reduce.
[0023]
FIG. 1 shows a configuration of transmitting apparatus 100 according to Embodiment 1. The transmission apparatus 100 includes a dividing unit 10, a parity bit adding unit 12, a CRC bit adding unit 14, a rate converting unit 16, a convolutional coding unit 18, a modulating unit 20, a radio unit 22, a transmitting antenna 26, and a control unit 24.
[0024]
The dividing unit 10 divides an original information signal to be transmitted into a first information signal and a second information signal. The ratio between the first information signal and the second information signal is determined according to the coding rate of convolutional coding or the like.
[0025]
The parity bit adding unit 12 divides the first information signal into blocks configured in units of a predetermined number of bits, and generates parity bits so that the even-oddness of each block becomes a predetermined even number or odd number. Further, a non-convolution coded signal in which a parity bit is added to the first information signal is output.
[0026]
The CRC bit adding unit 14 generates CRC bits from the first information signal and the second information signal by CRC encoding which is a cyclic code method. Further, a CRC bit is added to the second information code and output.
[0027]
The speed conversion unit 16 converts the speeds of the output signal of the parity bit adding unit 12 and the output signal of the CRC bit adding unit 14. That is, the parity bit and the CRC bit are added to the first information signal and the second information signal, respectively, and the transmission rate of the first information signal and the second information signal itself is lowered, so that the transmission rate is increased. .
[0028]
The convolutional coding unit 18 performs convolutional coding on a signal obtained by combining the second information code and the CRC bits, and generates a convolutional coded signal. The coding rate of convolutional coding is arbitrary.
[0029]
The modulation unit 20 modulates the convolutional coded signal and the non-convolutional coded signal by mapping them to 16QAM. The arrangement of the convolutional coded signal and the non-convolutional coded signal in the 16QAM information symbol is as shown in FIG. 9, where the non-convolutional coded signal is placed in the upper 2 bits and the convolutional coded signal is placed in the lower 2 bits. Deploy.
[0030]
The radio unit 22 frequency-converts the 16QAM-modulated signal into a radio frequency signal, amplifies it, and outputs it from the transmitting antenna 26.
The control unit 24 performs control of the timing of the transmission apparatus 100, generation of a control signal, and the like.
[0031]
This configuration can be realized in terms of hardware by a CPU, memory, or other LSI of an arbitrary computer, and in terms of software, it is realized by a program having a reservation management function loaded in memory. The functional block realized by those cooperation is drawn. Accordingly, those skilled in the art will understand that these functional blocks can be realized in various forms by hardware only, software only, or a combination thereof.
[0032]
FIG. 2 shows a configuration of receiving apparatus 110 according to Embodiment 1. The receiving device 110 includes a receiving antenna 30, a radio unit 32, a soft decision unit 34, a region decision unit 36, a shift register 38, a non-convolution signal estimation unit 40, a convolution signal processing unit 42, an integration unit 44, a hard decision unit 46, A comparison unit 48, a redundant signal removal unit 50, a block decoding unit 52, a selection unit 54, and a control unit 56 are included. The convolution signal processing unit 42 includes a Viterbi decoding unit 58 and a re-encoding unit 60, and the block decoding unit 52 includes a CRC verification unit 62, a parity verification unit 64, and a bit inversion unit 66.
[0033]
The radio unit 32 performs frequency conversion and demodulation processing on a radio frequency signal received by the receiving antenna 30 into a baseband signal.
The soft decision unit 34 performs a soft decision on the baseband received signal and converts it into a digital signal (hereinafter, the softly determined baseband received signal is referred to as a “digital received signal”). The number of soft decision bits may be arbitrary.
[0034]
The Viterbi decoding unit 58 performs Viterbi decoding on the digital reception signal to derive a signal combining the second information code and the CRC bits. That is, as shown in FIG. 9, the convolutionally encoded signal is arranged only in the lower 2 bits in one information symbol, so that the lower 2 bits signal is derived from the digital received signal by Viterbi decoding. Is done. For this reason, the upper 2 bits of the signal have uncertainty and are processed as follows. In Viterbi decoding, path metrics are compared to estimate the most probable information signal, here a signal combining a second information code and CRC bits. Such a path metric is a branch metric in addition to the previous path metric. It is updated by adding.
[0035]
Among the 4-bit signals arranged in 16QAM, the signals whose lower 2 bits are “00” include “0000”, “0100”, “1000”, and “1100”, each of which is “0” in hexadecimal. , “4”, “8”, “C”. These correspond to the signals indicated by circles in FIG. Since the branch metric is calculated based on the difference between the digital received signal and the signal indicated by a circle, four types of branch metrics are calculated for the circle. Since the path metrics so far are common, the difference between the updated path metrics becomes the difference between the four types of branch metrics as it is, and the magnitude relationship is not reversed. That is, when the branch metric is obtained, only the branch metric value having the smallest value among the four types of branch metrics is considered, and the rest may be ignored. In other words, the branch metric is calculated by selecting only one of the circles closest to the digital reception signal in FIG. One signal marked with a circle is selected as a representative signal.
[0036]
The re-encoding unit 60 performs convolutional encoding again on the signal obtained by combining the second information code Viterbi-decoded by the Viterbi decoding unit 58 and the CRC bits.
The region determination unit 36 associates an upper 2-bit signal and a lower 2-bit signal corresponding to a non-convolutional encoded signal among 4 bits of one information symbol in 16QAM. FIG. 3 shows the positional relationship between the output of the area determination unit 36 and the digital reception signal. In this case, there are nine areas, each assigned a 4-bit value. Further, each region has a one-to-one correspondence with nine representative signal sets. For example, when the position of the digital reception signal is marked with x, the output of the area determination unit 36 is (0010), which corresponds to the representative signal set (9, C, 6, 3). That is, it determines which area the digital received signal is in and outputs a bit for determining the area.
[0037]
The shift register 38 delays the bit for determining the region output from the region determination unit 36 for a period corresponding to the processing time of the Viterbi decoding unit 58 and the re-encoding unit 60.
The non-convolutional signal estimation unit 40 selects one of the four representative signals included in the bits for determining the region based on the lower 2 bits signal output from the re-encoding unit 60, and outputs the upper 2 bits. , I.e., a non-convolution coded signal. For example, if the bit for determining the region is (0010) and the signal of the lower 2 bits is (10), the upper 2 bits can be specified as (00).
[0038]
The hard decision unit 46 makes a hard decision on the baseband received signal and assigns the baseband received signal to one of the four quadrants in the orthogonal coordinate system.
The comparison unit 48 calculates the error rate of the signal hard-decided by the hard-decision unit 46 for the non-convolutional encoded signal estimated by the non-convolution signal estimation unit 40. In order to explain this in detail, the principle of error detection in the comparison unit 48 is shown in FIG. Here, for ease of explanation, only a signal of Δ mark whose lower 2 bits are “11” out of one information symbol in 16QAM is shown. Circles in the figure are digital received signals. If the hard decision unit 46 makes a hard decision, it is judged as “F” because it belongs to the first quadrant. On the other hand, the non-convolution encoded signal estimated by the non-convolution signal estimation unit 40 is determined to be “3” having the shortest distance.
[0039]
That is, since both values are different, in this case, it is determined to be an error. A non-convolutionally coded signal using a signal obtained by determining the digital reception signal in a detailed region by the region determination unit 36 and further using the Viterbi-decoded signal in the lower 2 bits is more accurate than a signal that is simply subjected to a hard decision. That is, the estimated non-convolutional coded signal can be regarded as a reference signal for the hard-decision signal, and the estimated non-convolutional coding is used in an environment where the signal that is only hard-decision is the same as the estimated non-convolutional coded signal. Since it can be expected that there is no error in itself, the quality of the received signal can be estimated based on these two signals before the actual decoding is performed.
[0040]
FIG. 5 shows a data structure for determining the error rate by the comparison unit 48. The “error rate” is an error rate calculated from the result obtained by executing the determination as described above for a plurality of symbols. “Selection” is the processing content of the non-convolutionally encoded signal corresponding to the error rate. Here, of the two set threshold values, the smaller value is the first threshold value, and the larger value is the second threshold value. In FIG. 5, the second threshold value is set to 0.1 and the first threshold value is set to 0.001. When the error rate is equal to or higher than the second threshold and is lower than the first threshold, here “0.1 or higher” and “lower than 0.001”, block decoding based on the CRC bits is not executed. This is because the non-convolutional coded signal is so erroneous that error correction cannot be performed by block decoding, and the latter has only an error that does not affect even if block decoding is not performed. When the error rate is lower than the second threshold value and higher than the first threshold value, here “below 0.1 and higher than 0.001”, the effect of block decoding is obtained, so block decoding is performed.
[0041]
Returning to FIG. The integration unit 44 integrates the non-convolution encoded signal derived by the non-convolution signal estimation unit 40, that is, the first information signal and the parity bit, and the second information signal and CRC bit derived by the Viterbi decoding unit 58.
[0042]
The CRC verification unit 62 performs cyclic redundancy check on the derived first information signal and second information signal based on the CRC bits. If there is no error, the first information signal and the second information signal derived to the selection unit 54 described later are output. If there is an error, the derived second information signal and the parity bit are output to the parity verification unit 64.
[0043]
The parity check unit 64 checks the even-oddness of the derived second information signal based on the parity bit. If it is incorrect, the derived second information signal and parity bit are output to the bit inverting unit 66.
[0044]
The bit inversion unit 66 divides the derived second information signal into blocks for inserting parity bits, and inverts the value of a predetermined bit in one of the blocks. The even-oddness of the second information signal (hereinafter referred to as “inverted second information signal”) obtained by inverting the value of a predetermined bit is checked again, and the bit to be inverted is changed until there is no error in the cyclic code check. Two information signals continue to be generated. At that time, the bit to be inverted is changed from the first bit in one block to the last bit. Further, when one block ends, the same processing is performed in the next block.
[0045]
The redundant signal removal unit 50 removes the CRC bits and the parity bits from the signal obtained by integrating the derived first information signal, second information signal, CRC bits, and parity bits. When block decoding is not executed based on the determination of the error rate in the comparison unit 48, the signal from the redundant signal removal unit 50 is finally output. The reason why such processing is possible is that the first information signal and the second information signal are not subjected to convolutional coding but block coding exemplified by CRC coding.
[0046]
The selection unit 54 switches the output signal according to the error rate determination by the comparison unit 48. In the case of FIG. 5, when the error rate is “0.1 or higher” and “below 0.001”, the selection unit 54 outputs the first information signal and the second information signal from the redundant signal removal unit 50. . When the error rate is “below 0.1 and 0.001 or more”, the selection unit 54 outputs the first information signal and the second information signal from the block decoding unit 52.
The control unit 56 controls the timing of the receiving device 110, generates a control signal, and the like.
[0047]
6A to 6L show data processed by the transmission device 100 and the reception device 110. FIG. “P1” and the like in the figure correspond to “P1” and the like shown in FIGS. 1 and 2, and here, the data structure of “P1” and the like is shown. Note that P1 to P6 are shown in the transmitting apparatus 100, and P7 to P12 are shown in the receiving apparatus 110. FIG. 6A shows data at P1 and shows a second information signal. FIG. 6B shows data at P2 and shows a first information signal. FIG. 6C shows P3 data, where the parity bit “p1” is added to the block “b1, b2, b3” of the first information signal, and these are repeatedly arranged. FIG. 6D shows data of P4, and CRC bits “C1,..., Ci” are added to the second information signal “a1, a2,. FIG. 6E shows P5 data, which is a convolutionally encoded signal. FIG. 6F shows P6 data, which is mapped to 16QAM.
[0048]
FIG. 6G shows the data of P7, which is softly determined. The signal line from the soft decision unit 34 to the region decision unit 36 and the signal line from the soft decision unit 34 to the Viterbi decoding unit 58 are both set to P7 because the same signal is transmitted. FIG. 6H shows P8 data, in which a second information signal derived by Viterbi decoding and CRC bits are arranged. FIG. 6 (i) shows data of P9, which is a convolutionally encoded signal. FIG. 6 (j) shows P10 data, in which the first information signal and the parity signal are arranged as the estimated non-convolutional encoded signal. FIG. 6 (k) shows P11 data, in which the derived first information signal, second information signal, CRC bit, and parity bit are arranged. The signal line from the integration unit 44 to the redundant signal removal unit 50 and the signal line from the integration unit 44 to the CRC collation unit 62 are both set to P11 because the same signal is transmitted. FIG. 6 (l) shows P12 data, in which the derived first information signal and parity bits are arranged.
[0049]
FIG. 7 is a flowchart showing a decoding procedure of the receiving apparatus 110. The comparison unit 48 has an error rate equal to or higher than the first threshold value (Y in S10), the error rate is lower than the second threshold value (Y in S12), and the CRC collation unit 62 has a CRC error. If there is (Y in S14), the block decoding unit 52 sets the number of errors E to 0, and sets the block number N that is the target of the parity code to 1 (S16). If there is a parity error in the N block (Y in S18), the parity check unit 64 sets the data number D to 1 (S20). The bit inversion unit 66 inverts the bits of the data D of the N blocks (S22). Nevertheless, if there is a parity error in the N block (Y in S24), the bit of the data D in the N block is inverted (S26), and if D is not the maximum value Dmax (N in S28), 1 is added (S30), and the processing after step 22 is repeated. If D reaches the maximum value Dmax (Y in S28), 1 is added to E (S32).
[0050]
As a result of inverting the bit of data D, if there is no parity error in N blocks (N in S24), the processing from step 26 to step 32 is skipped. If N is not the maximum value Nmax (N in S34), 1 is added to N (S36), and the processes after step 18 are repeated. If N is the maximum value Nmax (Y in S34) and E is the maximum value Emax (Y in S38), the control unit 56 determines to delete the frame and instructs retransmission (S40). On the other hand, if E is not the maximum value Emax (Y in S38), the process is terminated as it is. If the error rate is not greater than or equal to the first threshold value (N in S10), or if there is no CRC error (N in S14), the process ends. Further, if the error rate is not lower than the second threshold value (N in S12), the frame is deleted and retransmission is instructed (S40). Here, when there is a CRC error and there is a parity error, if a predetermined bit is inverted and there is no parity error (N in S14), it is estimated that there is no CRC error. After the parity error disappears, the presence or absence of a CRC error may be detected.
[0051]
Operations of the transmission device 100 and the reception device 110 having the above configuration will be described. The dividing unit 10 divides the original information signal into a first information signal and a second information signal. The parity bit adding unit 12 generates parity bits from the first information signal, and combines them into a non-convolution coded signal. The CRC bit adding unit 14 generates CRC bits from the first information signal and the second information signal. The convolutional coding unit 18 performs convolutional coding by combining the second information signal and the CRC bits to generate a convolutional coded signal. The modulation unit 20 maps the convolution coded signal and the non-convolution coded signal to 16QAM, and generates a transmission signal. The radio unit 22 converts the transmission signal into a radio frequency and transmits it from the transmission antenna 26.
[0052]
The radio unit 32 converts the frequency of the signal received by the receiving antenna 30 into baseband, and the soft decision unit 34 softly decides the baseband received signal to generate a digital received signal. The Viterbi decoding unit 58 performs Viterbi decoding on the digital received signal to derive a second information signal and CRC bits. The region determination unit 36 and the non-convolution signal estimation unit 40 derive a non-convolution coding signal from the digital reception signal based on the convolution coding signal generated by the re-coding unit 60. The hard decision unit 46 makes a hard decision on the baseband signal, and the comparison unit 48 calculates the error rate between the hard decision signal and the derived non-convolution coded signal, and the error rate is equal to the first threshold value and the first threshold value. Since the value is between two threshold values, block decoding is determined. Since the CRC collation unit 62 has an error in the cyclic redundancy check of the derived first information signal and second information signal based on the CRC bit, the parity collation unit 64 and the bit inversion unit 66 use the parity bit for even oddity. Based on the above, the signal in the derived first information signal is bit-inverted until there is no error in the cyclic redundancy check, and the error in the derived first information signal is corrected. Finally, the selection unit 54 outputs the first information signal and the second information signal.
[0053]
According to the present embodiment, a signal that is not subjected to convolutional coding is block-encoded in the transmission apparatus, but the block code itself is subjected to convolutional coding, so that the accuracy of the block code is improved and the transmission efficiency of the signal that is not subjected to convolutional coding. Can be prevented. Further, since a parity code is added to a signal that is not subjected to convolutional coding, error detection is facilitated. In the receiving apparatus, prior to block decoding, the block decoding is decided to be stopped based on the error rate of the hard decision signal with respect to the signal based on the maximum likelihood decoding, so the number of processes can be reduced. In addition, high-precision error correction is possible by combining block decoding and error detection based on even-oddity.
[0054]
(Embodiment 2)
As in Embodiment 1, Embodiment 2 relates to a receiving apparatus that uses a 16QAM modulation method and receives a signal obtained by convolutionally encoding 2 bits out of 4 bits included in one information symbol. The order of inverting bits based on the parity bit check result is different from that of the first embodiment. In the first embodiment, the non-convolutional encoded signal is divided into a plurality of blocks, and the bits are inverted in order from the first bit in the block to check the parity bits. On the other hand, in the second embodiment, the error of the hard-decision received signal with respect to the estimated non-convolutional encoded signal is calculated in advance, and the bit is inverted in order from the bit corresponding to the portion with the large error to check the parity bit. Do. As a result, erroneous bits are corrected faster, leading to faster processing.
[0055]
As the transmission device 100 and the reception device 110 in the second embodiment, those shown in FIGS. 1 and 2 are effective. The functions of the comparison unit 48 and the bit inversion unit 66 are partially different.
In addition to the operation of the comparison unit 48 in the first embodiment, the comparison unit 48 detects an error between the non-convolution coded signal estimated by the non-convolution signal estimation unit 40 and the signal determined by the hard decision unit 46, that is, a signal Calculate the Euclidean distance between. This calculation is executed in units of information symbols, and the result is output to the bit inversion unit 66.
[0056]
The bit inversion unit 66 inverts a predetermined bit in the second information signal as in the first embodiment, but does not invert the bit in order from the first bit, and the error calculated by the comparison unit 48 is Bits are inverted in order from the largest bit.
[0057]
FIG. 8 is a flowchart showing a decoding procedure according to the second embodiment. Except for step 62, the flowchart of FIG. The bit inversion unit 66 inverts the value of the bit having the largest error in the Nth block (S62). The subsequent processing is also the same as in FIG.
[0058]
The operation of receiving apparatus 110 having the above configuration will be described. The radio unit 32 converts the frequency of the signal received by the receiving antenna 30 into baseband, and the soft decision unit 34 softly decides the baseband received signal to generate a digital received signal. The Viterbi decoding unit 58 performs Viterbi decoding on the digital received signal to derive a second information signal and CRC bits. The region determination unit 36 and the non-convolution signal estimation unit 40 derive a non-convolution coding signal from the digital reception signal based on the convolution coding signal generated by the re-coding unit 60. The hard decision unit 46 makes a hard decision on the baseband, and the comparison unit 48 calculates an error rate between the hard decision signal and the derived non-convolutional coded signal, and the error rate is set to the first threshold value. Since the value is between the threshold values, block decoding is determined. In addition, an error between the hard-decision signal and the derived non-convolution coded signal is also calculated. Since the CRC collation unit 62 has an error in the cyclic redundancy check of the derived first information signal and second information signal based on the CRC bit, the parity collation unit 64 and the bit inversion unit 66 use the parity bit for even oddity. Based on the above, until there is no error in the cyclic redundancy check, the signal in the derived first information signal is inverted in order from the bit having the largest error calculated by the comparison unit 48, and the error in the derived first information signal is corrected. correct. Finally, the selection unit 54 outputs the first information signal and the second information signal.
[0059]
According to the present embodiment, in order to determine the order of bit inversion according to the error of the hard-decision received signal and the signal based on the maximum likelihood decoding, the erroneous bit can be estimated with a higher probability, The processing period can be shortened.
[0060]
The present invention has been described based on the embodiments. This embodiment is an exemplification, and it will be understood by those skilled in the art that various modifications can be made to combinations of the respective constituent elements and processing processes, and such modifications are also within the scope of the present invention. is there.
[0061]
In the first and second embodiments, the CRC bit adding unit 14 and the block decoding unit 52 use CRC codes as block codes and block decoding. However, the present invention is not limited to this. For example, a BCH code (Base-Chaudhuri-Hocquenhem code) or a Reed-Solomon code may be used. According to this modification, optimum error correction can be obtained according to the assumed error pattern of the signal. That is, any block code may be used.
[0062]
In the first and second embodiments, the comparison unit 48 calculates the error rate. However, the present invention is not limited to this. For example, the same processing may be executed by counting the number of errors in a certain period. According to this modification, the process becomes simpler. That is, it suffices if the degree of error can be estimated.
[0063]
【The invention's effect】
According to the present invention, an increase in processing amount can be suppressed while realizing a high transmission rate and transmission quality.
[Brief description of the drawings]
1 shows a configuration of a transmitting apparatus according to Embodiment 1. FIG.
2 shows a configuration of a receiving apparatus according to Embodiment 1. FIG.
3 shows the positional relationship between the output of the area determination unit in FIG. 2 and the digital received signal.
4 is a diagram illustrating an error detection principle in a comparison unit in FIG. 2;
FIG. 5 is a diagram illustrating a data structure for determining an error rate by a comparison unit in FIG. 2;
6A to 6L are diagrams illustrating data processed in FIGS. 1 and 2. FIG.
FIG. 7 is a flowchart showing a decoding procedure of FIG. 2;
FIG. 8 is a flowchart showing a decoding procedure according to the second embodiment.
FIG. 9 is a diagram showing a constellation according to a conventional technique.
[Explanation of symbols]
10 division unit, 12 parity bit addition unit, 14 CRC bit addition unit, 16 rate conversion unit, 18 convolutional code unit, 20 modulation unit, 22 radio unit, 24 control unit, 26 transmitting antenna, 30 receiving antenna, 32 radio Unit, 34 soft decision unit, 36 region decision unit, 38 shift register, 40 non-convolution signal estimation unit, 42 convolution signal processing unit, 44 integration unit, 46 hard decision unit, 48 comparison unit, 50 redundant signal removal unit, 52 blocks Decoding unit, 54 selection unit, 56 control unit, 58 Viterbi decoding unit, 60 re-encoding unit, 62 CRC verification unit, 64 parity verification unit, 66-bit inversion unit, 100 transmission device, 110 reception device.

Claims (10)

処理対象の原情報信号を第1情報信号と第2情報信号に分割する分割部と、
前記第1情報信号から第1冗長信号を生成する第1冗長信号生成部と、
前記第1情報信号と前記第2情報信号から第2冗長信号を生成する第2冗長信号生成部と、
前記第2情報信号と前記生成した第2冗長信号を畳み込み符号化する畳み込み符号化部と、
ひとつの情報シンボルの一部に前記第1情報信号と前記生成した第1冗長信号を配置し、前記ひとつの情報シンボルの残りの部分に前記畳み込み符号化した信号を配置した形で変調する変調部と、
を含むことを特徴とする送信装置。
A dividing unit for dividing an original information signal to be processed into a first information signal and a second information signal;
A first redundant signal generator for generating a first redundant signal from the first information signal;
A second redundant signal generator for generating a second redundant signal from the first information signal and the second information signal;
A convolutional encoding unit that convolutionally encodes the second information signal and the generated second redundant signal;
A modulation unit that modulates in such a manner that the first information signal and the generated first redundant signal are arranged in a part of one information symbol and the convolutionally coded signal is arranged in the remaining part of the one information symbol. When,
A transmission apparatus comprising:
前記第1冗長信号生成部は、前記第1情報信号のうちの所定の周期を有した信号の偶奇性にもとづいて、前記第1冗長信号を生成し、
前記第2冗長信号生成部は、前記第1情報信号と前記第2情報信号から巡回符号方式によって、前記第2冗長信号を生成することを特徴とする請求項1に記載の送信装置。
The first redundant signal generation unit generates the first redundant signal based on even / oddity of a signal having a predetermined period of the first information signal,
2. The transmission apparatus according to claim 1, wherein the second redundant signal generation unit generates the second redundant signal from the first information signal and the second information signal by a cyclic code method.
畳み込み符号化された信号と、ブロック符号化された非畳み込み符号化の信号を含んだ信号を入力する入力部と、
前記入力した信号のうち、前記畳み込み符号化された信号を最尤復号して、第情報信号を導出する最尤復号部と、
前記導出した第情報信号にもとづいて、前記入力した信号から非畳み込み符号化の信号を推定する推定部と、
前記入力した信号を硬判定する硬判定部と、
前記推定した非畳み込み符号化の信号に対する前記硬判定した信号の誤りの程度を計算する誤り計算部と、
前記計算した誤りの程度に応じて、前記推定した非畳み込み符号化の信号をブロック復号して、第情報信号を導出するブロック復号部と、
前記導出した第情報信号と前記導出した第情報信号をもとにした原情報信号を出力する出力部と、
を含むことを特徴とする受信装置。
An input unit for inputting a signal including a convolutionally encoded signal and a block encoded nonconvolutionally encoded signal ;
Among the input signals, the convolution coded signal to maximum likelihood decoding, maximum likelihood decoder for deriving the second information signal,
Based on the second information signal the derivation, an estimation unit that estimates a signal of non-convolutionally encoded from the input signal,
A hard decision unit for making a hard decision on the input signal;
An error calculator for calculating a degree of error of the hard-decision signal with respect to the estimated non-convolutional encoding signal ;
A block decoding unit for performing block decoding on the estimated non-convolutional coding signal according to the calculated error level and deriving a first information signal;
An output unit for outputting an original information signal based on the derived second information signal and the derived first information signal;
A receiving apparatus comprising:
前記ブロック復号部は、予め第1のしきい値と前記第1のしきい値より大きい第2のしきい値を備え、前記計算した誤りの程度が、前記第1のしきい値以上でかつ前記第2のしきい値以下であれば、前記推定した非畳み込み符号化の情報信号をブロック復号して、前記第情報信号を導出することを特徴とする請求項3に記載の受信装置。The block decoding unit includes a first threshold value and a second threshold value larger than the first threshold value in advance, and the calculated error degree is equal to or greater than the first threshold value and 4. The receiving apparatus according to claim 3, wherein if it is equal to or less than the second threshold value, the estimated information signal of the non-convolutional coding is block-decoded to derive the first information signal. 前記導出した第情報信号には巡回冗長信号が統合され、前記推定した非畳み込み符号化の信号にはパリティ冗長信号が統合されており、
前記ブロック復号部は、
前記巡回冗長信号によって、前記推定した非畳み込み符号化の信号と前記導出した第情報信号をもとにした合成信号を巡回冗長検査する巡回冗長検査部と、
前記巡回冗長検査した合成信号に誤りが存在する場合に、前記パリティ冗長信号によって、前記推定した非畳み込み符号化の信号をパリティ検査するパリティ検査部と、
前記パリティ検査した非畳み込み符号化の信号に誤りが存在する場合に、前記推定した非畳み込み符号化の信号のうち、所定の信号を反転させる反転部とを含み、
前記反転部は、前記巡回冗長検査した合成信号に誤りが存在しなくなるまで、前記推定した非畳み込み符号化の信号のうちの反転させる信号を繰返し変更して、前記巡回冗長検査部と前記パリティ検査部の処理が再度行われることを特徴とする請求項4に記載の受信装置。
A cyclic redundancy signal is integrated into the derived second information signal, and a parity redundancy signal is integrated into the estimated non-convolution coding signal ,
The block decoding unit
A cyclic redundancy check unit for performing a cyclic redundancy check on the combined signal based on the estimated non-convolutional coding signal and the derived second information signal, using the cyclic redundancy signal;
A parity check unit for parity-checking the estimated non-convolutional coding signal with the parity redundant signal when there is an error in the combined signal subjected to the cyclic redundancy check;
An inversion unit that inverts a predetermined signal among the estimated non-convolutional coding signals when there is an error in the parity-checked non-convolutional coding signal ,
The inversion unit repeatedly changes a signal to be inverted among the estimated non-convolutional coding signals until there is no error in the combined signal subjected to the cyclic redundancy check, and the cyclic redundancy check unit and the parity check The receiving apparatus according to claim 4, wherein the processing of the unit is performed again.
前記巡回冗長検査部で、前記巡回冗長検査した合成信号に誤りが存在し、
前記パリティ検査部で、前記パリティ検査した非畳み込み符号化の信号に誤りが存在しない場合、
前記反転部は、前記推定した非畳み込み符号化の信号のうちの所定の信号を反転させずに、前記推定した非畳み込み符号化の信号から前記第情報信号を導出することを特徴とする請求項5に記載の受信装置。
In the cyclic redundancy check unit, there is an error in the combined signal subjected to the cyclic redundancy check,
In the parity check unit, when there is no error in the parity checked non-convolutional coding signal ,
The reversing unit, according to the without inverting the predetermined signal of the non-convolutionally encoded signals estimated, and wherein the deriving the first information signal from the signal of the non-convolutional coding the estimated Item 6. The receiving device according to Item 5.
巡回冗長信号を含んだ畳み込み符号化された信号と、パリティ冗長信号を含んだ非畳み込み符号化の信号を組み合わせた信号を入力する入力部と、
前記入力した信号のうち、前記畳み込み符号化された信号を最尤復号して、第情報信号を導出する最尤復号部と、
前記導出した第情報信号にもとづいて、前記入力した信号から非畳み込み符号化の信号を推定する推定部と、
前記巡回冗長信号によって、前記推定した非畳み込み符号化の信号と前記導出した第情報信号をもとにした合成信号を巡回冗長検査する巡回冗長検査部と、
前記巡回冗長検査した合成信号に誤りが存在する場合に、前記パリティ冗長信号によって、前記推定した非畳み込み符号化の信号をパリティ検査するパリティ検査部と、
前記パリティ検査した非畳み込み符号化の信号に誤りが存在する場合に、前記巡回冗長検査した合成信号に誤りが存在しなくなるまで、前記推定した非畳み込み符号化の信号のうち、所定の信号を反転させる反転部と、
前記推定した非畳み込み符号化の信号から第情報信号を導出し、前記導出した第情報信号と当該第情報信号をもとにした原情報信号を出力する出力部と、
を含むことを特徴とする受信装置。
A signal coded convolutionally including cyclic redundancy signal, an input unit for inputting a signal which combines the signals of the non-convolutional coding, including parity redundancy signal,
Among the input signals, the convolution coded signal to maximum likelihood decoding, maximum likelihood decoder for deriving the second information signal,
Based on the second information signal the derivation, an estimation unit that estimates a signal of non-convolutionally encoded from the input signal,
A cyclic redundancy check unit for performing a cyclic redundancy check on the combined signal based on the estimated non-convolutional coding signal and the derived second information signal, using the cyclic redundancy signal;
A parity check unit for parity-checking the estimated non-convolutional coding signal with the parity redundant signal when there is an error in the combined signal subjected to the cyclic redundancy check;
When the error signal of the non-convolution coding and the parity check is present, the cyclic to redundancy check synthetic signal until no error exists, among the signals of the non-convolutional coding the estimated, reversing a predetermined signal Reversing part to be
An output unit for deriving a first information signal from the estimated non-convolutionally encoded signal and outputting the derived second information signal and an original information signal based on the first information signal;
A receiving apparatus comprising:
送信装置と、
前記送信装置からの信号を入力する受信装置を含み、
前記送信装置は、処理対象の原情報信号を第1情報信号と第2情報信号に分割し、前記第1情報信号から冗長信号を生成するともに、ひとつの情報シンボルの一部に前記第1情報信号と前記生成した冗長信号を配置し、前記ひとつの情報シンボルの残りの部分に前記第2情報信号を畳み込み符号化した信号を配置した形で送信し、
前記受信装置は、前記畳み込み符号化された信号を最尤復号して、第2情報信号を導出し、前記導出した第2情報信号をもとに前記入力した信号から推定した非畳み込み符号化の信号に対して、前記入力した信号を硬判定した信号の誤りの程度を計算し、前記計算した誤りの程度に応じて、前記推定した非畳み込み符号化の信号に含まれた冗長信号を処理し、前記推定した非畳み込み符号化の信号から第1情報信号を導出することを特徴とする通信システム。
A transmitting device;
Including a receiving device for inputting a signal from the transmitting device;
The transmission apparatus divides an original information signal to be processed into a first information signal and a second information signal, generates a redundant signal from the first information signal, and includes the first information in a part of one information symbol. A signal and the generated redundant signal are arranged, and a signal obtained by convolutionally encoding the second information signal is arranged in the remaining part of the one information symbol, and transmitted.
The receiving apparatus, the convolution coded signal and the maximum likelihood decoding, and derives the second information signal, the non-convolutionally encoded estimated from a signal the input based on the second information signal the derived with respect to the signal, the degree of error of the hard decision signal a signal obtained by the input is calculated and the calculated according to the degree of the error, processing the redundant signal included in the signal of the non-convolutional coding the estimated A communication system, wherein a first information signal is derived from the estimated non-convolutional encoded signal .
処理対象の原情報信号を第1情報信号と第2情報信号に分割し、前記第1情報信号から第1冗長信号を生成するともに、前記第1情報信号と前記第2情報信号から第2冗長信号を生成し、前記第2情報信号と前記生成した第2冗長信号を畳み込み符号化し、ひとつの情報シンボルの一部に前記第1情報信号と前記生成した第1冗長信号を配置し、前記ひとつの情報シンボルの残りの部分に前記畳み込み符号化した信号を配置した形で送信することを特徴とする送信方法。The original information signal to be processed is divided into the first information signal and a second information signal, when generating the first redundancy signal from said first information signal together, the second from the first information signal and said second information signal Generating a redundant signal, convolutionally encoding the second information signal and the generated second redundant signal, arranging the first information signal and the generated first redundant signal in a part of one information symbol, A transmission method comprising transmitting the convolutionally encoded signal in the remaining part of one information symbol. 第1情報信号および冗長信号を含んだ非畳み込み符号化の信号と、畳み込み符号化された信号とを入力し、前記畳み込み符号化された信号を最尤復号して、第情報信号を導出し、前記導出した第情報信号をもとに前記入力した信号から推定した非畳み込み符号化の信号に対して、前記入力した信号を硬判定した信号の誤りの程度を計算し、前記冗長信号の処理に先立って前記計算した誤りの程度に応じた処理方法を決定し、当該処理方法に応じて前記推定した非畳み込み符号化の信号から前記情報信号を導出することを特徴とする受信方法。 A signal of the non-convolutional coding including a first information signal and the redundant signal, inputs the signal that has been convolutionally encoded, the convolutional encoded signal to maximum likelihood decoding, to derive a second information signal Calculating a degree of error of a signal obtained by hard-decision of the input signal with respect to a non-convolutionally encoded signal estimated from the input signal based on the derived second information signal, processing processing method to determine according to the degree of errors and the computed prior to the reception method characterized by deriving the first information signal from the signal of the non-convolutional coding the estimated in accordance with the processing method .
JP2003200725A 2003-07-23 2003-07-23 Transmission method and apparatus, reception method and apparatus, and communication system using them Expired - Fee Related JP4188769B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2003200725A JP4188769B2 (en) 2003-07-23 2003-07-23 Transmission method and apparatus, reception method and apparatus, and communication system using them

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2003200725A JP4188769B2 (en) 2003-07-23 2003-07-23 Transmission method and apparatus, reception method and apparatus, and communication system using them

Publications (2)

Publication Number Publication Date
JP2005045376A JP2005045376A (en) 2005-02-17
JP4188769B2 true JP4188769B2 (en) 2008-11-26

Family

ID=34261043

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2003200725A Expired - Fee Related JP4188769B2 (en) 2003-07-23 2003-07-23 Transmission method and apparatus, reception method and apparatus, and communication system using them

Country Status (1)

Country Link
JP (1) JP4188769B2 (en)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100651035B1 (en) 2005-12-01 2006-11-30 한국전자통신연구원 Block deinterleaver apparatus of next generation wireless lan system and method thereof
US10880062B2 (en) * 2017-06-29 2020-12-29 Qualcomm Incorporated Providing protection for information delivered in demodulation reference signals (DMRS)

Also Published As

Publication number Publication date
JP2005045376A (en) 2005-02-17

Similar Documents

Publication Publication Date Title
US6848069B1 (en) Iterative decoding process
JP4822932B2 (en) Reception quality estimation apparatus, radio communication system, and reception quality estimation method
US20090041166A1 (en) Method and apparatus to improve information decoding when its characteristics are known a priori
US7865812B2 (en) Apparatus and method for determining a detected punctured position in punctured convolutional codes
EP1182839A2 (en) Convolutionally encoded QAM transmission
US8358713B2 (en) High throughput and low latency map decoder
JP2006303906A (en) Encoding device, decoding device, and communications system
JP2010011119A (en) Decoding method and device
US20030018941A1 (en) Method and apparatus for demodulation
US8286051B2 (en) Method and apparatus for burst error detection and digital communication device
JP2010093611A (en) Communication system
JP4188769B2 (en) Transmission method and apparatus, reception method and apparatus, and communication system using them
US6192500B1 (en) Method and apparatus for enhanced performance in a system employing convolutional decoding
JP3237864B2 (en) Soft-decision Viterbi decoding method
JP2710696B2 (en) Soft-decision Viterbi decoding method
US9020052B2 (en) MIMO communication method and devices
WO2002052729A2 (en) Decoder, system and method for decoding turbo block codes
WO2020234185A1 (en) A method of marking bits, a method of decoding bits, a bit marking device, a decoder, a receiver and a chip
JP4900388B2 (en) Multilevel modulation signal receiving method and multilevel modulation signal receiving apparatus
JP6552776B1 (en) Error correction decoding apparatus and error correction decoding method
JPH0312500B2 (en)
JP3827588B2 (en) Soft decision decoding apparatus and wireless communication apparatus
JP4918059B2 (en) Receiving apparatus and Viterbi decoding method
JP5609250B2 (en) Viterbi decoding apparatus, decoding method thereof, and communication system
CN114499548A (en) Decoding method, device and storage medium

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20060116

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20080514

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20080520

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20080716

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20080902

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20080911

R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110919

Year of fee payment: 3

LAPS Cancellation because of no payment of annual fees