JP4177123B2 - Wiring pattern verification method, program and apparatus - Google Patents

Wiring pattern verification method, program and apparatus Download PDF

Info

Publication number
JP4177123B2
JP4177123B2 JP2003003906A JP2003003906A JP4177123B2 JP 4177123 B2 JP4177123 B2 JP 4177123B2 JP 2003003906 A JP2003003906 A JP 2003003906A JP 2003003906 A JP2003003906 A JP 2003003906A JP 4177123 B2 JP4177123 B2 JP 4177123B2
Authority
JP
Japan
Prior art keywords
wiring
graphic
diagonal
fusion
verification
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP2003003906A
Other languages
Japanese (ja)
Other versions
JP2004220132A (en
Inventor
親亮 児玉
昭博 吉竹
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu Ltd
Original Assignee
Fujitsu Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Ltd filed Critical Fujitsu Ltd
Priority to JP2003003906A priority Critical patent/JP4177123B2/en
Priority to US10/752,701 priority patent/US7073142B2/en
Publication of JP2004220132A publication Critical patent/JP2004220132A/en
Application granted granted Critical
Publication of JP4177123B2 publication Critical patent/JP4177123B2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F30/00Computer-aided design [CAD]
    • G06F30/30Circuit design
    • G06F30/39Circuit design at the physical level
    • G06F30/398Design verification or optimisation, e.g. using design rule check [DRC], layout versus schematics [LVS] or finite element methods [FEM]

Description

【0001】
【発明の属する技術分野】
本発明は、大規模半導体集積回路等の回路設計のレイアウトデータから配線マスク用の図形データを作成するコンピュータ支援による配線図形検証方法、プログラム及び装置に関し、特にレイアウトデータから斜め配線と斜め配線上に配置されるビアセルを含む配線マスク用の図形データを作成して検証する配線図形検証方法、プログラム及び装置に関する。
【0002】
【従来の技術】
従来、コンピュータ支援による大規模半導体集積回路の設計作業では、配置配線設計またはレイアウト設計と呼ばれる論理回路図もしくは電子回路図に従って集積回路上に素子の配置を定め、これら素子間の配線経路を決定した後、これらに基づいたマスク生成のための作図工程がある。
【0003】
周知のとおり、レイアウト設計ではレイアウト検証が行われる。このレイアウト検証とは、設計最終段階のマスク生成のための作図データ(アートワークデータ)に対し設計の正しさを確かめるものである。
【0004】
このレイアウト検証において、デザインルールチェック(DRC)と呼ばれる検証が行われる。これは、製造プロセスを検討した上で得られた各種制約を考慮して設計される幾何学的設計規則、すなわちデザインルールに対し作図データが違反していないかを検証する工程である。
【0005】
従来のデザインルールチェックでは、デザインルールに基づいて配線図形同士の間隔を見て設計規則に違反していないかを検証する。また、配線図形とビア図形との間隔や、ビア図形を配線図形が設計規則に基づいて製造後の接触面積を保証できるよう、そのかぶりを満たしているかどうかを検証する。
【0006】
これらはいずれも古典的な技術であり、その一般例を図22に示す。従来のレイアウト検証では、まず図22(A)のようにレイアウトデータに基づいて配線レイヤの配線300と302を、またビアセルレイヤのビアセル304と306を同じレイヤで描画する。この描画により配線300とビアセル304及び配線302とビアセル306が重なれば、図22(B)のように、自動的に1つの図形に融合され、融合配線図形308,310が生成される。
【0007】
ここでビアセル304,306は、図22(A)のように、ビア312,314にビアマット316,318を結合した形状であり、ビアマット316,318によりビア312,314の周囲に配線かぶりを形成し、この配線かぶりは、配線300,302とビア312,314の接触面積をデザインルールに基づいて保持する配線かぶり値を満たすサイズをもつようにビアマット316,318を準備している。
【0008】
このためビア312,314とビアマット316,318から構成されるビアセル304,306は、配線300,302との融合処理により、ビアマット316,318が配線300,302と融合して図22(B)のように融合配線図形308,310となる。
【0009】
次に図22(B)の融合配線図形308,310について、幾何学的な設計規則に基づく配線図形同士の許容最小間隔値Sを満たすかどうか検証する。即ち、融合図形配線308,310の間隔を走査し、間隔320,322のビアセルの融合部分で最小間隔となることから、この間隔320,322が許容最小間隔値S以上であれば設計規則を満たすと判定し、許容最小間隔値S未満であれば設計規則に違反し、エラーと判定する。設計規則に基づく配線図形同士の許容最小間隔値Sは、一般的に配線幅に応じて異なる。
【0010】
更に、融合配線図形308,310におけるビア312,314のかぶり値326,328についても、設計規則に基づく許容かぶり値を満たすかどうかの検証も行う。この許容かぶり値も、一般的にビア312,314が存在する配線300,302の線幅に応じて異なる。
【0011】
【特許文献1】
特開平11−297831号公報
【特許文献2】
特許第2953051号公報
【特許文献3】
特許第2580772号公報
【0012】
【発明が解決しようとする課題】
ところで従来のレイアウト設計にあっては、配線パターンは水平及び垂直方向に配置しているが、近年にあっては、配線長を短縮して線路抵抗及び浮遊容量を低減して高周波化に伴う伝送特性を改善するため、斜め45°方向に配線パターンを配置する斜め配線が取り入れられるようになっている。しかしながら、斜め配線を対象としたレイアウト検証にあっては、次の問題がある。
【0013】
図23は、斜め配線を対象としたデザインルールチェックの説明図である。このデザインルールチェックは、斜め配線レイヤ400の斜め配線402,404と、ビアマットレイヤ406のビアセル408,410を同一レイヤとして自動融合処理412で取込んで描画することで、融合図形レイヤ414に融合斜め配線図形416,418を生成している。
【0014】
この場合にも、ビアセル408,410は、ビア420,422とビアマット424,426から構成されており、ビアマット424,426の部分が斜め配線402,404と融合することになる。
【0015】
この融合斜め配線図形416,418については、図24に拡大して示すように、斜め配線部分の間隔425が設計規則に基づく配線図形同士の許容最小間隔値Sを満たすかどうか検証し、許容最小間隔値S未満であればエラーと判定する。
【0016】
しかしながら、融合斜め配線図形416,418は、ビア420,422の周囲にかぶり値を持って配置したビアマットの融合により、斜め配線に直交する方向に突出部427,428,430,432を生じている。
【0017】
この突出部427,428,430,432については、突出し量が製造誤差の範囲内であれば、製造時に頂点が丸まることになる。そこで、融合斜め配線図形416の突出部428と融合斜め配線図形418との間隔434、及び融合斜め配線図形418の突出部430と融合斜め配線図形416との間隔436の検証については、斜め配線同士の許容最小間隔値Sよりも緩い許容最小間隔値Tが設定される。
【0018】
しかし、デザインルールチェックにおいて、設計規則に基づいて斜め配線図形同士の許容最小間隔値Sの検証を実行した場合、配線幅からの突出部428,430の間隔434,436については、突出部についての許容最小間隔値Tを満足するが、それより値の大きな斜め配線同士の許容最小間隔値Sは満たさず設計規則に違反してしまい、擬似エラーを発生する。
【0019】
このため、斜め配線同士の間隔検証でビアセルの融合による突出部が存在すると、擬似エラーが発生し、正しく検証することができない。
【0020】
この擬似エラーを回避するためには、許容最小間隔値Tを満たす突出部についても、斜め配線図形同士の許容最小間隔値Sまで広げなければならず、デザインルールチェックでの全ての違反を除くようにレイアウトするためには必要以上の斜め配線間隔を要求されることになる。
【0021】
これによる配線間隔の増大は、配線長の増大やチップ面積の増大につながり、斜め配線による配線長の節約、配線遅延縮小、チップ面積削減による歩留まり向上などの様々な恩恵を受けられなくなる。
【0022】
本発明は、斜め配線図形のビアセル融合部分での突出により擬似エラーを発生することなく、斜め配線図形同士及び斜め配線と突出部につき異なる許容最小間隔値による検証を可能とする配線図形検証方法、プログラム及び装置を提供することを目的とする。
【0023】
【課題を解決するための手段】
図1は本発明の原理説明図である。
(方法)
本発明は、半導体集積回路設計のレイアウトデータから作成される斜め配線と斜め配線上に配置されるビアセルを含む配線マスク用の図形データを検証するコンピュータ支援による配線図形検証方法を提供する。
【0024】
この配線図形検証方法は、
レイヤ定義部26により、半導体集積回路設計のレイアウトデータに含まれる斜め配線図形とビアセル図形に対し各々異なったレイヤ番号を定義するレイヤ定義ステップと、
第1図形融合部28により、レイアウトデータから斜め配線図形及びビアセル図形を含む図形データを取込んで同一レイヤ番号毎に図形を合成して重なる部分で融合する第1図形融合ステップと、
斜め配線検証部30により、第1図形融合ステップで融合された斜め配線図形を検証する斜め配線検証ステップと、
第2図形融合部32により、検証の済んだ斜め配線図形とビアセル図形を合成して重なる部分で融合した斜め配線マスク図形を作成する第2図形融合ステップと、
融合図形検証部34により、第2図形融合ステップで融合された斜め配線マスク図形を検証する融合図形検証ステップと、
を備えたことを特徴とする。
【0025】
このように本発明の配線図形検証方法は、斜め配線レイヤとビアマットレイヤを異なるレイヤに定義することで、ビアセル図形と融合することなく斜め配線図形を単独で描画し、斜め配線図形とビアセル図形を別々のレイヤの図形として個別に融合(第1図形融合ステップ)できる。このため、斜め配線とビアセルの融合による突出部との間隔により発生する擬似エラーを回避し、斜め配線同士の許容最小間隔値Sによる検証ができる。
【0026】
またレイヤの異なる斜め配線とビアセルにつき、レイヤの融合処理(第2図形融合ステップ)を実行することで、両者を融合した斜め配線マスク図形を生成し、この斜め配線マスク図形に対し斜め配線とビアマットの融合による突出部の許容最小間隔値Tによる検証ができる。
【0027】
ここで第1図形融合ステップは、斜め配線図形同士を取込んで融合すると共に、
ビア図形とその周囲を囲むビアマット図形で構成されるビアセル図形同士を取込んで融合し、第2図形融合ステップは、第1図形融合ステップで融合された斜め配線図形とビアセル図形のビアマット図形と重なる部分で融合させることを特徴とする。
【0028】
斜め配線検証ステップは、隣接する斜め配線図形同士の間隔が所定の設計規則に違反していないかを検証する。即ち、斜め配線検証ステップは、隣接する斜め配線図形同士の間隔が所定の設計規則に基づく許容最小間隔値Sに違反していないかを検証する。
【0029】
融合図形検証ステップは、斜め配線図形と隣接する斜め配線上に融合されたビアセル図形の間隔が所定の設計規則に違反していないかを検証する。即ち、斜め配線図形は水平および垂直方向に対し45°に傾斜し、ビアセル図形は斜め配線の線幅を超える矩形形状であり、第2図形融合ステップで融合された斜め配線上のビアセルは、斜め配線方向に直交するコーナ部が斜め配線の線幅を超えて突出した融合形状であり、融合図形検証ステップは、ビアセルの融合による斜め配線の突出部と隣接する斜め配線図形との間隔が、所定の設計規則に基づく許容最小間隔値Tに違反していないかを検証する。
【0030】
融合図形検証ステップは、斜め配線に隣接してビアセルが単独で存在する場合、斜め配線図形に直交して相対するビアセル図形のコーナエッジとの間隔が所定の設計規則に基づく許容最小間隔値Tに違反していないかを検証する。
【0031】
本発明におけるビアマット図形は、ビアと斜め配線の必要十分な接触面積を確保する配線かぶりをビア周囲に形成する。
【0032】
(プログラム)
本発明は、半導体集積回路設計のレイアウトデータから作成される斜め配線と斜め配線上に配置されるビアセルを含む配線マスク用の図形データを検証する配線図形検証のためのプログラムを提供する。
【0033】
このプログラムは、コンピュータに、
半導体集積回路設計のレイアウトデータに含まれる斜め配線の図形データとビアセル図形のデータに対し各々異なったレイヤ番号を定義するレイヤ定義ステップと、
レイアウトデータから斜め配線図形及びビアセル図形を含む図形データを取込んで同一レイヤ番号毎に融合する第1図形融合ステップと、
第1図形融合ステップで融合された斜め配線図形を検証する斜め配線検証ステップと、
第1図形融合ステップで融合された斜め配線図形とビアセル図形を融合して斜め配線マスク図形を作成する第2図形融合ステップと、
第2図形融合ステップで融合された斜め配線マスク図形を検証する融合図形検証ステップと、
を実行させることを特徴とする。なお、本発明によるプログラムの詳細は、配線図形検証方法と基本的に同じになる。
【0034】
(装置)
本発明は、半導体集積回路設計のレイアウトデータから斜め配線と斜め配線上に配置されるビアセルを含む配線マスク用の図形データを作成するコンピュータ支援による配線図形検証装置を提供する。
【0035】
この配線図形検証装置は、半導体集積回路設計のレイアウトデータに含まれる斜め配線図形とビアセル図形に対し各々異なったレイヤ番号を定義するレイヤ定義部と、レイアウトデータから斜め配線図形及びビアセル図形を含む図形データを取込んで同一レイヤ番号毎に図形を融合する第1図形融合部と、第1図形融合部で融合された斜め配線図形を検証する斜め配線検証部と、第1図形融合部により融合された斜め配線図形とビアセル図形を融合して斜め配線マスク図形を作成する第2図形融合部と、第2図形融合部で融合された融合斜め配線図形を検証する融合図形検証部とを備えたことを特徴とする。なお、本発明による配線図形検証装置の詳細は、配線図形検証方法と基本的に同じになる。
【0036】
【発明の実施の形態】
図2は、本発明の配線図形検証方法が実施されるシステム構成のブロック図である。図2において、本発明の配線図形検証方法が実施されるシステムは、配線図形検証装置10、入力装置12、出力装置14更に配線図形検証装置10の内部記憶装置16で構成される。
【0037】
入力装置12にはレイアウトデータ入力部18とDRCルール入力部20が設けられる。レイアウトデータ入力部18は設計処理が完了したレイアウトデータを入力して、内部記憶装置16のレイアウトデータ記憶部36に記憶する。
【0038】
DRCルール入力部20は入力されたレイアウトデータから作成された配線図形のデザインルールチェックを実行するための実行情報であるDRCルールを入力し、内部記憶装置16のDRCルール記憶部38に記憶する。
【0039】
配線図形検証装置10には全体の制御を行う制御部22とDRC実行部24が設けられる。DCR実行部24には本発明による配線図形検証装置を実行するためレイヤ定義部26、第1図形融合部28、斜め配線検証部30、第2図形融合部32及び融合図形検証部34の機能が設けられている。
【0040】
このDRC実行部24の処理機能に対応して、内部記憶装置16には検証対象図形記憶部40と検証結果により得られたエラーパターンを格納するエラーパターンデータ記憶部42が設けられる。また出力装置14にはDRC実行部24による検証結果として得られたエラーパターンを表示するためのエラーパターンデータ表示部44が設けられている。
【0041】
DRC実行部24に設けられた各機能部の処理内容は次のようになる。レイヤ定義部26はレイアウトデータに含まれる斜め配線図形とビアセル図形に対し各々異なったレイアウト番号を定義する。第1図形融合部28はレイアウトデータから斜め配線図形及びビアセル図形を含む図形データを取り込み、同一レイアウト番号同士の図形を融合する第1段階の図形融合処理を行う。
【0042】
斜め配線検証部30は第1図形融合部28の融合処理で得られた斜め配線図形を対象に幾何学的な設計規則により、予め定められた所定の斜め配線同士の許容最小間隔値Sによる検証処理を行う。
【0043】
第2図形融合部32は第1図形融合部28で融合された斜め配線図形とビアセル図形を融合して斜め配線マスク図形を作成する。融合図形検証部34は第2図形融合部32で融合された斜め配線図形とビアセル図形を含む斜め配線図形を対象に斜め配線とビアセルの突出部との間隔について予め定められた所定の許容最小間隔値T(但しT<S)による検証を行う。
【0044】
図2における本発明の配線図形検証装置10は、例えば図3のようなコンピュータのハードウェア資源により実現される。図3のコンピュータにおいて、CPU200のバス201にはRAM202、ハードディスクドコントローラ(ソフト)204、フロッピィディスクドライバ(ソフト)210、CD−ROMドライバ(ソフト)214、マウスコントローラ218、キーボードコントローラ222、ディスプレイコントローラ226、通信用ボード230が接続される。
【0045】
ハードディスクコントローラ204はハードディスクドライブ206を接続し、本発明のデザインルールチェックを実行するアプリケーションプログラムをローディングしており、コンピュータの起動時にハードディスクドライブ206から必要なプログラムを呼び出して、RAM202上に展開し、CPU200により実行する。
【0046】
フロッピィディスクドライバ210にはフロッピィディスクドライブ(ハード)212が接続され、フロッピィディスク(R)に対する読み書きができる。CD−ROMドライバ214に対しては、CDドライブ(ハード)216が接続され、CDに記憶されたデータやプログラムを読み込むことができる。
【0047】
マウスコントローラ218はマウス220の入力操作をCPU200に伝える。キーボードコントローラ222はキーボード224の入力操作をCPU200に伝える。ディスプレイコントローラ226は表示部228に対して表示を行う。通信用ボード230は無線を含む通信回線232を使用し、インターネット等のネットワークを介して他のコンピュータやサーバとの間で通信を行う。
【0048】
図4は、本発明の配線図形検証方法が行われるレイアウト設計を含むコンピュータ支援による半導体集積回路設計処理の工程説明図である。
【0049】
この半導体集積回路設計処理の工程は、まずステップS1でチップ全体の機能の構成を決定する機能設計を行う。続いてステップS2で回路パラメータ及び回路間の接続を決定する論理回路設計を行う。次にステップS3でセルの配置と配線を行うレイアウト設計を行う。
【0050】
このレイアウト設計は、通常、セルの配置処理、概略配線処理、詳細配線処理の手順で行われる。レイアウト設計の中ではセルの配置及び配線の終了により得られたレイアウトデータを対象にレイアウト検証が行われ、このレイアウト検証の中で本発明によるデザインルールチェック(DRC)による検証が行われる。
【0051】
レイアウト設計が完了するとステップS4でマスクパターンの生成が行われ、続いてステップS5で生成されたマスクパターンに基づく集積回路の製造が行われ、最終的に製造された集積回路のテストがステップS6で行われることになる。
【0052】
図5は、本発明による配線図形検証処理が適用される配線マスク図形の一例である。図5において、配線マスク図形はレイアウトデータに基づいた描画処理によりマスクレイヤ46上に作成され、この例では5箇所にセル48が配置され、各セル48に対し縦配線及び横配線に加え、斜め配線50が行われている。
【0053】
また各配線の所定の位置にはビア52が形成され、他の配線レイヤとの電気的な接続を可能としている。このようなマスクレイヤ46の配線図形において、本発明による配線図形検証処理は、例えば点線で囲んだ検証対象部52に存在するビア52を備えた斜め配線50を対象に実行される。
【0054】
図6は、図5の配線マスク図形の作成に使用される配線レイヤ54の配線図形の説明図である。図6において、配線レイヤ54にあっては、縦配線、横配線,更に本発明が対象とする斜め配線50を含む配線図形が作成されている。即ち配線レイヤ50の配線図形は、図5のマスクレイヤ46の配線マスク図形からセル48及びビア52を除いた融合前の図形ということができる。
【0055】
図7は、図5の配線マスク図形の作成に使用されるビアマットレイヤ56におけるビアセル58のビアマット図形である。このビアマットレイヤ56にあっては図5のマスクレイヤ46からセル48及び縦横斜め配線50を除いた融合前の図形であり、ビアセル58のビアマット図形のみが配置されている。
【0056】
このため本発明の配線図形検証処理であるデザインルールチェックの実行処理にあっては、図6の配線レイヤ54の配線図形と図7のビアマットレイヤ56のビアセル図形を準備し、更にセルレイヤのセル図形を加えることでこれらを融合して図5のようなマスクレイヤ46の配線マスク図形を生成し、例えば検証対象部52の斜め配線50同士の配線間隔の検証を行う。
【0057】
図8は、本発明による斜め配線検証処理の第1実施形態の説明図である。本発明による斜め配線検証処理にあっては、
(1)レイヤ番号の定義
(2)同一レイヤ番号の図形データを融合する第1融合処理
(3)斜め配線の検証処理
(4)斜め配線とビアセルの第2融合処理
(5)融合図形の検証処理
の5つの処理手順を持っている。図8の斜め配線検証処理にあっては、前記(1)のレイヤ番号の定義と(2)の第1融合処理が済んだ以降の処理を表している。
【0058】
まず配線レイヤ60は同一のレイヤ番号が付された斜め配線64,66,68を融合して斜め配線図形を生成している。またビアマットレイヤ62には同じレイヤ番号のビアセル70,72のビア同士及びビアマット同士を融合してビアセル図形を生成している。この配線レイヤ60及びビアマットレイヤ62の各図形の生成が第1段階の融合処理の処理結果である。
【0059】
次の本発明にあっては、配線レイヤ60の斜め配線64,66,68を対象に斜め配線検証処理74を実行する。この斜め配線検証処理74は、斜め配線64に対し隣接する斜め配線66,68のそれぞれの間隔が幾何学的な設計規則により定められた所定の許容最小間隔値Sより大きいか否かを検証し、許容最小間隔値S以上であれば設計規則を満たし、許容最小間隔値Sより小さければ設計規則に違反するとしてエラーデータを生成する。
【0060】
配線レイヤ60の斜め配線64,66,68に対する斜め配線検証処理74が済むと、第2図形融合処理76を行う。この第2図形融合処理76は配線レイヤ60とビアマットレイヤ62のレイヤ図形の融合を実行する。この第2図形融合処理76によりマスクレイヤ78上に斜め配線64,66にビアセル70,72がそれぞれ融合された融合配線図形80,82が生成される。尚、斜め配線68はビアセル70の融合がないことからそのまま融合配線図形84となる。
【0061】
このようにしてマスクレイヤ78に融合配線図形80,82,84が生成されると、融合図形検証処理86が行われる。融合図形検証処理86は、融合配線図形80,82におけるビアセル70,72との融合による突出部とこれに隣接する融合配線図形との間隔を対象に、幾何学的な設計規則による所定の許容最小間隔値Tによる検証を行う。
【0062】
そして突出部と斜め配線間の間隔が許容最小間隔値T以上であれば設計規則を満たすと判定し、許容最小間隔値Tより小さければ設計規則に違反するとしてエラーデータを生成する。
【0063】
図9は、図8のビアマットレイヤ62を取り出している。ビアマットレイヤ62に配置されたビアセル70,72は、それぞれビア90,92とビアマット94,96で構成されている。
【0064】
ビアマット94,96は、図8のマスクレイヤ78のように斜め配線64,66と融合された際に、ビア90,92と斜め配線の間の接触面積を十分に確保するために設計されており、本発明にあっては斜め配線に融合されるビアマット94,96について斜め配線固有の接触面積を確保するための最適な配線かぶり値94−1,96−1を予め設定している。
【0065】
このため本発明におけるデザインルールチェックの実行処理にあっては、斜め配線に融合されるビアセル70,72のビアマットについては予め適切な配線かぶり値が設定されていることから、検証処理において配線かぶり値を検証する必要がなく、そのぶん処理が簡略化できる。
【0066】
図10は、図8の配線レイヤ60を対象とした斜め配線検証処理74による検証処理の説明図である。配線レイヤ60について作成された斜め配線64に対する隣接する斜め配線66,68のそれぞれについて、矢印で示す両者の間隔104,106を斜め配線方向に操作しながら設計規則で定めた斜め配線間隔の許容最小間隔値Sと比較し、許容最小間隔値S未満であれば設計規則に違反するとしてエラーデータを生成する。
【0067】
エラーデータの生成は、例えば斜め配線64と斜め配線66間の間隔104について許容最小間隔値S未満となって設計規則に違反した場合には、矢印104が位置する斜め配線64のエッジライン及び斜め配線66のエッジラインを指定するエラーデータを作成し、図2の出力装置14におけるエラーパターンデータ表示部44により、例えば太線で示すエラー表示64−1,66−1のように他のエッジラインに対し区別できる表示とする。またエラー表示としては、エッジラインの色を通常の黒から例えば赤などに切替表示しても良い。
【0068】
図11は、図8の第2図形融合処理76におけるマスクレイヤ78の融合前の説明図である。このマスクレイヤ78における融合前の状態にあっては、斜め配線64,66に対し、ビアセル70,72が配置され、この状態でビアセル70,72におけるビアマット94,96が斜め配線64,66と一体化するように融合処理を行い、これによって図12に取り出して示すマスクレイヤ78における融合配線図形80,82が得られる。
【0069】
図12は、図8におけるマスクレイヤ78の融合配線図形を対象とした間隔検証処理の説明図である。マスクレイヤ78における融合配線図形80,82は、斜め配線に対するビアセルの融合によって斜め配線方向に対し直行する方向に突出部80−1,80−2及び突出部82−1,82−2を生じている。
【0070】
この突出部80−1,80−2及び突出部82−1,82−2は、実際に半導体製造を行った際には先端の頂点が丸くなることから、この製造時の丸みを考慮して斜め配線同士の許容最小間隔値Sより緩やかな斜め配線と突出部との間の許容最小間隔値Tに基づいた間隔の検証処理を行う。
【0071】
即ち融合配線図形80の突出部80−1の頂点とこれに相対する融合配線図形84のエッジラインとの間隔108が許容最小間隔値Tを満足するか否か検証し、許容最小間隔値Tより小さければ設計規則に違反するとしてエラーデータを生成する。
【0072】
同様に融合配線図形82の突出部82−1とこれに相対する融合配線図形80のエッジラインとの間隔110について、許容最小間隔値Tによる検証を行ない、もし許容最小間隔値Tより小さければ設計規則に違反するとしてエラーデータを生成する。
【0073】
このように本発明の配線間隔検証処理にあっては、斜め配線同士の間隔についてはビアセルの融合を行う前に実行していることから、融合付けにおける斜め配線のビアセルによる突出部による間隔検証で擬似エラーが発生してしまうことを確実に防止することができる。
【0074】
また斜め配線とビアセルによる突出部との検証については斜め配線とビアセルを融合した後に行うことで、斜め配線同士の間隔検証から独立して検証できる。更にビアの斜め配線に対するかぶり値については、予め斜め配線とビアの接触面積を確保する適切な配線かぶり値が設定されているため特にかぶり値の検証を必要としない。
【0075】
図13は、本発明によるデザインルール検証の実行処理に使用されるデザインルールチェック実行情報112の記述凡例である。この本発明によるデザインルールチェックのための実行情報112は、レイヤ定義文112−1、図形融合処理112−2、許容最小間隔Sによる検証処理112−3及び許容最小間隔Tによる検証処理112−4の4つの制御文で構成されている。
【0076】
即ち、レイヤ定義文112−1は「metal=Layer77」とすることで、レイヤ番号77番を融合レイヤ(metal layer)と定義している。
【0077】
また、融合処理112−2は「Z=X OR Y」と記述することにより、図形Xと図形Yの融合処理後の図形Zの作成を指示する。
【0078】
また、許容最小間隔Sの検証処理112−3は「SPACE X X<S」を記述することにより、図形X〜図形X間の許容最小間隔Sの検証を指示する。更に、許容最小間隔Tの検証処理112−4は「SPACE X Y<T」を記述することにより、図形X〜図形Y間の許容最小間隔Tの検証を指示する。
【0079】
図14は、図13の記述凡例に基づくデザインルールチェック実行情報114の具体例である。このデザインルールチェック実行情報114は、レイヤ定義文115、許容最小間隔Sの検証処理116、融合処理118、許容最小間隔Tの検証処理120で構成されている。
【0080】
図15は、図2のDRC実行部24の機能に基づく本発明におけるデザインルールチェックの実行処理のフローチャートであり、このフローチャートの処理手順が本発明によるデザインルールチェックの実行プログラムの処理手順を同時に表わしている。
【0081】
図15について、デザインルールチェックの実行処理を、図14のデザインルールチェック実行情報114を参照して説明すると次のようになる。まずステップS1で、レイヤ定義文115に基づき各レイヤにレイヤ番号を定義する。
【0082】
図14のレイヤ定義文115にあっては、5行目の「metal_1」のレイヤを使用して斜め配線図形を描画していたとすると、ここに「Layer11」として11番レイヤのレイヤ番号を定義する。またビアセルについては、6行目の「via_mat」を使用して描画していたとすると、ここに「Layer12」として12番レイヤをレイヤ番号として定義する。
【0083】
続いてステップS2で、同一レイヤ番号の図形データの融合処理、即ち第1段階の融合処理を行う。即ち、レイヤ定義文115の5行目で定義された11番レイヤとなる複数の斜め配線図形を融合し、また6行目の12番レイヤで定義されたビアセル図形を融合する。
【0084】
次にステップS3で斜め配線の検証処理を行う。この斜め配線の検証処理は、図14の9〜10行目の許容最小間隔Sの検証処理116の指示に従い、斜め配線図形同士の間隔が許容最小間隔S未満であることを検証し、許容最小間隔S未満であればエラーデータを生成する。
【0085】
次にステップS4で斜め配線とビアセルのビアマット図形の融合処理を行う。この融合処理は、図14の11〜12行目の融合処理118の指示に従い、斜め配線図形とビアセル図形を融合して、融合図形として「naname」を作成する。
【0086】
次にステップS5で、融合図形におけるビアセルのビアマット図形の融合に伴う突出部と、これに相対する斜め配線との間隔について、許容最小間隔Tを用いた検証処理を行う。即ち、図14の13〜16行目の検証処理120の指示に従った処理を実行する。
【0087】
具体的には、14行目において斜め配線と融合図形の間隔が許容最小間隔T未満であるか否か検証し、許容最小間隔T未満であればエラーと判定する。更に15行目において斜め配線とビアセルとの間隔についても、同様に許容最小間隔Tを用いた間隔の検証を行う。
【0088】
このような検証処理が済むと、ステップS6で検証結果の表示とエラーパターンデータのファイル格納を行う。もしデザインルールチェックの実行処理によって斜め配線についてエラーパターンデータが表示されたならば、設計者はディスプレイに表示された形状部分のレイアウト図形データ、例えば図5のマスクレイヤ46の配線図形における点線で囲んだ検証対象部52についてエラーが判定されたならば、エラーを起こしている斜め配線50の間隔を広げる調整を行った後、再度検証処理を行って、最小間隔を満足するレイアウト結果を生成する。
【0089】
図16は、本発明による斜め配線検証処理の第2実施形態の説明図である。この第2実施形態にあっては、斜め配線同士の許容最小間隔値Sによる検証におけるエラーデータにつき、エラーを起こしている間隔の部分にエラーレイヤによるエラー領域を貼り付け、また斜め配線とビアセルを融合した際の斜め配線のビアセルによる突出部との間隔についての許容最小間隔値Tを用いた検証でエラーデータが生じた場合にも、エラーを起こした間隔部分にエラーレイヤによるエラー領域を貼り付けるようにしたことを特徴とする。
【0090】
図16は、図15のデザインルールチェック実行処理におけるステップS2,S3の処理が済んで、配線レイヤ122及びビアマットレイヤ124について斜め配線図形及びビアレイヤ図形が得られた後の処理である。
【0091】
配線レイヤ122にあっては、斜め配線126,128,130,132が融合図形として得られており、これらにつき斜め配線検証処理140により許容最小間隔値Sによる検証を行う。
【0092】
次に、第2図形融合処理142により配線レイヤ122の斜め配線とビアマットレイヤ124のビアセルのビアマット図形を融合した後、融合図形検証処理144により許容最小間隔値Tを用いた検証を行う。
【0093】
このような2段階の検証処理により、マスクレイヤ146にあっては、融合配線図形148,152の間の間隔が許容最小間隔Sに違反して、ここにエラー領域155がエラーレイヤによって貼り付けられ、更に融合配線図形150における突出部と融合配線図形154の間に対する許容最小間隔値Tによる検証でエラーデータが発生して、ここにエラー領域156がエラーレイヤによって貼り付けられている。
【0094】
更に、融合配線図形154と独立したビアセル138の間についても許容最小間隔値Tによる検証が行われ、この部分についてもエラーデータが発生することで、エラー領域158がエラーレイヤにより貼り付けられている。
【0095】
図17は、図16の斜め配線検証処理140による検証処理を示している。この配線レイヤ122の検証処理にあっては、斜め配線126,130の間及び斜め配線128,132の間のそれぞれの間隔172,176について、斜め配線同士の許容最小間隔値Sを用いた検証を行っている。
【0096】
ここで斜め配線126,130間の間隔Lについて、許容最小間隔値S未満となってエラーを発生した場合には、このエラーを発生した間隔172の部分に別途設けられたエラーレイヤによるエラー領域155を貼り付ける。
【0097】
図18は、図16のビアマットレイヤ124を取り出しており、図9の場合と同様、ビアセル134,136,138はビア160,162,164とビアマット166,168,170で構成され、ビアマット166,168,170における配線かぶり値160−1,162−1,170−1は、斜め配線に対するビアの接触面積を十分に確保できる最適値が予め設定されている。
【0098】
図19は、図16の融合図形検証処理144について、マスクレイヤ146を取り出している。この検証処理にあっては、マスクレイヤ146における隣接する融合配線図形148,152について、突出部148−1と相対するラインエッジとの間隔178につき、許容最小間隔値Tによる検証を行う。この場合、間隔178は許容最小間隔値T以上であることから、エラーデータは発生しない。
【0099】
同様に、隣接する融合配線図形150,154について、突出部150−1と相対するラインエッジとの間隔180に対し、許容最小間隔値Tによる検証を行い、許容最小間隔値T未満であることから、設計規則に違反していると判断し、ここにエラー領域156をエラーレイヤにより貼り付ける。
【0100】
更に、融合配線図形154と独立したビアセル138との間隔184についても許容最小間隔値Tによる検証を行い、この場合、間隔184が許容最小間隔T未満であることから設計規則に違反すると判断し、エラー領域158をエラーレイヤにより貼り付ける。
【0101】
図20は、図16のデザインルールチェックの実行により最終的に得られるマスクレイヤ146を取り出しており、間隔において違反した部分について、エラーレイヤによるエラー領域155,156,158が貼り付けられ、これが出力装置における画面表示となるため、設計者は作図された配線図におけるエラー領域の表示から直ちに間隔の違反個所を見つけることができる。
【0102】
図21は、図20のマスクレイヤ146にエラー領域を貼り付けているエラーレイヤ186の説明図であり、斜め配線図形における検証結果でエラーデータが生成されると、エラーを生じた間隔部分に対応したエラー領域155,156,158のエラーレイヤ186上における生成が行われることになる。
【0103】
なお上記の実施形態にあっては、例えば図15のフローチャートのように、ステップS3で斜め配線の検証処理を行った後に、ステップS4で斜め配線とビアセルのビアマット図形の融合処理を行って、ステップS5で融合図形の検証処理を行っているが、この順番は逆であってもよい。即ち、最初にステップS4で斜め配線とビアセルの融合処理を行った後に融合図形の検証を行い、その後に斜め配線の検証処理を行うようにしてもよい。
【0104】
また上記の実施形態は、大規模半導体集積回路設計を例にとるものであったが、規模に関わらず適宜の半導体集積回路の回路設計に適用でき、更にプリント基板における回路設計についても、そのまま適用することができる。
【0105】
また本発明は、その目的と利点を損なうことのない適宜の変形を含み、更に上記の実施形態に示した数値による限定は受けない。
ここで本発明の特徴輪まとめて列挙すると、次の付記のようになる。
【0106】
(付記)
(付記1)
半導体集積回路設計のレイアウトデータから作成される斜め配線と斜め配線上に配置されるビアセルを含む配線マスク用の図形データを検証するコンピュータ支援による配線図形検証方法に於いて、
レイヤ定義部により、半導体集積回路設計のレイアウトデータに含まれる斜め配線図形とビアセル図形に対し各々異なったレイヤ番号を定義するレイヤ定義ステップと、
第1図形融合部により、前記レイアウトデータから斜め配線図形及びビアセル図形を含む図形データを取込んで同一レイヤ番号毎に図形を融合する第1図形融合ステップと、
斜め配線検証部により、前記第1図形融合ステップで融合された斜め配線図形を検証する斜め配線検証ステップと、
第2図形融合部により、前記第1図形融合ステップで融合された前記斜め配線図形と前記ビアセル図形を融合して斜め配線マスク図形を作成する第2図形融合ステップと、
融合図形検証部により、前記第2図形融合ステップで融合された斜め配線マスク図形を検証する融合図形検証ステップと、
を備えたことを特徴とする配線図形検証方法。(1)
【0107】
(付記2)
付記1記載の配線図形検証方法に於いて、
前記第1図形融合ステップは、斜め配線図形同士を取込んで融合すると共に、
ビア図形とその周囲を囲むビアマット図形で構成されるビアセル図形同士を取込んで融合し、
前記第2図形融合ステップは、前記第1図形融合ステップで融合された斜め配線図形と前記ビアセル図形のビアマット図形を重なる部分で融合させることを特徴とする配線図形検証方法。(2)
【0108】
(付記3)
付記1記載の配線図形検証方法に於いて、前記斜め配線検証ステップは、隣接する斜め配線図形同士の間隔が所定の設計規則に基づく許容最小間隔値に違反していないかを検証することを特徴とする配線図形検証方法。(3)
【0109】
(付記4)
付記1記載の配線図形検証方法に於いて、前記融合図形検証ステップは、斜め配線図形と隣接する斜め配線上に融合されたビアセル図形の間隔が所定の設計規則に違反していないかを検証することを特徴とする配線図形検証方法。(4)
【0110】
(付記5)
付記4記載の配線図形検証方法に於いて、前記斜め配線図形は水平および垂直方向に対し45°に傾斜し、前記ビアセル図形は前記斜め配線の線幅を超える矩形形状であり、前記第2図形融合ステップで融合された斜め配線上のビアセルは、斜め配線方向に直交するコーナ部が斜め配線の線幅を超えて突出した融合形状であり、前記融合図形検証ステップは、ビアセルの融合による斜め配線の突出し部分と隣接する斜め配線図形との間隔が、所定の設計規則に基づく許容最小間隔値に違反していないかを検証することを特徴とする配線図形検証方法。(5)
【0111】
(付記6)
付記5記載の配線図形検証方法に於いて、前記融合図形検証ステップは、斜め配線に隣接してビアセルが単独で存在する場合、斜め配線図形に直交して相対する前記ビアセル図形のコーナエッジとの間隔が、所定の設計規則に基づく許容最小間隔値に違反していないかを検証することを特徴とする配線図形検証方法。(6)
【0112】
(付記7)
付記1記載の配線図形検証方法に於いて、前記ビアマット図形は、前記ビアと斜め配線の必要十分な接触面積を確保する配線かぶりをビア周囲に形成することを特徴とする配線図形検証方法。(7)
【0113】
(付記8)
コンピュータに、
半導体集積回路設計のレイアウトデータに含まれる斜め配線の図形データとビアセル図形のデータに対し各々異なったレイヤ番号を定義するレイヤ定義ステップと、
前記レイアウトデータから斜め配線図形及びビアセル図形を含む図形データを取込んで同一レイヤ番号毎に図形を融合する第1図形融合ステップと、
前記第1図形融合ステップで融合された斜め配線図形を検証する斜め配線検証ステップと、
前記第1図形融合ステップで融合された斜め配線図形と前記ビアセル図形を融合して斜め配線マスク図形を作成する第2図形融合ステップと、
前記第2図形融合ステップで融合された斜め配線マスク図形を検証する融合図形検証ステップと、
を実行させることを特徴とするプログラム。(8)
【0114】
(付記9)
付記8記載のプログラムに於いて、
前記第1図形融合ステップは、斜め配線図形同士を取込んで融合すると共に、
ビア図形とその周囲を囲むビアマット図形で構成されるビアセル図形同士を取込んで融合し、
前記第2図形融合ステップは、前記第1図形融合ステップで融合された前記斜め配線図形と前記ビアセル図形のビアマット図形とを重なる部分で融合させることを特徴とするプログラム。
【0115】
(付記10)
付記8記載のプログラムに於いて、前記斜め配線検証ステップは、隣接する斜め配線図形同士の間隔が所定の設計規則に基づく許容最小間隔値に違反していないかを検証することを特徴とするプログラム。
【0116】
(付記11)
付記8記載のプログラムに於いて、前記融合図形検証ステップは、斜め配線図形と隣接する斜め配線上に融合されたビアセル図形の間隔が所定の設計規則に違反していないかを検証することを特徴とするプログラム。
【0117】
(付記12)
付記11記載のプログラムに於いて、前記斜め配線図形は水平および垂直方向に対し45°に傾斜し、前記ビアセル図形は前記斜め配線の線幅を超える矩形形状であり、前記第2図形融合ステップで融合された斜め配線上のビアセルは、斜め配線方向に直交するコーナ部が斜め配線の線幅を超えて突出した融合形状であり、前記融合図形検証ステップは、ビアセルの融合による斜め配線の突出し部分と隣接する斜め配線図形との間隔が、所定の設計規則に基づく許容最小間隔値に違反していないかを検証することを特徴とするプログラム。
【0118】
(付記13)
付記12記載のプログラムに於いて、前記融合図形検証ステップは、斜め配線に隣接してビアセルが単独で存在する場合、斜め配線図形に直交して相対する前記ビアセル図形のコーナエッジとの間隔が、所定の設計規則に基づく許容最小間隔値に違反していないかを検証することを特徴とするプログラム。
【0119】
(付記14)
付記8記載のプログラムに於いて、前記ビアマット図形は、前記ビアと斜め配線の必要十分な接触面積を確保する配線かぶりをビア周囲に形成することを特徴とするプログラム。
【0120】
(付記15)
半導体集積回路設計のレイアウトデータから斜め配線と斜め配線上に配置されるビアセルを含む配線マスク用の図形データを作成するコンピュータ支援による配線図形検証装置に於いて、
半導体集積回路設計のレイアウトデータに含まれる斜め配線図形とビアセル図形に対し各々異なったレイヤ番号を定義するレイヤ定義部と、
前記レイアウトデータから斜め配線図形及びビアセル図形を含む図形データを取込んで同一レイヤ番号毎に図形を融合する第1図形融合部と、
前記第1図形融合部で融合された斜め配線図形を検証する斜め配線検証部と、
前記第1図形融合部により融合された斜め配線図形と前記ビアセル図形を融合して斜め配線マスク図形を作成する第2図形融合部と、
前記第2図形融合部で融合された融合斜め配線図形を検証する融合図形検証部と、
を備えたことを特徴とする配線図形検証装置。(9)
【0121】
(付記16)
付記15記載の配線図形検証装置に於いて、
前記第1図形融合部は、斜め配線図形同士を取込んで融合すると共に、
ビア図形とその周囲を囲むビアマット図形で構成されるビアセル図形同士を取込んで融合し、
前記第2図形融合部は、前記第1図形融合部で融合された前記斜め配線図形と前記ビアセル図形のビアマット図形とを重なる部分で融合させることを特徴とする配線図形検証装置。
【0122】
(付記17)
付記15記載の配線図形検証装置に於いて、前記斜め配線検証部は、隣接する斜め配線図形同士の間隔が、所定の設計規則に基づく許容最小間隔値に違反していないかを検証することを特徴とする配線図形検証装置。
【0123】
(付記18)
付記15記載の配線図形検証装置に於いて、前記融合図形検証部は、斜め配線図形と隣接する斜め配線上に融合されたビアセル図形の間隔が所定の設計規則に違反していないかを検証することを特徴とする配線図形検証装置。
【0124】
(付記19)
付記18記載の配線図形検証装置に於いて、前記斜め配線図形は水平および垂直方向に対し45°に傾斜し、前記ビアセル図形は前記斜め配線の線幅を超える矩形形状であり、前記第2図形融合部で融合された斜め配線上のビアセルは、斜め配線方向に直交するコーナ部が斜め配線の線幅を超えて突出した融合形状であり、前記融合図形検証部は、ビアセルの融合による斜め配線の突出し部分と隣接する斜め配線図形との間隔が、所定の設計規則に基づく許容最小間隔値に違反していないかを検証することを特徴とする配線図形検証装置。
【0125】
(付記20)
付記19記載の配線図形検証装置に於いて、前記融合図形検証部は、斜め配線に隣接してビアセルが単独で存在する場合、斜め配線図形に直交して相対する前記ビアセル図形のコーナエッジとの間隔が所定の設計規則に違反していないかを検証することを特徴とする配線図形検証装置。
【0126】
(付記21)
付記15記載の配線図形検証装置に於いて、前記ビアマット図形は、前記ビアと斜め配線の必要十分な接触面積を確保する配線かぶりをビア周囲に形成することを特徴とする配線図形検証装置。
【0127】
【発明の効果】
以上説明してきたように本発明によれば、レイアウトデータから作成されるビアセルの融合による突出部を持つ斜め配線同士の許容最小間隔の検証につき、ビアセルを融合する前の段階で斜め配線同士の許容最小間隔を検証し、またビアセルを融合した後にビアセルの突出部とこれに隣接する斜め配線との間隔については、斜め配線同士より緩やかな許容最小間隔値を用いた検証を行うことで、ビアセルが融合される斜め配線同士であっても、ビアセルの融合による突出部による擬似エラーを発生することなく、斜め配線同士の許容最小間隔の検証ができ、この結果、設計規則に基づいて許容される最小距離まで斜め配線同士を近づけることができるため、斜め配線による配線長の節約、配線遅延の抑制、チップ面積の縮小に貢献でき、検証処理によるレイアウト変更が適切にできることで歩留まり向上に貢献する。
【0128】
また本発明にあっては、斜め配線図形とビアセル図形をそれぞれ別のレイヤで作成するだけで、斜め配線同士の許容最小間隔の検証及びビアセルを融合した斜め配線における緩やかな許容最小間隔の検証が実現でき、既存のデザインルールチェックのツールに特別な機能を追加することなく簡単且つ容易に実現することができる。
【図面の簡単な説明】
【図1】本発明の原理説明図
【図2】本発明の配線図形検証方法が実施されるシステム構成のブロック図
【図3】図2の配線図形検証装置が適用されるコンピュータのハードウェア環境の説明図
【図4】本発明による配線図形検証を含む半導体集積回路設計の工程説明図
【図5】本発明の配線図形検証が適用される配線マスク図形の説明図
【図6】図5に融合される配線レイヤにおける配線図形の説明図
【図7】図5に融合されるビアマットレイヤにおけるビアマット図形の説明図
【図8】本発明による斜め配線検証処理の第1実施形態の説明図
【図9】図8のビアマットレイヤにおけるビアマット図形の説明図
【図10】図8の斜め配線レイヤにおける斜め配線図形と間隔検証の説明図
【図11】図8における融合前の斜め配線マスク図形の説明図
【図12】図8における融合された斜め配線マスク図形と間隔検証の説明図
【図13】本発明に使用するデザインルールチェック実行情報の凡例の説明図
【図14】本発明のデザインルールチェックの実行に使用されるレイヤ定義文と検証ルールの具体例の説明図
【図15】本発明によるデザインルールチェックの実行処理のフローチャート
【図16】本発明による斜め配線検証処理の第2実施形態の説明図
【図17】図16の配線レイヤにおける斜め配線図形と間隔検証の説明図
【図18】図16のビアマットレイヤにおけるビアセル図形の説明図
【図19】図16における融合された斜め配線マスク図形と間隔検証の説明図
【図20】図16における斜め配線マスク図形と間隔検証により張られたエラー領域の説明図
【図21】図20に対するエラーレイヤの説明図
【図22】従来のデザインルールチェックによる配線マスク図形の作成と間隔検証の説明図
【図23】従来のデザインルールチェックによる斜め配線マスク図形を作成する融合処理の説明図
【図24】従来の斜め配線マスク図形における間隔検証の説明図
【符号の説明】
10:配線図形検証装置
12:入力装置
14:出力装置
16:内部記憶装置
18:レイアウトデータ入力部
20:DRCルール入力部
22:制御部
24:DRC実行部
26:レイヤ定義部
28:第1図形融合部
30:斜め配線検証部
32:第2図形融合部
34:融合図形検証部
36:レイアウトデータ記憶部
38:DRCルール記憶部
40:検証対象図形記憶部
42:エラーパターンデータ記憶部
44:エラーパターンデータ表示部
46,146:マスクレイヤ
48:セル
50:斜め配線
52:検証対象部
54,60,122:配線レイヤ
56,62,124:ビアマットレイヤ
58,70,72,134,136,138:ビアセル
64,66,68,126,128,130,132:斜め配線
74,140:斜め配線検証処理
76,142:第2図形融合処理
78:マスクレイヤ
80,82,84,148,150,152,154:融合配線図形
80−1,80−2,82−1,82−2:突出部
86,144:融合図形検証処理
90,92,160,162,164:ビア
94,96,166,168,170:ビアマット
94−1,96−1,160−1,162−1,170−1:配線かぶり値
104,106,172,176:間隔
108,110,178,180,184:突出部間隔
112:デザインルールチェック実行情報記述凡例
114:デザインルールチェック実行情報(DCR実行情報)
112−1,115:レイヤ定義文
112−2,116:融合処理
118:融合処理文
155,156,158:エラー領域
186:エラーレイヤ
[0001]
BACKGROUND OF THE INVENTION
The present invention relates to a computer-aided wiring graphic verification method, program, and apparatus for creating wiring mask graphic data from circuit design layout data such as a large-scale semiconductor integrated circuit, and more particularly to layout wiring on diagonal wiring and diagonal wiring. The present invention relates to a wiring graphic verification method, program, and apparatus for generating and verifying graphic data for a wiring mask including a via cell to be arranged.
[0002]
[Prior art]
Conventionally, in the design work of a large-scale semiconductor integrated circuit assisted by a computer, elements are arranged on the integrated circuit according to a logic circuit diagram or an electronic circuit diagram called layout wiring design or layout design, and wiring paths between these elements are determined. There is a drawing process for generating a mask based on these.
[0003]
As is well known, layout verification is performed in layout design. This layout verification is to confirm the correctness of the design with respect to the drawing data (artwork data) for mask generation at the final design stage.
[0004]
In this layout verification, verification called design rule check (DRC) is performed. This is a step of verifying whether or not the drawing data violates a geometric design rule designed in consideration of various constraints obtained after considering the manufacturing process, that is, the design rule.
[0005]
In the conventional design rule check, it is verified whether the design rule is violated by looking at the interval between the wiring figures based on the design rule. Further, it is verified whether or not the distance between the wiring figure and the via figure, and whether or not the via figure satisfies the cover so that the wiring figure can guarantee the contact area after manufacture based on the design rule.
[0006]
These are all classic techniques, and a general example is shown in FIG. In the conventional layout verification, wirings 300 and 302 in the wiring layer and via cells 304 and 306 in the via cell layer are first drawn on the same layer based on the layout data as shown in FIG. If the wiring 300 and the via cell 304 and the wiring 302 and the via cell 306 are overlapped by this drawing, they are automatically merged into one figure as shown in FIG. 22B, and the fused wiring figures 308 and 310 are generated.
[0007]
Here, as shown in FIG. 22A, the via cells 304 and 306 have a shape in which via mats 316 and 318 are coupled to the vias 312 and 314, and a wiring cover is formed around the vias 312 and 314 by the via mats 316 and 318. The via mats 316 and 318 are prepared so as to have a size satisfying the wiring fog value that holds the contact area between the wirings 300 and 302 and the vias 312 and 314 based on the design rule.
[0008]
Therefore, the via cells 304 and 306 including the vias 312 and 314 and the via mats 316 and 318 are merged with the wirings 300 and 302 by the fusion processing with the wirings 300 and 302, and the via mats 316 and 318 are merged with the wirings 300 and 302 in FIG. Thus, the fused wiring figures 308 and 310 are obtained.
[0009]
Next, it is verified whether or not the combined wiring figures 308 and 310 in FIG. 22B satisfy the allowable minimum interval value S between the wiring figures based on the geometric design rule. That is, the interval between the merged figure wirings 308 and 310 is scanned, and the minimum interval is obtained at the merged portion of the via cells having the intervals 320 and 322. Therefore, if the intervals 320 and 322 are equal to or greater than the allowable minimum interval value S, the design rule is satisfied. If it is less than the allowable minimum interval value S, the design rule is violated and an error is determined. The allowable minimum interval value S between wiring figures based on the design rule generally differs depending on the wiring width.
[0010]
Further, it is also verified whether or not the fog values 326 and 328 of the vias 312 and 314 in the fusion wiring figures 308 and 310 satisfy the allowable fog value based on the design rule. This allowable fog value also varies depending on the line width of the wirings 300 and 302 where the vias 312 and 314 are generally present.
[0011]
[Patent Document 1]
JP 11-297831 A
[Patent Document 2]
Japanese Patent No. 2953051
[Patent Document 3]
Japanese Patent No. 2580772
[0012]
[Problems to be solved by the invention]
By the way, in the conventional layout design, the wiring pattern is arranged in the horizontal and vertical directions. In recent years, however, the wiring length is shortened to reduce the line resistance and the stray capacitance, and the transmission accompanying the higher frequency is performed. In order to improve the characteristics, diagonal wiring in which wiring patterns are arranged in an oblique 45 ° direction can be introduced. However, layout verification for diagonal wiring has the following problems.
[0013]
FIG. 23 is an explanatory diagram of a design rule check for diagonal wiring. In this design rule check, the diagonal wirings 402 and 404 of the diagonal wiring layer 400 and the via cells 408 and 410 of the via mat layer 406 are taken as the same layer by the automatic fusion processing 412 and are drawn, and are merged into the fusion graphic layer 414. Oblique wiring figures 416 and 418 are generated.
[0014]
Also in this case, the via cells 408 and 410 are composed of the vias 420 and 422 and the via mats 424 and 426, and the portions of the via mats 424 and 426 are merged with the oblique wirings 402 and 404.
[0015]
As shown in the enlarged view of FIG. 24, the fused diagonal wiring patterns 416 and 418 are verified to confirm whether the interval 425 of the diagonal wiring parts satisfies the allowable minimum interval value S between the wiring figures based on the design rule. If it is less than the interval value S, it is determined as an error.
[0016]
However, the merged diagonal wiring patterns 416 and 418 generate protrusions 427, 428, 430, and 432 in the direction orthogonal to the diagonal wiring due to the fusion of via mats arranged around the vias 420 and 422 with a fogging value. .
[0017]
The protrusions 427, 428, 430, and 432 are rounded at the time of manufacture if the protrusion amount is within the range of manufacturing error. Therefore, regarding the verification of the interval 434 between the projection 428 of the fused diagonal wiring graphic 416 and the fused diagonal wiring graphic 418 and the interval 436 between the projection 430 of the fused diagonal wiring graphic 418 and the fused diagonal wiring graphic 416, An allowable minimum interval value T that is looser than the allowable minimum interval value S is set.
[0018]
However, in the design rule check, when the verification of the allowable minimum interval value S between the diagonal wiring figures is executed based on the design rule, the intervals 434 and 436 of the protruding portions 428 and 430 from the wiring width are about the protruding portion. Although the allowable minimum interval value T is satisfied, the allowable minimum interval value S between diagonal wirings having a value larger than that is not satisfied and the design rule is violated, resulting in a pseudo error.
[0019]
For this reason, if there is a protrusion due to the fusion of via cells in the interval verification between the diagonal wirings, a pseudo error occurs, and the verification cannot be performed correctly.
[0020]
In order to avoid this pseudo error, the protrusion satisfying the allowable minimum interval value T must be extended to the allowable minimum interval value S between diagonal wiring figures, and all violations in the design rule check should be excluded. In order to perform the layout, an oblique wiring interval more than necessary is required.
[0021]
An increase in the wiring interval due to this leads to an increase in the wiring length and an increase in the chip area, and various benefits such as saving of the wiring length due to the oblique wiring, reduction in the wiring delay, and improvement in yield due to the reduction in the chip area cannot be obtained.
[0022]
The present invention is a wiring graphic verification method that enables verification with different allowable minimum interval values between diagonal wiring figures and diagonal wirings and protruding parts without causing a pseudo error due to the protrusion at the via cell fusion portion of the diagonal wiring figure, An object is to provide a program and apparatus.
[0023]
[Means for Solving the Problems]
FIG. 1 is a diagram illustrating the principle of the present invention.
(Method)
The present invention provides a computer-aided wiring graphic verification method for verifying graphic data for a wiring mask including diagonal wiring created from layout data of a semiconductor integrated circuit design and via cells arranged on the diagonal wiring.
[0024]
This wiring pattern verification method
A layer defining step for defining different layer numbers for the diagonal wiring graphic and the via cell graphic included in the layout data of the semiconductor integrated circuit design by the layer defining unit 26;
A first graphic fusion step of taking graphic data including oblique wiring graphics and via cell graphics from the layout data by the first graphic fusion unit 28, synthesizing the figures for each same layer number, and fusing them at overlapping portions;
A diagonal wiring verification step of verifying the diagonal wiring figure fused in the first graphic fusion step by the diagonal wiring verification unit 30;
A second figure fusion step of creating a diagonal wiring mask figure in which the verified diagonal wiring figure and the via cell figure are merged by the second figure fusion unit 32 and fused at the overlapping portion;
A fused figure verification step for verifying the diagonal wiring mask figure fused in the second figure fusion step by the fused figure verification unit 34;
It is provided with.
[0025]
As described above, the wiring graphic verification method of the present invention defines the diagonal wiring layer and the via mat layer as different layers, thereby drawing the diagonal wiring graphic independently without merging with the via cell graphic, and the diagonal wiring graphic and the via cell graphic. Can be individually merged as graphics of different layers (first graphic fusion step). For this reason, it is possible to avoid a pseudo error that occurs due to the interval between the diagonal wiring and the protrusion due to the fusion of the via cell, and to perform verification by the allowable minimum interval value S between the diagonal wirings.
[0026]
In addition, by executing layer fusion processing (second figure fusion step) for diagonal wiring and via cells with different layers, a diagonal wiring mask figure is generated by merging the two, and the diagonal wiring and via mat are generated for this diagonal wiring mask figure. Verification by the allowable minimum interval value T of the protrusions due to fusion of.
[0027]
Here, in the first figure fusion step, the diagonal wiring figures are taken in and fused,
Via-cell graphics composed of via-graphics and surrounding via-mat graphics are captured and merged, and the second graphic fusion step overlaps the via-mat graphic of the diagonal wiring graphic and via-cell graphic merged in the first graphic fusion step. It is characterized by fusing in parts.
[0028]
The diagonal wiring verification step verifies whether the interval between adjacent diagonal wiring figures does not violate a predetermined design rule. That is, the diagonal wiring verification step verifies whether the interval between adjacent diagonal wiring figures violates the allowable minimum interval value S based on a predetermined design rule.
[0029]
In the fusion graphic verification step, it is verified whether or not the interval between the via cell graphics fused on the diagonal wiring adjacent to the diagonal wiring graphic violates a predetermined design rule. That is, the diagonal wiring pattern is inclined at 45 ° with respect to the horizontal and vertical directions, the via cell graphic is a rectangular shape exceeding the line width of the diagonal wiring, and the via cell on the diagonal wiring fused in the second graphic fusion step is diagonal. The corner shape orthogonal to the wiring direction is a fusion shape that protrudes beyond the line width of the diagonal wiring, and in the fusion figure verification step, the distance between the diagonal wiring protrusion and the adjacent diagonal wiring figure due to the fusion of via cells is predetermined. It is verified whether or not the allowable minimum interval value T based on the design rule is violated.
[0030]
In the fusion graphic verification step, when there is a single via cell adjacent to the diagonal wiring, the distance from the corner edge of the via cell orthogonal to the diagonal wiring graphic is set to the allowable minimum interval value T based on a predetermined design rule. Verify that there are no violations.
[0031]
In the via mat figure in the present invention, a wiring cover that secures a necessary and sufficient contact area between the via and the diagonal wiring is formed around the via.
[0032]
(program)
The present invention provides a program for wiring pattern verification that verifies graphic data for a wiring mask including diagonal wiring created from layout data of semiconductor integrated circuit design and via cells arranged on the diagonal wiring.
[0033]
This program is on your computer
A layer defining step for defining different layer numbers for the oblique wiring graphic data and the via cell graphic data included in the layout data of the semiconductor integrated circuit design;
A first graphic fusion step of taking graphic data including diagonal wiring graphics and via cell graphics from layout data and fusing them for each same layer number;
A diagonal wiring verification step for verifying the diagonal wiring pattern fused in the first graphic fusion step;
A second graphic fusion step of creating a diagonal wiring mask graphic by fusing the diagonal wiring graphic and the via cell graphic fused in the first graphic fusion step;
A fusion figure verification step for verifying the diagonal wiring mask figure fused in the second figure fusion step;
Is executed. The details of the program according to the present invention are basically the same as those of the wiring pattern verification method.
[0034]
(apparatus)
The present invention provides a computer-aided wiring graphic verification apparatus that creates graphic data for a wiring mask including diagonal wiring and via cells arranged on the diagonal wiring from layout data of semiconductor integrated circuit design.
[0035]
This wiring graphic verification device includes a layer definition unit that defines different layer numbers for diagonal wiring graphics and via cell graphics included in layout data of semiconductor integrated circuit design, and graphics including diagonal wiring graphics and via cell graphics from the layout data. Fused by the first graphic fusion part, the first graphic fusion part that takes in the data and merges the figures for the same layer number, the diagonal wiring verification part that verifies the diagonal wiring figure fused by the first graphic fusion part, and the first graphic fusion part A second figure fusion part for creating an oblique wiring mask figure by fusing the diagonal wiring figure and via cell figure, and a fusion figure verification part for verifying the fused diagonal wiring figure fused in the second figure fusion part It is characterized by. The details of the wiring pattern verification apparatus according to the present invention are basically the same as those of the wiring pattern verification method.
[0036]
DETAILED DESCRIPTION OF THE INVENTION
FIG. 2 is a block diagram of a system configuration in which the wiring pattern verification method of the present invention is implemented. In FIG. 2, the system in which the wiring graphic verification method of the present invention is implemented includes a wiring graphic verification device 10, an input device 12, an output device 14, and an internal storage device 16 of the wiring graphic verification device 10.
[0037]
The input device 12 is provided with a layout data input unit 18 and a DRC rule input unit 20. The layout data input unit 18 inputs the layout data for which the design process has been completed, and stores it in the layout data storage unit 36 of the internal storage device 16.
[0038]
The DRC rule input unit 20 inputs a DRC rule, which is execution information for executing a design rule check of a wiring pattern created from the input layout data, and stores the DRC rule in the DRC rule storage unit 38 of the internal storage device 16.
[0039]
The wiring pattern verification apparatus 10 is provided with a control unit 22 and a DRC execution unit 24 that perform overall control. The DCR execution unit 24 has functions of a layer definition unit 26, a first graphic fusion unit 28, an oblique wiring verification unit 30, a second graphic fusion unit 32, and a fusion graphic verification unit 34 in order to execute the wiring graphic verification device according to the present invention. Is provided.
[0040]
Corresponding to the processing function of the DRC execution unit 24, the internal storage device 16 is provided with a verification target graphic storage unit 40 and an error pattern data storage unit 42 for storing an error pattern obtained from the verification result. The output device 14 is provided with an error pattern data display unit 44 for displaying an error pattern obtained as a verification result by the DRC execution unit 24.
[0041]
The processing content of each functional unit provided in the DRC execution unit 24 is as follows. The layer definition unit 26 defines different layout numbers for the diagonal wiring figure and the via cell figure included in the layout data. The first graphic fusion unit 28 takes in graphic data including diagonal wiring graphics and via cell graphics from the layout data, and performs a first-stage graphic fusion process of fusing the graphics with the same layout number.
[0042]
The diagonal wiring verification unit 30 verifies the diagonal wiring figure obtained by the fusion processing of the first graphic fusion unit 28 based on the minimum allowable spacing value S between predetermined diagonal wirings according to a geometric design rule. Process.
[0043]
The second graphic fusion unit 32 merges the diagonal wiring figure and the via cell graphic fused by the first graphic fusion part 28 to create a diagonal wiring mask figure. The merged graphic verification unit 34 is a predetermined minimum allowable interval predetermined for the interval between the diagonal wiring and the protruding portion of the via cell for the diagonal wiring graphic including the diagonal wiring graphic and the via cell graphic fused by the second graphic fusion unit 32. Verification is performed using the value T (where T <S).
[0044]
2 is realized by hardware resources of a computer as shown in FIG. 3, for example. In the computer of FIG. 3, a bus 201 of the CPU 200 includes a RAM 202, a hard disk controller (software) 204, a floppy disk driver (software) 210, a CD-ROM driver (software) 214, a mouse controller 218, a keyboard controller 222, and a display controller 226. The communication board 230 is connected.
[0045]
The hard disk controller 204 is connected to the hard disk drive 206 and loaded with an application program for executing the design rule check of the present invention. When the computer is started, a necessary program is called from the hard disk drive 206 and expanded on the RAM 202. To execute.
[0046]
A floppy disk drive (hardware) 212 is connected to the floppy disk driver 210 and can read / write data from / to the floppy disk (R). A CD drive (hardware) 216 is connected to the CD-ROM driver 214, and data and programs stored on the CD can be read.
[0047]
The mouse controller 218 transmits the input operation of the mouse 220 to the CPU 200. The keyboard controller 222 transmits an input operation of the keyboard 224 to the CPU 200. The display controller 226 performs display on the display unit 228. The communication board 230 uses a communication line 232 including radio and communicates with other computers and servers via a network such as the Internet.
[0048]
FIG. 4 is a process explanatory diagram of a computer-aided semiconductor integrated circuit design process including layout design in which the wiring pattern verification method of the present invention is performed.
[0049]
In this semiconductor integrated circuit design process, first, in step S1, functional design is performed to determine the functional configuration of the entire chip. Subsequently, in step S2, logic circuit design for determining circuit parameters and connections between circuits is performed. Next, in step S3, layout design for arranging and wiring cells is performed.
[0050]
This layout design is normally performed in the procedure of cell placement processing, rough wiring processing, and detailed wiring processing. In layout design, layout verification is performed for layout data obtained by the end of cell placement and wiring, and verification by design rule check (DRC) according to the present invention is performed in this layout verification.
[0051]
When the layout design is completed, a mask pattern is generated in step S4, an integrated circuit is manufactured based on the mask pattern generated in step S5, and a test of the finally manufactured integrated circuit is performed in step S6. Will be done.
[0052]
FIG. 5 is an example of a wiring mask graphic to which the wiring graphic verification process according to the present invention is applied. In FIG. 5, the wiring mask figure is created on the mask layer 46 by a drawing process based on the layout data. In this example, cells 48 are arranged at five locations, and in addition to the vertical wiring and the horizontal wiring, each cell 48 is slanted. Wiring 50 is performed.
[0053]
Further, vias 52 are formed at predetermined positions of the respective wirings, and electrical connection with other wiring layers is possible. In such a wiring pattern of the mask layer 46, the wiring pattern verification processing according to the present invention is executed for the diagonal wiring 50 including the via 52 existing in the verification target part 52 surrounded by a dotted line, for example.
[0054]
FIG. 6 is an explanatory diagram of the wiring graphic of the wiring layer 54 used for creating the wiring mask graphic of FIG. In FIG. 6, in the wiring layer 54, wiring figures including vertical wiring, horizontal wiring, and oblique wiring 50 targeted by the present invention are created. That is, the wiring figure of the wiring layer 50 can be said to be a figure before merging of the wiring mask figure of the mask layer 46 of FIG.
[0055]
FIG. 7 is a via mat figure of the via cell 58 in the via mat layer 56 used for creating the wiring mask figure of FIG. The via mat layer 56 is a figure before merging excluding the cell 48 and the vertical and horizontal diagonal lines 50 from the mask layer 46 in FIG. 5, and only the via mat figure of the via cell 58 is arranged.
[0056]
Therefore, in the design rule check execution process, which is the wiring graphic verification process of the present invention, the wiring graphic of the wiring layer 54 in FIG. 6 and the via cell graphic of the via mat layer 56 in FIG. By adding figures, these are merged to generate a wiring mask figure of the mask layer 46 as shown in FIG. 5. For example, the wiring interval between the diagonal wirings 50 of the verification target section 52 is verified.
[0057]
FIG. 8 is an explanatory diagram of the first embodiment of the diagonal wiring verification processing according to the present invention. In the diagonal wiring verification process according to the present invention,
(1) Definition of layer number
(2) First fusion processing for fusing graphic data of the same layer number
(3) Diagonal wiring verification processing
(4) Second fusion processing of diagonal wiring and via cell
(5) Fusion figure verification process
There are five processing procedures. The diagonal wiring verification process of FIG. 8 represents the process after the definition of the layer number (1) and the first fusion process (2).
[0058]
First, the wiring layer 60 generates diagonal wiring figures by merging the diagonal wirings 64, 66, and 68 having the same layer number. In the via mat layer 62, via cells of via cells 70 and 72 having the same layer number and via mats are merged to generate a via cell figure. The generation of each figure of the wiring layer 60 and the via mat layer 62 is a processing result of the first stage fusion processing.
[0059]
In the following present invention, the diagonal wiring verification process 74 is executed for the diagonal wirings 64, 66, 68 of the wiring layer 60. This diagonal wiring verification process 74 verifies whether or not the spacing between the diagonal wirings 66 and 68 adjacent to the diagonal wiring 64 is larger than a predetermined allowable minimum spacing value S determined by a geometric design rule. If the allowable minimum interval value S is equal to or larger than the allowable minimum interval value S, the design rule is satisfied.
[0060]
When the diagonal wiring verification process 74 for the diagonal wirings 64, 66, and 68 of the wiring layer 60 is completed, the second graphic fusion process 76 is performed. The second graphic fusion process 76 executes the fusion of the layer graphic of the wiring layer 60 and the via mat layer 62. By this second graphic fusion process 76, fused wiring figures 80 and 82 in which the via cells 70 and 72 are fused with the diagonal wirings 64 and 66 on the mask layer 78 are generated. The diagonal wiring 68 becomes the fused wiring figure 84 as it is because the via cell 70 is not fused.
[0061]
When the fused wiring graphics 80, 82, 84 are generated in the mask layer 78 in this way, a fused graphic verification process 86 is performed. The fusion graphic verification process 86 is a predetermined allowable minimum according to a geometric design rule for the interval between the protruding portion resulting from the fusion of the via cells 70 and 72 in the fusion wiring figure 80 and 82 and the fusion wiring figure adjacent thereto. Verification by the interval value T is performed.
[0062]
If the interval between the protruding portion and the diagonal wiring is equal to or larger than the allowable minimum interval value T, it is determined that the design rule is satisfied, and if it is smaller than the allowable minimum interval value T, error data is generated as violating the design rule.
[0063]
FIG. 9 shows the via mat layer 62 shown in FIG. The via cells 70 and 72 arranged in the via mat layer 62 are composed of vias 90 and 92 and via mats 94 and 96, respectively.
[0064]
The via mats 94 and 96 are designed to ensure a sufficient contact area between the vias 90 and 92 and the diagonal wiring when fused with the diagonal wiring 64 and 66 as in the mask layer 78 of FIG. In the present invention, optimum wiring cover values 94-1 and 96-1 for securing a contact area unique to the diagonal wiring are preset for the via mats 94 and 96 fused to the diagonal wiring.
[0065]
For this reason, in the design rule check execution process according to the present invention, an appropriate wiring cover value is set in advance for the via mats of the via cells 70 and 72 to be merged with the diagonal wiring. It is not necessary to verify this, and the processing can be simplified.
[0066]
FIG. 10 is an explanatory diagram of the verification process by the diagonal wiring verification process 74 for the wiring layer 60 of FIG. For each of the diagonal wirings 66 and 68 adjacent to the diagonal wiring 64 created for the wiring layer 60, the allowable minimum of the diagonal wiring interval determined by the design rule while operating the distances 104 and 106 between the two in the direction of the diagonal wiring. Compared with the interval value S, if it is less than the allowable minimum interval value S, error data is generated as violating the design rule.
[0067]
For example, when the design rule is violated because the interval 104 between the diagonal wiring 64 and the diagonal wiring 66 is less than the allowable minimum interval value S and the error data is generated, the error data is generated. Error data for designating the edge line of the wiring 66 is created, and the error pattern data display unit 44 in the output device 14 in FIG. 2 creates other edge lines such as error displays 64-1 and 66-1 indicated by bold lines. The display should be distinguishable. As an error display, the edge line color may be switched from normal black to red, for example.
[0068]
FIG. 11 is an explanatory diagram before the mask layer 78 is merged in the second graphic fusion process 76 of FIG. In the state before fusion in the mask layer 78, the via cells 70 and 72 are arranged for the diagonal wirings 64 and 66, and the via mats 94 and 96 in the via cells 70 and 72 are integrated with the diagonal wirings 64 and 66 in this state. As a result, the fused wiring figures 80 and 82 in the mask layer 78 extracted and shown in FIG. 12 are obtained.
[0069]
FIG. 12 is an explanatory diagram of the interval verification process for the fused wiring pattern of the mask layer 78 in FIG. The merged wiring figures 80 and 82 in the mask layer 78 cause the protruding portions 80-1 and 80-2 and the protruding portions 82-1 and 82-2 in the direction perpendicular to the oblique wiring direction by the fusion of the via cell to the oblique wiring. Yes.
[0070]
The protrusions 80-1 and 80-2 and the protrusions 82-1 and 82-2 are rounded at the tip when the semiconductor is actually manufactured. An interval verification process is performed based on the allowable minimum interval value T between the oblique wiring and the protruding portion, which is gentler than the allowable minimum interval value S between the diagonal wires.
[0071]
That is, it is verified whether or not the interval 108 between the apex of the projecting portion 80-1 of the fused wiring figure 80 and the edge line of the fused wiring figure 84 opposed thereto satisfies the allowable minimum interval value T. If it is smaller, error data is generated as violating the design rule.
[0072]
Similarly, the interval 110 between the protruding portion 82-1 of the fused wiring figure 82 and the edge line of the fused wiring figure 80 opposite thereto is verified by the allowable minimum interval value T, and designed if it is smaller than the allowable minimum interval value T. Generate error data for violating rules.
[0073]
As described above, in the wiring interval verification process of the present invention, the interval between the diagonal wires is executed before the fusion of the via cells. It is possible to reliably prevent a pseudo error from occurring.
[0074]
Further, the verification of the oblique wiring and the protruding portion by the via cell can be performed independently after the verification of the interval between the diagonal wirings by performing the integration after the diagonal wiring and the via cell are merged. Further, with respect to the fogging value of the via with respect to the diagonal wiring, since the appropriate wiring fogging value for ensuring the contact area between the diagonal wiring and the via is set in advance, it is not particularly necessary to verify the fogging value.
[0075]
FIG. 13 is a description legend of the design rule check execution information 112 used in the design rule verification execution process according to the present invention. The execution information 112 for the design rule check according to the present invention includes a layer definition statement 112-1, a figure fusion process 112-2, a verification process 112-3 with an allowable minimum interval S, and a verification process 112-4 with an allowable minimum interval T. It consists of four control statements.
[0076]
That is, the layer definition statement 112-1 defines “metal = Layer 77”, thereby defining the layer number 77 as a fusion layer (metal layer).
[0077]
Further, the fusion process 112-2 instructs to create the figure Z after the fusion process of the figure X and the figure Y by describing “Z = X OR Y”.
[0078]
Further, the verification processing 112-3 for the allowable minimum interval S instructs verification of the allowable minimum interval S between the graphic X and the graphic X by describing “SPACE X X <S”. Further, the verification process 112-4 of the allowable minimum interval T instructs verification of the allowable minimum interval T between the graphic X and the graphic Y by describing “SPACE XY <T”.
[0079]
FIG. 14 is a specific example of the design rule check execution information 114 based on the description legend of FIG. The design rule check execution information 114 includes a layer definition statement 115, a verification process 116 for the allowable minimum interval S, a fusion process 118, and a verification process 120 for the minimum allowable interval T.
[0080]
FIG. 15 is a flowchart of the design rule check execution process according to the present invention based on the function of the DRC execution unit 24 of FIG. 2, and the process procedure of this flowchart represents the process procedure of the design rule check execution program according to the present invention at the same time. ing.
[0081]
Referring to FIG. 15, the design rule check execution process will be described with reference to the design rule check execution information 114 of FIG. First, in step S1, a layer number is defined for each layer based on the layer definition statement 115.
[0082]
In the layer definition statement 115 of FIG. 14, if the diagonal wiring figure is drawn using the layer “metal_1” on the fifth line, the layer number of the eleventh layer is defined as “Layer11”. . Also, if the via cell is drawn using “via_mat” on the sixth line, the 12th layer is defined as a layer number as “Layer12”.
[0083]
Subsequently, in step S2, a graphic data fusion process of the same layer number, that is, a first-stage fusion process is performed. That is, a plurality of diagonal wiring figures which are the 11th layer defined in the 5th line of the layer definition sentence 115 are merged, and a via cell figure defined in the 12th layer in the 6th line is merged.
[0084]
Next, in step S3, a diagonal wiring verification process is performed. This diagonal wiring verification processing verifies that the interval between diagonal wiring figures is less than the allowable minimum spacing S in accordance with the instruction of the verification processing 116 of the allowable minimum spacing S in the 9th to 10th rows in FIG. If it is less than the interval S, error data is generated.
[0085]
Next, in step S4, the process of merging the diagonal wiring and the via mat figure of the via cell is performed. In this fusion processing, according to the instruction of the fusion processing 118 on the 11th to 12th lines of FIG. 14, the diagonal wiring graphic and the via cell graphic are merged to create “naname” as the fusion graphic.
[0086]
Next, in step S5, a verification process using the allowable minimum interval T is performed for the interval between the protruding portion resulting from the fusion of the via mat and the via mat in the merged graphic and the diagonal wiring opposed thereto. That is, the process according to the instruction of the verification process 120 on the 13th to 16th lines in FIG. 14 is executed.
[0087]
Specifically, it is verified whether or not the interval between the diagonal wiring and the fused figure is less than the allowable minimum interval T in the 14th row. Further, in the 15th row, the interval between the diagonal wiring and the via cell is similarly verified using the allowable minimum interval T.
[0088]
After such verification processing is completed, the verification result is displayed and the error pattern data is stored in a file in step S6. If the error pattern data is displayed for the diagonal wiring by the execution process of the design rule check, the designer encloses the layout graphic data of the shape portion displayed on the display, for example, the dotted line in the wiring graphic of the mask layer 46 in FIG. If an error is determined for the verification target portion 52, adjustment is performed to widen the interval between the diagonal wirings 50 causing the error, and then verification processing is performed again to generate a layout result that satisfies the minimum interval.
[0089]
FIG. 16 is an explanatory diagram of a second embodiment of the diagonal wiring verification process according to the present invention. In the second embodiment, for error data in the verification based on the allowable minimum interval value S between diagonal wirings, an error region due to an error layer is pasted at an interval where an error has occurred, and diagonal wiring and via cells are connected. Even when error data is generated in the verification using the allowable minimum interval value T with respect to the distance from the protruding portion due to the via cell of the oblique wiring at the time of merging, an error region due to the error layer is pasted to the interval portion where the error occurred. It is characterized by doing so.
[0090]
FIG. 16 shows the process after the processes of steps S2 and S3 in the design rule check execution process of FIG. 15 have been completed and the oblique wiring graphic and via layer graphic are obtained for the wiring layer 122 and via mat layer 124.
[0091]
In the wiring layer 122, diagonal wirings 126, 128, 130, and 132 are obtained as merged figures, and these are verified with the allowable minimum interval value S by the diagonal wiring verification processing 140.
[0092]
Next, after the oblique wiring of the wiring layer 122 and the via mat figure of the via cell of the via mat layer 124 are merged by the second graphic fusion process 142, verification using the allowable minimum interval value T is performed by the fused graphic verification process 144.
[0093]
By such a two-step verification process, in the mask layer 146, the interval between the fused wiring figures 148 and 152 violates the allowable minimum interval S, and the error region 155 is pasted here by the error layer. Further, error data is generated by verification with the allowable minimum interval value T between the protruding portion of the fused wiring graphic 150 and the fused wiring graphic 154, and an error area 156 is pasted by an error layer.
[0094]
Further, the verification between the fusion wiring figure 154 and the independent via cell 138 is also performed by the allowable minimum interval value T, and error data is generated also in this portion, so that the error region 158 is pasted by the error layer. .
[0095]
FIG. 17 shows a verification process by the diagonal wiring verification process 140 of FIG. In the verification process of the wiring layer 122, verification using the allowable minimum interval value S between the diagonal wirings is performed for the intervals 172 and 176 between the diagonal wirings 126 and 130 and between the diagonal wirings 128 and 132, respectively. Is going.
[0096]
Here, when an error occurs when the interval L between the diagonal wirings 126 and 130 is less than the allowable minimum interval value S, an error region 155 by an error layer separately provided in the portion of the interval 172 where the error is generated. Paste.
[0097]
18, the via mat layer 124 of FIG. 16 is taken out, and the via cells 134, 136, 138 are composed of vias 160, 162, 164 and via mats 166, 168, 170 as in the case of FIG. As the wiring cover values 160-1, 162-1, and 170-1 in 168 and 170, optimum values that can sufficiently secure the contact area of the via with respect to the oblique wiring are set in advance.
[0098]
FIG. 19 shows the mask layer 146 extracted from the merged graphic verification process 144 shown in FIG. In this verification processing, the adjacent fused wiring figures 148 and 152 in the mask layer 146 are verified by the allowable minimum interval value T with respect to the interval 178 between the line edge opposite to the protruding portion 148-1. In this case, since the interval 178 is not less than the allowable minimum interval value T, no error data is generated.
[0099]
Similarly, the adjacent fused wiring figures 150 and 154 are verified by the allowable minimum interval value T with respect to the interval 180 between the line edge opposite to the protruding portion 150-1 and are less than the allowable minimum interval value T. Then, it is determined that the design rule is violated, and the error area 156 is pasted by the error layer here.
[0100]
Further, the interval 184 between the fused wiring pattern 154 and the independent via cell 138 is also verified by the allowable minimum interval value T. In this case, since the interval 184 is less than the allowable minimum interval T, it is determined that the design rule is violated. The error area 158 is pasted by the error layer.
[0101]
FIG. 20 shows the mask layer 146 finally obtained by the execution of the design rule check in FIG. 16, and error areas 155, 156, and 158 by the error layer are pasted on the portion that violates the interval, and this is output. Since the screen is displayed in the apparatus, the designer can immediately find the violation point of the interval from the display of the error area in the drawn wiring diagram.
[0102]
FIG. 21 is an explanatory diagram of the error layer 186 in which an error area is pasted on the mask layer 146 of FIG. 20. When error data is generated as a result of verification in a diagonal wiring pattern, it corresponds to the interval portion where the error occurred. The generated error areas 155, 156, and 158 are generated on the error layer 186.
[0103]
In the above-described embodiment, for example, as shown in the flowchart of FIG. 15, after the diagonal wiring verification process is performed in step S3, the diagonal wiring and the via mat via mat pattern processing are performed in step S4. Although the fusion graphic verification process is performed in S5, this order may be reversed. In other words, the merged figure may be verified after the oblique wiring and via cell fusion processing is first performed in step S4, and then the oblique wiring verification processing may be performed.
[0104]
In addition, the above embodiment is an example of a large-scale semiconductor integrated circuit design, but can be applied to an appropriate semiconductor integrated circuit circuit design regardless of the scale, and further applied to a circuit design on a printed circuit board as it is. can do.
[0105]
Further, the present invention includes appropriate modifications that do not impair the object and advantages thereof, and is not limited by the numerical values shown in the above embodiments.
Here, the characteristic wheels of the present invention are listed together as follows.
[0106]
(Appendix)
(Appendix 1)
In a computer-aided wiring graphic verification method for verifying graphic data for a wiring mask including a diagonal wiring created from layout data of a semiconductor integrated circuit design and via cells arranged on the diagonal wiring,
A layer defining step for defining different layer numbers for the diagonal wiring graphic and the via cell graphic included in the layout data of the semiconductor integrated circuit design by the layer defining unit;
A first graphic fusion step of taking graphic data including diagonal wiring graphics and via cell graphics from the layout data by the first graphic fusion unit and fusing the graphics for each same layer number;
A diagonal wiring verification step for verifying the diagonal wiring figure fused in the first graphic fusion step by the diagonal wiring verification unit;
A second figure fusion step of creating an oblique wiring mask figure by fusing the diagonal wiring figure and the via cell figure fused in the first figure fusion step by a second figure fusion unit;
A fusion figure verification step for verifying the diagonal wiring mask figure fused in the second figure fusion step by the fusion figure verification unit;
A wiring graphic verification method comprising: (1)
[0107]
(Appendix 2)
In the wiring pattern verification method described in Appendix 1,
In the first figure fusion step, the diagonal wiring figures are taken in and fused,
Import and merge via-cell shapes composed of via-shapes and surrounding via-mat shapes.
In the second graphic fusion step, the diagonal graphic figure fused in the first graphic fusion step and the via mat graphic of the via cell graphic are fused at the overlapping portion. (2)
[0108]
(Appendix 3)
In the wiring graphic verification method according to appendix 1, the diagonal wiring verification step verifies whether an interval between adjacent diagonal wiring graphics violates an allowable minimum interval value based on a predetermined design rule. Wiring figure verification method. (3)
[0109]
(Appendix 4)
In the wiring graphic verification method according to attachment 1, the fusion graphic verification step verifies whether the interval between the via cell graphic fused on the diagonal wiring adjacent to the diagonal wiring graphic violates a predetermined design rule. The wiring figure verification method characterized by this. (4)
[0110]
(Appendix 5)
In the wiring graphic verification method according to appendix 4, the diagonal wiring graphic is inclined at 45 ° with respect to a horizontal and vertical direction, the via cell graphic is a rectangular shape exceeding a line width of the diagonal wiring, and the second graphic The via cell on the diagonal wiring fused in the fusion step is a fused shape in which a corner portion orthogonal to the diagonal wiring direction protrudes beyond the line width of the diagonal wiring. A wiring graphic verification method comprising: verifying whether an interval between the protruding portion of the adjacent wiring pattern and the adjacent diagonal wiring graphic violates an allowable minimum distance value based on a predetermined design rule. (5)
[0111]
(Appendix 6)
In the wiring graphic verification method according to appendix 5, the fusion graphic verification step includes a case where a via cell is present adjacent to the diagonal wiring and the corner edge of the via cell graphic that is orthogonal to the diagonal wiring graphic. A wiring pattern verification method characterized by verifying whether an interval does not violate an allowable minimum interval value based on a predetermined design rule. (6)
[0112]
(Appendix 7)
The wiring pattern verification method according to claim 1, wherein the via mat pattern is formed with a wiring cover for ensuring a necessary and sufficient contact area between the via and the diagonal wiring around the via. (7)
[0113]
(Appendix 8)
On the computer,
A layer defining step for defining different layer numbers for the oblique wiring graphic data and the via cell graphic data included in the layout data of the semiconductor integrated circuit design;
A first graphic fusion step of taking graphic data including diagonal wiring graphic and via cell graphic from the layout data and fusing the graphic for each same layer number;
A diagonal wiring verification step for verifying the diagonal wiring graphic fused in the first graphic fusion step;
A second graphic fusion step of creating a diagonal wiring mask graphic by fusing the diagonal wiring graphic fused in the first graphic fusion step and the via cell graphic;
A fusion graphic verification step for verifying the diagonal wiring mask graphic fused in the second graphic fusion step;
A program characterized by having executed. (8)
[0114]
(Appendix 9)
In the program described in Appendix 8,
In the first figure fusion step, the diagonal wiring figures are taken in and fused,
Import and merge via-cell shapes composed of via-shapes and surrounding via-mat shapes.
In the second graphic fusion step, the diagonal wiring graphic merged in the first graphic fusion step and the via mat graphic of the via cell graphic are fused in an overlapping portion.
[0115]
(Appendix 10)
The program according to claim 8, wherein the diagonal wiring verification step verifies whether an interval between adjacent diagonal wiring figures violates an allowable minimum interval value based on a predetermined design rule. .
[0116]
(Appendix 11)
The program according to claim 8, wherein the fusion graphic verification step verifies whether the interval between the via-cell graphic fused on the diagonal wiring adjacent to the diagonal wiring graphic violates a predetermined design rule. Program.
[0117]
(Appendix 12)
In the program according to attachment 11, the diagonal wiring figure is inclined at 45 ° with respect to a horizontal and vertical direction, and the via cell figure is a rectangular shape exceeding a line width of the diagonal wiring, and in the second graphic fusion step, The fused via cell on the diagonal wiring has a fusion shape in which a corner portion orthogonal to the diagonal wiring direction protrudes beyond the line width of the diagonal wiring, and the fused figure verification step includes a protruding portion of the diagonal wiring by the fusion of the via cell. A program for verifying whether or not the interval between the adjacent wiring pattern and the adjacent diagonal wiring pattern violates an allowable minimum interval value based on a predetermined design rule.
[0118]
(Appendix 13)
In the program according to attachment 12, in the fusion graphic verification step, when a via cell is present alone adjacent to the diagonal wiring, an interval between the corner edge of the via cell graphic that is orthogonal to the diagonal wiring graphic, A program for verifying whether or not a permissible minimum interval value based on a predetermined design rule is violated.
[0119]
(Appendix 14)
The program according to claim 8, wherein the via mat figure forms a wiring cover around the via so as to secure a necessary and sufficient contact area between the via and the diagonal wiring.
[0120]
(Appendix 15)
In a computer-aided wiring pattern verification apparatus that creates graphic data for a wiring mask that includes diagonal wiring and via cells arranged on the diagonal wiring from layout data of a semiconductor integrated circuit design,
A layer definition section for defining different layer numbers for diagonal wiring figures and via cell figures included in layout data of semiconductor integrated circuit design;
A first graphic fusion unit that takes graphic data including diagonal wiring graphics and via cell graphics from the layout data and fuses the graphics for each same layer number;
A diagonal wiring verification unit that verifies the diagonal wiring pattern fused in the first graphic fusion unit;
A second graphic fusion unit for creating a diagonal wiring mask graphic by fusing the diagonal wiring graphic fused by the first graphic fusion part and the via cell graphic;
A fused figure verification unit that verifies the fused diagonal wiring figure fused in the second figure fusion part;
A wiring pattern verification apparatus characterized by comprising: (9)
[0121]
(Appendix 16)
In the wiring graphic verification device according to attachment 15,
The first graphic fusion unit takes in and obliquely connects the diagonal wiring figures,
Import and merge via-cell shapes composed of via-shapes and surrounding via-mat shapes.
The second graphic merging unit fuses the diagonal wiring graphic and the via mat graphic of the via cell graphic, which are merged in the first graphic merging part, at overlapping portions.
[0122]
(Appendix 17)
In the wiring graphic verification device according to attachment 15, the diagonal wiring verification unit verifies whether an interval between adjacent diagonal wiring graphics violates an allowable minimum interval value based on a predetermined design rule. Characteristic wiring pattern verification device.
[0123]
(Appendix 18)
In the wiring graphic verification device according to attachment 15, the fused graphic verification unit verifies whether the interval between the via cell graphic fused on the diagonal wiring adjacent to the diagonal wiring graphic violates a predetermined design rule. A wiring pattern verification apparatus characterized by the above.
[0124]
(Appendix 19)
The wiring graphic verification device according to appendix 18, wherein the diagonal wiring graphic is inclined at 45 ° with respect to a horizontal and vertical direction, the via cell graphic is a rectangular shape exceeding a line width of the diagonal wiring, and the second graphic The via cell on the diagonal wiring fused at the fusion part has a fused shape in which a corner part orthogonal to the diagonal wiring direction protrudes beyond the line width of the diagonal wiring, and the fused figure verification part is a diagonal wiring by the fusion of the via cell. A wiring graphic verification device for verifying whether or not the interval between the protruding portion and the adjacent diagonal wiring graphic violates an allowable minimum interval value based on a predetermined design rule.
[0125]
(Appendix 20)
In the wiring graphic verification device according to appendix 19, the fused graphic verification unit, when there is a single via cell adjacent to the diagonal wiring, is connected to the corner edge of the via cell graphic that is orthogonal to the diagonal wiring graphic. A wiring pattern verification apparatus for verifying whether the interval does not violate a predetermined design rule.
[0126]
(Appendix 21)
The wiring graphic verification device according to claim 15, wherein the via mat graphic forms a wiring cover around the via to ensure a necessary and sufficient contact area between the via and the diagonal wiring.
[0127]
【The invention's effect】
As described above, according to the present invention, with regard to the verification of the allowable minimum interval between diagonal wirings having protrusions by fusion of via cells created from layout data, the tolerance between diagonal wirings is obtained before the via cells are fused. After verifying the minimum spacing, and after merging the via cells, the gap between the protruding portion of the via cell and the diagonal wiring adjacent thereto is verified by using a gentler allowable minimum spacing value than the diagonal wiring. Even among the diagonal wirings to be merged, the minimum allowable distance between the diagonal wirings can be verified without causing a pseudo error due to the protrusion due to the fusion of the via cells, and as a result, the minimum allowable based on the design rule. Because diagonal wiring can be brought close to the distance, it can contribute to saving wiring length, suppressing wiring delay, and reducing chip area by diagonal wiring. Layout changes made by the management to contribute to yield improved by that can be appropriate.
[0128]
In addition, in the present invention, it is possible to verify the allowable minimum spacing between diagonal wirings and to verify the gentle allowable minimum spacing in diagonal wirings fused with via cells, by creating diagonal wiring graphics and via cell graphics on separate layers. This can be realized easily and easily without adding a special function to the existing design rule checking tool.
[Brief description of the drawings]
FIG. 1 illustrates the principle of the present invention
FIG. 2 is a block diagram of a system configuration in which the wiring pattern verification method of the present invention is implemented.
FIG. 3 is an explanatory diagram of a hardware environment of a computer to which the wiring pattern verification apparatus of FIG. 2 is applied.
FIG. 4 is a process explanatory diagram of semiconductor integrated circuit design including wiring pattern verification according to the present invention.
FIG. 5 is an explanatory diagram of a wiring mask figure to which the wiring figure verification of the present invention is applied.
6 is an explanatory diagram of wiring figures in the wiring layer merged with FIG. 5;
FIG. 7 is an explanatory diagram of a via mat figure in a via mat layer merged with FIG.
FIG. 8 is an explanatory diagram of a first embodiment of a diagonal wiring verification process according to the present invention;
9 is an explanatory diagram of a via mat figure in the via mat layer in FIG. 8;
FIG. 10 is an explanatory diagram of diagonal wiring figures and interval verification in the diagonal wiring layer of FIG. 8;
11 is an explanatory diagram of a diagonal wiring mask figure before merging in FIG. 8;
12 is an explanatory diagram of the merged diagonal wiring mask figure and the interval verification in FIG. 8;
FIG. 13 is an explanatory diagram of a legend of design rule check execution information used in the present invention.
FIG. 14 is an explanatory diagram of a specific example of a layer definition sentence and a verification rule used for executing the design rule check according to the present invention.
FIG. 15 is a flowchart of design rule check execution processing according to the present invention;
FIG. 16 is an explanatory diagram of a second embodiment of a diagonal wiring verification process according to the present invention;
FIG. 17 is an explanatory diagram of diagonal wiring patterns and spacing verification in the wiring layer of FIG. 16;
18 is an explanatory diagram of a via cell figure in the via mat layer of FIG. 16;
FIG. 19 is an explanatory diagram of the merged diagonal wiring mask figure and interval verification in FIG. 16;
FIG. 20 is an explanatory diagram of an oblique wiring mask figure in FIG. 16 and an error area stretched by interval verification;
FIG. 21 is an explanatory diagram of an error layer corresponding to FIG.
FIG. 22 is an explanatory diagram of the creation and interval verification of a wiring mask figure by a conventional design rule check
FIG. 23 is an explanatory diagram of a fusion process for creating a diagonal wiring mask figure by a conventional design rule check.
FIG. 24 is an explanatory diagram of interval verification in a conventional diagonal wiring mask figure.
[Explanation of symbols]
10: Wiring figure verification device
12: Input device
14: Output device
16: Internal storage device
18: Layout data input section
20: DRC rule input part
22: Control unit
24: DRC execution unit
26: Layer definition part
28: 1st figure fusion part
30: Oblique wiring verification unit
32: Second figure fusion part
34: Fusion figure verification part
36: Layout data storage unit
38: DRC rule storage unit
40: Verification target graphic storage unit
42: Error pattern data storage unit
44: Error pattern data display section
46,146: Mask layer
48: Cell
50: Diagonal wiring
52: Verification target part
54, 60, 122: wiring layer
56, 62, 124: Via mat layer
58, 70, 72, 134, 136, 138: Via cell
64, 66, 68, 126, 128, 130, 132: diagonal wiring
74 and 140: diagonal wiring verification processing
76, 142: second graphic fusion processing
78: Mask layer
80, 82, 84, 148, 150, 152, 154: fusion wiring figure
80-1, 80-2, 82-1, 82-2: Projection
86,144: Fusion figure verification process
90, 92, 160, 162, 164: Via
94, 96, 166, 168, 170: Via mat
94-1, 96-1, 160-1, 162-1, 170-1: Wiring cover value
104, 106, 172, 176: intervals
108,110,178,180,184: Projection interval
112: Design rule check execution information description legend
114: Design rule check execution information (DCR execution information)
112-1, 115: Layer definition statement
112-2, 116: Fusion processing
118: Fusion processing statement
155, 156, 158: error area
186: Error layer

Claims (15)

半導体集積回路設計のレイアウトデータから作成される斜め配線と前記斜め配線上に配置されるビアセルを含む配線マスク用の図形データを検証するコンピュータ支援による配線図形検証方法に於いて、
レイヤ定義部により、半導体集積回路設計の同一配線マスクを構成するレイアウトデータに含まれる斜め配線図形とビアセル図形に対し各々異なったレイヤ番号を定義するレイヤ定義ステップと、
第1図形融合部により、前記レイアウトデータから斜め配線図形及びビアセル図形を含む図形データを取込んで同一レイヤ番号毎に図形を融合する第1図形融合ステップと、
斜め配線検証部により、前記第1図形融合ステップで融合された斜め配線図形を検証する斜め配線検証ステップと、
第2図形融合部により、前記斜め配線検証ステップで検証された前記斜め配線図形と、前記第1図形融合ステップで融合された前記ビアセル図形を融合して斜め配線マスク図形を作成する第2図形融合ステップと、
融合図形検証部により、前記第2図形融合ステップで融合された斜め配線マスク図形を検証する融合図形検証ステップと、
を備えたことを特徴とする配線図形検証方法。
Is created from the layout data of the semiconductor integrated circuit design, verify the graphic data for wiring mask including a via cell disposed on diagonal lines and the oblique lines, in the wiring graphic verification method by a computer assisted,
The layer definitions section, with respect to a diagonal line shapes and via cell shapes that are included in the layout data constituting the same wiring mask of a semiconductor integrated circuit design, and layer defining step of defining each different layer number,
The first figure fusion part, by captures and graphic data including a slanted wiring graphics and via cell shape from the layout data, the first figure fusion step of fusing the figure for each same layer number,
A diagonal wiring verification step for verifying the diagonal wiring figure fused in the first graphic fusion step by the diagonal wiring verification unit;
The second figure fusion portion, first the before Symbol slanted wiring graphic validated by oblique lines verification step, by fusing said via cell graphic fused by the first graphic fusion step, to create a slanted wiring mask shapes 2 figure fusion step,
A fusion figure verification step for verifying the diagonal wiring mask figure fused in the second figure fusion step by the fusion figure verification unit;
A wiring graphic verification method comprising:
請求項1記載の配線図形検証方法に於いて、
前記第1図形融合ステップは、斜め配線図形同士を取込んで融合すると共に、ビア図形とその周囲を囲むビアマット図形で構成されるビアセル図形同士を取込んで融合し、
前記第2図形融合ステップは、前記斜め配線図形と前記ビアセル図形のビアマット図形、互いに重なる部分で融合させることを特徴とする配線図形検証方法。
In the wiring pattern verification method according to claim 1,
In the first figure fusion step, the diagonal wiring figures are taken in and fused, and the via cell figures constituted by the via figure and the via mat figure surrounding the via figure are taken and fused,
The second graphic fusion step, the Biamatto shapes before and Kihasu Me wiring figure the via cell shapes, wiring graphic verification method characterized by fusing the portion overlapping each other.
請求項1記載の配線図形検証方法に於いて、
前記斜め配線検証ステップは、隣接する斜め配線図形同士の間隔が斜め配線用の設計規則に基づく許容最小間隔値に違反していないかを検証することを特徴とする配線図形検証方法。
In the wiring pattern verification method according to claim 1,
The diagonal wiring verification step verifies whether or not an interval between adjacent diagonal wiring graphics violates an allowable minimum interval value based on a design rule for diagonal wiring .
請求項1記載の配線図形検証方法に於いて、
前記融合図形検証ステップは、斜め配線図形と隣接する斜め配線上に融合されたビアセル図形の間隔がビアセル図形用の設計規則に違反していないかを検証することを特徴とする配線図形検証方法。
In the wiring pattern verification method according to claim 1,
The fused figure verification step is to verify whether the interval between via cell figures fused on an oblique wiring adjacent to an oblique wiring figure does not violate a design rule for the via cell figure .
請求項4記載の配線図形検証方法に於いて、
前記斜め配線図形は水平および垂直方向に対し45°に傾斜し、前記ビアセル図形は前記斜め配線の線幅を超える矩形形状であり、前記第2図形融合ステップで融合された斜め配線上のビアセルは、斜め配線方向に直交するコーナ部が斜め配線の線幅を超えて突出した融合形状であり、前記融合図形検証ステップは、ビアセルの融合による斜め配線の突出し部分と隣接する斜め配線図形との間隔が、ビアセル図形用の設計規則に基づく許容最小間隔値に違反していないかを検証することを特徴とする配線図形検証方法。
In the wiring pattern verification method according to claim 4,
The diagonal wiring pattern is inclined at 45 ° with respect to the horizontal and vertical directions, the via cell graphic is a rectangular shape exceeding the line width of the diagonal wiring, and the via cell on the diagonal wiring fused in the second graphic fusion step is The corner shape orthogonal to the diagonal wiring direction is a fusion shape that protrudes beyond the line width of the diagonal wiring, and the fusion figure verification step includes a distance between the protruding part of the diagonal wiring due to the fusion of the via cell and the adjacent diagonal wiring figure. Verifying whether the allowable minimum interval value based on the design rule for via-cell graphics is not violated.
請求項5記載の配線図形検証方法に於いて、
前記融合図形検証ステップは、斜め配線に隣接してビアセルが単独で存在する場合、斜め配線図形に直交して相対する前記ビアセル図形のコーナエッジとの間隔が、ビアセル図形用の設計規則に基づく許容最小間隔値に違反していないかを検証することを特徴とする配線図形検証方法。
In the wiring pattern verification method according to claim 5,
Acceptable the fusion graphic verification step, if the via cell adjacent to the diagonal wiring is present alone, the distance between the corner edge opposing said via cell shape orthogonal to the diagonal line shapes, based on the design rules for the via cell shape A method for verifying a wiring pattern, comprising: verifying whether a minimum interval value is violated.
請求項1記載の配線図形検証方法に於いて、
前記ビアマット図形は、前記ビアと斜め配線の必要十分な接触面積を確保する配線かぶりをビア周囲に形成することを特徴とする配線図形検証方法。
In the wiring pattern verification method according to claim 1,
The wiring pattern verification method according to claim 1, wherein the via mat figure is formed with a wiring cover for ensuring a necessary and sufficient contact area between the via and the diagonal wiring around the via.
コンピュータに、
半導体集積回路設計の同一配線マスクを構成するレイアウトデータに含まれる斜め配線の図形データとビアセル図形のデータに対し各々異なったレイヤ番号を定義するレイヤ定義ステップと、
前記レイアウトデータから斜め配線図形及びビアセル図形を含む図形データを取込んで同一レイヤ番号毎に図形を融合する第1図形融合ステップと、
前記第1図形融合ステップで融合された斜め配線図形を検証する斜め配線検証ステップと、
前記斜め配線検証ステップで検証された斜め配線図形と、前記第1図形融合ステップで融合された前記ビアセル図形を融合して斜め配線マスク図形を作成する第2図形融合ステップと、
前記第2図形融合ステップで融合された斜め配線マスク図形を検証する融合図形検証ステップと、
を実行させることを特徴とするプログラム。
On the computer,
To the data of the graphic data and via cell shapes diagonal interconnections included in the layout data constituting the same wiring mask of a semiconductor integrated circuit design, and layer defining step of defining each different layer number,
Crowded preparative graphic data including a slanted wiring graphics and via cell shape from the layout data, the first figure fusion step of fusing the figure for each same layer number,
A diagonal wiring verification step for verifying the diagonal wiring graphic fused in the first graphic fusion step;
A swash Me wiring figure was verified by the diagonal wires verification step, by fusing said via cell graphic fused by the first graphic fusion step, and a second figure fusion step of creating a slanted wiring mask shape,
A fusion graphic verification step for verifying the diagonal wiring mask graphic fused in the second graphic fusion step;
A program characterized by having executed.
請求項8記載のプログラムに於いて、In the program according to claim 8,
前記第1図形融合ステップは、斜め配線図形同士を取込んで融合すると共に、ビア図形とその周囲を囲むビアマット図形で構成されるビアセル図形同士を取込んで融合し、In the first figure fusion step, the diagonal wiring figures are taken in and fused, and the via cell figures constituted by the via figure and the via mat figure surrounding the via figure are taken and fused,
前記第2図形融合ステップは、前記斜め配線図形と前記ビアセル図形のビアマット図形とを重なる部分で融合させることを特徴とするプログラム。The second graphic merging step fuses the diagonal wiring graphic and the via mat graphic of the via cell graphic at an overlapping portion.
請求項8記載のプログラムに於いて、In the program according to claim 8,
前記斜め配線検証ステップは、隣接する斜め配線図形同士の間隔が斜め配線用の設計規則に基づく許容最小間隔値に違反していないかを検証することを特徴とするプログラム。The program for verifying whether or not the diagonal wiring verification step violates an allowable minimum interval value based on a design rule for diagonal wiring in the diagonal wiring verification step.
請求項8記載のプログラムに於いて、In the program according to claim 8,
前記融合図形検証ステップは、斜め配線図形と隣接する斜め配線上に融合されたビアセル図形の間隔がビアセル図形用の設計規則に違反していないかを検証することを特徴とするブログラム。The merged graphic verification step verifies whether the interval between the via cell graphics fused on the diagonal wiring adjacent to the diagonal wiring graphic violates the design rule for the via cell graphic.
請求項11記載のプログラムに於いて、The program according to claim 11, wherein
前記斜め配線図形は水平および垂直方向に対し45°に傾斜し、前記ビアセル図形は前記斜め配線の線幅を超える矩形形状であり、前記第2図形融合ステップで融合された斜め配線上のビアセルは、斜め配線方向に直交するコーナ部が斜め配線の線幅を超えて突出した融合形状であり、The diagonal wiring pattern is inclined at 45 ° with respect to the horizontal and vertical directions, the via cell graphic is a rectangular shape exceeding the line width of the diagonal wiring, and the via cell on the diagonal wiring fused in the second graphic fusion step is The corner portion orthogonal to the diagonal wiring direction is a fusion shape protruding beyond the line width of the diagonal wiring,
前記融合図形検証ステップは、ビアセルの融合による斜め配線の突出し部分と隣接する斜め配線図形との間隔が、ビアセル図形用の設計規則に基づく許容最小間隔値に違反していないかを検証することを特徴とするプログラム。The fusion graphic verification step is to verify whether the interval between the oblique wiring protruding portion due to the fusion of the via cell and the adjacent oblique wiring graphic violates the allowable minimum interval value based on the design rule for the via cell graphic. A featured program.
請求項12記載のプログラムに於いて、In the program according to claim 12,
前記融合図形検証ステップは、斜め配線に隣接してビアセルが単独で存在する場合、斜め配線図形に直交して相対する前記ビアセル図形のコーナエッジとの間隔が、ビアセル図形用の設計規則に基づく許容最小間隔値に違反していないかを検証することを特徴とするプログラム。In the fusion graphic verification step, when there is a single via cell adjacent to the diagonal wiring, the interval between the corner edge of the via cell graphic facing the diagonal wiring graphic is allowed based on the design rule for the via cell graphic. A program characterized by verifying whether the minimum interval value is violated.
請求項8記載のプログラムに於いて、In the program according to claim 8,
前記ビアマット図形は、前記ビアと斜め配線の必要十分な接触面積を確保する配線かぶりをビア周囲に形成することを特徴とするプログラム。The program according to claim 1, wherein the via mat figure forms a wiring cover for ensuring a necessary and sufficient contact area between the via and the diagonal wiring around the via.
半導体集積回路設計のレイアウトデータから斜め配線と斜め配線上に配置されるビアセルを含む配線マスク用の図形データを作成するコンピュータ支援による配線図形検証装置に於いて、
半導体集積回路設計の同一配線マスクを構成するレイアウトデータに含まれる斜め配線図形とビアセル図形に対し各々異なったレイヤ番号を定義するレイヤ定義部と、
前記レイアウトデータから斜め配線図形及びビアセル図形を含む図形データを取込んで同一レイヤ番号毎に図形を融合する第1図形融合部と、
前記第1図形融合部で融合された斜め配線図形を検証する斜め配線検証部と、
前記斜め配線検証部により検証された斜め配線図形と、前記第1図形融合部により融合された前記ビアセル図形を融合して斜め配線マスク図形を作成する第2図形融合部と、
前記第2図形融合部で融合された融合斜め配線図形を検証する融合図形検証部と、
を備えたことを特徴とする配線図形検証装置。
From the layout data of the semiconductor integrated circuit design, in the wiring graphic verification apparatus according to a computer-aided to create graphic data for wiring mask including a via cell disposed on diagonal lines and diagonal lines,
To a diagonal line shapes and via cell shapes that are included in the layout data constituting the same wiring mask of a semiconductor integrated circuit design, and a layer defining unit for defining each different layer number,
Crowded preparative graphic data including a slanted wiring graphics and via cell shape from the layout data, the first figure fusion unit to fuse the figure for each same layer number,
A diagonal wiring verification unit that verifies the diagonal wiring pattern fused in the first graphic fusion unit;
A swash Me wiring figures verified by the oblique line verification unit, and fused with said via cell graphic fused by the first graphic fusion portion, and the second figure fusion unit to create a slanted wiring mask shape,
A fused figure verification unit that verifies the fused diagonal wiring figure fused in the second figure fusion part;
A wiring pattern verification apparatus characterized by comprising:
JP2003003906A 2003-01-10 2003-01-10 Wiring pattern verification method, program and apparatus Expired - Fee Related JP4177123B2 (en)

Priority Applications (2)

Application Number Priority Date Filing Date Title
JP2003003906A JP4177123B2 (en) 2003-01-10 2003-01-10 Wiring pattern verification method, program and apparatus
US10/752,701 US7073142B2 (en) 2003-01-10 2004-01-08 Wiring diagram verifying method, program, and apparatus

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2003003906A JP4177123B2 (en) 2003-01-10 2003-01-10 Wiring pattern verification method, program and apparatus

Publications (2)

Publication Number Publication Date
JP2004220132A JP2004220132A (en) 2004-08-05
JP4177123B2 true JP4177123B2 (en) 2008-11-05

Family

ID=32708926

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2003003906A Expired - Fee Related JP4177123B2 (en) 2003-01-10 2003-01-10 Wiring pattern verification method, program and apparatus

Country Status (2)

Country Link
US (1) US7073142B2 (en)
JP (1) JP4177123B2 (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11861284B2 (en) * 2021-05-27 2024-01-02 Taiwan Semiconductor Manufacturing Company, Ltd. Conductor scheme selection and track planning for mixed-diagonal-manhattan routing

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7076759B2 (en) * 2003-08-26 2006-07-11 Lsi Logic Corporation Methodology for generating a modified view of a circuit layout
JP2007042990A (en) * 2005-08-05 2007-02-15 Nec Electronics Corp Method, program, and device for designing semiconductor device
JP2007081220A (en) * 2005-09-15 2007-03-29 Matsushita Electric Ind Co Ltd Semiconductor integrated circuit and layout design method thereof
US8381164B2 (en) * 2006-03-28 2013-02-19 The Boeing Company Method and system of intelligent interactive graphics electrical plug map to analyze text and distances between electrical contacts and physical layout file builder
JP2008103610A (en) * 2006-10-20 2008-05-01 Matsushita Electric Ind Co Ltd Wiring structure for semiconductor integrated circuit, its design method, and design device
JP5097501B2 (en) * 2007-10-18 2012-12-12 株式会社日立製作所 Manufacturing method of semiconductor integrated circuit device
FR2978613A1 (en) * 2011-07-26 2013-02-01 Commissariat Energie Atomique Method for making network of connecting vias that are utilized for connecting metal lines of integrated circuit, involves locating pattern at point, and manufacturing vias from mask, where each pattern exhibits orientation direction
CN103116664A (en) * 2011-11-17 2013-05-22 鸿富锦精密工业(深圳)有限公司 Length calculation system and length calculation method
CN107506554B (en) * 2017-08-30 2020-11-20 苏州浪潮智能科技有限公司 Printed circuit board applied to storage system and wiring method and device thereof

Family Cites Families (22)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE3382317D1 (en) * 1982-03-15 1991-07-25 Schering Corp HYBRID DNA, BOND COMPOSITION MADE THEREFOR, AND METHOD FOR THIS.
US5034506A (en) * 1985-03-15 1991-07-23 Anti-Gene Development Group Uncharged morpholino-based polymers having achiral intersubunit linkages
US5151507A (en) * 1986-07-02 1992-09-29 E. I. Du Pont De Nemours And Company Alkynylamino-nucleotides
CA1340806C (en) * 1986-07-02 1999-11-02 James Merrill Prober Method, system and reagents for dna sequencing
US4946778A (en) * 1987-09-21 1990-08-07 Genex Corporation Single polypeptide chain binding molecules
US5789157A (en) * 1990-06-11 1998-08-04 Nexstar Pharmaceuticals, Inc. Systematic evolution of ligands by exponential enrichment: tissue selex
US5602240A (en) * 1990-07-27 1997-02-11 Ciba Geigy Ag. Backbone modified oligonucleotide analogs
CA2092002A1 (en) * 1990-09-20 1992-03-21 Mark Matteucci Modified internucleoside linkages
US5187085A (en) * 1990-09-28 1993-02-16 Applied Biosystems, Inc. Nucleic acid sequence analysis with nucleoside-5'-o-(1-thiotriphosphates)
JP2953051B2 (en) 1990-11-30 1999-09-27 横河電機株式会社 How to check the clearance between conductor patterns
YU187991A (en) * 1990-12-11 1994-09-09 Hoechst Aktiengesellschaft 3- (2) -AMINO-ALI THIOL-MODIFIED, FLUORESCENT-DYED NUCLEOSIDES, NUCLEOTIDS AND OLIGONUCLEOTIDES, PROCESS FOR THEIR OBTAINING AND THEIR USE
US5736137A (en) * 1992-11-13 1998-04-07 Idec Pharmaceuticals Corporation Therapeutic application of chimeric and radiolabeled antibodies to human B lymphocyte restricted differentiation antigen for treatment of B cell lymphoma
US5969135A (en) * 1995-11-02 1999-10-19 Icn Pharmaceuticals, Inc. Oligonucleotide analogs with an amino acid or a modified amino alcohol residue
US5637258A (en) * 1996-03-18 1997-06-10 Nanocrystals Technology L.P. Method for producing rare earth activited metal oxide nanocrystals
US5948386A (en) * 1997-03-14 1999-09-07 The Curators Of The University Of Missouri Conjugate and method for forming aminomethyl phosphorus conjugates
US5990479A (en) * 1997-11-25 1999-11-23 Regents Of The University Of California Organo Luminescent semiconductor nanocrystal probes for biological applications and process for making and using such probes
JPH11297831A (en) 1998-04-07 1999-10-29 Nec Corp Contact cell, through hole cell, multilayer wiring cell and creation of art work data
US6261779B1 (en) * 1998-11-10 2001-07-17 Bio-Pixels Ltd. Nanocrystals having polynucleotide strands and their use to form dendrimers in a signal amplification system
US6114038A (en) * 1998-11-10 2000-09-05 Biocrystal Ltd. Functionalized nanocrystals and their use in detection systems
US6221602B1 (en) * 1998-11-10 2001-04-24 Bio-Pixels Ltd. Functionalized nanocrystals and their use in labeling for strand synthesis or sequence determination
US6606731B1 (en) * 1999-08-05 2003-08-12 The Boeing Company Intelligent wiring diagram system
US6179912B1 (en) * 1999-12-20 2001-01-30 Biocrystal Ltd. Continuous flow process for production of semiconductor nanocrystals

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11861284B2 (en) * 2021-05-27 2024-01-02 Taiwan Semiconductor Manufacturing Company, Ltd. Conductor scheme selection and track planning for mixed-diagonal-manhattan routing

Also Published As

Publication number Publication date
US20040143806A1 (en) 2004-07-22
US7073142B2 (en) 2006-07-04
JP2004220132A (en) 2004-08-05

Similar Documents

Publication Publication Date Title
US8028259B2 (en) Automated method and apparatus for very early validation of chip power distribution networks in semiconductor chip designs
JPH07262241A (en) Printed board mounting design system and its method
JP4177123B2 (en) Wiring pattern verification method, program and apparatus
US8219959B2 (en) Generating integrated circuit floorplan layouts
US20020138817A1 (en) Method for inserting antenna diodes into an integrated circuit design
US7454736B2 (en) Automatic trace determination apparatus and computer program thereof
JPH0743742B2 (en) Automatic wiring method
JP4195821B2 (en) Semiconductor integrated circuit design method
JP2006155524A (en) Verification method, verification device and verification program for semiconductor integrated circuit
JP2013239073A (en) Layout method and design support program
JP2004318224A (en) Wiring graphic verification method, its program and device
KR100591964B1 (en) Method for forming wiring pattern of a semiconductor integrated circuit
JP4668974B2 (en) Semiconductor device design method, semiconductor device design system, and computer program
JP2967174B2 (en) Design equipment
JP5125415B2 (en) Semiconductor integrated circuit and design method thereof
JPH11312185A (en) Method for preparing layout data
JP3117908B2 (en) Guard ring design equipment
JP4071546B2 (en) Circuit design support apparatus and layout change method for semiconductor device
JPH06349947A (en) Mask pattern designing method and device of semiconductor integrated circuit device
JP3288336B2 (en) Design method of semiconductor integrated circuit
JPH06216249A (en) Automatic layout design system for ic chip
JP3230495B2 (en) Automatic wiring device and automatic wiring method
JP2007042990A (en) Method, program, and device for designing semiconductor device
JP2011232920A (en) Semiconductor integrated circuit hierarchy design method
KR20210028798A (en) Manufacturing method of semiconductor device

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20050811

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20080414

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20080422

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20080619

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20080729

A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20080821

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110829

Year of fee payment: 3

R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

LAPS Cancellation because of no payment of annual fees