JP4157771B2 - 組込み制御環境におけるリモート入出力機能への効率的なアクセスのための方法およびシステム - Google Patents
組込み制御環境におけるリモート入出力機能への効率的なアクセスのための方法およびシステム Download PDFInfo
- Publication number
- JP4157771B2 JP4157771B2 JP2002589953A JP2002589953A JP4157771B2 JP 4157771 B2 JP4157771 B2 JP 4157771B2 JP 2002589953 A JP2002589953 A JP 2002589953A JP 2002589953 A JP2002589953 A JP 2002589953A JP 4157771 B2 JP4157771 B2 JP 4157771B2
- Authority
- JP
- Japan
- Prior art keywords
- microprocessor
- input
- dal
- address space
- output device
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
- 238000000034 method Methods 0.000 title claims abstract description 18
- 230000006870 function Effects 0.000 title claims description 9
- 238000013507 mapping Methods 0.000 claims abstract 4
- 230000004044 response Effects 0.000 claims description 4
- 230000009471 action Effects 0.000 claims description 2
- 239000000243 solution Substances 0.000 description 7
- 238000013459 approach Methods 0.000 description 1
- 230000001419 dependent effect Effects 0.000 description 1
- 238000013461 design Methods 0.000 description 1
- 230000007246 mechanism Effects 0.000 description 1
- 230000008569 process Effects 0.000 description 1
- 238000013522 software testing Methods 0.000 description 1
- 239000012086 standard solution Substances 0.000 description 1
- 238000012546 transfer Methods 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/38—Information transfer, e.g. on bus
- G06F13/382—Information transfer, e.g. on bus using universal interface adapter
- G06F13/385—Information transfer, e.g. on bus using universal interface adapter for adaptation of a particular data processing system to different peripheral devices
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/10—Program control for peripheral devices
- G06F13/102—Program control for peripheral devices where the programme performs an interfacing function, e.g. device driver
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Physics & Mathematics (AREA)
- Human Computer Interaction (AREA)
- Stored Programmes (AREA)
- Communication Control (AREA)
- Information Transfer Systems (AREA)
- Selective Calling Equipment (AREA)
- Multi Processors (AREA)
- Debugging And Monitoring (AREA)
- Memory System Of A Hierarchy Structure (AREA)
Description
− open()
− close()
− read()
− write()
− ioctl()
1.デバイス抽象化を維持するために、リクエストおよび応答を接続を通じてリモート・デバイスにリダイレクトする制御ハードウェアを組み込む。
2.DALのリソースがアクセスされるとすぐにプログラム・エクセプション(例外)を引き起こすマイクロプロセッサのメモリ管理ユニットを使用する。それは、シン・レイヤー(Thin Layer)のデバイス抽象化を提供することによって行われ、エクセプション(例外)ハンドラのコンテキストで実行する。
1)マイクロプロセッサの管理ユニットの機能を使用して、実際のメモリがマッピングされないメモリ・ロケーションへのアクセスの際にエクセプションを生成すること。
2)マイクロプロセッサのエクセプション・ユニットの機能を使用して、特権命令の実行時にエクセプションを生成すること。
Claims (13)
- 組込み制御環境で入出力デバイスにアクセスする方法であって、前記入出力デバイスが、
組込みマイクロプロセッサに直接アドレス指定されないようにリモート接続されていて、
リモート接続された前記入出力デバイスのリソースを仮想化するために、前記マイクロプロセッサのアドレス空間またはメモリ・アドレス空間の関連するアドレス範囲にマッピングするステップ
を含むことを特徴とする方法。 - 前記入出力デバイスが、汎用非同期送受信器(UART)、Universal Serial Bus(USB)デバイス、Joint Test Action Group(JTAG)デバイス、およびIC Bus(I2C)デバイスから選択されることを特徴とする、請求項1に記載の方法。
- 前記マッピングするステップが、ソフトウェア構造として実装される、デバイス抽象化レイヤー(DAL)によって実行されることを特徴とする、請求項1または2に記載の方法。
- 前記DALが、リモート・デバイスへの接続を通じてリクエストおよび応答をリダイレクトする組込み制御ハードウェアとして実装されることを特徴とする、請求項1または2に記載の方法。
- 前記DALが、エクセプション・ハンドラによるプログラム・エクセプションを引き起こすために、前記マイクロプロセッサのメモリ管理ユニットを使用することを特徴とする、請求項3に記載の方法。
- エクセプションが、前記マイクロプロセッサの入出力アドレス空間またはメモリ・アドレス空間で可視ではなく、物理的に存在しない仮想リソース・ユニットへのアクセス時の命令実行中に生成されることを特徴とする、請求項5に記載の方法。
- 前記マイクロプロセッサの管理ユニットが、特権命令の実行時にエクセプションを生成するのに使用されることを特徴とする、請求項6に記載の方法。
- 組込み制御環境で入出力デバイスにアクセスするコンピュータ・システムであって、
前記入出力デバイスが、組込みマイクロプロセッサに直接アドレス指定されないようにリモート接続されていて、前記システムが、リモート接続された前記入出力デバイスのリソースを仮想化するために、前記入出力デバイスのリソースを前記マイクロプロセッサのアドレス空間またはメモリ・アドレス空間にマッピングする手段を含むことを特徴とするコンピュータ・システム。 - ソフトウェア構造として実装される、デバイス抽象化レイヤー(DAL)を実行することにより前記手段として機能させることを特徴とする、請求項8に記載のコンピュータ・システム。
- 前記DALが、リモート・デバイスへの接続を通じてリクエストおよび応答をリダイレクトする組込み制御ハードウェアとして実装されることを特徴とする、請求項9に記載のコンピュータ・システム。
- 前記DALが、エクセプション・ハンドラによるプログラム・エクセプションを引き起こすために、前記マイクロプロセッサのメモリ管理ユニットを使用することを特徴とする、請求項9に記載のコンピュータ・システム。
- 前記マイクロプロセッサの管理ユニットが、特権命令の実行時にエクセプションを生成するのに使用されることを特徴とする、請求項11に記載のコンピュータ・システム。
- コンピュータに、請求項1ないし7のいずれか一項に記載の方法を実行させるコンピュータ可読なプログラムが記録された記録媒体。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
EP01111834 | 2001-05-16 | ||
PCT/EP2002/004837 WO2002093343A2 (en) | 2001-05-16 | 2002-05-03 | Method and system for efficient access to remote i/o functions in embedded control environments |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2004528656A JP2004528656A (ja) | 2004-09-16 |
JP4157771B2 true JP4157771B2 (ja) | 2008-10-01 |
Family
ID=8177446
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2002589953A Expired - Fee Related JP4157771B2 (ja) | 2001-05-16 | 2002-05-03 | 組込み制御環境におけるリモート入出力機能への効率的なアクセスのための方法およびシステム |
Country Status (10)
Country | Link |
---|---|
US (1) | US7076575B2 (ja) |
EP (1) | EP1393174B1 (ja) |
JP (1) | JP4157771B2 (ja) |
KR (1) | KR100529782B1 (ja) |
AT (1) | ATE366438T1 (ja) |
AU (1) | AU2002257804A1 (ja) |
DE (1) | DE60221010T2 (ja) |
IL (1) | IL158606A0 (ja) |
TW (1) | TW548550B (ja) |
WO (1) | WO2002093343A2 (ja) |
Families Citing this family (18)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2005258493A (ja) * | 2004-03-09 | 2005-09-22 | Buffalo Inc | 外部記憶装置 |
US20060031596A1 (en) * | 2004-08-05 | 2006-02-09 | International Business Machines Corporation | Method and apparatus for providing an alternate route to system memory |
US20070011287A1 (en) * | 2005-05-16 | 2007-01-11 | Charbel Khawand | Systems and methods for seamless handover in a streaming data application |
US7657807B1 (en) | 2005-06-27 | 2010-02-02 | Sun Microsystems, Inc. | Integrated circuit with embedded test functionality |
US8463325B2 (en) * | 2007-03-26 | 2013-06-11 | Research In Motion Limited | System and method for providing calling feature icons in a user interface that facilitates user selection of a communication line for an outgoing call on a mobile device |
US8423720B2 (en) * | 2007-05-10 | 2013-04-16 | International Business Machines Corporation | Computer system, method, cache controller and computer program for caching I/O requests |
JP4725559B2 (ja) * | 2007-08-03 | 2011-07-13 | ブラザー工業株式会社 | 情報処理装置、及びインストール用プログラム |
US8285895B2 (en) | 2007-08-06 | 2012-10-09 | Winbond Electronics Corporation | Handshake free sharing in a computer architecture |
US8413172B2 (en) | 2008-08-20 | 2013-04-02 | Sharp Laboratories Of America, Inc. | Method and system for socket API call emulation |
KR101046025B1 (ko) * | 2008-10-07 | 2011-07-01 | 이경수 | 임베디드 시스템 데이터 추출 장치 및 그 방법 |
US9158544B2 (en) | 2011-06-24 | 2015-10-13 | Robert Keith Mykland | System and method for performing a branch object conversion to program configurable logic circuitry |
US8869123B2 (en) | 2011-06-24 | 2014-10-21 | Robert Keith Mykland | System and method for applying a sequence of operations code to program configurable logic circuitry |
US10089277B2 (en) | 2011-06-24 | 2018-10-02 | Robert Keith Mykland | Configurable circuit array |
US9304770B2 (en) | 2011-11-21 | 2016-04-05 | Robert Keith Mykland | Method and system adapted for converting software constructs into resources for implementation by a dynamically reconfigurable processor |
US9633160B2 (en) | 2012-06-11 | 2017-04-25 | Robert Keith Mykland | Method of placement and routing in a reconfiguration of a dynamically reconfigurable processor |
WO2017128181A1 (zh) * | 2016-01-28 | 2017-08-03 | 华为技术有限公司 | 一种单板、电子设备及选通的方法 |
CN105955799A (zh) * | 2016-05-05 | 2016-09-21 | 青岛海信电器股份有限公司 | 软件升级系统、方法及仿真器 |
JP7196858B2 (ja) * | 2017-12-20 | 2022-12-27 | 日本電気株式会社 | 入出力実行装置、デバイス仮想化システム、入出力実行方法、および、プログラム |
Family Cites Families (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6438737B1 (en) * | 2000-02-15 | 2002-08-20 | Intel Corporation | Reconfigurable logic for a computer |
US6479792B1 (en) * | 2000-09-06 | 2002-11-12 | Illinois Tool Works Inc. | Welding machine, system and method therefor |
US6591358B2 (en) * | 2001-01-26 | 2003-07-08 | Syed Kamal H. Jaffrey | Computer system with operating system functions distributed among plural microcontrollers for managing device resources and CPU |
-
2001
- 2001-10-19 TW TW090125921A patent/TW548550B/zh not_active IP Right Cessation
-
2002
- 2002-05-03 DE DE60221010T patent/DE60221010T2/de not_active Expired - Lifetime
- 2002-05-03 AT AT02727589T patent/ATE366438T1/de not_active IP Right Cessation
- 2002-05-03 KR KR10-2003-7013525A patent/KR100529782B1/ko not_active IP Right Cessation
- 2002-05-03 JP JP2002589953A patent/JP4157771B2/ja not_active Expired - Fee Related
- 2002-05-03 AU AU2002257804A patent/AU2002257804A1/en not_active Abandoned
- 2002-05-03 WO PCT/EP2002/004837 patent/WO2002093343A2/en active IP Right Grant
- 2002-05-03 EP EP02727589A patent/EP1393174B1/en not_active Expired - Lifetime
- 2002-05-03 IL IL15860602A patent/IL158606A0/xx unknown
-
2003
- 2003-11-14 US US10/713,822 patent/US7076575B2/en not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
EP1393174A2 (en) | 2004-03-03 |
ATE366438T1 (de) | 2007-07-15 |
KR100529782B1 (ko) | 2005-11-21 |
JP2004528656A (ja) | 2004-09-16 |
DE60221010T2 (de) | 2008-03-06 |
US7076575B2 (en) | 2006-07-11 |
US20040215846A1 (en) | 2004-10-28 |
TW548550B (en) | 2003-08-21 |
AU2002257804A1 (en) | 2002-11-25 |
WO2002093343A3 (en) | 2003-10-16 |
DE60221010D1 (de) | 2007-08-16 |
KR20030093319A (ko) | 2003-12-06 |
IL158606A0 (en) | 2004-05-12 |
WO2002093343A2 (en) | 2002-11-21 |
EP1393174B1 (en) | 2007-07-04 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP4157771B2 (ja) | 組込み制御環境におけるリモート入出力機能への効率的なアクセスのための方法およびシステム | |
US9141571B2 (en) | PCI express switch with logical device capability | |
KR100961349B1 (ko) | Vex - 가상 확장물을 고립시키는 방법 | |
US7661006B2 (en) | Method and apparatus for self-healing symmetric multi-processor system interconnects | |
US7533246B2 (en) | Application program execution enhancing instruction set generation for coprocessor and code conversion with marking for function call translation | |
Zimmer et al. | Beyond BIOS: developing with the unified extensible firmware interface | |
US7558724B2 (en) | Operation region describing a virtual device | |
US7454547B1 (en) | Data exchange between a runtime environment and a computer firmware in a multi-processor computing system | |
US6272618B1 (en) | System and method for handling interrupts in a multi-processor computer | |
US20070055911A1 (en) | A Method and System for Automatically Generating a Test-Case | |
US20030233634A1 (en) | Open debugging environment | |
US20140149728A1 (en) | Data driven hardware chips initialization via hardware procedure framework | |
JP2005322242A (ja) | 仮想環境からのハードウェアへの直接アクセスの提供 | |
EP2711845A2 (en) | PCI express switch with logical device capability | |
US20040111707A1 (en) | Debugger for multiple processors and multiple debugging types | |
US20080028200A1 (en) | Database for storing device handle data in an extensible firmware interface environment | |
CN101297280A (zh) | 隔离扩展和设备驱动程序的配置 | |
US5968174A (en) | Method and apparatus for implementing a 32-bit operating system which supports 16-bit code | |
US20100280817A1 (en) | Direct pointer access and xip redirector for emulation of memory-mapped devices | |
US7484083B1 (en) | Method, apparatus, and computer-readable medium for utilizing BIOS boot specification compliant devices within an extensible firmware interface environment | |
US7536694B2 (en) | Exception handling in a multiprocessor system | |
JP2000112666A (ja) | ディスク制御装置 | |
JPH11265286A (ja) | レガシ指令のエミュレ―ション装置及び方法 | |
CN113835757B (zh) | 多主机共享寄存器模型的方法、装置及电子设备 | |
CN112711527A (zh) | 一种实时进程的调试方法、装置、目标机和存储介质 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20060630 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20060718 |
|
RD12 | Notification of acceptance of power of sub attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7432 Effective date: 20060728 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A821 Effective date: 20060728 |
|
A601 | Written request for extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A601 Effective date: 20061010 |
|
A602 | Written permission of extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A602 Effective date: 20061109 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20070112 |
|
A02 | Decision of refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A02 Effective date: 20070904 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20071130 |
|
A911 | Transfer to examiner for re-examination before appeal (zenchi) |
Free format text: JAPANESE INTERMEDIATE CODE: A911 Effective date: 20080110 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20080708 |
|
RD14 | Notification of resignation of power of sub attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7434 Effective date: 20080708 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20080714 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20110718 Year of fee payment: 3 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 4157771 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20110718 Year of fee payment: 3 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20120718 Year of fee payment: 4 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20130718 Year of fee payment: 5 |
|
LAPS | Cancellation because of no payment of annual fees |