JP4028027B2 - ディスプレイ装置 - Google Patents

ディスプレイ装置 Download PDF

Info

Publication number
JP4028027B2
JP4028027B2 JP14263697A JP14263697A JP4028027B2 JP 4028027 B2 JP4028027 B2 JP 4028027B2 JP 14263697 A JP14263697 A JP 14263697A JP 14263697 A JP14263697 A JP 14263697A JP 4028027 B2 JP4028027 B2 JP 4028027B2
Authority
JP
Japan
Prior art keywords
signal
horizontal
circuit
upper limit
cpu
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP14263697A
Other languages
English (en)
Other versions
JPH10333625A (ja
Inventor
明裕 柴田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sharp NEC Display Solutions Ltd
Original Assignee
NEC Display Solutions Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by NEC Display Solutions Ltd filed Critical NEC Display Solutions Ltd
Priority to JP14263697A priority Critical patent/JP4028027B2/ja
Publication of JPH10333625A publication Critical patent/JPH10333625A/ja
Application granted granted Critical
Publication of JP4028027B2 publication Critical patent/JP4028027B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Landscapes

  • Controls And Circuits For Display Device (AREA)
  • Details Of Television Scanning (AREA)

Description

【0001】
【発明の属する技術分野】
本発明は、ディスプレイ装置に係り、特に、水平上限周波数範囲外の信号受信時の対応手段を設けたディスプレイ装置に関する。
【0002】
【従来の技術】
従来のディスプレイ装置は、図2に示すように、入力された水平同期信号11を使用可能な水平同期信号に処理する信号回路2と、周波数計測を行い、その結果を周波数情報信号131に変換して出力するCPU103と,水平同期信号21と周波数情報信号131から水平偏向を行う水平偏向回路5と、画像データ12を反転増幅させる機能を有する映像回路106を備える。
【0003】
入力された水平同期信号11は、信号回路2に入力される。信号回路2で同期分離、波高値補正、極性補正、等の処理を行った水平同期信号11はCPU103および水平偏向回路5に入力される。ここで周波数範囲外の水平同期信号11の入力があった場合、余計な負荷がかかり回路破壊を防ぐために、CPU103は水平フリーラン周波数相当の周波数情報信号131を水平偏向回路5に出力し、その結果、水平偏向回路5は水平フリーラン周波数で動作する。画像データ12は入力水平同期信号11と同じ周波数で、水平偏向回路5内の動作周波数とは異なるため同期がとれない結果、認識可能な映像を表示することはできない。
【0004】
【発明が解決しようとする課題】
しかしユーザーが入力同期信号の周波数の変更を行おうとしても認識可能な映像を表示できないために周波数変更プログラムの操作がやりにくく、入力同期信号の変更が非常に難しいという課題があった。
【0005】
そこで、本発明の目的は、水平上限周波数範囲外の入力があった場合に入力同期信号の変更可能な画面を安価で表示するディスプレイ装置を提供することにある。
【0006】
【課題を解決するための手段】
上述の課題を解決するために、本発明のディスプレイ装置は、入力された画像データの水平同期信号の波高値及び極性を補正する信号回路と、この信号回路で補正された水平同期信号が上限周波数範囲内か否かを判別し、この上限周波数範囲外である場合は、この補正された水平同期信号の周波数を引き込み範囲内となる変換を行い出力するCPUと、このCPUで周波数変換された水平同期信号が出力された時に、この水平同期信号を選択し、上記CPUから水平同期信号が出力されない時に、上記信号回路からの水平同期信号を選択する切替回路と、この切替回路からの出力信号によって上記画像データを水平偏向する水平偏向回路と、この水平偏向回路で水平偏向された上記画像データを表示するCRTとで構成されたことを特徴とする。
【0007】
また、上述の課題を解決するために、本発明のディスプレイ装置は、上記水平同期信号が上限周波数範囲外である時に、上記CPUから出力される遮断信号によって上記CRTに表示される多重映像を消去する映像回路で構成されることを特徴とする。
【0008】
【発明の実施の形態】
次に、本発明の一実施の形態によるディスプレイ装置を図面を参照して説明する。
【0009】
図1は、本発明の一実施の形態によるディスプレイ装置のブロック構成図である。
【0010】
本発明の一実施の形態によるディスプレイ装置は、図1に示すように、使用可能な水平同期信号に処理する信号回路2と、周波数計測を行い、その結果を周波数情報信号32に変換して出力し、ならびに周波数変換を行うCPU3と,信号回路2からの水平同期信号21またはCPU3で周波数変換された水平同期信号31のどちらが有効かを判定し、その結果、有効な水平同期信号41を出力する機能を有する切替回路4と、水平同期信号41と周波数情報信号32から水平偏向を行う水平偏向回路5と、画像データ12を反転増幅させ、ならびに遮断信号33により映像を遮断する機能を有する映像回路6とで構成される。
【0011】
次に、本発明の一実施の形態によるディスプレイ装置の動作を図面を参照して説明する。
【0012】
本発明の一実施の形態によるディスプレイ装置の動作は、図1に示すように、入力された水平同期信号11は信号回路2に入力される。信号回路2で同期分離、波高値補正、極性補正、等の処理を行った水平同期信号21はCPU3ならびに切替回路4に入力される。CPU3は水平同期信号21が上限周波数範囲内か否かを判別し、上限周波数範囲外である場合は入力水平同期信号21の周波数を引き込み範囲内になるように1/2、1/3、1/4倍というように変換し、切替回路4に出力する。図3で入力水平同期信号21の周波数を1/2倍とした場合について示す。CPU3は入力水平同期信号21の2周期毎に1つのパルスを出力し、これが周波数変換された水平同期信号31となる。このようにCPU3で周波数変換された水平同期信号31は入力水平同期信号21に対しの1周期の時間が2倍となり、周波数が1/2倍となる。切替回路4はCPU3からの水平同期信号が無ければ信号回路203からの水平同期信号21を出力し、CPU3からの水平同期信号があればCPU3で周波数変換された水平同期信号31を出力する。こうしてディスプレイ装置に水平上限周波数範囲外信号が入力されても水平偏向回路5に入力される水平同期信号41は必ず周波数範囲内となる。
【0013】
またこのように周波数変換したことにより、周波数変換した水平同期信号31の1周期の間に入力される画像データ12は2周期分の映像が表示される。これを防ぐために遮断信号33をCPU3が映像回路6に出力する。映像回路6は反転増幅回路と映像遮断回路にて構成されていて、反転増幅回路とは信号を増幅し極性を反転させる回路で、映像遮断回路とは”L”の信号が入力された場合は映像を出力し”H”の信号が入力された場合は映像を遮断する回路である。周波数変換した水平同期信号31の1周期の内、入力された水平同期信号の1周期の間は表示を行うために遮断信号33は”L”となる。その他は表示を行わないので遮断信号33は”H”となる。以後、これを繰り返す。
【0014】
このようにディスプレイ装置に水平上限周波数範囲外信号が入力されても周波数範囲内の水平同期信号に変換されるため回路の保護をし、かつ水平同期信号と画像データとは同期がとれているため認識可能な映像が表示される。
【0015】
【発明の効果】
以上説明したように、本発明のディスプレイ装置によれば、水平上限周波数範囲外の入力があった場合でも画面の表示は水平ライン抜けとなるなどのイメージ映像に近いものになるが、容易に入力信号の変更を行える効果がある。
【図面の簡単な説明】
【図1】本発明の一実施の形態によるディスプレイ装置のブロック構成図である。
【図2】従来のディスプレイ装置のブロック構成図である。
【符号の説明】
1,12 画像データ
2 信号回路
3 CPU
4 切替回路
5 水平偏向回路
6 映像回路
7 CRT
11 水平同期信号
31 周波数変換された水平同期信号
33 遮断信号
32 周波数情報信号

Claims (2)

  1. 予め設定された水平上限周波数範囲内の信号を表示するディスプレイ装置であって、前記ディスプレイ装置が、
    入力された画像データの水平同期信号の波高値及び極性を補正する信号回路と、
    この信号回路で補正された水平同期信号を予め設定された上限周波数のパラメータに基づいて判別し、この信号回路で補正された水平同期信号が前記水平上限周波数範囲内か否かを判別し、前記水平上限周波数範囲外である場合は、この補正された水平同期信号の周波数を引き込み範囲内になるように1/2、1/3、1/4倍というように変換を行い出力するCPUと、
    このCPUで周波数変換された水平同期信号が出力された時に、この水平同期信号を選択し、上記CPUから水平同期信号が出力されない時に、上記信号回路からの水平同期信号を選択する切替回路と、
    この切替回路からの出力信号によって上記画像データを水平偏向する水平偏向回路と、
    この水平偏向回路で水平偏向された上記画像データを表示するCRTとで構成されることにより、前記水平上限周波数範囲外の信号が入力された場合においても前記水平上限周波数範囲内の信号として表示することを特徴とするディスプレイ装置。
  2. 上記水平同期信号が前記水平上限周波数範囲外である時に、上記CPUから出力される遮断信号によって上記CRTに表示される多重映像を消去する映像回路で構成されることを特徴とする請求項1記載のディスプレイ装置。
JP14263697A 1997-05-30 1997-05-30 ディスプレイ装置 Expired - Fee Related JP4028027B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP14263697A JP4028027B2 (ja) 1997-05-30 1997-05-30 ディスプレイ装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP14263697A JP4028027B2 (ja) 1997-05-30 1997-05-30 ディスプレイ装置

Publications (2)

Publication Number Publication Date
JPH10333625A JPH10333625A (ja) 1998-12-18
JP4028027B2 true JP4028027B2 (ja) 2007-12-26

Family

ID=15319966

Family Applications (1)

Application Number Title Priority Date Filing Date
JP14263697A Expired - Fee Related JP4028027B2 (ja) 1997-05-30 1997-05-30 ディスプレイ装置

Country Status (1)

Country Link
JP (1) JP4028027B2 (ja)

Also Published As

Publication number Publication date
JPH10333625A (ja) 1998-12-18

Similar Documents

Publication Publication Date Title
KR940027526A (ko) 주화면위치 보상장치 및 그 방법
EP0633690B1 (en) Dark level restoring circuit for television receiver
JP4028027B2 (ja) ディスプレイ装置
JP2976877B2 (ja) キーストン歪み補正装置
US6441871B1 (en) Method for correcting amplitude of synchronizing signal of composite video signal and device therefor
JPH07131734A (ja) テレビジョン受像機及びオンスクリーン信号発生装置
JP2854353B2 (ja) ブルーバック回路
KR0174561B1 (ko) 영상표시장치에있어서 제어용 칼라바 신호 발생회로
KR200197411Y1 (ko) 모니터의 오에스디 제어회로
KR100266267B1 (ko) 1필드 영상메모리를 1프레임으로 출력하는 장치와방법
JPH01236783A (ja) テレビジョン受像機
JP2951076B2 (ja) 速度変調制御信号発生装置
KR100565626B1 (ko) 영상기기의 오버 스캔 장치 및 방법
KR100225582B1 (ko) 윤곽 보정 회로
JP3098878B2 (ja) テレビジョン受像機
JPH05227483A (ja) 画面表示装置
KR100265037B1 (ko) 텔레비젼의표준신호레벨검출라인발생방법및그장치
JP2545631B2 (ja) テレビジョン受信機
KR100464163B1 (ko) 모니터의 수직화면 보상 회로
JPH0516787Y2 (ja)
JP2001209350A (ja) ディジタル映像信号処理回路
KR20050047613A (ko) 방송 수신기의 부화면 제어 방법
JPH0358690A (ja) テレビジョン信号変換装置
JPH02248178A (ja) 高品位テレビジョン表示装置
JPH0364273A (ja) ブランキング回路

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20040517

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A821

Effective date: 20040520

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20060829

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20061023

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20070104

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20070305

A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20070703

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A821

Effective date: 20070803

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20070827

A911 Transfer of reconsideration by examiner before appeal (zenchi)

Free format text: JAPANESE INTERMEDIATE CODE: A911

Effective date: 20070910

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20071002

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20071011

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20101019

Year of fee payment: 3

R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20101019

Year of fee payment: 3

S111 Request for change of ownership or part of ownership

Free format text: JAPANESE INTERMEDIATE CODE: R313111

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20101019

Year of fee payment: 3

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

LAPS Cancellation because of no payment of annual fees