JP4023660B2 - Game machine - Google Patents
Game machine Download PDFInfo
- Publication number
- JP4023660B2 JP4023660B2 JP2001391575A JP2001391575A JP4023660B2 JP 4023660 B2 JP4023660 B2 JP 4023660B2 JP 2001391575 A JP2001391575 A JP 2001391575A JP 2001391575 A JP2001391575 A JP 2001391575A JP 4023660 B2 JP4023660 B2 JP 4023660B2
- Authority
- JP
- Japan
- Prior art keywords
- sub
- main
- control board
- cpu
- backup
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Landscapes
- Pinball Game Machines (AREA)
Description
【0001】
【発明の属する技術分野】
本発明は、遊技者が所定の遊技を行うことが可能なパチンコ機やスロットマシン等の遊技機に関し、特には、主に遊技状態の制御を行うメインCPUと、該メイン制御基板が制御する遊技状態に応じた演出の制御を行うサブCPUと、を有する遊技機に関する。
【0002】
【従来の技術】
従来、この種の遊技機では、遊技状態の制御と、この遊技状態に関連して行われる演出の制御と、が、1つの制御基板にて行われていた。しかしながら、この制御基板に搭載されるメモリの記憶容量には一定の限界があり、ゲームの多様化やそれに伴う演出の多様化を図ることが極めて困難であった。
【0003】
このため、遊技状態の制御を行うメインCPUを搭載したメイン制御基板とは別個のサブCPUを搭載したサブ制御基板を設け、メイン制御基板が、サブ制御基板に対して演出制御コマンド等の制御信号を出力し、サブ制御基板がこの制御信号を入力することで、メイン制御基板が制御する遊技状態に応じた演出の制御を行えるようにした遊技機が多数実用化されている。
【0005】
【発明が解決しようとする課題】
本発明はこのような問題点に着目してなされたものであり、サブCPUのバックアップを確実に行うことができるとともに、メインCPUが電断前の制御状態に復帰できない場合に、メインCPUとサブCPUの間の整合性を図ることができる遊技機を提供することを目的とする。
【0006】
【課題を解決するための手段】
上記課題を解決するために、本発明の遊技機は、
所定の遊技を実施可能な遊技機であって、
遊技状態の制御を行うメインCPUと、
前記メインCPUのワークメモリとして使用されるメインメモリと、
演出の制御を行うサブCPUと、
前記サブCPUのワークメモリとして使用されるサブメモリと、
所定の電源断条件が成立した場合に、電源断の発生を判別する電源断判別手段と、
を備え、
前記メインメモリは、遊技状態を復帰させるためのメインバックアップデータが記憶されるメインバックアップ領域を有し、
前記サブメモリは、前記サブCPUのワークメモリとして使用されるワーク領域と、演出状態を復帰させるためのサブバックアップデータが記憶される第1のサブバックアップ領域、及び該第1のサブバックアップ領域のデータの正誤判定用データが記憶される第2のサブバックアップ領域と、を別個に有し、
前記メインCPUは、
該メインCPUが制御する遊技状態に応じてその時点のメインCPUの制御状態を特定可能な制御情報を、前記サブCPUに対して送信する制御情報送信処理と、
前記電源断判別手段が電源断の発生を判別した場合に、前記メインバックアップデータを前記メインバックアップ領域に保存するメインバックアップ処理と、
電源投入時に、前記メインバックアップ領域に保存されているデータに基づいて電源断前の遊技状態に復帰可能であるか否かを判別する遊技状態復帰可否判別処理と、
該遊技状態復帰可否判別処理により復帰可能であると判別した場合に、前記メインバックアップ領域に保存されているメインバックアップデータに基づいて電源断前の遊技状態に復帰させる遊技状態復帰処理と、
前記遊技状態復帰可否判別処理により復帰可能でないと判別した場合に、前記メインバックアップ領域に保存されているメインバックアップデータを初期化するメインバックアップデータ初期化処理と、
前記メインバックアップデータ初期化処理により前記メインバックアップ領域に保存されているメインバックアップデータを初期化する場合に、前記サブCPUに対して特定の制御情報を送信する特定制御情報送信処理と、
を行い、
前記サブCPUは、
前記メインCPUから送信された制御情報を受信したときに、該受信した制御情報により特定される前記メインCPUの制御状態に応じた演出を実行する演出実行処理と、
前記メインCPUから送信された制御情報を受信したときに限り、前記第1のサブバックアップ領域に記憶されている前回のサブバックアップデータを、該制御情報を受信したときの演出状態に復帰させるための最新のサブバックアップデータに更新するサブバックアップデータ更新処理と、
前記メインCPUから送信された制御情報を受信し、前記サブバックアップ処理が行われる毎に、前記第1のサブバックアップ領域のデータを用いて正誤判定用データを算出し、前記第2のサブバックアップ領域に保存されている前回の正誤判定用データを該算出した最新の正誤判定用データに更新する正誤判定用データ更新処理と、
電源投入時に、前記第2のサブバックアップ領域に保存されている正誤判定用データに基づいて前記第1のサブバックアップ領域のデータが正常か否かを判定する演出状態復帰可否判別処理と、
該演出状態復帰可否判別処理により正常であると判定したことを条件に、前記第1のサブバックアップ領域に保存されているサブバックアップデータに基づいて電源断前の演出状態に復帰させる演出状態復帰処理と、
電源投入時に、前記メインCPUから前記特定の制御情報を受信したか否かを判別する特定制御情報受信判別処理と、
を行い、
前記サブCPUは、前記特定制御情報受信判別処理において前記メインCPUから前記特定の制御情報を受信したと判別した場合に、前記サブバックアップデータに基づいて電源断前の演出状態に復帰可能であるか否かに関わらず、前記演出状態復帰処理により前記第1のサブバックアップ領域に保存されているサブバックアップデータに基づいて電源断前の演出状態に復帰させない
ことを特徴としている。
この特徴によれば、メインCPUから送信される制御情報を受信する毎にサブCPUのバックアップが行われるため、サブCPUのバックアップを確実に行うことができる。さらに電源投入時に、メインCPUが電断前の遊技状態に復帰できない場合には、サブCPUに対して特定の制御情報が送信され、サブCPUでもバックアップデータを初期化するようになるため、両者間の整合性を図ることができる。
【0010】
本発明の遊技機は、前記遊技状態復帰可否判別処理において復帰可能でないと判別した場合に、その旨を報知する報知手段を備えることが好ましい。
このようにすれば、メインCPU側でエラーが生じた旨を外部に知らせることができる。
【0011】
本発明の遊技機の前記サブCPUは、前記特定制御情報受信判別処理において前記メインCPUから前記特定の制御情報を受信したと判別した場合に、前記サブCPUが制御する演出用周辺機器の出力が初期状態となるように制御することが好ましい。
このようにすれば、メインCPUから初期化命令を送信するのみで、演出用周辺機器を初期状態に戻すことができる。
【0012】
本発明の遊技機は、
前記メイン制御基板に搭載され、該メイン制御基板に供給される供給電圧から、該供給電圧よりも低く、ICを駆動させるための駆動電圧を生成する駆動電圧生成手段を備え、
前記駆動電圧生成手段により生成された駆動電圧は、前記メインCPUを駆動させる電圧として使用されるとともに、該駆動電圧は前記サブ制御基板にも供給され、該メイン制御基板から供給された駆動電圧は、前記サブCPUを駆動させる電圧として使用され、
前記供給電圧は、前記メインCPUが制御する遊技用周辺機器を駆動させる電圧として使用される
ことが好ましい。
このようにすれば、駆動電圧生成手段により生成された駆動電圧が、メインCPUを駆動させる電圧として使用されるとともに、同一の駆動電圧がサブCPUを駆動させる電圧としても使用されるため、メインCPUを駆動させる電圧よりもサブCPUを駆動させる電圧の方が高くなってしまうことがなく各基板に搭載されたCPUの誤作動や破損を防止できる。また、遊技用周辺機器を駆動させる電圧を別個に導入する必要がなくなるため、遊技機の構成を簡素化することができる。
【0013】
本発明の遊技機は、
前記メイン制御基板に搭載され、該メイン制御基板に供給される供給電圧から、該供給電圧よりも低く、ICを駆動させるための駆動電圧を生成する駆動電圧生成手段を備え、
前記駆動電圧生成手段により生成された駆動電圧は、前記メインCPUを駆動させる電圧及び前記メインCPUが制御する遊技用周辺機器を駆動させる電圧として使用されるとともに、該駆動電圧は前記サブ制御基板にも供給され、該メイン制御基板から供給された駆動電圧は、前記サブCPUを駆動させる電圧として使用される
ことが好ましい。
このようにすれば、駆動電圧生成手段により生成された駆動電圧が、メインCPUを駆動させる電圧として使用されるとともに、同一の駆動電圧がサブCPUを駆動させる電圧としても使用されるため、メインCPUを駆動させる電圧よりもサブCPUを駆動させる電圧の方が高くなってしまうことがなく各基板に搭載されたCPUの誤作動や破損を防止できる。また、遊技用周辺機器を駆動させる電圧を別個に導入する必要がないばかりか、遊技用周辺機器を駆動させる電圧を生成するための生成手段を別個に設ける必要もなくなるため、遊技機の構成を簡素化することができる。
【0014】
本発明の遊技機は、
前記メイン制御基板に搭載され、該メイン制御基板に供給される供給電圧から、該供給電圧よりも低く、ICを駆動させるための駆動電圧を生成する駆動電圧生成手段を備え、
前記駆動電圧生成手段により生成された駆動電圧は、前記メインCPUを駆動させる電圧として使用されるとともに、該駆動電圧は前記サブ制御基板にも供給され、該メイン制御基板から供給された駆動電圧は、前記サブCPUを駆動させる電圧として使用され、
前記メイン制御基板からサブ制御基板に供給された前記駆動電圧は、前記サブCPUが制御する演出用周辺機器を駆動させる電圧として使用される
ことが好ましい。
このようにすれば、駆動電圧生成手段により生成された駆動電圧が、メインCPUを駆動させる電圧として使用されるとともに、同一の駆動電圧がサブCPUを駆動させる電圧としても使用されるため、メインCPUを駆動させる電圧よりもサブCPUを駆動させる電圧の方が高くなってしまうことがなく各基板に搭載されたCPUの誤作動や破損を防止できる。また、演出用周辺機器を駆動させる電圧を別個に導入する必要がなくなるため、遊技機の構成を簡素化することができる。
【0019】
本発明の遊技機の前記メインCPUが行うメインバックアップ処理では、同一のメインバックアップデータを前記メインバックアップ領域に複数保存する処理を行うことが好ましい。
このようにすれば、メインバックアップ処理で保存されるメインバックアップデータをより正確に保存できる。
本発明の遊技機の前記第1のサブバックアップ領域には、同一のサブバックアップデータが複数記憶されるとともに、前記サブCPUが行う前記サブバックアップデータ更新処理では、前記第1のサブバックアップ領域に複数記憶されている前回のサブバックアップデータの全てを、最新のサブバックアップデータに更新することが好ましい。
このようにすれば、サブバックアップデータ更新処理で更新されるサブバックアップデータをより正確に保存できる。
【0020】
【発明の実施の形態】
以下、本発明の実施の形態を図面に基づいて詳細に説明する。
【0021】
(実施例1)
本発明の実施例1を図面を用いて説明すると、図1には、本発明が適用された遊技機の一例であるスロットマシンの全体正面図、図2及び図3にはスロットマシン1の内部構造図がそれぞれ示されている。スロットマシン1は、前面が開口する筐体2aと、この筺体2aの側端に回動自在に枢支された前面扉2bとから構成されており、前面扉2bの裏面に設けられた施錠装置3(図3参照)の鍵穴3aに挿入した所定のキーを時計回り方向に回動操作することにより施錠が解除されて前面扉2bを開放することができるようになっている。
【0022】
前面扉2bの前面上部には上部飾り枠4が設けられており、略逆台形状の上部には遊技効果ランプ部41、入賞図柄説明パネル5、液晶表示部15がそれぞれ設けられており、略楕円形状の中央部には、遊技パネル6や各種表示部が設けられている。上部飾り枠4の下部は遊技パネル6から前方に突出するように形成されており、この突出部には遊技媒体であるメダルを投入可能なメダル投入部34や各種操作ボタン35、36a、36b、37、40L、40C、40R、及びスタートレバー38等が設けられている。また、上部飾り枠4の中央部の周囲及び下部の左右側には、遊技効果ランプ部42〜45がそれぞれ設けられている。
【0023】
上部飾り枠4の下方には下部飾り枠7が設けられており、この枠内にはスロットマシン1の機種名称等が描かれたタイトルパネル8が設けられている。さらに下部飾り枠7の下方には、遊技媒体の一例となるメダルが払出されるメダル払出穴9が設けられているとともに、端部に灰皿10が設けられたメダル受皿11が設けられている。
【0024】
上部飾り枠4の上部左右側には、内部に設けられる高音用のスピーカ136a、136b(図3、図4参照)から出力される音を放音する放音部12a、12bがそれぞれ設けられているとともに、メダル払出穴9の側方には、内部に設けられる低音用のスピーカ137(図3、図4参照)から出力される音を放音する放音部13が設けられており、これら放音部12a、12b、13からは、各スピーカ136a、136b、137から出力される演出効果を高めるための音声やメロディ等の効果音が放音されるようになっている。
【0025】
遊技パネル6には、スロットマシン1の筐体2aに内設されたリール51L、51C、51Rを透視可能な透視窓14と、透視窓14の上方に位置する小役告知表示部20a、20b、20cと、透視窓14の左側に位置する1枚賭け表示部21、2枚賭け表示部22、23、3枚賭け表示部24、25と、透視窓14の右側に位置するゲームオーバー表示部26、リプレイ表示部27、ウェイト表示部28、スタート表示部29、投入指示表示部30と、透視窓14の下側に位置するクレジット表示部31、ゲーム回数表示部32、ペイアウト表示部33と、がそれぞれ設けられている。
【0026】
1枚賭け表示部21、2枚賭け表示部22、23、3枚賭け表示部24、25は遊技者がゲームに賭けた賭数を表示し、1枚賭け表示部21の内部には1枚賭けランプ112が、2枚賭け表示部22、23の内部には2枚賭けランプ113、114、3枚賭け表示部24、25の内部には3枚賭けランプ115、116がそれぞれ内蔵されている(図4参照)。各枚賭け表示部21〜25は、図1に示すように透視窓14に描かれた5つの入賞ラインL1、L2、L2’、L3、L3’のいずれかと対応しており、賭数に応じて有効化された入賞ラインL1、L2、L2’、L3、L3’を識別可能に報知する有効ライン表示部と兼用されている。
【0027】
遊技パネル6における透視窓14の上部に設けられた小役告知表示部20a〜20cには、各々異なる入賞図柄が1つずつ描かれている。具体的には、小役告知表示部20aには「白7」図柄が、小役告知表示部20bには「黒7」図柄が、小役告知表示部20cには「BAR」図柄が描かれている。これら小役告知表示部20a〜20cは、所定の小役入賞を発生させることがスロットマシン1の制御部により許容されていること、すなわち、所定の小役入賞が内部当選していることを、その小役入賞に対応する入賞図柄が描かれた小役告知表示部20a〜20cの内部に内蔵された小役告知ランプ140a〜140c(図4参照)を点灯させることによって告知するための表示部であり、所定の条件が成立している場合に限り機能する。
【0028】
ゲームオーバー表示部26は、後述するビッグボーナスが終了することにより打ち止め状態となった場合、及び何らかのエラーが発生して遊技を進行させることができない状態となった場合に、その内部に内蔵されたゲームオーバーランプ117(図4参照)が点灯する。リプレイ表示部27は、リプレイ入賞が発生した場合に、その内部に内蔵されたリプレイランプ119(図4参照)が点灯する。スタート表示部29は、賭数が設定されることによりスタート操作をすることが可能となった場合に、その内部に内蔵されたスタートランプ118(図4参照)が点灯し、有効なスタート操作が検出されることにより消灯する。投入指示表示部30は、メダルを受付可能な状態である場合に、その内部に内蔵された投入指示ランプ111(図4参照)が点滅し、最大の賭数が設定され、かつ、クレジット数が予め定められた上限値に達した場合、ゲームが開始された場合等に消灯する。
【0029】
ウェイト表示部28は、ウェイトタイム中にスタート操作が検出された場合に、その内部に内蔵されたウェイトランプ139(図4参照)が点灯し、ウェイトタイムが経過した後に消灯する。ウェイトタイムは、ゲームがあまりに速く進行しすぎてしまうことを規制するために設定されたゲーム進行規制期間であり、このウェイトタイム中にスタート操作が検出されると、ウェイトタイムが経過した後にリールが始動するように設定されている。従って、十分な時間間隔を空けてゲームを進行する場合にはスタートレバー38の操作時にゲームの進行が規制されることはないが、短時間でゲームを進行しようとする場合にはウェイトタイムによってゲームの進行が一時的に規制され、ウェイトタイムが経過するまでの間リールの始動待ち状態となる。
【0030】
なお、このスロットマシン1では、前回のゲームでリールの回転が開始した時点を基準として、例えば4.1秒のゲーム進行規制期間が設定されており、前回のゲームでリールの回転が開始された時点から4.1秒が経過する前に、今回のスタート操作が検出された場合、ゲーム進行規制期間が経過した後にリールの回転が開始される。
【0031】
クレジット表示部31は、クレジット数が表示される。クレジットとは、遊技者所有の有価価値としてスロットマシン1内部の記憶部に記憶されているメダル数であり、メダル投入口へのメダルの投入、及び払出しのある入賞の発生等によって加算更新され、賭数を設定したり、精算操作に基づいてメダルを払出したりすることによって減算更新される。このスロットマシン1では、クレジットとして記憶可能な価値の上限値が最大でメダル50枚分とされており、この上限値(メダル50枚)に達した場合には投入指示表示部30が消灯する。そして、上限値を越えるクレジットの加算更新の要求が発生した場合にはその上限を越えるメダルがメダル払出穴9から払出される。
【0032】
ゲーム回数表示部32は、ビッグボーナス(BB)中のレギュラーボーナス(RB)入賞状況や、レギュラーボーナス中の入賞回数等を表示し、特にビッグボーナスが終了して打ち止め状態となった際には「END」という文字を表示して、遊技者に打ち止め状態である旨を報知する。さらにゲーム回数表示部32は、スロットマシン1に発生した各種の異常を表示する報知手段であるエラー表示器としても機能する。例えば、制御部により検出される異常種別には、「払出しすべきメダルの不足状態」、「メダル詰まり」、「払出条件が成立していないにも拘わらず入賞図柄の組み合わせが導出表示されたこと」、「遊技状態を停電前の状態が復帰不可能であること」等がある。これらの異常が制御部により検出された場合、その異常種別を特定可能なエラーコードが「E−1」や「E−2」、「E−3」等の態様により表示される。
【0033】
ペイアウト表示部33は、1ゲーム中に発生した入賞に基づいて遊技者に付与されるメダル枚数を入賞がある毎に表示する。
【0034】
遊技パネル6から前面側に突出するように形成された上部飾り枠4の下部上面右側には、メダル投入口が形成されたメダル投入部34が設けられているとともに、左側には精算ボタン37、1枚BETボタン36a、MAXBETボタン36bがそれぞれ設けられている。
【0035】
1枚BETボタン36aは、1クレジットを賭ける際に押圧するボタンであり、MAXBETボタン36bは、1ゲームにおいて許容される賭数の最大数(本実施例ではメダル3枚分)をクレジットに記憶されている範囲内でゲームに賭ける際に押圧するボタンである。1枚BETボタン36aの内部にはBETボタンランプ121aが、また、MAXBETボタン36bの内部にはBETボタンランプ121bがそれぞれ内蔵されており(図4参照)、これらのBETボタンランプ121a、121bは、対応するBETボタンが押圧されて賭数を設定可能な状態にある場合に点灯し、賭数を設定不可能な状態の場合に消灯する。
【0036】
精算ボタン37は、記憶部に記憶されているクレジットの精算操作をする際に押圧するボタンであり、この精算ボタン37の押圧操作に伴い、クレジット表示部31に表示されているクレジット数が0になるまで減算更新されるとともに、クレジット相当数のメダルがメダル払出穴9から払出されるようになっている。
【0037】
上部飾り枠4の下部における前側面には、スタートレバー38、ストップボタン40L、40C、40R、メダル詰まり解除ボタン35がそれぞれ設けられている。スタートレバー38は、ゲームを開始する際に操作するレバーであり、賭数の設定終了後においてスタートレバー38を操作することにより各リール51L、51C、51Rの回転が開始される。
【0038】
各ストップボタン40L、40C、40Rは、ゲームが開始した後にリール51L、51C、51Rの回転を停止させる際に操作するボタンであり、ストップボタン40Lの内部には操作有効ランプ122Lが、ストップボタン40Cの内部には操作有効ランプ122Cが、ストップボタン40Rの内部には操作有効ランプ122Rが内蔵されている(図4参照)。これら操作有効ランプ122L、122C、122Rは、対応するストップボタン40L、40C、40Rの操作が有効である場合に点灯し、操作が無効である場合に消灯する。また、ストップボタン40L、40C、40Rが配列されたストップボタンユニット39は、ビッグボーナス入賞やレギュラーボーナス入賞の内部当選フラグが設定されている場合に、その内部に内蔵されたボーナス告知ランプ120(図4参照)が点灯する。
【0039】
メダル詰まり解除ボタン35は、メダル投入部34に投入されたメダルが内部で詰まった場合に、これを解消させる際に操作するボタンである。
【0040】
図2に示されるように、筐体2a内略中央部には、複数種の図柄(本実施例では、「黒7」、「白7」、「BAR」、「スイカ」、「ベル」、「チェリー」、「プラム」)が印刷された透光性を有する帯状のリールシートが外周に巻回されたリール51L、51C、51R(ゲームの進行を実行するために用いるゲーム用リール)を有するリールユニット52からなる可変表示装置50が設けられている。それぞれのリール51L、51C、51Rは、各々に対応して設けられたステッピングモータからなるリールモータ54L、54C、54Rによりそれぞれ独立して縦方向に回転(駆動)、停止するように構成されており、各リール51L、51C、51Rが回転することにより、表示窓14には前記各種図柄が連続的に変化しつつ表示されるようになっている。
【0041】
横方向に並設されたリール51Lとリール51Cとの間、及びリール51Cとリール51Rとの間には各リール間を閉塞する円弧状のリール間隠蔽部材53が設けられており、各リール間から内部が見えないようになっている。透視窓14のうち、リール間隠蔽部材53によって視界が仕切られることによって分割される3つの領域、すなわち、各リールが視認できる3つの領域部分を、各リールに対応させて左可変表示部、中可変表示部、右可変表示部(領域)と呼ぶ。
【0042】
透視窓14の各可変表示部からは、各リールに描かれた複数の図柄のうち、連続する3つの図柄が上段、中段、下段の位置に表示されるとともに、上段の上方部分には間もなく上段の位置に現れる図柄の一部が、下段の下方部分には間もなく可変表示部の下に隠れて見えなくなる図柄の一部がそれぞれ表示される。
【0043】
各リール51L、51C、51R内には各リールの基準位置を検出するリールセンサ56が設けられており、このリールセンサ56により所定の図柄の停止位置を導出できるようになっているとともに、各リール51L、51C、51Rにおける特定の表示領域(上、中、下段の表示領域)を裏面から個別に照射可能な複数のリールランプ55がそれぞれ上、中、下段に設けられており、これら各リールランプ55は、通常時において透視窓14に表示される各図柄を目立たせるように後方から点灯するバックライトとして機能するようになっている。
【0044】
筐体2aの背板85の上部前面には、後述するように主に遊技の進行を制御する制御部210や各種回路が設けられた遊技制御基板200が収納された収納ケース500が、取外し不能に固定されている。また、可変表示装置50を構成するリールユニット52における前方からみて右側の側板の内面上部には後述するリール中継基板203が、また、その下部には後述するリールランプ中継基板204がそれぞれ取り付けられている。
【0045】
筐体2aを前面側からみて右側の側板87の内面におけるリールユニット52の側方位置には、後述する外部出力基板205が取り付けられている。
【0046】
リールユニット52の下方には、メダル投入部34から投入されたメダルを貯留するホッパータンク57が、筐体2aを構成する下板上面に固設された案内レール58を介して前方に引出し可能に配設されている。また、ホッパータンク57の右側にはホッパータンク57からオーバーフローしたメダルが貯留されるオーバーフロータンク59が設けられている。このオーバーフロータンク59内にはメダルを検出可能な満タンセンサ60が設けられており、内部に貯留されたメダル貯留量が所定量以上となったことを報知できるようになっている。
【0047】
ホッパータンク57の下方部分にはホッパーモータ62が設けられており、このホッパーモータ62が回転することによりホッパータンク57内のメダルがメダル排出口63から排出される。排出されたメダルは、メダル排出口63の近傍に設けられる払出しメダルセンサ61により検出された後、後述する返却メダル流路73を介してメダル払出穴9よりメダル受皿11まで払い出される。なお、ホッパーモータ62は、払出しメダルセンサ61により所定枚数の払出メダルが検出された時点で停止するように制御されている。
【0048】
ホッパータンク57の側部には、メイン電源をon/OFFするメインスイッチ部65と、ビッグボーナスの終了時や遊技中にエラーが生じた場合等において再びゲームを続行可能な状態にリセットするための第2リセットボタン66と、入賞確率を変更可能とする設定ボタン67と、自動精算機能をon/OFFする自動精算選択スイッチ部68と、自動打止め機能をon/OFFする打止め選択スイッチ部69と、遊技場の管理者等が所持する特定のキーを挿入可能な設定キー挿入部70と、が前面に設けられた電源ユニット64が配設されている。
【0049】
本実施例では、設定キー挿入部70に特定のキーを挿入して時計回りに90度回転した状態、すなわちonの状態で電源投入を行う操作により、後述する設定キースイッチ82のonが検出され、遊技状態の初期化、すなわちRAM212の記憶内容の初期化が実行されるとともに、前記設定ボタン67の操作が有効となり、この設定ボタン67の操作による入賞確率、すなわち出玉率の変更が実行可能となる。すなわち、設定キーがonの状態で電源投入する操作が、本発明におけるメインメモリをクリアする操作並びに出玉率の設定操作として機能することとなる。
【0050】
図3に示されるように、前面扉2bの裏面略中央部には、メダル投入部34から投入されたメダルをホッパータンク57に導く投入メダルセレクタ71が固設されている。この投入メダルセレクタ71の上流側には不正メダル排出部72が設けられており、大きさや厚みが適正メダルと異なる不正メダルは、投入メダルセレクタ71の下方に設けられる返却メダル流路73の上部投入口に排出され、メダル払出穴9を介してメダル受皿11に返却されるようになっている。
【0051】
不正メダル排出部72の下流側には、流下するメダル流路を選択的に切替可能とする流路切替ソレノイド107が設けられている。通常時において流路切替ソレノイド107は励磁されており、流下するメダルは流路を切り替えられることなく流下し、下流側に設けられた投入メダルセンサ106により検出された後、ホッパータンク57内に貯留されるようになっている。そして例えばクレジット数が50に達している場合においてメダル投入部34よりメダルが投入されたり、遊技者にメダルが払出される場合、流路切替ソレノイド107の励磁が解除されて流路が切替わり、メダルは返却流路を経て返却メダル流路73に導かれるようになっている。
【0052】
前面扉2bの裏面上部には、後述するように遊技に関連する所定の演出状態を制御する制御部230や各種回路等が設けられている演出制御基板201が収納された収納ケース550が取外し不能に固定されている。
【0053】
収納ケース550の左右側には、高音用のスピーカ136a、136bが前述した放音部12a、12bにそれぞれ臨むように固設されているとともに、前面扉2bにおける下部所定箇所裏面側には、低音用のスピーカ137が放音部13に臨むように固設されており、例えばメダルのメダル投入部34への投入、スタートレバー38の操作、ストップボタン40L、40C、40Rの操作等、遊技中において各種動作がなされた場合や、特定の図柄の組み合わせが有効化された有効ライン上に揃って表示されて所定の入賞条件が成立した場合、あるいはビッグボーナスやレギュラーボーナスが実行されている場合等の各種遊技状態において、該遊技状態に対応する所定の遊技効果音等が各スピーカ136a、136b、137から出力されるようになっている。
【0054】
次に、遊技者が遊技(ゲーム)を行うための操作や、該操作に伴う各種装置の作動状況を説明する。
【0055】
ゲームを開始する場合は、遊技者はまず投入指示ランプ111が点灯または点滅している時に、メダルやクレジットを使用して所望の大きさの有価価値を賭けて所望の大きさの賭数を設定する。賭数は、メダルをメダル投入部34から投入するか、あるいはクレジットを使用することにより設定できるようになっている。クレジットを使用するにはMAXBETボタン36b、または1枚BETボタン36aを押圧すればよく、MAXBETボタン36bが押圧されるとクレジット表示部31に表示されたクレジット数が、本実施例で1ゲームにおいて許容される賭数の最大数である「3」だけ減算表示されてメダル3枚分の賭数が設定され、また、1枚BETボタン36aが押圧されるとクレジット表示部31に表示されているクレジット数が「1」だけ減算表示されてメダル1枚分の賭数が設定される。なお、クレジット表示部31に表示されるクレジット数が3に満たない場合、設定可能な賭数の範囲はそのクレジット数の範囲内に限られる。
【0056】
遊技者により1枚のメダルがメダル投入部34から投入されるか、1枚BETボタン36aが押圧操作されると賭数が「1」に設定されるとともに、中段の横1列の入賞ラインL1が有効となり、この入賞ラインL1が有効となった旨を示す1枚賭けランプ112(図4参照)が点灯する。続けて2枚目のメダルがメダル投入部34から投入されるか、1枚BETボタン36aが2回押圧操作されると賭数が「2」に設定され、上、中、下段の横3列の入賞ラインL1、L2、L2’が有効となり、これらの入賞ラインL1、L2、L2’が有効となった旨を示す1枚賭けランプ112、2枚賭けランプ113、114が点灯する。続けて3枚目のメダルがメダル投入部34から投入されるか、1枚BETボタン36aが3回押圧操作されるか、あるいはMAXBETボタン36bが押圧されると賭数が「3」に設定され、上、中、下段の横3列の入賞ラインL1、L2、L2’及び斜め対角線上2列の入賞ラインL3、L3’が有効となり、これらの入賞ラインL1、L2、L2’、L3、L3’が有効となった旨を示す1枚賭けランプ112、2枚賭けランプ113、114、3枚賭けランプ115、116が点灯する。なお、賭数が最大数である「3」に設定された場合には、それを越える賭数を設定することはできないためBETボタンランプ121a、121bは消灯する。
【0057】
そして上記のように少なくとも最小数である「1」の賭数が設定された時点でスタートレバー38の操作が有効に受付けられる状態、すなわち、ゲームが開始可能な状態となり、このスタートレバー38の操作が有効に受付けられる状態になった旨を示すスタートランプ118が点灯される。
【0058】
なお、このようなメダルやクレジット等の設定される賭数に応じて有効化される有効ラインの本数、及び形状等は任意に変更可能であり、本実施例の形態に限定されるものではない。また、賭数に応じて有効化される有効ラインの本数も任意に設定変更可能であり、例えば1枚のメダル投入により上記5本全ての入賞ラインL1、L2、L2’、L3、L3’が有効化されるようになっていてもよい。
【0059】
スタートランプ118が点灯している状態でスタートレバー38を押圧操作すれば、可変表示装置50が作動して各リール51L、51C、51Rが回転し、透視窓14には複数種類の図柄が連続的に変化するように表示される。前述したようにリール51L、51C、51Rの回転が開始されてから所定時間が経過すれば各ストップボタン40L、40C、40Rの操作が有効になり、これらストップボタン40L、40C、40Rの操作が有効になった旨を示す操作有効ランプ122L、122C、122Rが点灯する。操作有効ランプが点灯している状態で遊技者がいずれかのストップボタン40L、40C、40Rを押圧操作すれば、対応する操作有効ランプ122L、122C、122Rが消灯するとともに、対応するリール51L、51C、51Rの回転が停止され、透視窓14からは対応する可変表示部の上、中、下段に図柄が表示される。
【0060】
また、遊技者がストップボタン40L、40C、40Rを押圧操作しない場合には、所定時間(例えば30秒)が経過した時点で例えばリール51L、51C、51Rの優先順序で自動的に順次停止する。
【0061】
そして3つのうちいずれか2つのリールの回転が停止された時点で、賭数に応じて有効化されたいずれかの入賞ラインL1、L2、L2’、L3、L3’上に同種の図柄が揃って停止表示された場合にはリーチが成立する。
【0062】
さらに全てのリール51L、51C、51Rが停止された時点で、賭数に応じて有効化されたいずれかの入賞ラインL1、L2、L2’、L3、L3’上に予め定められた図柄の組み合わせが表示された場合は入賞となり、各種遊技効果ランプ部41〜45の内部に内蔵された遊技効果ランプ130〜134(図4参照)や入賞ラインL1、L2、L2’、L3、L3’に対応するリールランプ55等が点灯するとともに、スピーカ136a、136b、137から効果音等が出力されること等による演出が実行される。そして、入賞内容に対応して予め定められた所定枚数のメダルが遊技者に対してクレジットとして払出されてクレジット表示部31に表示されたクレジット数が加算更新される。また、クレジット数が上限数に達した場合には、メダルが直接メダル払出穴から払い出される。これらメダルの払出し枚数はペイアウト表示部33に表示される。
【0063】
また、特に予め定められた特別図柄の組み合わせが表示されて大当たり入賞(特別入賞)した場合等にあっては、メダルの払出しが行なわれるとともに、通常遊技状態とは異なるとともに、遊技者にとって有利な、すなわち大量のメダルを獲得できる特別遊技状態が発生し、後述するようなビッグボーナス(以下BBと称する)やレギュラーボーナス(以下RBと称する)が遊技者に対して遊技価値として付与されるようになっている。
【0064】
なお、このように入賞することにより遊技者に対して付与される「遊技価値」は、メダル及びクレジット等の有価価値に限らず、上記のように大当たり入賞した場合等において遊技者に対して付与されるBBやRB等、遊技に関連する特典全てを含む。
【0065】
本実施例におけるスロットマシン1にあっては、賭数に応じて有効化されたいずれかの入賞ラインL1、L2、L2’、L3、L3’上に例えば「BAR−BAR−BAR」の図柄が揃えば、大当りであるRBに入賞したことになり、「BAR−BAR−BAR」の図柄が揃ったことの対価として例えば15枚のメダルが払出されるとともに、遊技者にとって有利な遊技状態であるRB(レギュラーボーナス)状態が発生し、以下に説明するレギュラーボーナスゲームが遊技価値として遊技者に対して付与される。このRB中では、プラム図柄のぞろめが揃うことにより所定枚数のメダルが払出されるJac賞の入賞が高確率で発生するJacゲームが最大で12回提供されるとともに、このJacゲームが12回実行されるか、あるいはJacゲームが12回に達する前にJac賞の入賞が8回発生されるか、いずれかの条件が満たされた時点で終了する。したがって、遊技者は12回のJacゲーム中に最大8回のJac賞の入賞の機会を得ることができる。
【0066】
一方、有効化された入賞ラインL1、L2、L2’、L3、L3’上に、例えば「黒7−黒7−黒7」または「白7−白7−白7」が揃えば、大当りであるBB(ビッグボーナス)に入賞したことになり、「黒7−黒7−黒7」または「白7−白7−白7」の図柄が揃ったことの対価として例えば15枚のメダルが払出されるとともに、遊技者にとって有利な特別遊技状態であるBB(ビッグボーナス)状態が発生し、以下に説明する小役ゲームが遊技価値として遊技者に対して付与される。具体的に説明すると、このBB中では、小役図柄(実施例ではスイカ、ベル、プラム)のぞろめが高確率で揃って所定枚数のメダルの払出しをともなう小役の入賞が高確率で発生する小役ゲームが最大で30回提供されるとともに、この小役ゲームを30回実行するまで間にプラム図柄のぞろめが揃ってJacIn賞が入賞した場合には、特別遊技状態である前述のRB状態が発生してレギュラーボーナスゲームが提供されるようになっている。このRBは、BB中における発生可能な最大回数が予め定められており、本実施例では最大で3回発生し得るようになっている。そしてこのBBは、30回の小役ゲームを実行して終了する場合か、あるいは小役ゲームを30回に実行する前に3回のRBが提供されて3回目のRBが終了する場合のうち、少なくともいずれか一方の条件が満たされた時点で終了する。
【0067】
また、前記特別遊技状態以外の通常の遊技状態(通常ゲーム)である場合においては、同種の図柄が有効化された1つの有効ライン上に揃って所定の賞が成立した場合には、その図柄の種類に応じて予め定められた所定枚数のメダルが遊技者に付与される。なお、各リール51L、51C、51Rに描かれた「チェリー」の図柄は単図柄と呼ばれるマークであり、この単図柄が有効な1本の有効ライン上で停止表示された場合には2枚のメダルが遊技者に付与される。なお、賭数に応じて有効化された有効ラインが複数本存在する場合において、前述したようにメダルが払出される図柄の組み合わせが複数本の入賞ライン上において同時に成立した場合には、各入賞ライン上の図柄の組み合わせによって付与されるメダル枚数の合計枚数に相当するメダルが付与されるのが原則である。しかし、1ゲームにおいて遊技者に付与されるメダルの上限が15枚と定められているために、15枚を越える場合にはその16枚目以降のメダルが無効となる。
【0068】
本実施例においては、通常遊技状態時において黒7−黒7−黒7(黒7賞)、白7−白7−白7(白7賞)、BAR−BAR−BAR(BAR賞)、スイカ−スイカ−スイカ(スイカ賞)、チェリー(チェリー賞)、ベル−ベル−ベル(ベル賞)、またはプラム−プラム−プラム(再遊技;リプレイ)等が入賞の対象となっており、そのうち黒7、または白7の図柄、及びBARの図柄のみが遊技者にとって利益の大きな賞である特別入賞としての大当り入賞(BB、RB)の対象となる特別図柄とされて、その他スイカ、チェリー、ベルまたはプラム(再遊技)は遊技者にとって利益の小さな賞である通常入賞としての小役入賞の対象となる図柄とされている。
【0069】
このような各賞の対象となる図柄の組み合わせ、及び該図柄の組み合わせに対応する払出しメダル枚数(入賞確率(出玉率)等も含む)は、通常ゲーム時、及びBB時、RB時に対応してそれぞれ予め定められており、これらの設定内容は後述する制御部210のROM213に記憶された入賞判定テーブルに登録されている。
【0070】
図4は、スロットマシン1に設けられた各種基板と電気部品との接続状況を説明するためのブロック図である。また、図5は、メイン制御基板としての遊技制御基板200に設けられた制御部210の構成と、サブ制御基板としての演出制御基板201に設けられた制御部230の構成と、を説明するためのブロック図であり、図7は、電源基板202の構成を説明するための回路図であり、図8は、遊技制御基板200におけるCPUまわりの構成を説明するための回路図であり、図9は、演出制御基板201におけるCPUまわりの構成を説明するための回路図である。
【0071】
スロットマシン1に設けられた各種基板のうち、遊技制御基板200によって主に遊技状態が制御され、演出制御基板201によって遊技状態に応じた演出制御等が実施される。また、電源基板202にはスロットマシン1の外部から電源が供給される。この電源基板202には、AC100Vの電源の供給を受けるための電源コード84と、メインスイッチ80とが接続されている。
【0072】
遊技制御基板200は、演出制御基板201、電源基板202、リール中継基板203と配線接続されているとともに、リール中継基板203を介して外部出力基板205と、また、演出制御基板201を介してリールランプ中継基板204と接続されている。
【0073】
遊技制御基板200の制御部210は、遊技状態がRB状態であることを示すRB中信号や、遊技状態がBB状態であることを示すBB中信号、各リール51L、51C、51Rに対応するリールモータ54L、54C、54Rを制御するためのリール制御信号(モータ位相信号)、賭数を設定するために用いられたメダル数を示すメダルIN信号、入賞の発生により遊技者に払出されたメダル(クレジット)数を示すメダルOUT信号などをリール中継基板203を介して外部出力基板205からスロットマシン1の外部に出力する制御を行う。なお、ストップスイッチ103L、103C、103Rの操作がなされた旨を示すストップスイッチ信号は、後述するようにストップスイッチ103L、103C、103Rから直接出力された信号である。
【0074】
遊技制御基板200には、各種のスイッチ、センサ、ランプ、及び表示器からの配線が接続されている。
【0075】
例えば、電源基板202に配線接続された設定スイッチ83、設定キースイッチ82、第2リセットスイッチ81、払出しセンサ61、及びホッパーモータ62は、電源基板202によって中継されて遊技制御基板200と配線接続されており、それぞれのスイッチ及びセンサの検出信号は、遊技制御基板200の制御部210に入力される。また、制御部210は、メダルの払出し条件(メダルを払出す必要のある入賞の発生、精算スイッチ104からの検出信号の入力)が成立すると、ホッパーモータ62に制御信号を出力して、所定数のメダルを払出す払出し制御を実行する。
【0076】
リール中継基板203に配線接続されたリールモータ54L、54C、54R、及びリールセンサ56は、リール中継基板203によって中継されて遊技制御基板200に配線接続されており、リールセンサ56の検出信号は、遊技制御基板200の制御部210に入力される。リールランプ55は、リールランプ中継基板204によって中継されて演出制御基板201に配線接続されている。遊技制御基板200の制御部210は、始動条件(スタートスイッチ102の検出信号の入力)が成立すると、リールモータ54L、54C、54Rに制御信号を出力してリールの変動を開始させた後、表示結果を導出表示させる可変表示制御を実行する。
【0077】
遊技制御基板200に配線接続されたスイッチのうち、1枚BETスイッチ100は1枚BETボタン36aの操作を検出し、MAXBETスイッチ101はMAXBETボタン36bの操作を検知するスイッチであり、スタートスイッチ102はスタートレバー38の操作を検出するスイッチであり、左、中、右ストップスイッチ103L、103C、103Rは、左、中、右ストップボタン40L、40C、40Rの操作を検出するスイッチである。精算スイッチ104は、精算ボタン37の操作を検出するスイッチであり、第1リセットスイッチ105は、施錠装置3の鍵穴3aに挿入したキーによるスロットマシン1のリセット操作を検出するスイッチである。
【0078】
投入メダルセンサ106は、メダル投入部34に投入されたメダルを検出するセンサである。流路切替ソレノイド107は、メダル投入部34に投入されたメダルの流路をホッパータンク57側もしくはメダル払出穴9側に切り替えるためのソレノイドである。
【0079】
ゲーム回数表示器108はゲーム回数表示部32を構成する表示器であり、クレジット表示器109はクレジット表示部31を構成する表示器であり、ペイアウト表示器110はペイアウト表示部33を構成する表示器である。
【0080】
投入指示ランプ111は、投入指示表示部30に内蔵されるランプであり、1枚賭けランプ112は1枚賭け表示部21に、2枚賭けランプ113、114は2枚賭け表示部22、23に、3枚賭けランプ115、116は3枚賭け表示部24、25に内蔵されるランプである。
【0081】
ゲームオーバーランプ117は、ゲームオーバー表示部26に内蔵されるランプであり、スタートランプ118は、スタート表示部29に内蔵されるランプであり、リプレイランプ119は、リプレイ表示部27に内蔵されるランプであり、なお、ボーナス告知ランプ120はストップボタンユニット39に内蔵されるランプである。BETボタンランプ121aは1枚BETボタン36aに、BETボタンランプ121bはMAXBETボタン36bに内蔵されるランプである。左操作有効ランプ122Lは、左ストップボタン40Lに内蔵されるランプであり、中操作有効ランプ122Cは、中ストップボタン40Cに内蔵されるランプであり、右操作有効ランプ122Rは、右ストップボタン40Rに内蔵されるランプであり、ウェイトランプ139はウェイト表示部28に内蔵されるランプである。
【0082】
電源基板202あるいはリール中継基板203を介して、あるいはこれらの基板を介することなく遊技制御基板200に配線接続された各種ランプ及び表示器は、遊技制御基板200に搭載された制御部210によって制御される。また、制御部210は、遊技制御基板200に接続され、または、電源基板202あるいはリール中継基板203を介して遊技制御基板200に接続された各種スイッチ及びセンサの検出信号を受け、遊技状態を制御する。
【0083】
特に、制御部210によって制御される「クレジット表示器109、ゲーム回数表示器108、ペイアウト表示器110、投入指示ランプ111、1枚賭けランプ112〜3枚賭けランプ116、スタートランプ118、リプレイランプ119、ボーナス告知ランプ120、ゲームオーバーランプ117、左、中、右操作有効ランプ122L、122C、122R、ウェイトランプ139」は、遊技の進行に関わる情報を報知するものであり、それが機能しなければ遊技を行うことに支障が出るような、いわば“必須報知装置(本発明の遊技用周辺機器)”といえる。これらの“必須報知装置”が遊技状態を制御する制御部210によって制御されるために、たとえ、演出制御基板201が故障したとしても、少なくとも遊技の進行に必要な情報が遊技者に提供される。このため、遊技者に不利な状態で遊技が進行してしまうことを防止できる。
【0084】
遊技制御基板200に設けられた制御部210は、図5に示すように、制御動作を所定の手順で実行することのできるメインCPUとしてのCPU(Central Processing Unit)211と、CPU211の制御プログラムを格納するROM(Read Only Memory)213と、必要なデータの書き込み及び読み出しができるメインメモリとしてのRAM(Random Access Memory)212と、CPU211と外部回路との信号の整合性をとるためのI/Oポート214とを含む。すなわち、制御部210は、これらCPU211、RAM212、ROM213、I/Oポート214が全て内蔵された1チップマイクロコンピュータにて構成されている。
【0085】
また、遊技制御基板200には、電源投入時にCPU211にリセットパルスを与える初期リセット回路217と、CPU211にクロック信号を与えるクロック発生回路218と、クロック発生回路218からのクロック信号を分周して割込パルスを定期的にCPU211に与えるパルス分周回路(割込パルス発生回路)219と、一定範囲の乱数を高速で連続的に発生している乱数発生回路221と、乱数発生回路221から乱数をサンプリングするサンプリング回路222と、バッファ回路220とが設けられる。さらに、遊技制御基板200には、各種スイッチからの信号が入力されるスイッチ回路215や、モータ回路216、その他、図示しないソレノイド回路等が設けられている。
【0086】
RAM212は、図6に示されるように、CPU211のワークメモリとして使用されるワーク領域と、停電時においてその時点の遊技状態を特定可能な遊技情報としてのメインバックアップデータが記憶されるバックアップ領域1〜3と、これらバックアップ領域に記憶されたデータの正誤を確認するためのパリティーデータや後述の電源断フラグ等が記憶されるパリティデータ格納領域と、から構成されている。このうちワーク領域は停電時において記憶されているデータが保持されない非バックアップRAM領域とされており、バックアップ領域1〜3並びにパリティデータ格納領域は、停電時においてバックアップ電源により付勢されることで記憶されているデータが保持されるバックアップRAM領域とされている。
【0087】
ROM213には、前記制御プログラムに加えて、各賞に対応するサンプリング値の割り当て範囲が、各入賞確率(出玉率)の設定値並びにゲームの賭数、遊技状態(通常ゲーム時、BB時、RB時)別に対応してそれぞれ登録されているとともに、各賞に対応する入賞図柄の組み合わせやメダルの払出枚数、入賞に伴い設定される各種設定内容が、各遊技状態(通常ゲーム時、BB時、RB時)別に対応してそれぞれ登録されている入賞判定テーブル(図示略)が記憶されている。この入賞判定テーブルには、前述のように各賞のサンプリング値の割り当て範囲が登録されており、これらサンプリング値の割り当て範囲の設定により、後述の内部抽選処理において内部当選可能な賞の入賞確率、すなわちスロットマシン1の出玉率が設定されるようになっている。
【0088】
更に、前記ROM213には、各リール51L、51C、51Rの図柄番号毎に、各リール51L、51C、51Rの停止操作がなされてから該当するリールが停止するまでに移動する図柄のコマ数が、遊技状態(通常ゲーム時、BB時、RB時)や内部当選フラグの設定状況、他のリールの回転状況、有効ラインL1、L2、L2’、L3、L3’上に位置する各リール51L、51C、51Rの図柄番号等の各種状況に応じて各々登録されているリール制御テーブル(図示略)が記憶されている。
【0089】
遊技制御基板200の制御部210から演出制御基板201へは、バッファ回路220を介して制御部210が制御する遊技状態を特定可能な演出制御情報としての各種コマンドや演出状態の初期化を指示する旨の初期化コマンド(初期化命令)が出力される。バッファ回路220は、遊技制御基板200の内部から外部への信号の出力を許容するが遊技制御基板200の外部から内部へ信号が入力されることを阻止するように機能する。このため、遊技制御基板200と演出制御基板201との間において、遊技制御基板200から演出制御基板201への一方向通信が担保され、コマンドの伝送経路を介して遊技制御基板200に信号を入力させて不正な制御動作を行わせる不正行為を防止できる。
【0090】
尚、本発明における演出制御情報とは、サブ制御基板が受信することで所定の演出を実行する契機となる情報である。本実施例では、後述するように演出制御基板201が遊技状態を特定可能な各種コマンドを受信することで、受信したコマンドにより特定される遊技状態に応じた演出を実行するようになっている。すなわち演出制御基板201では、遊技制御基板200から送信される各種コマンドの受信が演出を実行する契機となるため、これら遊技状態を特定可能とされた各種コマンドが演出制御情報に該当する。また、遊技制御基板200にて演出制御基板201が実行する演出の内容を決定するとともに、該当する演出の実行を指示する旨の演出制御コマンドを演出制御基板201に送信し、これに基づき演出制御基板201にて指示された演出を実行するように構成されている場合には、これら演出制御コマンドが演出制御情報に該当する。
【0091】
演出制御基板201には、演出手段である遊技効果ランプ130〜134と、液晶表示器135と、放音部12a、12b、13に内蔵されるスピーカ136a、136b、137と、タイトルパネル8及び遊技パネル6を内側から照らす各蛍光灯138と、小役告知ランプ140a、140b、140cと、がそれぞれ接続され、さらに、リールランプ中継基板204を介してリール51L、51C、51Rに内蔵されているリールランプ55が接続されている。
【0092】
演出制御基板201には、制御部230と、各スピーカ136a、136b、137から音を出力させるためのスピーカ駆動回路235と、液晶表示器135を表示制御するための表示駆動回路236と、各種ランプを点灯あるいは点滅させるためのランプ駆動回路237と、が搭載されている。
【0093】
制御部230は、サブCPUとしてのCPU231と、必要なデータの書き込み、及び書き出しができるサブメモリとしてのRAM232と、制御プログラムを格納するROM233と、I/Oポート234と、を含む。制御部230も、制御部210と同様に1チップマイクロコンピュータにて構成されている。
【0094】
RAM212は、制御部210と同様に、ワーク領域と、停電時においてその時点の演出状態を特定可能な演出情報としてのサブバックアップデータが記憶されるバックアップ領域1〜3と、これらバックアップ領域に記憶されたデータの正誤を確認するためのパリティデータが記憶されるパリティデータ格納領域と、から構成されており、ワーク領域は非バックアップRAM領域とされ、バックアップ領域1〜3並びにパリティデータ格納領域は、バックアップRAM領域とされている。
【0095】
ROM233には、遊技制御基板200から送信される各種コマンドに基づいてゲーム状態や内部当選状況等を特定可能なデータが登録されたコマンドテーブルが記憶されているとともに、前記遊技制御基板200から送信される各種コマンドに基づき特定される遊技状態に対応して演出パターンを定めた演出パターンテーブルが記憶されている。この演出パターンテーブルは、各遊技効果ランプ130〜134、液晶表示器135、各スピーカ136a、136b、137、各蛍光灯138、小役告知ランプ140a〜140c、別に分類されており、例えば所定の遊技状態を示すコマンドを受信した場合、制御部230はその遊技状態に応じた演出パターンを抽出し、この抽出した演出パターンに応じて各遊技効果ランプ130〜134、液晶表示器135、各スピーカ136a、136b、137、各蛍光灯138、小役告知ランプ140a〜140c、及びリールランプ55等を制御する。
【0096】
演出制御基板201によって制御される各遊技効果ランプ130〜134、液晶表示器135、各スピーカ136a、136b、137、各蛍光灯138、小役告知ランプ140a〜140c、リールランプ55は、遊技制御基板200によって制御される各種表示器などに比較すると、それが機能しなくても遊技の進行自体には影響を与えるものでなく、演出効果を主眼においた、いわば、“演出装置(本発明における演出用周辺機器)”と呼べるものである。このため、たとえ、演出制御基板201に故障が発生したとしても、遊技者に不利な状況が提供されてしまうことはないばかりか、制御部210の制御の負荷が軽減される。
【0097】
図5に戻って、スタートスイッチ102の検出信号は、スイッチ回路215を介して制御部210に入力されるとともに、サンプリング回路222に入力される。制御部210は、スタートスイッチ102の検出信号を受け、モータ回路216を介してリール制御信号を出力する。このリール制御信号はリール中継基板203を介して各リール51L、51C、51R別に設けられたリールモータ54L、54C、54Rに入力される。また、リール制御信号は、リール中継基板203及び外部出力基板205を介してスロットマシン1の外部へ出力される。
【0098】
これにより、各リール51L、51C、51Rが変動し始める。また、リール制御信号の伝送経路は、リール中継基板203においてリールモータ54L、54C、54R側と外部出力基板205側とに分岐されており、外部出力基板205側へ出力されたリール制御信号は、外部出力基板205からスロットマシン1の外部へも出力される。このように、外部出力基板205から出力されるリール制御信号は、外部出力用に加工された信号ではなく、リールモータ54L、54C、54Rを駆動制御する信号そのものである。
【0099】
一方、サンプリング回路222は、スタートスイッチ102の検出信号が入力されたタイミングで乱数発生回路221から1個の乱数をサンプリングし、その乱数をCPU211に引き渡す。CPU211は、そのサンプリングされた乱数と、ROM213内に格納されている入賞判定テーブルとを参照して、入賞の発生を許容するか否かを入賞役別に決定し、その決定結果をRAM212に記憶させる。これにより、スタート操作がされたタイミングとほぼ等しいタイミングで、後述の内部抽選処理が実施され、入賞役の当選の有無が決定される。制御部210は、その後、入賞役別の当選結果に応じてリールを制御する。
【0100】
また、各ストップスイッチ103L、103C、103Rから出力されたストップスイッチ信号は、遊技制御基板200、リール中継基板203、および外部出力基板205を往復する信号経路を伝送された後、遊技制御基板200のスイッチ回路215に入力される。さらに、ストップスイッチ103L、103C、103Rから出力されたストップスイッチ信号は直接、外部出力基板205を介して外部に出力されるように構成されている。
【0101】
ストップスイッチ信号の入力を受けた制御部210は、モータ回路216を介してストップスイッチ信号に対応するリールモータ54L、54C、54Rを停止させるためのリール制御信号を出力する。このリール制御信号は、リールモータ54L、54C、54Rに入力されるとともに、外部出力基板205を介してスロットマシン1の外部へ出力される。
【0102】
外部出力基板205から出力される信号は、たとえば、第3者機関が型式試験を行う際に利用可能である。この型式試験では、たとえば、各ストップボタン40L、40C、40Rの操作から190ms以内に各ストップボタン40L、40C、40Rに対応する各リール51L、51C、51Rが停止するか否かが確認される。このスロットマシン1の場合、各ストップスイッチ103L、103C、103Rから出力されたストップスイッチ信号が直接、外部出力基板205から出力されるために、各ストップボタン40L、40C、40Rが操作されたタイミングをスロットマシンの外部で正確に把握できる。同様に、モータ回路216から出力されるリール制御信号が直接、外部出力基板205から出力されるために、各リール51L、51C、51Rの始動および停止タイミングをスロットマシンの外部で正確に把握できる。このため、外部出力基板205から出力される信号を用いて、「各ストップボタン40L、40C、40Rの操作から190ms以内に各ストップボタン40L、40C、40Rに対応する各リール51L、51C、51Rが停止するか否かの試験」を行った場合には、正確な試験結果が得られる。また、「遊技制御基板200の制御部210で一旦、信号を取り込んでから外部出力基板205に信号を出力するような構成」とした場合には、遊技制御基板200側で信号を加工して出力するような不正がなされるおそれもあるが、本実施の形態によると、かかる不正行為をも防止できる。
【0103】
図7は、電源基板202の一構成例を示す回路図である。電源基板202は、遊技制御基板200、各種スイッチ、センサ、表示器、ランプ、モータ、ソレノイド等の電気部品が使用する電圧を生成する。
【0104】
トランス304は、交流電源からのAC100VをAC24Vに変換する。また、整流回路302は、AC24Vから+30Vの直流電圧を生成し、DC−DCコンバータ303に出力する。DC−DCコンバータ303は、+24V、+12Vおよび供給電圧としての+8Vを生成してコネクタ301に出力する。コネクタ301は遊技制御基板200等に接続され、遊技制御基板200や演出制御基板201、各種電気部品に必要な電圧の電力が供給される。尚、トランス304の入力側には、スロットマシン1に対する電源供給を停止したり開始させたりするためのメインスイッチ80(図4参照)が設置されている。
【0105】
本実施例では、+8Vの直流電圧がホッパモータ62に供給されて駆動電圧として使用されるとともに、遊技制御基板200にも供給されて遊技制御基板200並びに演出制御基板201の各デバイスを駆動させるための元となる電源や、遊技制御基板200に直接、または間接的に接続されるスイッチ並びにセンサ、ランプ(操作有効ランプ122L、122C、122Rを除く)、表示器の駆動電圧として使用される。また、+12Vの直流電圧は、遊技制御基板200に供給されて操作有効ランプ122L、122C、122Rの駆動電圧として使用される。更に+12Vの直流電圧は、遊技制御基板200を介して演出制御基板201に供給されて液晶表示器135の駆動電圧としても使用される。また、+24Vの直流電圧は、遊技制御基板200に供給され、リールモータ54L、54C、54R並びに流路切替ソレノイド107の駆動電圧として使用される。更に+24Vの直流電圧は、遊技制御基板200を介して演出制御基板201に供給されて、この演出制御基板201に直接、または間接的に接続されるランプ、スピーカ、蛍光灯の駆動電圧として使用される。
【0106】
このように本実施例では、遊技制御基板200に供給されて遊技制御基板200並びに演出制御基板201の各デバイスを駆動させる電圧の元となる電圧が、遊技制御基板200に直接、または間接的に接続されるスイッチ並びにセンサ、ランプ、表示器、モータ等、遊技用周辺機器の駆動電圧として使用されるようになっており、これら遊技用周辺機器の駆動電圧を別個に導入する必要がなくなるため、スロットマシン1の構成を簡素化することができる。
【0107】
図8は、遊技制御基板200におけるCPU211周りの一構成例を示す回路図である。図8に示すように、電源基板202から出力された+8VがDC−DCコンバータ223に供給される。DC−DCコンバータ223は、+5Vを生成してCPU211並びにRAM212、電源監視用IC224に出力する。この+5Vは、これらデバイスの駆動電圧として使用される。また、DC−DCコンバータ223にて生成された+5Vは、演出制御基板201に出力され、後述するように演出制御基板201の各デバイスの駆動電圧として使用される。
【0108】
尚、本実施例では、前述のように遊技用周辺機器の駆動電圧として、DC−DCコンバータ223に供給される供給電圧としての+8Vが使用される構成とされているが、本発明はこれに限定されるものではなく、これら遊技用周辺機器の駆動電圧として、DC−DCコンバータ223にて生成された駆動電圧としての+5Vを使用するようにしても良く、このような構成とすることで、遊技用周辺機器の駆動電圧を別個に導入する必要がないばかりか、遊技用周辺機器の駆動電圧として使用される電圧を生成するための生成手段をDC−DCコンバータ223と別個に設ける必要もなくなるため、スロットマシン1の構成を簡素化することができる。
【0109】
また、DC−DCコンバータ223からの+5Vラインは分岐してメインバックアップ+5Vラインを形成する。メインバックアップ+5Vラインとグラウンドレベルとの間には大容量のコンデンサ226が接続されている。コンデンサ226は、スロットマシン1に対する電圧供給が遮断されたときに、RAM212に対してバックアップRAM領域の記憶状態を保持できるように電圧を供給するバックアップ電源となる。また、+5Vラインとメインバックアップ+5Vラインとの間に、逆流防止用のダイオード225が挿入される。尚、バックアップ電源としては、+5V電源から充電可能な電池等を用いても良い。
【0110】
電源監視用IC224は、電源基板202から出力された+8Vの電圧、すなわち、遊技制御基板200のデバイス、特には各部の制御を行うCPU211の駆動電圧の元となる電圧を導入し、この+8V電圧を監視することによって電源断の発生を検出する。本実施例では+8V電圧が所定の値以下となった場合に、電圧低下信号を出力する。この電圧低下信号は、CPU211のマスク不能割込端子(NMI端子)に入力される。すなわち、CPU211は、電源監視用IC224からの電圧低下信号の入力に基づく割込処理により電源断の発生を確認することができる。
【0111】
尚、電源監視用IC224が電源断を検知するための電圧は、通常時のCPU211の動作電圧よりも高い電圧であり、本実施例では+7.2Vまで低下した場合に電源断の発生を検知する。また、電源監視用IC224は、CPU211を駆動させるための電圧(本実施例では+5V)よりも高い電圧、すなわちDC−DCコンバータ223に供給される+8Vの電圧を監視するように構成されており、CPU211が必要とする電圧に対して監視範囲を広げることができ、より精密な監視を行うことができる。
【0112】
また、本実施例では、CPU211、RAM212、電源監視用IC224は、通常時+5Vの電源電圧にて駆動されているとともに、電源監視用IC224は、これら各デバイスを駆動させる+5Vよりも高い電圧である+7.2Vまで降下した場合に、電圧低下信号を出力するようになっており、電源断の発生が検知された後もしばらくは+5V電圧がCPU211等のデバイスに対して供給されるため、電圧低下信号の入力に基づきCPU211が後述のメイン停電時割込処理を行うのに必要な時間を十分に確保することができる。
【0113】
本実施例の場合には、遊技制御基板200のCPU211が電圧低下信号を受信してからメイン停電時割込処理を完了するまでに必要な時間が、約2ms程度であるのに対して、遊技制御基板200に供給された+8V電圧が+7.2Vまで降下してから+5Vまで降下する時間、すなわち電源断の検知後、CPU211の駆動電圧が降下を開始するまでの時間が約100msとされている。尚、本発明はこれに限定されるものではなく、少なくとも電源断が発生した場合に、遊技制御基板200におけるCPU211の駆動電圧がメイン停電時割込処理を完了するまで保持できる時間に設定されていれば良い。
【0114】
また、本実施例では、電源監視用IC224がCPU211の駆動電圧の元となる電圧、すなわちCPU211を駆動させる+5Vを生成するためにDC−DCコンバータ223に供給される+8Vの電圧が監視されるようになっており、各デバイスの駆動状況により上下し易い駆動電圧に比較して安定した電圧が監視されるようになるため、一時的な電圧降下に伴って電源断の発生が判別され、後述のメイン停電時割込処理が行われてしまう等の誤動作を防止できる。
【0115】
尚、本発明はこれに限定されるものではなく、遊技制御基板200に接続されたスイッチやセンサ、ランプ、表示器等の遊技用周辺機器を駆動させるための電源電圧の元となる電圧、例えば、これら遊技用周辺機器を駆動させる+8V、+12V、+24Vを生成するためにDC−DCコンバータ303に供給される電圧を導入して監視するようにしても良く、これにより、これら遊技用周辺機器の駆動状況により上下し易い駆動電圧に比較して安定した電圧が監視されるようになるため、一時的な電圧降下に伴って電源断の発生が判別され、後述のメイン停電時割込処理が行われてしまう等の誤動作を防止できる。
【0116】
図9は、演出制御基板201におけるCPU231周りの一構成例を示す回路図である。図9に示すように、演出制御基板201には、遊技制御基板200のDC−DCコンバータ223にて生成された+5Vが供給され、CPU231並びにRAM232の駆動電圧として使用される。
【0117】
尚、本実施例では、前述のように演出制御基板201に直接、または間接的に接続されるランプ、スピーカ、蛍光灯、液晶表示器135等、演出用周辺機器の駆動電圧として、電源基板202から遊技制御基板200を介して供給される+12V、+24Vの電圧が使用される構成とされているが、本発明はこれに限定されるものではなく、これら演出用周辺機器の駆動電圧として、遊技制御基板200から供給される駆動電圧としての+5Vを使用するようにしても良く、このような構成とすることで、演出用周辺機器の駆動電圧を別個に導入する必要がなくなるため、スロットマシン1の構成を簡素化することができる。
【0118】
また、遊技制御基板200からの+5Vラインは分岐してサブバックアップ+5Vラインを形成する。サブバックアップ+5Vラインとグラウンドレベルとの間には大容量のコンデンサ240が接続されている。コンデンサ240は、スロットマシン1に対する電圧供給が遮断されたときに、RAM232に対してバックアップRAM領域の記憶状態を保持できるように電圧を供給するバックアップ電源となる。また、+5Vラインとサブバックアップ+5Vラインとの間に、逆流防止用のダイオード239が挿入される。尚、バックアップ電源としては、+5V電源から充電可能な電池等を用いても良い。
【0119】
また、本実施例では、遊技制御基板200の電源監視用IC224が電圧低下信号を出力する電圧、すなわち遊技制御基板200のCPU211が動作を停止する契機となる電圧(+7.2V)の方が、演出制御基板201のCPU231やRAM232の駆動電圧(本実施例では+5V)よりも高く設定されており、これにより、停電時において演出制御基板201よりも遊技制御基板200の方が早い段階で動作を停止するようになる、すなわち遊技制御基板200の動作が停止しても、演出制御基板201はしばらく動作可能となるため、演出制御基板201は遊技制御基板200より送信された各種コマンドを確実に受信できるとともに、後述するように各種コマンドの受信を契機として演出制御基板201のCPU231が行うサブバックアップ処理をより確実に実行することができる。
【0120】
本実施例の場合には、遊技制御基板200のCPU211が電圧低下信号を受信してからメイン停電時割込処理を完了するまでに必要な時間が、約2ms程度であるのに対して、電源断の検知後、演出制御基板201のCPU231の駆動電圧が降下を開始するまでの時間が約100msとされている。また、演出制御基板201のCPU231が遊技制御基板200より各種コマンドを受信して後述のサブバックアップ処理を実行するのに必要な時間は約16msである。このため、電源断の発生直前に遊技制御基板200から演出制御基板201がコマンドを受信した後、遊技制御基板200の動作が停止しても、演出制御基板201のCPU231は、電圧の降下により動作が停止する前にサブバックアップ処理を確実に実行できることとなる。
【0121】
次に、本実施例における遊技制御基板200に搭載された制御部210のCPU211が実行する各種制御内容を、図10〜図15のフローチャートに基づいて以下に説明する。
【0122】
図10に示すように、電源が投入されると、まず、設定キースイッチ82がonであるか否かを確認する(Sa1)。すなわち設定値の変更または遊技状態の初期化を行うための操作に基づく電源投入であるかを確認する。
【0123】
設定キースイッチ82がonであった場合には、遊技状態の初期化を行う遊技情報初期化実行処理としてのメイン初期化処理を実行するとともに(Sa2)、入賞確率の設定値の変更が実施可能な設定変更処理を実行する(Sa3)。
【0124】
メイン初期化処理では、図11に示すように、レジスタ及びRAM212をクリアする処理(Sb1)を行った後、演出状態の初期化を指示する旨の初期化コマンドをコマンドテーブルにセットし(Sb2)、このセットした初期化コマンドを演出制御基板201に送出するコマンド送出処理(Sb3)を行い、更に必要な初期値の設定処理(Sb4)を行う。後に詳述するが、この初期化コマンドの送信により、演出制御基板201が制御する演出状態も初期化されることとなる。すなわち、メイン初期化処理は、初期化命令送信処理としても機能する。
【0125】
また、Sb3で行うコマンド送出処理では、図13に示すように、送出遅延時間を0〜37msの間からランダムに選択して決定し(Sd1)、この決定した送出遅延時間が経過することでコマンドテーブルにセットしたコマンドを演出制御基板201に送信する(Sd2、Sd3)。
【0126】
このコマンド送出処理は、後述するように、遊技状態を特定可能な各種コマンドを送出する際においても同様に実行される処理であり、演出制御基板201へのコマンドを所定期間遅延させて送信するための処理である。
【0127】
設定変更処理では、図12に示すように、設定スイッチ83またはスタートスイッチ102の検出待ちの状態で待機し(Sc1、Sc3)、この状態で設定ボタン67が操作されて設定スイッチ83が検出される毎に入賞確率の設定値を1づつ変更する(Sc1、Sc2)。また、Sc1、Sc3の状態でスタートレバー38が操作され、スタートスイッチ102が検出されることで(Sc3)、設定値を確定する。次いで、設定キースイッチ82がoffとなるまで待機し(Sc4)、設定キースイッチ82のoffが検出されることで処理を終了する。このように、設定キースイッチ82をonの状態として電源を投入することで、入賞確率の設定変更の実施が可能となる。また、設定キースイッチ82をonの状態として電源が投入された場合には必ず遊技状態の初期化が行われるため、単に遊技状態の初期化を行う場合においては、設定キースイッチonの状態として電源を投入した後、設定値を変更せずに処理を終了すれば良い。
【0128】
図10に戻り、Sa1において設定キースイッチ82がoffであった場合には、停電からの復旧時であったか否かを確認する(Sa4)。停電からの復旧時であったか否かは、電源断時に設定される電源断フラグによって確認される。
【0129】
停電からの復旧時であった場合には、RAM212におけるバックアップRAM領域のデータチェック(本実施例ではパリティチェック)を行う(Sa5、Sa6)。不測の電源断が生じた後に復旧した場合には、RAM212のバックアップRAM領域にメインバックアップデータが保存されていたはずであるから、チェック結果は正常になる。
【0130】
チェック結果が正常であれば、RAM212におけるバックアップ領域1〜3のメインバックアップデータを比較して、少なくとも2つのメインバックアップデータが一致するか否かにより正しいデータがバックアップされているかを確認する(Sa7、Sa8)。
【0131】
比較結果が正常であれば、RAM212におけるバックアップ領域のメインバックアップデータから全レジスタを復帰するとともに(Sa9)、電源断フラグをクリアして(Sa10)、電源断前のルーチンに戻る。すなわち電源断時の遊技状態に復帰する。
【0132】
また、データチェックの結果並びに比較結果が正常でない場合には、遊技状態を電源断時の状態に戻すことができないので、遊技状態を電源断前の状態に復帰できない旨のエラーコードをゲーム回数表示部32に表示して、外部に報知するとともに(Sa11)、前述したSa2のステップにて実行する場合と同一のメイン初期化処理を実行し(Sa12)、遊技状態を初期化する。尚、Sa4において停電復旧時でないと確認された場合、すなわち電源断フラグがセットされていない場合にも、メイン初期化処理を実行する(Sa12)。
【0133】
前述の設定変更処理が終了した場合、またはSa12のステップにおけるメイン初期化処理が終了すると、ゲーム制御処理(Sa13)を繰り返し実行するループ処理に移行する。
【0134】
図14に示すように、ゲーム制御処理では、まず、ゲームスタートに備えるための初期設定を実行する(Se1)。
【0135】
次いで、スタートレバー38が押圧操作された時点で賭数を確定するBET処理を実行する(Se2)。具体的には、メダルやクレジットを受付け可能な状態で待機し、1枚以上のメダルが投入された時点、または1枚BETボタン36a、またはMAXBETボタン36bの押圧操作により1以上のクレジットが使用された時点でスタートレバー38の押圧操作を可能とするとともに、スタートレバー38が押圧操作された時点でメダルの賭数を確定し、ゲームが開始される。また、前回のゲームでリプレイが入賞した場合には、前回のゲームと同数の賭数が設定され、スタートレバー38の押圧操作を可能とするとともに、スタートレバー38が押圧操作された時点で賭数を確定し、ゲームが開始される。
【0136】
尚、スタートレバー38の押圧操作がなされるまでの間において、最大賭数(本実施例では3BET)が設定された状態からさらにメダル投入があった場合には、投入されたメダル枚数分に相当する有価価値をクレジットとしてRAM212に記憶し、これをクレジット表示部31にて表示する。
【0137】
次いで、Se2におけるスタートレバー38の押圧操作によるゲームスタートに伴い、前述したいずれかの賞(BB、RB、その他遊技者にとって利益の小さな賞である小役)の入賞を許容するか否かを決定する内部抽選処理を実行する(Se3)。この内部抽選処理とは、全てのリール51L、51C、51Rが停止される前の段階において、いずれかの賞への入賞を許容するか否かを決定するために実行されるものである。すなわち、この抽選により当選したいずれかの賞に該当する内部当選フラグがセットされた場合に限り入賞することが許容されるのである。すなわち、制御部210はいずれかの賞に入賞することを許容するか否かを決定する事前決定手段としての機能を有している。
【0138】
次いで、Se3の内部抽選処理の終了に伴い各リール51L、51C、51Rを回転させるリール回転処理を実施する(Se4)。このリール回転処理においては、リール51L、51C、51R回転中の基準位置チェックによるエラーチェックは、所定時間毎のタイマ割り込みで随時確認される。また、全てのリール51L、51C、51Rが回転した時点でストップボタン40L、40C、40Rの押圧操作を有効とし、操作有効ランプ122L、122C、122Rを点灯するとともに、リール停止用のタイマカウントを開始する。
【0139】
次いで、遊技者による停止ボタン40L、40C、40Rの押圧操作がなされるか、各リール51L、51C、51Rの回転開始時から遊技者によるストップボタン40L、40C、40Rの押圧操作がなされることなく所定時間である30秒が経過したことにより図柄を停止表示するための条件が満たされた時点で各々のリール51L、51C、51Rの停止フラグの設定を行い、この停止フラグの設定に基づいて押圧操作のあった停止ボタン40L、40C、40Rに対応する操作有効ランプ122L、122C、122Rを消灯するとともに、対応するリール51L、51C、51Rの回転を停止させるリール停止処理を実施する(Se5)。
【0140】
また、本実施例では、前述した内部抽選処理によりいずれかの賞に該当する内部当選フラグがセットされている場合に限り、その賞に該当する図柄の組み合わせが所定の有効ライン上に揃うように停止制御し、また、いずれの賞にも該当する内部当選フラグがセットされていない場合は、最終的に前記賞に該当する図柄の組み合わせが有効化された有効ライン上に揃わないように停止制御する。すなわち、内部抽選処理によりいずれかの賞に内部当選しない限り上記各賞に入賞することはなく、また、これにより繰り返し行われるゲーム中において各賞が平均的に発生することになる。
【0141】
次いで、Se5において全てのリール51L、51C、51Rの回転が停止されたと判定した時点で、可変表示装置50に表示された表示内容と、Sa3において当選し、セットされている内部当選フラグの内容等とを照合して入賞内容の判定を行う入賞判定処理を実行する(Se6)。また、特にいずれかの賞に入賞したと判定した場合にあっては、入賞内容に対応した各種設定を実行する。この設定内容としては、例えば入賞内容に対応する払出しメダル枚数、遊技状態、再遊技等の設定がある。
【0142】
Se6において判定された入賞内容に対応して設定された設定内容に基づく処理を実行する(Se7)。具体的には、設定された払出しメダル枚数分のメダルの払出処理や、遊技状態の変更(通常遊技状態から特別遊技状態へ、または特別遊技状態から通常遊技状態への変更等)処理等を実行する。
【0143】
このように、ゲーム制御処理では、ゲームの進行に応じた各種の制御が行われる。また、このゲーム制御処理では、ゲームの進行状況に応じてその時点の遊技状態を特定可能な各種コマンドを演出制御基板201に対して送信する処理を行う。これら演出制御基板201に対して送信される各種コマンドは、前述した初期化コマンドと同様に、コマンド送出処理によって送信される。これら各種コマンドも、0〜37msの範囲で所定期間遅延して送信されることとなる。
【0144】
このように、演出制御基板201に対する各種コマンドが所定期間遅延して送信されることで、遊技制御基板200が制御する遊技状態と同期してこの遊技状態を特定可能なコマンドが送信されることに伴う不都合、例えば、リールの図柄表示状態等が同期して演出制御基板201に送信され、特定の図柄を揃えるためのタイミング等が報知されてしまう、いわゆる目押しアシスト等が実行されてしまうことに伴う不都合の発生を防止できる。
【0145】
図15は、電源監視用IC224からの電圧低下信号に基づくNMIに応じて実行されるメインバックアップ処理としてのメイン停電時割込処理を示すフローチャートである。すなわちメイン停電時割込処理とは、電源基板202より遊技制御基板200に供給される+8V電源電圧が、停電により所定値の電圧である7.2V以下となった場合に実行される処理である。
【0146】
メイン停電時割込処理においては、まず、割込禁止に設定する(Sf1)。メイン停電時割込処理ではRAM212のデータの保存を確実にするためにチェックサムの生成処理を行う。その処理中に他の割込処理が行われたのではチェックサムの生成処理が完了しないうちにCPU211が動作し得ない電圧にまで低下してしまうことも考えられるので、まず、他の割込が生じないような設定がなされる。
【0147】
次いで、電源断フラグが既にセットされているか否か確認する(Sf2)。電源断フラグが既にセットされていれば、以後の処理を行わない。これにより、電源投入後、電源断フラグがクリアされる以前、すなわち遊技状態の復帰が完了する以前にNMIが発生してメインバックアップデータが上書きされてしまう等の不都合を回避できる。
【0148】
電源断フラグがセットされていなければ、以下の処理を実行する。
【0149】
まず、全ての出力ポートをオフ状態にする(Sf3)。そして、各レジスタの内容、すなわちその時点の遊技状態を特定可能な遊技情報としてのメインバックアップデータをRAM212のバックアップRAM領域1〜3に格納する(Sf4〜Sf6)。この際、RAM212におけるバックアップRAM領域1〜3には、同一のメインバックアップデータが格納される。これにより停電時の遊技状態のバックアップをより確実に行うことが可能となる。更に、RAM212におけるバックアップRAM領域全体のデータに基づいてパリティデータを生成し(Sf7)、生成したパリティデータをパリティデータ格納領域に格納する(Sf8)。その後、電源断フラグをセットする(Sf9)。この電源断フラグは、上述したように、電源投入時において停電からの復旧か否かを判断する際に使用される。次いで、RAM212をアクセス禁止状態にする(Sf10)。電源電圧が低下していく際には、各種信号線のレベルが不安定になってRAM212の内容が化ける可能性があるが、このようにRAM212へのアクセス禁止状態にしておけば、バックアップRAM内のデータが化けることはない。次いで、何らの処理も行わないループ処理に入る。すなわち、内部的に動作停止状態になる。よって、電源断時に確実にCPU211は動作停止する。尚、本実施例のメイン停電時割込処理では最終部でプログラムをループ状態にしたが、ホールト(HALT)命令を発行するように構成しても良い。
【0150】
次に、本実施例における演出制御基板に搭載された制御部230のCPU231が実行する各種制御内容を、図16〜図18のフローチャートに基づいて以下に説明していく。
【0151】
図16に示すように、電源が投入されると、まず、バックアップデータが保存されているか否かを確認する(Sg1)。バックアップデータが保存されているか否かは、RAM232のバックアップRAM領域にデータが保存されているか否かによって確認される。
【0152】
バックアップデータが保存されている場合には、コマンド受信待ち時間が経過するまで、遊技制御基板200より送信される初期化コマンドの受信待ちの状態で待機する(Sg2、Sg3)。尚、コマンド受信待ち時間とは、電源投入後、遊技制御基板200のCPU211がメイン初期化処理を実行した際に演出制御基板201に送信する初期化コマンドを確実に受信できるのに十分な時間である。
【0153】
コマンド受信待ち時間が経過しても初期化コマンドを受信しない場合には、RAM232におけるバックアップRAM領域のデータチェック(本実施例ではパリティチェック)を行う(Sg4、Sg5)。不測の電源断が生じた後に復旧した場合には、RAM232のバックアップRAM領域にサブバックアップデータが保存されていたはずであるから、チェック結果は正常になる。
【0154】
チェック結果が正常であれば、RAM232におけるバックアップ領域1〜3のサブバックアップデータを比較して、少なくとも2つのサブバックアップデータが一致するか否かにより正しいデータがバックアップされているかを確認する(Sg6、Sg7)。
【0155】
比較結果が正常であれば、RAM232におけるバックアップ領域のサブバックアップデータから全レジスタを復帰するとともに(Sg8)、電源断前のルーチンに戻る。すなわち電源断時の演出状態に復帰する。
【0156】
また、データチェックの結果並びに比較結果が正常でない場合には、演出状態を電源断時の状態に戻すことができないので、演出状態の初期化を行うサブ初期化処理を実行する(Sg9)。尚、Sg1においてサブバックアップデータが保存されていないと確認された場合や、Sg2、Sg3において遊技制御基板200から初期化コマンドを受信した場合、すなわち遊技制御部210のCPU211より演出状態の初期化が指示された場合にも、サブ初期化処理を実行する。
【0157】
サブ初期化処理では、図17に示すように、レジスタ及びRAM232をクリアする処理(Sh1)を行った後、必要な初期値の設定処理(Sh2)を行う。更に、演出制御基板201が制御する各種ランプや表示器、スピーカ等の出力状態を初期状態とする(Sh3)。すなわち、レジスタやRAM232の初期化に伴って演出用周辺機器の出力状態も初期化されることとなる。
【0158】
サブ初期化処理が終了すると、遊技制御基板200から送信される各種コマンドの受信待ちの状態となり(Sg10)、遊技制御基板200からコマンドを受信する毎に、その時点の演出状態をサブバックアップデータとして保存するサブバックアップ処理を実行した後(Sg11)、受信したコマンドより特定される遊技状態に応じて、各種ランプや表示器、スピーカ等の演出用周辺機器の出力状態を制御し、各種の演出を行う演出制御処理(Sg12)を実行するループ処理に移行する。
【0159】
図18は、遊技制御基板200より遊技状態を示すコマンドを受信する毎に実行するサブバックアップ処理を示すフローチャートである。
【0160】
サブバックアップ処理においては、まず、割込禁止に設定する(Si1)。サブバックアップ処理ではRAM232のデータの保存を確実にするためにチェックサムの生成処理を行う。その処理中に他の割込処理が行われたのではチェックサムの生成処理が完了しないうちに、停電が発生してCPU231が動作し得ない電圧にまで低下してしまうことも考えられるので、まず、他の割込が生じないような設定がなされる。
【0161】
次いで、各レジスタの内容、すなわちその時点の演出状態を特定可能な演出情報としてのサブバックアップデータをRAM232のバックアップRAM領域1〜3に格納する(Si2〜Si4)。この際、RAM232のバックアップRAM領域1〜3には、同一のサブバックアップデータが格納される。これにより演出状態のバックアップをより確実に行うことが可能となる。更に、RAM232におけるバックアップRAM領域全体のデータに基づいてパリティデータを生成し(Si5)、生成したパリティデータをパリティデータ格納領域に格納する(Si6)。その後、割込禁止を解除してSg13の演出制御処理に移行する。
【0162】
以上説明したように、本実施例のスロットマシン1では、DC−DCコンバータ223により生成された+5V電圧が、遊技制御基板200のCPU211を駆動させる電圧として使用されるとともに、同一の+5V電圧が演出制御基板201のCPU231を駆動させる電圧としても使用されるため、CPU211を駆動させる電圧よりもCPU231を駆動させる電圧の方が高くなってしまうことがなく各基板に搭載されたCPUの誤作動や破損を防止できる。
【0163】
また、本実施例のスロットマシン1では、演出制御基板201が制御する演出状態が演出制御基板201のRAM232にバックアップされるようになっており、遊技制御基板200において演出状態についての情報をバックアップする必要がないので、遊技制御基板200のバックアップ容量の負担を大幅に軽減することができる。
【0164】
更に、電源投入後に、遊技制御基板200でレジスタやRAM212を初期化して遊技状態を初期化する場合には、演出制御基板201に対して初期化コマンドが送信され、演出制御基板201でもレジスタやRAM232を初期化して演出状態を初期化するようになるため、両者間の整合性を図ることができるとともに、電源投入後、演出制御基板201が電源断前の演出状態に復帰可能である場合には、RAM232に保存されたサブバックアップデータに基づいて電源断前の演出状態に復帰できるため、演出制御基板201は遊技制御基板200から指示を受けることなく独自に復帰することが可能となり、遊技制御基板200に負担をかけずに演出制御基板201を復帰させることができる。
【0165】
また、本実施例のスロットマシン1においては、入賞確率、すなわち出玉率の設定操作が行われた場合に、遊技制御基板200ではメイン初期化処理が行われるとともに、それに伴って演出制御基板201に対して初期化コマンドが送信され、これにより演出制御基板201でもサブ初期化処理が行われるようになるため、設定値の変更時には、遊技制御基板200並びに演出制御基板201の双方を初期状態に戻すことができ、両者間の整合性を図ることができる。
【0166】
また、本実施例のスロットマシン1においては、遊技状態を初期化するための操作が行われた場合に、遊技制御基板200ではメイン初期化処理が行われるとともに、それに伴って演出制御基板201に対して初期化コマンドが送信され、これにより演出制御基板201でもサブ初期化処理が行われるようになるため、設定値の変更時には、遊技制御基板200並びに演出制御基板201の双方を初期状態に戻すことができ、両者間の整合性を図ることができる。
【0167】
また、本実施例のスロットマシン1においては、電源投入時に、遊技制御基板200が制御する遊技状態を、電源断前の状態に復帰できる場合には、自動的に電源断前の状態に復帰されるようになり、余分な操作を行う必要がないことから遊技状態の復帰を簡便に行うことができる。
【0168】
また、本実施例のスロットマシン1においては、電源投入時に、遊技制御基板200が制御する遊技状態を、電源断前の状態に復帰できない場合において、その旨がエラーコードとしてゲーム回数表示部32に表示されるようになっており、エラーが発生した旨を外部に知らせることができ、迅速に対応可能となる。尚、本実施例では、ゲーム回数表示部32においてエラー報知を行っているが、本発明はこれに限定されるものではなく、例えば、その他の表示器にてエラー発生の旨を表示するようにしても良いし、ランプの点灯や報知音を出力することでエラー発生を報知するようにしても良い。
【0169】
また、本実施例のスロットマシン1においては、演出制御基板201においてサブ初期化処理が行われた場合には、レジスタやRAM232の初期化が行われるとともに、演出制御基板201が制御するランプや表示器、スピーカ等の演出用周辺機器の出力状態も初期状態とされるようになっており、遊技制御基板200では、初期化コマンドを演出制御基板201に対して送信するのみで、演出用周辺機器の出力状態も初期状態に制御することができる。
【0170】
また、本実施例のスロットマシン1においては、演出制御基板201が遊技制御基板200より演出制御情報であるコマンドを受信することを契機として、その時点の演出状態を保存するサブバックアップ処理を実行するようになっており、演出を実行する契機となるコマンドの受信を契機としてサブバックアップ処理が行われるため、演出制御基板201のバックアップを確実に行うことができる。
【0171】
尚、本発明はこれに限定されるものではなく、少なくとも電源断時以外の所定の契機、例えば、所定間隔毎に実行される割込処理によってサブバックアップ処理を実行するようにしても良いし、特定の演出が実行された場合にサブバックアップ処理を実行するようにしても良い。
【0172】
また、本実施例のスロットマシン1においては、演出制御基板201が遊技制御基板200よりコマンドを受信する毎に、サブバックアップ処理を実行するようになっており、演出制御基板201が行う演出状態のバックアップをより確実に行うことができる。
【0173】
尚、本発明はこれに限定されるものではなく、例えば、特定の遊技状態を示すコマンドを受信した場合や、コマンドを所定回数受信する毎にサブバックアップ処理を行うようにしても良い。
【0174】
また、本実施例のスロットマシン1においては、演出制御基板201が電源断、すなわち電源監視手段からの電圧信号の検知や、遊技制御基板200からの電源断コマンド等を契機としてサブバックアップ処理を実行しない構成とされており、通常時、コマンドを受信する毎に実行されるサブバックアップ処理に基づいて最新のバックアップデータが存在するにも関わらず、停電時にサブバックアップ処理を重複して実行してしまう等、無駄な処理が行われてしまうことを軽減できるため、CPU231の処理負荷を軽減することができる。
【0175】
以上、本発明の実施例を図面により説明してきたが、本発明はこの実施例に限定されるものではなく、本発明の主旨を逸脱しない範囲における変更や追加があっても本発明に含まれることは言うまでもない。
【0176】
例えば、前記実施例では、遊技制御基板200の電源監視用IC224が電源断を判別する構成とされているが、本発明はこれに限定されるものではなく、例えば電源監視用ICを電源基板202に設けて電源断の発生を判別するようにしても良い。
【0177】
また、前記実施例では、遊技制御基板200に供給される電圧が所定の値である+7.2Vまで降下した場合に電源断の発生と判別されるが、本発明はこれに限定されるものではなく、例えば、電源基板202または遊技制御基板200に供給される電圧が所定期間(例えば20ms)一定電圧以下となった場合に電源断の発生が判別されるようにしても良い。
【0178】
また、前記実施例では、遊技機としてメダル並びにクレジットを使用してゲームを実施可能な通常のスロットマシンを用いているが、本発明はこれに限定されるものではなく、パチンコ球を用いてゲームを行うスロットマシンや、メダルが外部に排出されることなくクレジットを使用して遊技可能な完全クレジット式のスロットマシン、更には可変表示装置が画像にて表示される画像式のスロットマシンにも適用可能であることはいうまでもなく、これら遊技機の種別が限定されるものではない。
【0179】
前記実施例1における各要素は、本発明に対して以下のように対応している。
【0180】
本発明の請求項1は、
所定の遊技(ゲーム)を実施可能な遊技機(スロットマシン1)であって、
遊技状態の制御を行うメインCPU(CPU211)と、
前記メインCPU(CPU211)のワークメモリとして使用されるメインメモリ(RAM212)と、
演出の制御を行うサブCPU(CPU231)と、
前記サブCPU(CPU231)のワークメモリとして使用されるサブメモリ(RAM232)と、
所定の電源断条件が成立した場合に、電源断の発生を判別する電源断判別手段(電源監視用IC224)と、
を備え、
前記メインメモリ(RAM212)は、遊技状態を復帰させるためのメインバックアップデータが記憶されるメインバックアップ領域(バックアップRAM領域)を有し、
前記サブメモリ(RAM232)は、前記サブCPU(CPU231)のワークメモリとして使用されるワーク領域と、演出状態を復帰させるためのサブバックアップデータが記憶される第1のサブバックアップ領域(RAM232のバックアップ領域1〜3)、及び該第1のサブバックアップ領域のデータの正誤判定用データ(パリティデータ)が記憶される第2のサブバックアップ領域(RAM232のパリティデータ格納領域)と、を別個に有し、
前記メインCPU(CPU211)は、
該メインCPU(CPU211)が制御する遊技状態に応じてその時点のメインCPUの制御状態を特定可能な制御情報(コマンド)を、前記サブCPU(CPU231)に対して送信する制御情報送信処理と、
前記電源断判別手段(電源監視用IC224)が電源断の発生を判別した場合に、前記メインバックアップデータを前記メインバックアップ領域(RAM212のバックアップRAM領域)に保存するメインバックアップ処理と、
電源投入時に、前記メインバックアップ領域(RAM212のバックアップRAM領域)に保存されているデータに基づいて電源断前の遊技状態に復帰可能であるか否かを判別する遊技状態復帰可否判別処理と、
該遊技状態復帰可否判別処理により復帰可能であると判別した場合に、前記メインバックアップ領域(RAM212のバックアップRAM領域)に保存されているメインバックアップデータに基づいて電源断前の遊技状態に復帰させる遊技状態復帰処理と、
前記遊技状態復帰可否判別処理により復帰可能でないと判別した場合に、前記メインバックアップ領域(RAM212のバックアップRAM領域)に保存されているメインバックアップデータを初期化するメインバックアップデータ初期化処理と、
前記メインバックアップデータ初期化処理により前記メインバックアップ領域(RAM212のバックアップRAM領域)に保存されているメインバックアップデータを初期化する場合に、前記サブCPU(CPU231)に対して特定の制御情報(初期化コマンド)を送信する特定制御情報送信処理と、
を行い、
前記サブCPU(CPU231)は、
前記メインCPU(CPU211)から送信された制御情報(コマンド)を受信したときに、該受信した制御情報(コマンド)により特定される前記メインCPU(CPU211)の制御状態に応じた演出を実行する演出実行処理と、
前記メインCPU(CPU211)から送信された制御情報(コマンド)を受信したときに限り、前記第1のサブバックアップ領域(RAM232のバックアップ領域1〜3)に記憶されている前回のサブバックアップデータを、該制御情報(コマンド)を受信したときの演出状態に復帰させるための最新のサブバックアップデータに更新するサブバックアップデータ更新処理と、
前記メインCPU(CPU211)から送信された制御情報(コマンド)を受信し、前記サブバックアップ処理が行われる毎に、前記第1のサブバックアップ領域(RAM232のバックアップ領域1〜3)のデータを用いて正誤判定用データ(パリティデータ)を算出し、前記第2のサブバックアップ領域(RAM232のパリティデータ格納領域)に保存されている前回の正誤判定用データを該算出した最新の正誤判定用データ(パリティデータ)に更新する正誤判定用データ更新処理と、
電源投入時に、前記第2のサブバックアップ領域(RAM232のパリティデータ格納領域)に保存されている正誤判定用データ(パリティデータ)に基づいて前記第1のサブバックアップ領域(RAM232のバックアップ領域1〜3)のデータが正常か否かを判定する演出状態復帰可否判別処理と、
該演出状態復帰可否判別処理により正常であると判定したことを条件に、前記第1のサブバックアップ領域(RAM232のバックアップ領域1〜3)に保存されているサブバックアップデータに基づいて電源断前の演出状態に復帰させる演出状態復帰処理と、
電源投入時に、前記メインCPU(CPU211)から前記特定の制御情報(初期化コマンド)を受信したか否かを判別する特定制御情報受信判別処理と、
を行い、
前記サブCPU(CPU231)は、前記特定制御情報受信判別処理において前記メインCPU(CPU211)から前記特定の制御情報(初期化コマンド)を受信したと判別した場合に、前記サブバックアップデータに基づいて電源断前の演出状態に復帰可能であるか否かに関わらず、前記演出状態復帰処理により前記第1のサブバックアップ領域(RAM232のバックアップ領域1〜3)に保存されているサブバックアップデータに基づいて電源断前の演出状態に復帰させない。
【0184】
本発明の請求項2は、前記遊技状態復帰可否判別処理において復帰可能でないと判別した場合に、その旨を報知する報知手段(ゲーム回数表示部32)を備える。
【0185】
本発明の請求項3は、前記サブCPU(CPU231)は、前記特定制御情報受信判別処理において前記メインCPU(CPU211)から前記特定の制御情報(初期化コマンド)を受信したと判別した場合に、前記サブCPU(CPU231)が制御する演出用周辺機器の出力が初期状態となるように制御する。
【0186】
本発明の請求項4は、
前記メイン制御基板(遊技制御基板200)に搭載され、該メイン制御基板(遊技制御基板200)に供給される供給電圧(+8V)から、該供給電圧(+8V)よりも低く、ICを駆動させるための駆動電圧(+5V)を生成する駆動電圧生成手段(DC−DCコンバータ223)を備え、
前記駆動電圧生成手段(DC−DCコンバータ223)により生成された駆動電圧(+5V)は、前記メインCPU(CPU211)を駆動させる電圧として使用されるとともに、該駆動電圧(+5V)は前記サブ制御基板(演出制御基板201)にも供給され、該メイン制御基板(遊技制御基板200)から供給された駆動電圧(+5V)は、前記サブCPU(CPU231)を駆動させる電圧として使用され、
前記供給電圧(+8V)は、前記メインCPU(CPU211)が制御する遊技用周辺機器を駆動させる電圧として使用される。
【0187】
本発明の請求項5は、
前記メイン制御基板(遊技制御基板200)に搭載され、該メイン制御基板(遊技制御基板200)に供給される供給電圧(+8V)から、該供給電圧(+8V)よりも低く、ICを駆動させるための駆動電圧(+5V)を生成する駆動電圧生成手段(DC−DCコンバータ223)を備え、
前記駆動電圧生成手段(DC−DCコンバータ223)により生成された駆動電圧(+5V)は、前記メインCPU(CPU211)を駆動させる電圧及び前記メインCPU(CPU211)が制御する遊技用周辺機器を駆動させる電圧として使用されるとともに、該駆動電圧(+5V)は前記サブ制御基板(演出制御基板201)にも供給され、該メイン制御基板(遊技制御基板200)から供給された駆動電圧(+5V)は、前記サブCPU(CPU231)を駆動させる電圧として使用される。
【0188】
本発明の請求項6は、
前記メイン制御基板(遊技制御基板200)に搭載され、該メイン制御基板(遊技制御基板200)に供給される供給電圧(+8V)から、該供給電圧(+8V)よりも低く、ICを駆動させるための駆動電圧(+5V)を生成する駆動電圧生成手段(DC−DCコンバータ223)を備え、
前記駆動電圧生成手段(DC−DCコンバータ223)により生成された駆動電圧(+5V)は、前記メインCPU(CPU211)を駆動させる電圧として使用されるとともに、該駆動電圧(+5V)は前記サブ制御基板(演出制御基板201)にも供給され、該メイン制御基板(遊技制御基板200)から供給された駆動電圧(+5V)は、前記サブCPU(CPU231)を駆動させる電圧として使用され、
前記メイン制御基板(遊技制御基板200)からサブ制御基板(演出制御基板201)に供給された前記駆動電圧(+5V)は、前記サブCPU(CPU231)が制御する演出用周辺機器を駆動させる電圧として使用される。
【0193】
本発明の請求項7は、前記メインCPU(CPU211)が行うメインバックアップ処理では、同一のメインバックアップデータを前記メインバックアップ領域(RAM212のバックアップRAM領域)に複数保存する処理を行う。
本発明の請求項8は、前記第1のサブバックアップ領域(RAM232のバックアップ領域1〜3)には、同一のサブバックアップデータが複数記憶されるとともに、前記サブCPU(CPU231)が行う前記サブバックアップデータ更新処理では、前記第1のサブバックアップ領域(RAM232のバックアップ領域1〜3)に複数記憶されている前回のサブバックアップデータの全てを、最新のサブバックアップデータに更新する。
【0194】
(実施例2)
本発明の実施例2を図面に基づいて説明する。図19は、本発明が適用された遊技機の一例であるパチンコ機600の正面図である。
【0195】
図19に示すように、パチンコ機600は、額縁状に形成されたガラス扉枠602を有する。ガラス扉枠602の下部表面には打球供給皿603がある。打球供給皿603の下部には、打球供給皿603からあふれた景品球を貯留する余剰球受皿604と打球を発射する打球操作ハンドル(操作ノブ)605が設けられている。ガラス扉枠602の後方には、遊技盤606が着脱可能に取り付けられている。また、遊技盤606の前面には遊技領域607が設けられている。
【0196】
遊技領域607の中央付近には、複数種類の図柄を可変表示するための可変表示部609と7セグメントLEDによる可変表示器610とを含む可変表示装置608が設けられている。この実施の形態では、可変表示部609には、「左」、「中」、「右」の3つの図柄表示エリアがある。可変表示装置608の側部には、打球を導く通過ゲート611が設けられている。通過ゲート611を通過した打球は、球出口613を経て始動入賞口614の方に導かれる。通過ゲー6ト11と球出口613との間の通路には、通過ゲート611を通過した打球を検出するゲートスイッチ612(図20参照)がある。また、始動入賞口614に入った入賞球は、遊技盤606の背面に導かれ、始動口スイッチ617(図20参照)によって検出される。また、始動入賞口614の下部には開閉動作を行う可変入賞球装置615が設けられている。可変入賞球装置615は、ソレノイド616(図20参照)によって開状態とされる。
【0197】
可変入賞球装置615の下部には、特定遊技状態(大当り状態)においてソレノイド621(図20参照)によって開状態とされる開閉板620が設けられている。開閉板620から遊技盤606の背面に導かれた入賞球のうち一方(Vゾーン)に入った入賞球はVカウントスイッチ622(図20参照)で検出される。また、開閉板620からの入賞球はカウントスイッチ623(図20参照)で検出される。可変表示装置608の下部には、始動入賞口614に入った入賞球数を表示する4個の表示部を有する始動入賞記憶表示器618が設けられている。本実施例では、4個を上限として、始動入賞がある毎に、始動入賞記憶表示器618は点灯している表示部を1つずつ増やす。そして、可変表示部609の可変表示が開始される毎に、点灯している表示部を1つ減らす。
【0198】
遊技盤606には、複数の入賞口619、624が設けられ、遊技球の入賞口619、624への入賞は入賞口スイッチ619a、624a(図20参照)によって検出される。遊技領域607の左右周辺には、遊技中に点滅表示される装飾ランプ625が設けられ、下部には、入賞しなかった打球を回収するアウト口626がある。また、遊技領域607の外側の左右上部には、効果音を発する2つのスピーカ627が設けられている。遊技領域607の外周には、遊技効果LED628a及び遊技効果ランプ628b、628cが設けられている。
【0199】
そして、遊技領域607の外側の左側部に、景品球払出時に点灯する賞球ランプ651が設けられ、右側部に、補給球が切れたときに点灯する球切れランプ652が設けられている。更に、図19には、パチンコ機600に隣接して設置され、プリペイドカードが挿入されることによって球貸しを可能にするカードユニット700も示されている。
【0200】
カードユニット700には、使用可能状態であるか否かを示す使用可表示ランプ751、プリペイドカードに記録された残額情報に端数(100円未満の数)が存在する場合にその端数を打球供給皿603の近傍に設けられる度数表示LEDに表示させるための端数表示スイッチ752、カードユニット700が左右いずれの側のパチンコ機600に対応しているのかを示す連結台方向表示器753、カードユニット700内にプリペイドカードが投入されていることを示すカード投入表示ランプ754、記録媒体としてのプリペイドカードが挿入されるカード挿入口755、及びカード挿入口755の裏面に設けられているカードリーダライタの機構を点検する場合にカードユニット700を解放するためのカードユニット錠756が設けられている。
【0201】
打球発射装置から発射された打球は、打球レールを通って遊技領域607に入り、その後、遊技領域607を下りてくる。打球が通過ゲート611を通ってゲートスイッチ612で検出されると、可変表示器610の表示数字が連続的に変化する状態になる。また、打球が始動入賞口614に入り始動口スイッチ617で検出されると、図柄の変動を開始できる状態であれば、可変表示部609内の図柄が回転を始める。図柄の変動を開始できる状態でなければ、始動入賞記憶を1増やす。
【0202】
可変表示部609内の画像の回転は、一定時間が経過したときに停止する。停止時の画像の組み合わせが大当り図柄の組み合わせであると、大当り遊技状態に移行する。すなわち、開閉板620が、一定時間経過するまで、または、所定個数(例えば10個)の打球が入賞するまで開放する。そして、開閉板620の開放中に打球が特定入賞領域に入賞しVカウントスイッチ622で検出されると、継続権が発生し開閉板620の開放が再度行われる。継続権の発生は、所定回数(例えば15ラウンド)許容される。
【0203】
停止時の可変表示部609内の画像の組み合わせが確率変動を伴う大当り図柄の組み合わせである場合には、次に大当りとなる確率が高くなる。すなわち、高確率状態という遊技者にとって更に有利な状態となる。また、可変表示器610における停止図柄が所定の図柄(当り図柄)である場合に、可変入賞球装置615が所定時間だけ開状態になる。更に、高確率状態では、可変表示器610における停止図柄が当り図柄になる確率が高められるとともに、可変入賞球装置615の開放時間と開放回数が高められる。
【0204】
本実施例では、パチンコ機600の裏面に設けられたリセットボタン(図示略)を押圧した状態で電源投入を行う操作により、後述するリセットスイッチ629(図20参照)のonが検出され、遊技状態の初期化、すなわちRAM212の記憶内容の初期化が実行されるとともに、前記リセットボタンの近傍に設けられた設定ボタン(図示略)の操作による設定スイッチ630(図20参照)の検出が有効となり、この設定ボタンの操作により前述した大当り遊技状態へ移行させるか否かを決定する大当り抽選確率、すなわち制御による出玉率の変更が実行可能となる。すなわち、リセットボタンを押圧した状態で電源投入する操作が、本発明におけるメインメモリをクリアする操作並びに出玉率の設定操作として機能することとなる。
【0205】
図20は、パチンコ機600の構成を示すブロック図である。本実施例のパチンコ機600は、遊技状態の制御を行う遊技制御用マイクロコンピュータ等が搭載された遊技制御基板(主基板)631、球払出装置697による景品球の払出制御等を行う賞球制御用マイクロコンピュータ(基本回路)653等が搭載された賞球制御基板638、可変表示部609を制御する可変表示制御用マイクロコンピュータ681(図21参照)等が搭載された可変表示制御基板680、スピーカ627からの音声出力を制御する音制御用マイクロコンピュータ671(図21参照)等が搭載された音制御基板670、遊技効果ランプ・LED628a、628b、628c、賞球ランプ651及び球切れランプ652の点灯状態を制御するランプ制御用マイクロコンピュータ636(図21参照)等が搭載されたランプ制御基板635、操作ノブ605の検出状況に応じて打球発射モータ694の駆動制御を行うための回路が設けられた発射制御基板691を備える。
【0206】
これら各基板のうち、主基板631は、遊技状態を制御する基板である。すなわち本発明のメイン制御基板に該当する。また、可変表示制御基板680、音制御基板670、ランプ制御基板635は、主基板631が制御する遊技状態に応じて各々が担当する演出用周辺機器である可変表示器、スピーカ、ランプ等の出力状態を制御するものであり、遊技状態に応じた演出状態を制御する基板である。すなわち本発明のサブ制御基板に該当する。
【0207】
主基板631には、プログラムに従ってパチンコ機600を制御する基本回路653と、主基板631に接続されたスイッチからの入力信号を基本回路653に与えるスイッチ回路658と、主基板631に接続されたソレノイドを基本回路653からの指令に従って駆動させるソレノイド回路659と、主基板631に接続されたランプ並びにLEDを駆動させるランプ・LED回路660とが搭載されている。
【0208】
また、基本回路653から与えられるデータに従って、大当りの発生を示す大当り情報、可変表示部609の画像表示開始に利用された始動入賞球の個数を示す有効始動情報、確率変動が生じたことを示す確変情報等をホール管理コンピュータ等のホストコンピュータに対して出力する情報出力回路664を含む。
【0209】
基本回路653は、ゲーム制御用のプログラム等を記憶するROM654、ワークメモリとして使用されるメインメモリとしてのRAM655、制御用のプログラムに従って制御動作を行うメインCPUとしてのCPU656及びI/Oポート657を含む。
【0210】
また、本実施例の基本回路653に含まれるRAM655は、前述した実施例1の遊技制御基板200の制御部210に含まれるRAM212(図6参照)と同様に、ワーク領域と、バックアップ領域1〜3と、パリティデータ格納領域と、から構成されており、このうちワーク領域は非バックアップRAM領域とされ、バックアップ領域1〜3並びにパリティデータ格納領域は、バックアップRAM領域とされている。
【0211】
更に、主基板631には、電源投入時に基本回路653をリセットするための初期リセット回路665と、基本回路653から与えられるアドレス信号をデコードしてI/Oポート657のうちのいずれかのポートを選択するための信号を出力するアドレスデコード回路667とが設けられている。
【0212】
主基板631から賞球制御基板638へは、バッファ回路(図示略)を介して賞球の払出等を指示する賞球制御コマンドが出力される。また、主基板631から可変表示制御基板680、音制御基板670、ランプ制御基板635へは、前述のバッファ回路を介して基本回路653が制御する遊技状態を特定可能な各種コマンドや演出状態の初期化を指示する旨の初期化コマンド(初期化命令)が出力される。バッファ回路は、主基板631の内部から外部への信号の出力を許容するが主基板631の外部から内部へ信号が入力されることを阻止するように機能する。このため、主基板631と外部の基板との間において、主基板631から外部の基板への一方向通信が担保され、コマンドの伝送経路を介して主基板631に信号を入力させて不正な制御動作を行わせる不正行為を防止できる。
【0213】
賞球制御基板638に搭載された賞球制御用マイクロコンピュータは、主基板631から送信された賞球制御コマンドに基づいて球払出装置697を駆動し、指示された個数の賞球の払出を実施する。
【0214】
また、賞球制御基板638は隣接されるカードユニット700と双方向通信可能に接続されており、賞球制御用マイクロコンピュータは、カードユニット700からの球貸要求に基づいて球払出装置697を駆動し、要求された個数の遊技球の貸出を実施する。
【0215】
図21に示すように、可変表示制御基板680には、可変表示制御用マイクロコンピュータ681と、可変表示部609を構成する液晶表示器を表示制御するための表示駆動回路682と、が搭載されている。
【0216】
可変表示制御用マイクロコンピュータ681は、サブCPUとしてのCPU681aと、サブメモリとしてのRAM681bと、ROM681cと、I/Oポート681dと、を含む。
【0217】
ROM681cには、主基板631から送信されるコマンドに対応して可変表示パターンを定めたキャラクタテーブルが記憶されており、CPU681aは、始動入賞時に実行する大当り抽選の当選状況を示すコマンドを主基板631から受信した場合、そのコマンドにより特定される当選状況に応じた可変表示パターンを抽出し、この抽出した可変表示パターンに基づく可変表示制御を行う。
【0218】
音制御基板670には、音制御用マイクロコンピュータ671と、スピーカ627を駆動させるための音声駆動回路672と、が搭載されている。
【0219】
音制御用マイクロコンピュータ671は、サブCPUとしてのCPU671aと、サブメモリとしてのRAM671bと、ROM671cと、I/Oポート671dと、を含む。
【0220】
ROM671cには、主基板631から送信されるコマンドに対応して出力パターンを定めた音声テーブルが記憶されており、CPU671aは、所定の遊技状態を示すコマンドを主基板631から受信した場合、そのコマンドにより特定される遊技状態に応じた出力パターンを抽出し、この抽出した出力パターンに基づく音声出力制御を行う。
【0221】
ランプ制御基板635には、ランプ制御用マイクロコンピュータ636と、遊技効果ランプ・LED628a、628b、628c、賞球ランプ651及び球切れランプ652を駆動させるためのランプ駆動回路637と、が搭載されている。
【0222】
ランプ制御用マイクロコンピュータ636は、サブCPUとしてのCPU636aと、サブメモリとしてのRAM636bと、ROM636cと、I/Oポート636dと、を含む。
【0223】
ROM636cには、主基板631から送信されるコマンドに対応して点灯パターンを定めたランプ制御テーブルが記憶されており、CPU636aは、所定の遊技状態を示すコマンドを主基板631から受信した場合、そのコマンドにより特定される遊技状態に応じた点灯パターンを抽出し、この抽出した点灯パターンに基づきランプ・LED628a、628b、628c、賞球ランプ651及び球切れランプ652の点灯制御を行う。
【0224】
また、可変表示制御用マイクロコンピュータ681、音制御用マイクロコンピュータ671、ランプ制御用マイクロコンピュータ636のRAM681a、671a、636aは、前述した実施例1の演出制御基板201の制御部230に含まれるRAM232(図6参照)と同様に、ワーク領域と、バックアップ領域1〜3と、パリティデータ格納領域と、から構成されており、このうちワーク領域は非バックアップRAM領域とされ、バックアップ領域1〜3並びにパリティデータ格納領域は、バックアップRAM領域とされている。
【0225】
図22は、パチンコ機600の電源基板910の構成を示すブロック図である。電源基板910は、主基板631、可変表示制御基板680、音制御基板670、ランプ制御基板635及び賞球制御基板638等の制御基板と独立して設置され、パチンコ機600内の各制御基板及び機構部品が使用する電圧を生成する。本実施例では、AC24V、DC+30V、DC+21V、DC+12V及びDC+8Vを生成する。
【0226】
トランス911は、交流電源からの交流電圧をAC24Vに変換する。AC24V電圧は、コネクタ915に出力される。また、整流回路912は、AC24Vから+30Vの直流電圧を生成し、DC−DCコンバータ913及びコネクタ915に出力する。DC−DCコンバータ913は、+21V、+12V及び+8Vを生成してコネクタ915に出力する。コネクタ915は例えば中継基板に接続され、中継基板から各制御基板及び機構部品に必要な電圧の電力が供給される。尚、トランス911の入力側には、パチンコ機600に対する電源供給を停止したり開始させたりするための電源スイッチ(図示略)が設置されている。
【0227】
本実施例では、AC24Vの交流電圧は、賞球制御基板638に供給され、パチンコ機600とカードユニット700との信号の送受を行うための電圧として使用される。また、+8Vの直流電圧は、賞球制御基板638や発射制御基板691に供給され、球払出装置697や駆動モータ604の駆動電圧として使用されるとともに、主基板631にも供給されて主基板631並びに賞球制御基板638、可変表示制御基板680、音制御基板670、ランプ制御基板635に搭載される各デバイスを駆動させるための元となる電源や、主基板631に直接、または間接的に接続されるスイッチ並びにセンサ、ランプ、ソレノイド、表示器の駆動電圧として使用される。また、+12Vの直流電圧は、主基板631を介して可変表示制御基板680に供給されて液晶表示器の駆動電圧として使用される。また、+21Vの直流電圧は、主基板631を介して音制御基板670、ランプ制御基板635に供給されてランプやLED、スピーカの駆動電圧として使用される。
【0228】
このように本実施例では、主基板631に供給されて主基板631並びに賞球制御基板638、可変表示制御基板680、音制御基板670、ランプ制御基板635に搭載される各デバイスを駆動させる電圧の元となる電圧が、主基板631に直接、または間接的に接続されるスイッチ並びにセンサ、ランプ、ソレノイド、表示器等、遊技用周辺機器の駆動電圧として使用されるようになっており、これら遊技用周辺機器の駆動電圧を別個に導入する必要がなくなるため、パチンコ機600の構成を簡素化することができる。
【0229】
図23は、主基板631におけるCPU656周りの一構成例を示す回路図である。図23に示すように、電源基板910から出力された+8VがDC−DCコンバータ902に供給される。DC−DCコンバータ921は、+5Vを生成してCPU656並びにRAM655、電源監視用IC902に出力する。この+5Vは、これらデバイスの駆動電圧として使用される。また、DC−DCコンバータ921にて生成された+5Vは、可変表示制御基板680、音制御基板670、ランプ制御基板635に出力され、後述するようにこれら各基板に搭載されたデバイスの駆動電圧として使用される。
【0230】
尚、本実施例では、前述のように遊技用周辺機器の駆動電圧として、DC−DCコンバータ902に供給される供給電圧としての+8Vが使用される構成とされているが、本発明はこれに限定されるものではなく、これら遊技用周辺機器の駆動電圧として、DC−DCコンバータ902にて生成された駆動電圧としての+5Vを使用するようにしても良く、このような構成とすることで、遊技用周辺機器の駆動電圧を別個に導入する必要がないばかりか、遊技用周辺機器の駆動電圧として使用される電圧を生成するための生成手段をDC−DCコンバータ902と別個に設ける必要もなくなるため、パチンコ機600の構成を簡素化することができる。
【0231】
また、DC−DCコンバータ921からの+5Vラインは分岐してメインバックアップ+5Vラインを形成する。メインバックアップ+5Vラインとグラウンドレベルとの間には大容量のコンデンサ923が接続されている。コンデンサ923は、パチンコ機600に対する電圧供給が遮断されたときに、RAM655に対してバックアップRAM領域の記憶状態を保持できるように電圧を供給するバックアップ電源となる。また、+5Vラインとメインバックアップ+5Vラインとの間に、逆流防止用のダイオード922が挿入される。尚、バックアップ電源としては、+5V電源から充電可能な電池等を用いても良い。
【0232】
電源監視用IC902は、電源基板910から出力された+8Vの電圧、すなわち、主基板631のデバイス、特には各部の制御を行うCPU656の駆動電圧の元となる電圧を導入し、この+8V電圧を監視することによって電源断の発生を検出する。本実施例では+8V電圧が所定の値以下となった場合に、電圧低下信号を出力する。この電圧低下信号は、CPU656のマスク不能割込端子(NMI端子)に入力される。すなわち、CPU656は、電源監視用IC902からの電圧低下信号の入力に基づく割込処理により電源断の発生を確認することができる。
【0233】
尚、電源監視用IC902が電源断を検知するための電圧は、通常時のCPU656の動作電圧よりも高い電圧であり、本実施例では+7.2Vまで低下した場合に電源断の発生を検知する。また、電源監視用IC902は、CPU656を駆動させるための電圧(本実施例では+5V)よりも高い電圧、すなわちDC−DCコンバータ921に供給される+8Vの電圧を監視するように構成されており、CPU656が必要とする電圧に対して監視範囲を広げることができ、より精密な監視を行うことができる。
【0234】
また、本実施例では、CPU656、RAM655、電源監視用IC902は、通常時+5Vの電源電圧にて駆動されているとともに、電源監視用IC902は、これら各デバイスを駆動させる+5Vよりも高い電圧である+7.2Vまで降下した場合に、電圧低下信号を出力するようになっており、電源断の発生が検知された後もしばらくは+5V電圧がCPU656等のデバイスに対して供給されるため、電圧低下信号の入力に基づきCPU656が後述のメイン停電時割込処理を行うのに必要な時間を十分に確保することができる。
【0235】
本実施例の場合には、主基板631のCPU656が電圧低下信号を受信してからメイン停電時割込処理を完了するまでに必要な時間が、約2ms程度であるのに対して、主基板631に供給された+8V電圧が+7.2Vまで降下してから+5Vまで降下する時間、すなわち電源断の検知後、CPU656の駆動電圧が降下を開始するまでの時間が約100msとされている。尚、本発明はこれに限定されるものではなく、少なくとも電源断が発生した場合に、主基板631におけるCPU656の駆動電圧がメイン停電時割込処理を完了するまで保持できる時間に設定されていれば良い。
【0236】
また、本実施例では、電源監視用IC902がCPU656の駆動電圧の元となる電圧、すなわちCPU656を駆動させる+5Vを生成するためにDC−DCコンバータ921に供給される+8Vの電圧が監視されるようになっており、各デバイスの駆動状況により上下し易い駆動電圧に比較して安定した電圧が監視されるようになるため、一時的な電圧降下に伴って電源断の発生が判別され、後述のメイン停電時割込処理が行われてしまう等の誤動作を防止できる。
【0237】
尚、本発明はこれに限定されるものではなく、主基板631に接続されたスイッチやセンサ、ランプ、表示器等の遊技用周辺機器を駆動させるための電源電圧の元となる電圧、例えば、これら遊技用周辺機器を駆動させる+12V、+21Vを生成するためにDC−DCコンバータ913に供給される電圧を導入して監視するようにしても良く、これにより、これら遊技用周辺機器の駆動状況により上下し易い駆動電圧に比較して安定した電圧が監視されるようになるため、一時的な電圧降下に伴って電源断の発生が判別され、後述のメイン停電時割込処理が行われてしまう等の誤動作を防止できる。
【0238】
図24は、可変表示制御基板680、音制御基板670、ランプ制御基板635における電源監視及び電源バックアップのためのCPU周りの構成を示すブロック図である。尚、これら各制御基板における電源監視及び電源バックアップのためのCPU周りの構成はほぼ同一であるため、ここでは可変表示制御基板680を例に説明する。
【0239】
図24に示すように、可変表示制御基板680には、主基板631のDC−DCコンバータ902にて生成された+5Vが供給され、CPU681a並びにRAM681bの駆動電圧として使用される。
【0240】
尚、本実施例では、前述のように可変表示制御基板680、音制御基板670、ランプ制御基板635が制御するランプやLED、スピーカ、液晶表示器等、演出用周辺機器の駆動電圧として、電源基板910から主基板631を介して供給される+12V、+21Vの電圧が使用される構成とされているが、本発明はこれに限定されるものではなく、これら演出用周辺機器の駆動電圧として、主基板631から供給される駆動電圧としての+5Vを使用するようにしても良く、このような構成とすることで、演出用周辺機器の駆動電圧を別個に導入する必要がなくなるため、パチンコ機600の構成を簡素化することができる。
【0241】
また、主基板631からの+5Vラインは分岐してサブバックアップ+5Vラインを形成する。サブバックアップ+5Vラインとグラウンドレベルとの間には大容量のコンデンサ925が接続されている。コンデンサ925は、パチンコ機600に対する電圧供給が遮断されたときに、RAM681bに対してバックアップRAM領域の記憶状態を保持できるように電圧を供給するバックアップ電源となる。また、+5Vラインとサブバックアップ+5Vラインとの間に、逆流防止用のダイオード924が挿入される。尚、バックアップ電源としては、+5V電源から充電可能な電池等を用いても良い。
【0242】
また、本実施例では、主基板631の電源監視用IC902が電圧低下信号を出力する電圧、すなわち主基板631のCPU656が動作を停止する契機となる電圧(+7.2V)の方が、可変表示制御基板680のCPU681aやRAM691bの駆動電圧(本実施例では+5V)よりも高く設定されており、これにより、停電時において可変表示制御基板680よりも主基板631の方が早い段階で動作を停止するようになる、すなわち主基板631の動作が停止しても、可変表示制御基板680はしばらく動作可能となるため、可変表示制御基板680は主基板631より送信された各種コマンドを確実に受信できるとともに、後述するように各種コマンドの受信を契機として可変表示制御基板680のCPU681aが行うサブバックアップ処理をより確実に実行することができる。
【0243】
本実施例の場合には、主基板631のCPU656が電圧低下信号を受信してからメイン停電時割込処理を完了するまでに必要な時間が、約2ms程度であるのに対して、電源断の検知後、可変表示制御基板680のCPU681aの駆動電圧が降下を開始するまでの時間が約100msとされている。また、可変表示制御基板680のCPU681aが主基板631より各種コマンドを受信して後述のサブバックアップ処理を実行するのに必要な時間は約16msである。このため、電源断の発生直前に主基板631から可変表示制御基板680がコマンドを受信した後、主基板631の動作が停止しても、可変表示制御基板680のCPU681aは、電圧の降下により動作が停止する前にサブバックアップ処理を確実に実行できることとなる。
【0244】
次に、本実施例における主基板631に搭載されたCPU656が実行する各種制御内容を以下に説明する。尚、CPU656の制御内容は、前記実施例のCPU211が行う制御内容のうちゲーム制御処理以外の制御内容(図10〜図13、図15参照)とほぼ同一であるので、ここでは簡便に説明する。
【0245】
CPU656は、電源が投入されると、まず、設定値の変更または遊技状態の初期化を行うための操作に基づく電源投入、すなわちリセットスイッチ629がonの状態であるかを確認する。リセットスイッチ629がonであった場合には、遊技状態の初期化を行う遊技情報初期化実行処理としてのメイン初期化処理を実行するとともに、大当り確率の設定値の変更が実施可能な設定変更処理を実行する。
【0246】
メイン初期化処理では、初期化コマンドを可変表示制御基板680、音制御基板670、ランプ制御基板635に送出するコマンド送出処理を行う。この初期化コマンドの送信により、可変表示制御基板680、音制御基板670、ランプ制御基板635が制御する演出状態も初期化されることとなる。
【0247】
また、電源投入時にリセットスイッチ629がoffであった場合には、停電からの復旧時であったか否かを確認する。
【0248】
停電からの復旧時であった場合には、RAM655におけるバックアップRAM領域のデータチェックを行うとともにバックアップ領域1〜3のメインバックアップデータを比較して、少なくとも2つのメインバックアップデータが一致するか否かにより正しいデータがバックアップされているかを確認する。
【0249】
これらの結果が正常であれば、RAM655におけるバックアップ領域のメインバックアップデータから全レジスタを復帰して電源断前のルーチンに戻る。すなわち電源断時の遊技状態に復帰する。
【0250】
また、データチェックの結果並びに比較結果が正常でない場合には、遊技状態を電源断時の状態に戻すことができないので、メイン初期化処理を実行し、遊技状態を初期化する。尚、停電復旧時でないと確認された場合にも、メイン初期化処理を実行する。
【0251】
前述の設定変更処理が終了した場合、またはメイン初期化処理が終了すると、前述した大当り抽選に用いる乱数値の更新処理と、所定期間(本実施例では2ms)毎に実行されるタイマ割込処理によってセットされるタイマ割込フラグの有無を確認し、タイマ割込フラグがセットされている場合にゲーム制御処理と、を繰返し実行するループ処理に移行する。
【0252】
また、停電が発生して電源監視用IC902からの電圧低下信号に基づくNMIが入力された場合には、メイン停電時割込処理を実行する。メイン停電時割込処理では、各レジスタの内容、すなわちその時点の遊技状態を特定可能な遊技情報としてのメインバックアップデータがRAM655のバックアップRAM領域1〜3に格納されるとともに、バックアップRAM領域全体のデータに基づいてパリティデータが生成され、パリティデータ格納領域に格納される。この際、バックアップRAM領域1〜3には、同一のメインバックアップデータが格納される。これにより停電時の遊技状態のバックアップをより確実に行うことが可能となる。
【0253】
次に、本実施例における可変表示制御基板680、音制御基板670、ランプ制御基板635に搭載されたCPU681a、671a、636aが実行する各種制御内容を以下に説明する。尚、これらCPU681a、671a、636aの制御内容は、前記実施例のCPU231が行う制御内容(図16〜図18)とほぼ同一であるので、ここでは簡便に説明する。
【0254】
CPU681a、671a、636aは、電源が投入されると、まず、バックアップデータが保存されているか否かを確認する。バックアップデータが保存されている場合には、コマンド受信待ち時間が経過するまで、主基板631より送信される初期化コマンドの受信待ちの状態で待機する。
【0255】
コマンド受信待ち時間が経過しても初期化コマンドを受信しない場合には、RAM681b、671b、636bにおけるバックアップRAM領域のデータチェックを行うとともにバックアップ領域1〜3のサブバックアップデータを比較して、少なくとも2つのサブバックアップデータが一致するか否かにより正しいデータがバックアップされているかを確認する。
【0256】
これらの結果が正常であれば、RAM681b、671b、636bにおけるバックアップ領域のサブバックアップデータから全レジスタを復帰して電源断前のルーチンに戻る。すなわち電源断時の演出状態に復帰する。
【0257】
また、データチェックの結果並びに比較結果が正常でない場合には、演出状態を電源断時の状態に戻すことができないので、サブ初期化処理を実行し、演出状態を初期化する。尚、バックアップデータが保存されていないと確認された場合にも、サブ初期化処理を実行する。
【0258】
サブ初期化処理では、可変表示制御基板680、音制御基板670、ランプ制御基板635が制御する表示器、ランプ、スピーカ等の出力状態を初期状態とする。すなわち、レジスタやRAM681b、671b、636bの初期化に伴って演出用周辺機器の出力状態も初期化されることとなる。
【0259】
サブ初期化処理が終了すると、主基板631から送信される各種コマンドの受信待ちの状態となり、主基板631からコマンドを受信する毎に、その時点の演出状態をサブバックアップデータとして保存するサブバックアップ処理を実行した後、受信したコマンドより特定される遊技状態に応じて、各種ランプや表示器、スピーカ等の演出用周辺機器の出力状態を制御し、各種の演出を行う演出制御処理を実行するループ処理に移行する。
【0260】
主基板631から遊技状態を示すコマンドを受信する毎に実行されるサブバックアップ処理では、各レジスタの内容、すなわちその時点の演出状態を特定可能な演出情報としてのサブバックアップデータがRAM681b、671b、636bのバックアップRAM領域1〜3に格納されるとともに、バックアップRAM領域全体のデータに基づいてパリティデータが生成され、パリティデータ格納領域に格納される。この際、バックアップRAM領域1〜3には、同一のメインバックアップデータが格納される。これにより停電時の遊技状態のバックアップをより確実に行うことが可能となる。
【0261】
以上説明したように、本実施例のパチンコ機600では、DC−DCコンバータ921により生成された+5V電圧が、主基板631のCPU656を駆動させる電圧として使用されるとともに、同一の+5V電圧が可変表示制御基板680、音制御基板670、ランプ制御基板635のCPU681a、671a、636aを駆動させる電圧としても使用されるため、CPU656を駆動させる電圧よりもCPU681a、671a、636aを駆動させる電圧の方が高くなってしまうことがなく各基板に搭載されたCPUの誤作動や破損を防止できる。
【0262】
また、本実施例のパチンコ機600では、可変表示制御基板680、音制御基板670、ランプ制御基板635が制御する演出状態が可変表示制御基板680、音制御基板670、ランプ制御基板635のRAMRAM681b、671b、636bにバックアップされるようになっており、主基板631において演出状態についての情報をバックアップする必要がないので、主基板631のバックアップ容量の負担を大幅に軽減することができる。
【0263】
更に、電源投入後に、主基板631でレジスタやRAM655を初期化して遊技状態を初期化する場合には、可変表示制御基板680、音制御基板670、ランプ制御基板635に対して初期化コマンドが送信され、可変表示制御基板680、音制御基板670、ランプ制御基板635でもレジスタやRAM681b、671b、636bを初期化して演出状態を初期化するようになるため、各基板の整合性を図ることができるとともに、電源投入後、可変表示制御基板680、音制御基板670、ランプ制御基板635が電源断前の演出状態に復帰可能である場合には、RAM681b、671b、636bに保存されたサブバックアップデータに基づいて電源断前の演出状態に復帰できるため、可変表示制御基板680、音制御基板670、ランプ制御基板635は主基板631から指示を受けることなく独自に復帰することが可能となり、主基板631に負担をかけずに可変表示制御基板680、音制御基板670、ランプ制御基板635を復帰させることができる。
【0264】
また、本実施例のパチンコ機600においては、大当り確率、すなわち出玉率の設定操作が行われた場合に、主基板631ではメイン初期化処理が行われるとともに、それに伴って可変表示制御基板680、音制御基板670、ランプ制御基板635に対して初期化コマンドが送信され、これにより可変表示制御基板680、音制御基板670、ランプ制御基板635でもサブ初期化処理が行われるようになるため、設定値の変更時には、主基板631並びに可変表示制御基板680、音制御基板670、ランプ制御基板635の全てを初期状態に戻すことができ、各基板の整合性を図ることができる。
【0265】
また、本実施例のパチンコ機600においては、遊技状態を初期化するための操作が行われた場合に、主基板631ではメイン初期化処理が行われるとともに、それに伴って可変表示制御基板680、音制御基板670、ランプ制御基板635に対して初期化コマンドが送信され、これにより可変表示制御基板680、音制御基板670、ランプ制御基板635でもサブ初期化処理が行われるようになるため、遊技状態の初期化操作が行われた場合には、主基板631並びに可変表示制御基板680、音制御基板670、ランプ制御基板635の全てを初期状態に戻すことができ、各基板の整合性を図ることができる。
【0266】
また、本実施例のパチンコ機600においては、電源投入時に、主基板631が制御する遊技状態を、電源断前の状態に復帰できる場合には、自動的に電源断前の状態に復帰されるようになり、余分な操作を行う必要がないことから遊技状態の復帰を簡便に行うことができる。
【0267】
また、本実施例のパチンコ機600においては、電源投入時に、主基板631が制御する遊技状態を、電源断前の状態に復帰できない場合において、その旨がエラーコードとして可変表示部609に表示されるようになっており、エラーが発生した旨を外部に知らせることができ、迅速に対応可能となる。尚、本実施例では、可変表示部609においてエラー報知を行っているが、本発明はこれに限定されるものではなく、例えば、その他の表示器にてエラー発生の旨を表示するようにしても良いし、ランプの点灯や報知音を出力することでエラー発生を報知するようにしても良い。
【0268】
また、本実施例のパチンコ機600においては、可変表示制御基板680、音制御基板670、ランプ制御基板635においてサブ初期化処理が行われた場合には、レジスタやRAM681b、671b、636bの初期化が行われるとともに、可変表示制御基板680、音制御基板670、ランプ制御基板635が制御する表示器、ランプ、スピーカ等の演出用周辺機器の出力状態も初期状態とされるようになっており、主基板631では、初期化コマンドを可変表示制御基板680、音制御基板670、ランプ制御基板635に対して送信するのみで、演出用周辺機器の出力状態も初期状態に制御することができる。
【0269】
また、本実施例のパチンコ機600においては、可変表示制御基板680、音制御基板670、ランプ制御基板635が主基板631より演出制御情報であるコマンドを受信することを契機として、その時点の演出状態を保存するサブバックアップ処理を実行するようになっており、演出を実行する契機となるコマンドの受信を契機としてサブバックアップ処理が行われるため、可変表示制御基板680、音制御基板670、ランプ制御基板635のバックアップを確実に行うことができる。
【0270】
尚、本発明はこれに限定されるものではなく、少なくとも電源断時以外の所定の契機、例えば、所定間隔毎に実行される割込処理によってサブバックアップ処理を実行するようにしても良いし、特定の演出が実行された場合にサブバックアップ処理を実行するようにしても良い。
【0271】
また、本実施例のパチンコ機600においては、可変表示制御基板680、音制御基板670、ランプ制御基板635が主基板631より演出制御情報であるコマンドを受信する毎に、サブバックアップ処理を実行するようになっており、可変表示制御基板680、音制御基板670、ランプ制御基板635が行う演出状態のバックアップをより確実に行うことができる。
【0272】
尚、本発明はこれに限定されるものではなく、例えば、特定の遊技状態を示すコマンドを受信した場合や、コマンドを所定回数受信する毎にサブバックアップ処理を行うようにしても良い。
【0273】
また、本実施例のパチンコ機600においては、可変表示制御基板680、音制御基板670、ランプ制御基板635が電源断、すなわち電源監視手段からの電圧信号の検知や、主基板631からの電源断コマンド等を契機としてサブバックアップ処理を実行しない構成とされており、通常時、コマンドを受信する毎に実行されるサブバックアップ処理に基づいて最新のバックアップデータが存在するにも関わらず、停電時にサブバックアップ処理を重複して実行してしまう等、無駄な処理が行われてしまうことを軽減できるため、CPU681a、671a、636aの処理負荷を軽減することができる。
【0274】
以上、本発明の実施例2を図面により説明してきたが、本発明はこれら実施例に限定されるものではなく、本発明の主旨を逸脱しない範囲における変更や追加があっても本発明に含まれることは言うまでもない。
【0275】
例えば、前記実施例では、主基板631の電源監視用IC902が電源断を判別する構成とされているが、本発明はこれに限定されるものではなく、例えば電源監視用ICを電源基板910に設けて電源断の発生を判別するようにしても良い。
【0276】
また、前記実施例では、主基板631に供給される電圧が所定の値である+7.2Vまで降下した場合に電源断の発生と判別されるが、本発明はこれに限定されるものではなく、例えば、電源基板910または主基板631に供給される電圧が所定期間(例えば20ms)一定電圧以下となった場合に電源断の発生が判別されるようにしても良い。
【0277】
また、前記実施例では、遊技機としてパチンコ球を使用してゲーム実施可能な通常のパチンコ機を用いているが、本発明はこれに限定されるものではなく、パチンコ球が内部で循環する封入式パチンコ機、更には画像式のパチンコ機にも適用可能であることはいうまでもなく、これら遊技機の種別が限定されるものではない。
【0278】
本発明の請求項1は、
所定の遊技(ゲーム)を実施可能な遊技機(パチンコ機600)であって、
遊技状態の制御を行うメインCPU(CPU656)と、
前記メインCPU(CPU656)のワークメモリとして使用されるメインメモリ(RAM655)と、
演出の制御を行うサブCPU(CPU681a、671a、636a)と、
前記サブCPU(CPU681a、671a、636a)のワークメモリとして使用されるサブメモリ(RAM681b、671b、636b)と、
所定の電源断条件が成立した場合に、電源断の発生を判別する電源断判別手段(電源監視用IC902)と、
を備え、
前記メインメモリ(RAM655)は、遊技状態を復帰させるためのメインバックアップデータが記憶されるメインバックアップ領域(RAM655のバックアップRAM領域)を有し、
前記サブメモリ(RAM681b、671b、636b)は、前記サブCPU(CPU681a、671a、636a)のワークメモリとして使用されるワーク領域と、演出状態を復帰させるためのサブバックアップデータが記憶される第1のサブバックアップ領域(RAM681b、671b、636bのバックアップ領域1〜3)、及び該第1のサブバックアップ領域のデータの正誤判定用データ(パリティデータ)が記憶される第2のサブバックアップ領域(RAM681b、671b、636bのパリティデータ格納領域)と、を別個に有し、
前記メインCPU(CPU656)は、
該メインCPU(CPU656)が制御する遊技状態に応じてその時点のメインCPUの制御状態を特定可能な制御情報(コマンド)を、前記サブCPU(CPU681a、671a、636a)に対して送信する制御情報送信処理と、
前記電源断判別手段(電源監視用IC902)が電源断の発生を判別した場合に、前記メインバックアップデータを前記メインバックアップ領域(RAM655のバックアップRAM領域)に保存するメインバックアップ処理と、
電源投入時に、前記メインバックアップ領域(RAM655のバックアップRAM領域)に保存されているデータに基づいて電源断前の遊技状態に復帰可能であるか否かを判別する遊技状態復帰可否判別処理と、
該遊技状態復帰可否判別処理により復帰可能であると判別した場合に、前記メインバックアップ領域(RAM655のバックアップRAM領域)に保存されているメインバックアップデータに基づいて電源断前の遊技状態に復帰させる遊技状態復帰処理と、
前記遊技状態復帰可否判別処理により復帰可能でないと判別した場合に、前記メインバックアップ領域(RAM655のバックアップRAM領域)に保存されているメインバックアップデータを初期化するメインバックアップデータ初期化処理と、
前記メインバックアップデータ初期化処理により前記メインバックアップ領域(RAM655のバックアップRAM領域)に保存されているメインバックアップデータを初期化する場合に、前記サブCPU(CPU681a、671a、636a)に対して特定の制御情報(初期化コマンド)を送信する特定制御情報送信処理と、
を行い、
前記サブCPU(CPU681a、671a、636a)は、
前記メインCPU(CPU656)から送信された制御情報(コマンド)を受信したときに、該受信した制御情報(コマンド)により特定される前記メインCPU(CPU656)の制御状態に応じた演出を実行する演出実行処理と、
前記メインCPU(CPU656)から送信された制御情報(コマンド)を受信したときに限り、前記第1のサブバックアップ領域(RAM681b、671b、636bのバックアップ領域1〜3)に記憶されている前回のサブバックアップデータを、該制御情報 (コマンド)を受信したときの演出状態に復帰させるための最新のサブバックアップデータに更新するサブバックアップデータ更新処理と、
前記メインCPU(CPU656)から送信された制御情報(コマンド)を受信し、前記サブバックアップ処理が行われる毎に、前記第1のサブバックアップ領域(RAM681b、671b、636bのバックアップ領域1〜3)のデータを用いて正誤判定用データ(パリティデータ)を算出し、前記第2のサブバックアップ領域(RAM681b、671b、636bのパリティデータ格納領域)に保存されている前回の正誤判定用データを該算出した最新の正誤判定用データ(パリティデータ)に更新する正誤判定用データ更新処理と、
電源投入時に、前記第2のサブバックアップ領域(RAM681b、671b、636bのパリティデータ格納領域)に保存されている正誤判定用データ(パリティデータ)に基づいて前記第1のサブバックアップ領域(RAM681b、671b、636bのバックアップ領域1〜3)のデータが正常か否かを判定する演出状態復帰可否判別処理と、
該演出状態復帰可否判別処理により正常であると判定したことを条件に、前記第1のサブバックアップ領域(RAM681b、671b、636bのバックアップ領域1〜3)に保存されているサブバックアップデータに基づいて電源断前の演出状態に復帰させる演出状態復帰処理と、
電源投入時に、前記メインCPU(CPU656)から前記特定の制御情報(初期化コマンド)を受信したか否かを判別する特定制御情報受信判別処理と、
を行い、
前記サブCPU(CPU681a、671a、636a)は、前記特定制御情報受信判別処理において前記メインCPU(CPU656)から前記特定の制御情報(初期化コマンド)を受信したと判別した場合に、前記サブバックアップデータに基づいて電源断前の演出状態に復帰可能であるか否かに関わらず、前記演出状態復帰処理により前記第1のサブバックアップ領域(RAM681b、671b、636bのバックアップ領域1〜3)に保存されているサブバックアップデータに基づいて電源断前の演出状態に復帰させない。
【0279】
本発明の請求項1は、所定の遊技(ゲーム)を実施可能な遊技機(パチンコ機600)であって、少なくともメインCPU(CPU656)並びにメインメモリ(RAM655)を搭載し、遊技状態の制御を行うメイン制御基板(遊技制御基板(主基板)631)と、該メイン制御基板(遊技制御基板631)が行う制御に基づき遊技(ゲーム)に関する所定の動作に用いられる遊技用周辺機器(可変表示器610、ソレノイド616、621、始動記憶表示器618、装飾ランプ625等)と、前記メイン制御基板(遊技制御基板631)とは別個に設けられ、少なくともサブCPU(CPU681a、671a、636a)並びにサブメモリ(RAM681b、671b、636b)を搭載し、前記メイン制御基板(遊技制御基板631)が制御する遊技状態に応じた演出の制御を行うサブ制御基板(可変表示制御基板680、音制御基板670、ランプ制御基板635)と、該サブ制御基板(可変表示制御基板680、音制御基板670、ランプ制御基板635)が行う制御に基づき遊技に関連した演出を行う演出用周辺機器(液晶表示器、スピーカ627、遊技効果LED・ランプ628a〜c等)と、前記メイン制御基板(遊技制御基板631)に搭載され、該メイン制御基板(遊技制御基板631)に供給される供給電圧(+8V)から、該供給電圧(+8V)よりも低く、ICを駆動させるための駆動電圧(+5V)を生成する駆動電圧生成手段(DC−DCコンバータ921)と、を備え、前記駆動電圧生成手段(DC−DCコンバータ921)により生成された駆動電圧(+5V)は、前記メインCPU(CPU656)を駆動させる電圧として使用され、該駆動電圧(+5V)は前記サブ制御基板(可変表示制御基板680、音制御基板670、ランプ制御基板635)にも供給され、該メイン制御基板(遊技制御基板631)から供給された駆動電圧(+5V)は、前記サブCPU(CPU681a、671a、636a)を駆動させる電圧として使用されるとともに、前記メイン制御基板(遊技制御基板631)は、所定の電源断条件が成立した場合に、その時点の遊技状態を特定可能な遊技情報(メインバックアップデータ)をメインメモリ(RAM655)に保存するメインバックアップ処理(メイン停電時割込処理)と、電源投入時に前記メインメモリ(RAM655)に保存されている前記遊技情報(メインバックアップデータ)を初期化するか否かを判別する遊技情報初期化判別処理(リセットスイッチのon/off確認、電源断フラグの確認)と、該遊技情報初期化判別処理において遊技情報(メインバックアップデータ)を初期化すると判別した場合に、前記メインメモリ(RAM655)に保存されている遊技情報(メインバックアップデータ)の初期化を実行する遊技情報初期化実行処理(メイン初期化処理)と、該遊技情報初期化実行処理を行う場合に、前記サブ制御基板に(可変表示制御基板680、音制御基板670、ランプ制御基板635)対して初期化命令(初期化コマンド)を送信する初期化命令送信処理(メイン初期化処理)と、を行い、前記サブ制御基板(可変表示制御基板680、音制御基板670、ランプ制御基板635)は、所定の契機でその時点の演出状態を特定可能な演出情報(サブバックアップデータ)をサブメモリ(RAM681b、671b、636b)に保存するサブバックアップ処理と、電源投入時に電源断前の演出状態に復帰可能であるか否かを判別する演出状態復帰可否判別処理(電源断フラグの確認、バックアップ領域のパリティ診断、サブバックアップデータの比較)と、該演出状態復帰可否判別処理において復帰可能であると判別した場合に、前記サブメモリ(RAM681b、671b、636b)に保存されている演出情報(サブバックアップデータ)により特定される電源断前の演出状態に復帰する演出状態復帰処理(全レジスタの復帰)と、前記初期化命令(初期化コマンド)を受信したか否かを判別する初期化命令受信判別処理(初期化コマンドの受信待ち)と、前記演出状態復帰可否判別処理(電源断フラグの確認、バックアップ領域のパリティ診断、サブバックアップデータの比較)において復帰不可能であると判別した場合、または初期化命令受信判別処理(初期化コマンドの受信待ち)において初期化命令(初期化コマンド)を受信したと判別した場合に、前記サブメモリ(RAM681b、671b、636b)に保存されている演出情報(サブバックアップデータ)の初期化を実行する演出情報初期化実行処理(サブ初期化処理)と、を行う。
【0283】
本発明の請求項2は、前記遊技状態復帰可否判別処理において復帰可能でないと判別した場合に、その旨を報知する報知手段(可変表示部609)を備える。
【0284】
本発明の請求項3は、前記サブCPU(CPU681a、671a、636a)は、前記特定制御情報受信判別処理において前記メインCPU(CPU656)から前記特定の制御情報(初期化コマンド)を受信したと判別した場合に、前記サブCPU(CPU681a、671a、636a)が制御する演出用周辺機器の出力が初期状態となるように制御する。
【0285】
本発明の請求項4は、
前記メイン制御基板(遊技制御基板631)に搭載され、該メイン制御基板(遊技制御基板631)に供給される供給電圧(+8V)から、該供給電圧(+8V)よりも低く、ICを駆動させるための駆動電圧(+5V)を生成する駆動電圧生成手段(DC−DCコンバータ921)を備え、
前記駆動電圧生成手段(DC−DCコンバータ921)により生成された駆動電圧(+5V)は、前記メインCPU(CPU656)を駆動させる電圧として使用されるとともに、該駆動電圧(+5V)は前記サブ制御基板(可変表示制御基板680、音制御基板670、ランプ制御基板635)にも供給され、該メイン制御基板(遊技制御基板631)から供給された駆動電圧(+5V)は、前記サブCPU(CPU681a、671a、636a)を駆動させる電圧として使用され、
前記供給電圧(+8V)は、前記メイン制御基板(遊技制御基板631)が制御する遊技用周辺機器(可変表示器610、ソレノイド616、621、始動記憶表示器618、装飾ランプ625等)を駆動させる電圧として使用される。
【0286】
本発明の請求項5は、
前記メイン制御基板(遊技制御基板631)に搭載され、該メイン制御基板(遊技制御基板631)に供給される供給電圧(+8V)から、該供給電圧(+8V)よりも低く、ICを駆動させるための駆動電圧(+5V)を生成する駆動電圧生成手段(DC−DCコンバータ921)を備え、
前記駆動電圧生成手段(DC−DCコンバータ921)により生成された駆動電圧(+5V)は、前記メインCPU(CPU656)を駆動させる電圧及び前記メインCPU(CPU656)が制御する遊技用周辺機器を駆動させる電圧として使用されるとともに、該駆動電圧(+5V)は前記サブ制御基板(可変表示制御基板680、音制御基板670、ランプ制御基板635)にも供給され、該メイン制御基板(遊技制御基板631)から供給された駆動電圧(+5V)は、前記サブCPU(CPU681a、671a、636a)を駆動させる電圧として使用される。
【0287】
本発明の請求項6は、
前記メイン制御基板(遊技制御基板631)に搭載され、該メイン制御基板(遊技制御基板631)に供給される供給電圧(+8V)から、該供給電圧(+8V)よりも低く、ICを駆動させるための駆動電圧(+5V)を生成する駆動電圧生成手段(DC−DCコンバータ921)を備え、
前記駆動電圧生成手段(DC−DCコンバータ921)により生成された駆動電圧(+5V)は、前記メインCPU(CPU656)を駆動させる電圧として使用されるとともに、該駆動電圧(+5V)は前記サブ制御基板(可変表示制御基板680、音制御基板670、ランプ制御基板635)にも供給され、該メイン制御基板(遊技制御基板631)から供給された駆動電圧(+5V)は、前記サブCPU(CPU681a、671a、636a)を駆動させる電圧として使用され、
前記メイン制御基板(遊技制御基板631)からサブ制御基板(可変表示制御基板680、音制御基板670、ランプ制御基板635)に供給された前記駆動電圧(+5V)は、前記サブCPU(CPU681a、671a、636a)が制御する演出用周辺機器を駆動させる電圧として使用される。
【0292】
本発明の請求項7は、前記メインCPU(CPU656)が行うメインバックアップ処理では、同一のメインバックアップデータを前記メインバックアップ領域(RAM655のバックアップRAM領域)に複数保存する処理を行う。
本発明の請求項8は、前記第1のサブバックアップ領域(RAM681b、671b、636bのバックアップ領域1〜3)には、同一のサブバックアップデータが複数記憶されるとともに、前記サブCPU(CPU681a、671a、636a)が行う前記サブバックアップデータ更新処理では、前記第1のサブバックアップ領域(RAM681b、671b、636bのバックアップ領域1〜3)に複数記憶されている前回のサブバックアップデータの全てを、最新のサブバックアップデータに更新する。
【0293】
【発明の効果】
本発明は以下の効果を奏する。
【0294】
(a)請求項1項の発明によれば、メインCPUから送信される制御情報を受信する毎にサブCPUのバックアップが行われるため、サブCPUのバックアップを確実に行うことができる。さらに電源投入時に、メインCPUが電断前の遊技状態に復帰できない場合には、サブCPUに対して特定の制御情報が送信され、サブCPUでもバックアップデータを初期化するようになるため、両者間の整合性を図ることができる。
【0298】
(b)請求項2項の発明によれば、メインCPU側でエラーが生じた旨を外部に知らせることができる。
【0299】
(c)請求項3項の発明によれば、メインCPUから初期化命令を送信するのみで、演出用周辺機器を初期状態に戻すことができる。
【0300】
(d)請求項4項の発明によれば、駆動電圧生成手段により生成された駆動電圧が、メインCPUを駆動させる電圧として使用されるとともに、同一の駆動電圧がサブCPUを駆動させる電圧としても使用されるため、メインCPUを駆動させる電圧よりもサブCPUを駆動させる電圧の方が高くなってしまうことがなく各基板に搭載されたCPUの誤作動や破損を防止できる。また、遊技用周辺機器を駆動させる電圧を別個に導入する必要がなくなるため、遊技機の構成を簡素化することができる。
【0301】
(e)請求項5項の発明によれば、駆動電圧生成手段により生成された駆動電圧が、メインCPUを駆動させる電圧として使用されるとともに、同一の駆動電圧がサブCPUを駆動させる電圧としても使用されるため、メインCPUを駆動させる電圧よりもサブCPUを駆動させる電圧の方が高くなってしまうことがなく各基板に搭載されたCPUの誤作動や破損を防止できる。また、遊技用周辺機器を駆動させる電圧を別個に導入する必要がないばかりか、遊技用周辺機器を駆動させる電圧を生成するための生成手段を別個に設ける必要もなくなるため、遊技機の構成を簡素化することができる。
【0302】
(f)請求項6項の発明によれば、駆動電圧生成手段により生成された駆動電圧が、メインCPUを駆動させる電圧として使用されるとともに、同一の駆動電圧がサブCPUを駆動させる電圧としても使用されるため、メインCPUを駆動させる電圧よりもサブCPUを駆動させる電圧の方が高くなってしまうことがなく各基板に搭載されたCPUの誤作動や破損を防止できる。また、演出用周辺機器を駆動させる電圧を別個に導入する必要がなくなるため、遊技機の構成を簡素化することができる。
【0307】
(g)請求項7項の発明によれば、メインバックアップ処理で保存されるメインバックアップデータをより正確に保存できる。
(h)請求項8項の発明によれば、サブバックアップデータ更新処理で更新されるサブバックアップデータをより正確に保存できる。
【図面の簡単な説明】
【図1】本発明が適用された実施例1のスロットマシンを示す正面図である。
【図2】図1のスロットマシンの内部構造図である。
【図3】図1のスロットマシンの前面扉の裏面図である。
【図4】本実施例1のスロットマシンの全体構成を示すブロック図である。
【図5】本実施例1のスロットマシンにおける回路構成を示すブロック図である。
【図6】本実施例1のスロットマシンにおけるRAMの構成を示す図である。
【図7】本実施例1のスロットマシンにおける電源基板の構成を示す回路図である。
【図8】本実施例1のスロットマシンにおける遊技制御基板のCPU周りの構成を示す回路図である。
【図9】本実施例1のスロットマシンにおける演出制御基板のCPU周りの構成を示す回路図である。
【図10】本実施例1のスロットマシンにおいて遊技制御基板の制御部が実施する制御内容を示すフローチャートである。
【図11】図10におけるメイン初期化処理の詳細を示すフローチャートである。
【図12】図10におけるリセット処理の詳細を示すフローチャートである。
【図13】図12におけるコマンド送出処理の詳細を示すフローチャートである。
【図14】図10におけるゲーム制御処理の詳細を示すフローチャートである。
【図15】本実施例1のスロットマシンにおいて遊技制御基板の制御部が実施するメイン停電時割込処理を示すフローチャートである。
【図16】本実施例1のスロットマシンにおいて演出制御基板の制御部が実施する制御内容を示すフローチャートである。
【図17】図16におけるサブ初期化処理の詳細を示すフローチャートである。
【図18】図16におけるサブバックアップ処理の詳細を示すフローチャートである。
【図19】本発明が適用された実施例2のパチンコ機を示す正面図である。
【図20】本実施例2のパチンコ機の全体構成を示すブロック図である。
【図21】本実施例2のパチンコ機における回路構成を示すブロック図である。
【図22】本実施例2のパチンコ機における電源基板の構成を示す回路図である。
【図23】本実施例2のパチンコ機における遊技制御基板のCPU周りの構成を示す回路図である。
【図24】本実施例2のパチンコ機における可変表示制御基板(音制御基板、ランプ制御基板)のCPU周りの構成を示す回路図である。
【符号の説明】
1 スロットマシン
2a 筐体
2b 前面扉
3 施錠装置
3a 鍵穴
4 上部飾り枠
5 入賞図柄説明パネル
6 遊技パネル
7 下部飾り枠
8 タイトルパネル
9 メダル払出穴
10 灰皿
11 メダル受皿
12a、12b 放音部
13 放音部
14 透視窓
15 液晶表示部
20a、20b 小役告知表示部
21 1枚賭け表示部
22、23 2枚賭け表示部
24、25 3枚賭け表示部
26 ゲームオーバー表示部
27 リプレイ表示部
28 ウェイト表示部
29 スタート表示部
30 投入指示表示部
31 クレジット表示部
32 ゲーム回数表示部
33 ペイアウト表示部
34 メダル投入部
35 メダル詰まり解除ボタン
36a 1枚BETボタン
36b MAXBETボタン
37 精算ボタン
38 スタートレバー
39 ストップボタンユニット
40L、40C、40R ストップボタン
41〜45 遊技効果ランプ部
50 可変表示装置
51L、51C、51R リール
52 リールユニット
53 リール間隠蔽部材
54L、54C、54R リールモータ
55 リールランプ
56 リールセンサ
57 ホッパータンク
58 案内レール
59 オーバーフロータンク
60 満タンセンサ
61 払出メダルセンサ
62 ホッパーモータ
63 メダル排出口
64 電源ユニット
65 メインスイッチ部
66 第2リセットボタン
67 設定ボタン
68 自動精算選択スイッチ部
69 打止め選択スイッチ部
70 設定キー挿入部
71 メダルセレクタ
72 不正メダル排出部
73 返却メダル流路
80 メインスイッチ
81 第2リセットスイッチ
82 設定キースイッチ
83 設定スイッチ
84 電源コード
85 背板
86、87 側板
100 1枚BETスイッチ
101 MAXBETスイッチ
102 スタートスイッチ
103L、103C、103R ストップスイッチ
104 精算スイッチ
105 第1リセットスイッチ
106 投入メダルセンサ
107 流路切替ソレノイド
108 ゲーム回数表示器
109 クレジット表示器
110 ペイアウト表示器
111 投入指示ランプ
112 1枚賭けランプ
113、114 2枚賭けランプ
115、116 3枚賭けランプ
117 ゲームオーバーランプ
118 スタートランプ
119 リプレイランプ
120 ボーナス告知ランプ
121a、121b BETボタンランプ
122L、122C、122R 操作有効ランプ
130〜134 遊技効果ランプ
135 液晶表示器
136a、136b、137 スピーカ
138 蛍光灯
139 ウェイトランプ
140a、140b、140c 小役告知ランプ
200 遊技制御基板
201 演出制御基板
202 電源基板
203 リール中継基板
204 リールランプ中継基板
205 外部出力基板
210 制御部
211 CPU
212 RAM
213 ROM
214 I/Oポート
215 スイッチ回路
216 モータ回路
217 初期リセット回路
218 クロック発生回路
219 パルス分周回路
220 バッファ回路
221 乱数発生回路
222 サンプリング回路
223 DC−DCコンバータ
224 電源監視用IC
225 ダイオード
226 コンデンサ
230 制御部
231 CPDU
232 RAM
233 ROM
234 I/Oポート
235 スピーカ駆動回路
236 表示駆動回路
237 ランプ駆動回路
238 電源監視用IC
239 ダイオード
240 コンデンサ
301 コネクタ
302 整流回路
303 DC−DCコンバータ
304 トランス
500 収納ケース
550 収納ケース
600 パチンコ機
602 ガラス扉枠
603 打球供給皿
604 余剰球受皿
605 操作ノブ
606 遊技盤
607 遊技領域
608 可変表示装置
609 可変表示部
610 可変表示器
611 通過ゲート
612 ゲートスイッチ
613 球出口
614 始動入賞口
615 可変入賞球装置
616 ソレノイド
617 始動口スイッチ
618 始動入賞記憶表示器
619 入賞口
619a 入賞口スイッチ
620 開閉板
621 ソレノイド
622 Vカウントスイッチ
623 カウントスイッチ
625 装飾ランプ
626 アウト口
627 スピーカ
628a 遊技効果LED
628b 遊技効果ランプ
629 リセットスイッチ
630 設定スイッチ
631 遊技制御基板(主基板)
635 ランプ制御基板
636 ランプ制御用マイクロコンピュータ
636a CPU
636b RAM
636c ROM
636d I/Oポート
637 ランプ駆動回路
638 賞球制御基板
651 賞球ランプ
652 球切れランプ
653 基本回路
654 ROM
655 RAM
656 CPU
657 I/Oポート
658 スイッチ回路
659 ソレノイド回路
660 ランプLED回路
664 情報出力回路
665 初期リセット回路
667 アドレスデコード回路
670 音制御基板
671 音制御用マイクロコンピュータ
671a CPU
671b RAM
671c ROM
671d I/Oポート
672 音声駆動回路
680 可変表示制御基板
681 可変表示制御用マイクロコンピュータ
681a CPU
681b RAM
681c ROM
681d I/Oポート
682 表示駆動回路
691 発射制御基板
694 打球発射モータ
697 球払出装置
700 カードユニット
751 使用可表示ランプ
752 端数表示スイッチ
753 連結台方向表示器
754 カード投入表示ランプ
755 カード挿入口
756 カードユニット錠
902 電源監視用IC
910 電源基板
911 トランス
912 整流回路
913 DC−DCコンバータ
915 コネクタ
921 DC−DCコンバータ
922 ダイオード
923 コンデンサ
924 ダイオード
925 コンデンサ
L1、L2、L2’、L3、L3’ 入賞ライン[0001]
BACKGROUND OF THE INVENTION
The present invention relates to a gaming machine such as a pachinko machine or a slot machine in which a player can perform a predetermined game, and in particular, a main machine that mainly controls a gaming state.CPUAnd a sub that controls the production according to the gaming state controlled by the main control board.CPUAnd a gaming machine having:
[0002]
[Prior art]
Conventionally, in this type of gaming machine, the control of the gaming state and the control of the effect performed in relation to this gaming state have been performed on one control board. However, the storage capacity of the memory mounted on the control board has a certain limit, and it has been extremely difficult to diversify the game and diversify the effects.
[0003]
For this reason, control the gaming stateEquipped with main CPUSeparate from main control boardEquipped with a sub CPUA sub-control board is provided, and the main control board outputs a control signal such as an effect control command to the sub-control board, and the sub-control board inputs this control signal, so that the main control board controls the gaming state. A large number of gaming machines that can control the corresponding production have been put into practical use.
[0005]
[Problems to be solved by the invention]
The present invention has been made paying attention to such problems,The backup of the sub CPU can be reliably performed, and the consistency between the main CPU and the sub CPU can be achieved when the main CPU cannot return to the control state before the power interruption.An object is to provide a gaming machine.
[0006]
[Means for Solving the Problems]
In order to solve the above problems, the gaming machine of the present invention is:
A gaming machine capable of performing a predetermined game,
Control the gaming stateMain CPUWhen,
A main memory used as a work memory of the main CPU;
Control the productionSub CPUWhen,
A sub memory used as a work memory of the sub CPU;
A power-off determining means for determining the occurrence of power-off when a predetermined power-off condition is satisfied;
With
The main memory has a main backup area for storing main backup data for returning the gaming state,
The sub memory includes a work area used as a work memory of the sub CPU, a first sub backup area in which sub backup data for restoring the presentation state is stored, and data of the first sub backup area And a second sub-backup area in which the data for correctness / incorrectness determination is stored separately.
The main CPU is
Control information transmission processing for transmitting to the sub CPU control information capable of specifying the control state of the main CPU at that time according to the gaming state controlled by the main CPU;
A main backup process for storing the main backup data in the main backup area when the power-off determining unit determines the occurrence of a power-off,
A game state return possibility determination process for determining whether or not it is possible to return to the game state before the power cut off based on the data stored in the main backup area when the power is turned on;
A game state return process for returning to the game state before the power-off based on the main backup data stored in the main backup area when it is determined that the game state can be returned by the game state return possibility determination process;
A main backup data initialization process for initializing the main backup data stored in the main backup area when it is determined that the game state return possibility determination process is not returnable;
Specific control information transmission processing for transmitting specific control information to the sub CPU when initializing main backup data stored in the main backup area by the main backup data initialization processing;
And
The sub CPU is
When the control information transmitted from the main CPU is received, an effect execution process for executing an effect according to the control state of the main CPU specified by the received control information;
Only when the control information transmitted from the main CPU is received, the previous sub-backup data stored in the first sub-backup area is restored to the effect state when the control information is received. Sub-backup data update processing to update to the latest sub-backup data,
Each time the control information transmitted from the main CPU is received and the sub-backup process is performed, correctness determination data is calculated using the data of the first sub-backup area, and the second sub-backup area Correct / wrong judgment data update processing for updating the previous true / wrong judgment data stored in the latest correct / wrong judgment data,
An effect state return availability determination process for determining whether or not the data in the first sub-backup area is normal based on the correctness / incorrectness determination data stored in the second sub-backup area when the power is turned on;
An effect state return process for returning to the effect state before the power interruption based on the sub-backup data stored in the first sub-backup area on the condition that the effect is determined to be normal by the effect state return availability determination process When,
Specific control information reception determination processing for determining whether or not the specific control information is received from the main CPU at power-up;
And
If the sub CPU determines that the specific control information has been received from the main CPU in the specific control information reception determination process, is it possible to return to the effect state before the power is turned off based on the sub backup data? Regardless of whether or not, the effect state return process does not return to the effect state before power-off based on the sub-backup data stored in the first sub-backup area.
It is characterized by that.
According to this feature,Since the sub CPU is backed up every time control information transmitted from the main CPU is received, the sub CPU can be backed up reliably. Furthermore, when the main CPU cannot return to the game state before the power interruption when the power is turned on, specific control information is transmitted to the sub CPU, and the sub CPU also initializes the backup data. Consistency can be achieved.
[0010]
The gaming machine of the present invention is returned in the gaming state return availability determination process.Not possibleIt is preferable to provide an informing means for informing when it is determined.
This way,Main CPUCan inform the outside that an error has occurred.
[0011]
Of the gaming machine of the present inventionSub CPUIsWhen it is determined that the specific control information is received from the main CPU in the specific control information reception determination process,Controlled by the sub CPUIt is preferable to control so that the output of the production peripheral device is in the initial state.
This way,Main CPUOnly by sending an initialization command from the production peripheral device can be returned to the initial state.
[0012]
The gaming machine of the present invention is
A drive voltage generating means mounted on the main control board and generating a drive voltage for driving the IC lower than the supply voltage from the supply voltage supplied to the main control board;
The drive voltage generated by the drive voltage generation means is used as a voltage for driving the main CPU, and the drive voltage is also supplied to the sub-control board, and the drive voltage supplied from the main control board is , Used as a voltage for driving the sub CPU,
The supply voltage isMain CPUUsed as a voltage to drive gaming peripherals controlled by
It is preferable.
This way,The drive voltage generated by the drive voltage generation means is used as a voltage for driving the main CPU, and the same drive voltage is also used as a voltage for driving the sub CPU. The voltage for driving the sub CPU does not become higher, and it is possible to prevent malfunction and breakage of the CPU mounted on each board. Also,Since it is not necessary to separately introduce a voltage for driving the peripheral device for gaming, the configuration of the gaming machine can be simplified.
[0013]
The gaming machine of the present invention is
A drive voltage generating means mounted on the main control board and generating a drive voltage for driving the IC lower than the supply voltage from the supply voltage supplied to the main control board;
The drive voltage generated by the drive voltage generation means includes a voltage for driving the main CPU andSaidMain CPUUsed as a voltage to drive gaming peripherals controlled byThe drive voltage is also supplied to the sub control board, and the drive voltage supplied from the main control board is used as a voltage for driving the sub CPU.
It is preferable.
This way,The drive voltage generated by the drive voltage generation means is used as a voltage for driving the main CPU, and the same drive voltage is also used as a voltage for driving the sub CPU. The voltage for driving the sub CPU does not become higher, and it is possible to prevent malfunction and breakage of the CPU mounted on each board. Also,It is not necessary to separately introduce a voltage for driving a gaming peripheral device, and it is not necessary to separately provide a generating means for generating a voltage for driving a gaming peripheral device, thereby simplifying the configuration of the gaming machine can do.
[0014]
The gaming machine of the present invention is
A drive voltage generating means mounted on the main control board and generating a drive voltage for driving the IC lower than the supply voltage from the supply voltage supplied to the main control board;
The drive voltage generated by the drive voltage generation means is used as a voltage for driving the main CPU, and the drive voltage is also supplied to the sub-control board, and the drive voltage supplied from the main control board is , Used as a voltage for driving the sub CPU,
The drive voltage supplied from the main control board to the sub control board is:Sub CPUUsed as a voltage to drive the production peripherals controlled by
It is preferable.
This way,The drive voltage generated by the drive voltage generation means is used as a voltage for driving the main CPU, and the same drive voltage is also used as a voltage for driving the sub CPU. The voltage for driving the sub CPU does not become higher, and it is possible to prevent malfunction and breakage of the CPU mounted on each board. Also,Since it is not necessary to separately introduce a voltage for driving the performance peripheral device, the configuration of the gaming machine can be simplified.
[0019]
The gaming machine of the present inventionMain CPUIn the main backup process performed byMain backup dataTheIn the main backup areaIt is preferable to perform a process of storing a plurality.
In this way, it is saved in the main backup processMain backup dataCan be stored more accurately.
In the gaming machine of the present invention, the first sub-backup area stores a plurality of the same sub-backup data, and in the sub-backup data update process performed by the sub CPU, a plurality of the same sub-backup data are stored in the first sub-backup area. It is preferable to update all stored previous sub-backup data to the latest sub-backup data.
In this way, the sub-backup data updated by the sub-backup data update process can be stored more accurately.
[0020]
DETAILED DESCRIPTION OF THE INVENTION
Hereinafter, embodiments of the present invention will be described in detail with reference to the drawings.
[0021]
Example 1
[0022]
An upper
[0023]
A lower
[0024]
On the upper left and right sides of the upper
[0025]
The
[0026]
The one-
[0027]
One small winning symbol is drawn on each of the small role notification display portions 20a to 20c provided in the upper portion of the see-through
[0028]
The game over
[0029]
When a start operation is detected during the wait time, the
[0030]
In this
[0031]
The
[0032]
The number-of-
[0033]
The
[0034]
On the right side of the lower upper surface of the upper
[0035]
The one-
[0036]
The
[0037]
A
[0038]
The
[0039]
The medal
[0040]
As shown in FIG. 2, a plurality of types of symbols (in this embodiment, “black 7”, “white 7”, “BAR”, “watermelon”, “bell”, It has
[0041]
Between the
[0042]
From each variable display section of the
[0043]
Each
[0044]
On the upper front surface of the
[0045]
An external output board 205 (to be described later) is attached to a side position of the
[0046]
Below the
[0047]
A
[0048]
On the side of the
[0049]
In the present embodiment, the setting key switch 82 described later is detected to be turned on by an operation of turning on the power in a state where a specific key is inserted into the setting
[0050]
As shown in FIG. 3, an
[0051]
A flow
[0052]
A
[0053]
On the left and right sides of the
[0054]
Next, an operation for a player to play a game (game) and operating states of various devices accompanying the operation will be described.
[0055]
When starting the game, the player first sets a desired number of bets by betting a desired value of value using medals and credits when the
[0056]
When a player inserts one medal from the
[0057]
When the minimum bet number “1” is set as described above, the operation of the
[0058]
Note that the number and shape of the activated lines activated according to the number of bets set such as medals and credits can be arbitrarily changed, and are not limited to the embodiment. . In addition, the number of active lines activated according to the number of bets can be arbitrarily set and changed. For example, when one medal is inserted, all the five winning lines L1, L2, L2 ′, L3, and L3 ′ are changed. It may be activated.
[0059]
If the
[0060]
When the player does not press the
[0061]
When any two of the three reels stop rotating, the same kind of symbols are arranged on any of the winning lines L1, L2, L2 ′, L3, and L3 ′ activated according to the number of bets. If the display is stopped, reach is established.
[0062]
Furthermore, when all the
[0063]
In particular, when a combination of predetermined special symbols is displayed and a big win (special prize) is awarded, medals are paid out, which is different from the normal gaming state and advantageous to the player. That is, a special gaming state in which a large number of medals can be obtained occurs, and a big bonus (hereinafter referred to as BB) or a regular bonus (hereinafter referred to as RB) as described later is given to the player as a gaming value. It has become.
[0064]
The “game value” given to the player by winning in this way is not limited to the valuable value such as medals and credits, but is given to the player in the case of winning a big win as described above. All the benefits related to the game such as BB and RB to be played are included.
[0065]
In the
[0066]
On the other hand, if "Black 7-Black 7-
[0067]
Further, in the case of a normal gaming state (normal game) other than the special gaming state, when a predetermined prize is established on one active line where the same type of symbols are activated, the symbol A predetermined number of medals determined according to the type of the player are awarded to the player. In addition, the symbol of “cherry” drawn on each
[0068]
In this embodiment, black 7-black 7-black 7 (black 7 award), white 7-white 7-white 7 (white 7 award), BAR-BAR-BAR (BAR award), watermelon in the normal gaming state -Watermelon-Watermelon (Watermelon Award), Cherry (Cherry Award), Bell-Bell-Bell (Bell Award), Plum-Plum-Plum (Replay; Replay), etc. , Or the white 7 symbol and the BAR symbol only as a special symbol that is the target of the jackpot prize (BB, RB) as a special prize that is a big prize for the player, other watermelon, cherry, bell or Plum (replay) is a symbol that is a target of a small role winning as a normal winning, which is a small profit for a player.
[0069]
The combination of symbols that are the subject of each award and the number of payout medals (including the winning probability (outtake rate) etc.) corresponding to the combination of the symbols correspond to those in the normal game, BB, and RB. These settings are registered in a winning determination table stored in the
[0070]
FIG. 4 is a block diagram for explaining a connection state between various boards and electrical components provided in the
[0071]
Of the various boards provided in the
[0072]
The
[0073]
The
[0074]
The
[0075]
For example, the setting switch 83, the setting key switch 82, the second reset switch 81, the
[0076]
The
[0077]
Among the switches connected to the
[0078]
The inserted
[0079]
The game
[0080]
The
[0081]
The game over
[0082]
Various lamps and displays connected to the
[0083]
In particular, the “
[0084]
As shown in FIG. 5, the
[0085]
The
[0086]
As shown in FIG. 6, the
[0087]
In the
[0088]
Further, the
[0089]
From the
[0090]
The effect control information in the present invention is information that triggers execution of a predetermined effect when the sub control board receives the effect control information. In the present embodiment, as described later, when the
[0091]
On the
[0092]
The
[0093]
The
[0094]
Similar to the
[0095]
The
[0096]
The
[0097]
Returning to FIG. 5, the detection signal of the
[0098]
Thereby, each
[0099]
On the other hand, the
[0100]
The stop switch signals output from the stop switches 103L, 103C, and 103R are transmitted through signal paths that reciprocate between the
[0101]
Receiving the input of the stop switch signal, the
[0102]
The signal output from the
[0103]
FIG. 7 is a circuit diagram illustrating a configuration example of the
[0104]
The
[0105]
In the present embodiment, a + 8V DC voltage is supplied to the
[0106]
As described above, in this embodiment, the voltage that is supplied to the
[0107]
FIG. 8 is a circuit diagram showing a configuration example around the
[0108]
In this embodiment, as described above, + 8V as the supply voltage supplied to the DC-
[0109]
Further, the + 5V line from the DC-
[0110]
The
[0111]
Note that the voltage for the
[0112]
In this embodiment, the
[0113]
In the case of the present embodiment, the time required for the
[0114]
In this embodiment, the
[0115]
Note that the present invention is not limited to this, and a voltage that is a source of a power supply voltage for driving peripheral devices for games such as switches, sensors, lamps, and displays connected to the
[0116]
FIG. 9 is a circuit diagram illustrating a configuration example around the
[0117]
In this embodiment, as described above, the
[0118]
Further, the + 5V line from the
[0119]
Further, in this embodiment, the voltage at which the
[0120]
In the case of the present embodiment, the time required from when the
[0121]
Next, various control contents executed by the
[0122]
As shown in FIG. 10, when the power is turned on, first, it is confirmed whether or not the setting key switch 82 is on (Sa1). That is, it is confirmed whether the power is turned on based on an operation for changing the set value or initializing the gaming state.
[0123]
When the setting key switch 82 is on, a main initialization process as a game information initialization process for initializing the game state is executed (Sa2), and the setting value of the winning probability can be changed. A setting change process is executed (Sa3).
[0124]
In the main initialization process, as shown in FIG. 11, after performing the process of clearing the register and RAM 212 (Sb1), an initialization command for instructing the initialization of the effect state is set in the command table (Sb2). Then, a command transmission process (Sb3) for transmitting the set initialization command to the
[0125]
Further, in the command transmission processing performed in Sb3, as shown in FIG. 13, the transmission delay time is randomly selected and determined from 0 to 37 ms (Sd1), and the command is transmitted when the determined transmission delay time elapses. The command set on the table is transmitted to the effect control board 201 (Sd2, Sd3).
[0126]
As will be described later, this command sending process is executed in the same manner when various commands that can specify the gaming state are sent, in order to send a command to the
[0127]
In the setting change process, as shown in FIG. 12, the setting switch 83 or the
[0128]
Returning to FIG. 10, when the setting key switch 82 is off in Sa1, it is confirmed whether or not it is at the time of recovery from the power failure (Sa4). Whether or not the power failure has been recovered is confirmed by a power-off flag set at the time of power-off.
[0129]
If it is at the time of recovery from a power failure, a data check (parity check in this embodiment) of the backup RAM area in the
[0130]
If the check result is normal, the main backup data in the
[0131]
If the comparison result is normal, all the registers are restored from the main backup data in the backup area in the RAM 212 (Sa9), the power-off flag is cleared (Sa10), and the routine returns to the routine before the power-off. That is, the game state is restored when the power is turned off.
[0132]
If the result of the data check and the comparison result are not normal, the game state cannot be returned to the state when the power is turned off, so an error code indicating that the game state cannot be returned to the state before the power is turned off is displayed. The information is displayed on the
[0133]
When the setting change process described above is completed, or when the main initialization process in step Sa12 is completed, the process proceeds to a loop process that repeatedly executes the game control process (Sa13).
[0134]
As shown in FIG. 14, in the game control process, first, an initial setting for preparing for the game start is executed (Se1).
[0135]
Next, BET processing for determining the bet amount when the
[0136]
Note that if there are further medals inserted from the state where the maximum bet number (3 BET in this embodiment) is set until the
[0137]
Next, with the start of the game by pressing the
[0138]
Next, a reel rotation process for rotating the
[0139]
Next, the player presses the
[0140]
Further, in this embodiment, only when the internal winning flag corresponding to any prize is set by the internal lottery processing described above, the combination of symbols corresponding to the prize is arranged on a predetermined active line. Stop control, and if the internal winning flag corresponding to any award is not set, stop control so that the combination of symbols corresponding to the award will not be aligned on the activated effective line in the end To do. In other words, unless any prize is won internally by the internal lottery process, each prize is not won, and each prize is generated on average during a repeated game.
[0141]
Next, when it is determined in Se5 that the rotation of all the
[0142]
A process based on the set content set corresponding to the winning content determined in Se6 is executed (Se7). Specifically, processing of medal payout processing for the set number of payout medals and game state change (change from normal game state to special game state, or change from special game state to normal game state, etc.) To do.
[0143]
Thus, in the game control process, various controls are performed according to the progress of the game. Further, in this game control process, a process of transmitting various commands that can specify the game state at that time to the
[0144]
As described above, various commands for the
[0145]
FIG. 15 is a flowchart showing a main power failure interrupt process as a main backup process executed in response to the NMI based on the voltage drop signal from the
[0146]
In the main power failure interruption process, first, interruption is prohibited (Sf1). In the main power failure interrupt process, a checksum generation process is performed to ensure the storage of data in the
[0147]
Next, it is confirmed whether or not the power-off flag is already set (Sf2). If the power-off flag is already set, the subsequent processing is not performed. As a result, after the power is turned on, before the power-off flag is cleared, that is, before the return of the gaming state is completed, an inconvenience such as an NMI being generated and the main backup data being overwritten can be avoided.
[0148]
If the power-off flag is not set, the following processing is executed.
[0149]
First, all output ports are turned off (Sf3). Then, the contents of each register, that is, main backup data as game information capable of specifying the game state at that time is stored in the
[0150]
Next, various control contents executed by the
[0151]
As shown in FIG. 16, when the power is turned on, first, it is confirmed whether backup data is stored (Sg1). Whether or not the backup data is stored is confirmed by whether or not the data is stored in the backup RAM area of the
[0152]
When the backup data is stored, it waits in a state of waiting for reception of the initialization command transmitted from the
[0153]
If the initialization command is not received even after the command reception waiting time elapses, a data check (parity check in this embodiment) of the backup RAM area in the
[0154]
If the check result is normal, the sub-backup data in the
[0155]
If the comparison result is normal, all the registers are restored from the sub-backup data in the backup area in the RAM 232 (Sg8), and the routine before the power interruption is returned to. That is, the production state is restored when the power is turned off.
[0156]
If the result of the data check and the comparison result are not normal, the effect state cannot be returned to the state at the time of power-off, so a sub-initialization process for initializing the effect state is executed (Sg9). When it is confirmed that the sub-backup data is not stored in Sg1, or when an initialization command is received from the
[0157]
In the sub-initialization process, as shown in FIG. 17, after the process of clearing the register and RAM 232 (Sh1), the necessary initial value setting process (Sh2) is performed. Further, the output state of various lamps, display devices, speakers, and the like controlled by the
[0158]
When the sub-initialization process is completed, it enters a state of waiting for receiving various commands transmitted from the game control board 200 (Sg10), and every time a command is received from the
[0159]
FIG. 18 is a flowchart showing a sub-backup process that is executed every time a command indicating a gaming state is received from the
[0160]
In the sub-backup process, first, interrupt prohibition is set (Si1). In the sub-backup processing, checksum generation processing is performed to ensure the storage of data in the
[0161]
Next, the contents of each register, that is, sub-backup data as effect information that can specify the effect state at that time is stored in the
[0162]
As described above, in the
[0163]
Also, in the
[0164]
Further, when the
[0165]
Further, in the
[0166]
Further, in the
[0167]
Further, in the
[0168]
In the
[0169]
In the
[0170]
Further, in the
[0171]
The present invention is not limited to this, and at least a predetermined trigger other than when the power is turned off, for example, the sub-backup process may be executed by an interrupt process executed at predetermined intervals. The sub-backup process may be executed when a specific effect is executed.
[0172]
In the
[0173]
The present invention is not limited to this. For example, when a command indicating a specific gaming state is received or each time a command is received a predetermined number of times, the sub-backup process may be performed.
[0174]
Further, in the
[0175]
Although the embodiments of the present invention have been described with reference to the drawings, the present invention is not limited to these embodiments, and modifications and additions within the scope of the present invention are included in the present invention. Needless to say.
[0176]
For example, in the above-described embodiment, the
[0177]
Moreover, in the said Example, when the voltage supplied to the
[0178]
In the embodiment, a normal slot machine capable of playing a game using medals and credits is used as a gaming machine. However, the present invention is not limited to this, and a game using a pachinko ball is used. It is also applicable to slot machines that perform gambling, complete credit type slot machines that can be played using credits without medals being discharged to the outside, and image type slot machines that display variable display devices as images Needless to say, the types of these gaming machines are not limited.
[0179]
Each element in the first embodiment corresponds to the present invention as follows.
[0180]
A gaming machine (slot machine 1) capable of executing a predetermined game (game),
Control the gaming stateMain CPU (CPU 211)When,
A main memory (RAM 212) used as a work memory of the main CPU (CPU 211);
Control the productionSub CPU (CPU 231)When,
A sub memory (RAM 232) used as a work memory of the sub CPU (CPU 231);
A power-off determining means (power monitoring IC 224) for determining the occurrence of power-off when a predetermined power-off condition is satisfied;
With
The main memory (RAM 212) has a main backup area (backup RAM area) in which main backup data for returning the gaming state is stored,
The sub memory (RAM 232) includes a work area used as a work memory for the sub CPU (CPU 231) and a first sub backup area (a backup area for the RAM 232) in which sub backup data for returning the performance state is stored. 1) to 2), and a second sub-backup area (parity data storage area of the RAM 232) in which data for determining whether the data in the first sub-backup area is correct (parity data) is stored, and
The main CPU (CPU 211)
Control information transmission processing for transmitting, to the sub CPU (CPU 231), control information (command) that can specify the control state of the main CPU at that time according to the gaming state controlled by the main CPU (CPU 211);
A main backup process for storing the main backup data in the main backup area (the backup RAM area of the RAM 212) when the power interruption determining means (the power monitoring IC 224) determines the occurrence of a power interruption;
A game state return possibility determination process for determining whether or not it is possible to return to the game state before the power is turned off based on the data stored in the main backup area (the backup RAM area of the RAM 212) when the power is turned on;
A game for returning to a gaming state before power-off based on main backup data stored in the main backup area (backup RAM area of the RAM 212) when it is determined that the game state can be returned by the gaming state return possibility determination process. State recovery processing,
A main backup data initialization process for initializing main backup data stored in the main backup area (a backup RAM area of the RAM 212) when it is determined by the gaming state return possibility determination process that the game state cannot be returned;
When the main backup data stored in the main backup area (the backup RAM area of the RAM 212) is initialized by the main backup data initialization process, specific control information (initialization) is given to the sub CPU (CPU 231). Command) to transmit specific control information,
And
The sub CPU (CPU 231)
When the control information (command) transmitted from the main CPU (CPU 211) is received, an effect is executed to execute an effect corresponding to the control state of the main CPU (CPU 211) specified by the received control information (command). Execution process,
Only when the control information (command) transmitted from the main CPU (CPU 211) is received, the previous sub-backup data stored in the first sub-backup area (the
Each time the control information (command) transmitted from the main CPU (CPU 211) is received and the sub-backup process is performed, the data in the first sub-backup area (the
When the power is turned on, the first sub-backup area (the
On the condition that it is determined to be normal by the effect state return availability determination process, based on the sub-backup data stored in the first sub-backup area (the
Specific control information reception determination processing for determining whether or not the specific control information (initialization command) is received from the main CPU (CPU 211) at power-on;
And
When the sub CPU (CPU 231) determines that the specific control information (initialization command) is received from the main CPU (CPU 211) in the specific control information reception determination process, the sub CPU (CPU 231) supplies power based on the sub backup data. Regardless of whether or not it is possible to return to the effect state before the interruption, based on the sub-backup data stored in the first sub-backup area (
[0184]
Claims of the invention2Is returned in the game state return availability determination process.Not possibleWhen the determination is made, a notification means (game number display section 32) for notifying that effect is provided.
[0185]
Claims of the invention3IsSub CPU (CPU 231)IsWhen it is determined that the specific control information (initialization command) is received from the main CPU (CPU 211) in the specific control information reception determination process,Controlled by the sub CPU (CPU 231)Control is performed so that the output of the production peripheral device is in the initial state.
[0186]
Claims of the invention4Is
In order to drive an IC that is mounted on the main control board (game control board 200) and is lower than the supply voltage (+ 8V) from the supply voltage (+ 8V) supplied to the main control board (game control board 200). Drive voltage generating means (DC-DC converter 223) for generating a drive voltage (+ 5V) of
The drive voltage (+ 5V) generated by the drive voltage generating means (DC-DC converter 223) is used as a voltage for driving the main CPU (CPU 211), and the drive voltage (+ 5V) is used for the sub-control board. The drive voltage (+ 5V) supplied to the (effect control board 201) and supplied from the main control board (game control board 200) is used as a voltage for driving the sub CPU (CPU 231).
The supply voltage (+ 8V)Main CPU (CPU 211)Is used as a voltage to drive the gaming peripheral device controlled by.
[0187]
Claims of the invention5Is
In order to drive an IC that is mounted on the main control board (game control board 200) and is lower than the supply voltage (+ 8V) from the supply voltage (+ 8V) supplied to the main control board (game control board 200). Drive voltage generating means (DC-DC converter 223) for generating a drive voltage (+ 5V) of
The drive voltage (+ 5V) generated by the drive voltage generation means (DC-DC converter 223) is a voltage for driving the main CPU (CPU 211) andSaidMain CPU (CPU 211)Used as a voltage to drive gaming peripherals controlled byAt the same time, the drive voltage (+ 5V) is also supplied to the sub control board (production control board 201), and the drive voltage (+ 5V) supplied from the main control board (game control board 200) is the sub CPU (
[0188]
Claims of the invention6Is
In order to drive an IC that is mounted on the main control board (game control board 200) and is lower than the supply voltage (+ 8V) from the supply voltage (+ 8V) supplied to the main control board (game control board 200). Drive voltage generating means (DC-DC converter 223) for generating a drive voltage (+ 5V) of
The drive voltage (+ 5V) generated by the drive voltage generating means (DC-DC converter 223) is used as a voltage for driving the main CPU (CPU 211), and the drive voltage (+ 5V) is used for the sub-control board. The drive voltage (+ 5V) supplied to the (effect control board 201) and supplied from the main control board (game control board 200) is used as a voltage for driving the sub CPU (CPU 231).
The drive voltage (+ 5V) supplied from the main control board (game control board 200) to the sub control board (production control board 201) is:Sub CPU (CPU 231)Is used as a voltage for driving a peripheral device for performance controlled by the.
[0193]
Claims of the invention7SaidMain CPU (CPU 211)In the main backup process performed byMain backup dataTheIn the main backup area (the backup RAM area of the RAM 212)Process to save multiple.
According to an eighth aspect of the present invention, in the first sub-backup area (the
[0194]
(Example 2)
A second embodiment of the present invention will be described with reference to the drawings. FIG. 19 is a front view of a
[0195]
As shown in FIG. 19, the
[0196]
Near the center of the
[0197]
An open /
[0198]
The
[0199]
A
[0200]
In the
[0201]
The hit ball fired from the hit ball launching device enters the
[0202]
The rotation of the image in the
[0203]
When the combination of images in the
[0204]
In this embodiment, the operation of turning on the power while pressing the reset button (not shown) provided on the back surface of the
[0205]
FIG. 20 is a block diagram showing a configuration of the
[0206]
Of these boards, the
[0207]
The
[0208]
Further, according to the data given from the
[0209]
The
[0210]
In addition, the
[0211]
Further, the
[0212]
From the
[0213]
The prize ball control microcomputer mounted on the prize
[0214]
The prize
[0215]
As shown in FIG. 21, the variable
[0216]
The variable
[0217]
The
[0218]
On the
[0219]
The
[0220]
The
[0221]
The
[0222]
The
[0223]
The
[0224]
Further, the
[0225]
FIG. 22 is a block diagram showing the configuration of the
[0226]
The
[0227]
In this embodiment, an AC voltage of 24 V AC is supplied to the prize
[0228]
As described above, in this embodiment, the voltage supplied to the
[0229]
FIG. 23 is a circuit diagram showing a configuration example around the
[0230]
In the present embodiment, as described above, +8 V as the supply voltage supplied to the DC-
[0231]
The + 5V line from the DC-
[0232]
The
[0233]
Note that the voltage for the
[0234]
In this embodiment, the
[0235]
In the case of the present embodiment, the time required until the
[0236]
In this embodiment, the
[0237]
The present invention is not limited to this, and a voltage that is a source of a power supply voltage for driving gaming peripheral devices such as switches, sensors, lamps, and displays connected to the
[0238]
FIG. 24 is a block diagram showing a configuration around the CPU for power monitoring and power backup in the variable
[0239]
As shown in FIG. 24, +5 V generated by the DC-
[0240]
In the present embodiment, as described above, the power supply voltage is used as the driving voltage for the peripheral devices for production such as the variable
[0241]
The + 5V line from the
[0242]
In this embodiment, the voltage at which the
[0243]
In the case of the present embodiment, the time required from the
[0244]
Next, various control contents executed by the
[0245]
When the power is turned on, the
[0246]
In the main initialization process, a command transmission process for transmitting an initialization command to the variable
[0247]
If the
[0248]
In the case of recovery from a power failure, the backup RAM area data in the
[0249]
If these results are normal, all the registers are restored from the main backup data in the backup area in the
[0250]
Further, if the result of the data check and the comparison result are not normal, the gaming state cannot be returned to the state when the power is turned off, so the main initialization process is executed to initialize the gaming state. Even when it is confirmed that the power failure is not restored, the main initialization process is executed.
[0251]
When the above-described setting change process is completed or when the main initialization process is completed, the above-described update process of the random number value used for the big hit lottery and the timer interrupt process executed every predetermined period (2 ms in this embodiment) The presence or absence of the timer interrupt flag set by the above is confirmed, and if the timer interrupt flag is set, the process proceeds to a loop process that repeatedly executes the game control process.
[0252]
Further, when a power failure occurs and an NMI based on a voltage drop signal from the power
[0253]
Next, various control contents executed by the
[0254]
When the power is turned on, the
[0255]
If the initialization command is not received even after the command reception waiting time elapses, the backup RAM area data is checked in the
[0256]
If these results are normal, all the registers are restored from the sub-backup data in the backup area in the
[0257]
If the result of the data check and the comparison result are not normal, the effect state cannot be returned to the state when the power is turned off, so the sub-initialization process is executed to initialize the effect state. Even when it is confirmed that the backup data is not saved, the sub-initialization process is executed.
[0258]
In the sub-initialization process, the output state of the display, lamp, speaker, and the like controlled by the variable
[0259]
When the sub-initialization process is completed, a state of waiting for reception of various commands transmitted from the
[0260]
In the sub-backup process that is executed each time a command indicating a gaming state is received from the
[0261]
As described above, in the
[0262]
In the
[0263]
Further, when the game state is initialized by initializing the register and
[0264]
Further, in the
[0265]
Further, in the
[0266]
Further, in the
[0267]
In the
[0268]
In the
[0269]
In the
[0270]
The present invention is not limited to this, and at least a predetermined trigger other than when the power is turned off, for example, the sub-backup process may be executed by an interrupt process executed at predetermined intervals. The sub-backup process may be executed when a specific effect is executed.
[0271]
In the
[0272]
The present invention is not limited to this. For example, when a command indicating a specific gaming state is received or each time a command is received a predetermined number of times, the sub-backup process may be performed.
[0273]
In the
[0274]
As described above, the second embodiment of the present invention has been described with reference to the drawings. However, the present invention is not limited to these embodiments, and modifications and additions within the scope of the present invention are included in the present invention. Needless to say.
[0275]
For example, in the above-described embodiment, the
[0276]
In the above embodiment, it is determined that the power supply has been cut off when the voltage supplied to the
[0277]
Further, in the above embodiment, a normal pachinko machine capable of performing a game using a pachinko ball is used as a gaming machine, but the present invention is not limited to this, and an enclosure in which the pachinko ball circulates is used. Needless to say, the present invention can be applied to a pachinko machine of an image type, and further to an image-type pachinko machine, and the type of these gaming machines is not limited.
[0278]
A gaming machine (pachinko machine 600) capable of executing a predetermined game (game),
Control the gaming stateMain CPU (CPU 656)When,
A main memory (RAM 655) used as a work memory of the main CPU (CPU 656);
Control the productionSub CPU (
A sub memory (
A power-off determining means (power monitoring IC 902) for determining the occurrence of a power-off when a predetermined power-off condition is satisfied;
With
The main memory (RAM 655) has a main backup area (a backup RAM area of the RAM 655) in which main backup data for returning the gaming state is stored.
The sub memory (
The main CPU (CPU 656)
Control information for transmitting to the sub CPUs (
A main backup process for storing the main backup data in the main backup area (a backup RAM area of the RAM 655) when the power interruption determining means (the power monitoring IC 902) determines the occurrence of a power interruption;
A game state return possibility determination process for determining whether or not it is possible to return to the game state before power-off based on the data stored in the main backup area (the backup RAM area of the RAM 655) when the power is turned on;
A game for returning to the gaming state before power-off based on the main backup data stored in the main backup area (backup RAM area of the RAM 655) when it is determined that the game state can be returned by the gaming state return possibility determination process. State recovery processing,
A main backup data initialization process for initializing main backup data stored in the main backup area (a backup RAM area of the RAM 655) when it is determined that the game state cannot be returned by the gaming state return possibility determination process;
When the main backup data stored in the main backup area (the backup RAM area of the RAM 655) is initialized by the main backup data initialization process, specific control is performed for the sub CPUs (
And
The sub CPUs (
When the control information (command) transmitted from the main CPU (CPU 656) is received, the effect that executes the effect according to the control state of the main CPU (CPU 656) specified by the received control information (command) Execution process,
Only when the control information (command) transmitted from the main CPU (CPU 656) is received, the previous sub stored in the first sub backup area (the
Each time the control information (command) transmitted from the main CPU (CPU 656) is received and the sub-backup processing is performed, the first sub-backup area (the
When the power is turned on, the first sub-backup area (
Based on sub-backup data stored in the first sub-backup area (the
Specific control information reception determination processing for determining whether or not the specific control information (initialization command) is received from the main CPU (CPU 656) at power-on;
And
When the sub CPU (
[0279]
[0283]
Claims of the invention2Is returned in the game state return availability determination process.Not possibleWhen the determination is made, notification means (variable display unit 609) for notifying that effect is provided.
[0284]
Claims of the invention3IsSub CPU (
[0285]
Claims of the invention4Is
The IC is mounted on the main control board (game control board 631) and drives the IC lower than the supply voltage (+ 8V) from the supply voltage (+ 8V) supplied to the main control board (game control board 631). Drive voltage generating means (DC-DC converter 921) for generating a drive voltage (+ 5V) of
The drive voltage (+ 5V) generated by the drive voltage generating means (DC-DC converter 921) is used as a voltage for driving the main CPU (CPU 656), and the drive voltage (+ 5V) is used for the sub-control board. (Variable
The supply voltage (+ 8V) drives game peripheral devices (
[0286]
Claims of the invention5Is
The IC is mounted on the main control board (game control board 631) and drives the IC lower than the supply voltage (+ 8V) from the supply voltage (+ 8V) supplied to the main control board (game control board 631). Drive voltage generating means (DC-DC converter 921) for generating a drive voltage (+ 5V) of
The drive voltage (+ 5V) generated by the drive voltage generation means (DC-DC converter 921) is a voltage for driving the main CPU (CPU 656) andSaidMain CPU (CPU 656)Used as a voltage to drive gaming peripherals controlled byAt the same time, the drive voltage (+ 5V) is also supplied to the sub control board (variable
[0287]
Claims of the invention6Is
The IC is mounted on the main control board (game control board 631) and drives the IC lower than the supply voltage (+ 8V) from the supply voltage (+ 8V) supplied to the main control board (game control board 631). Drive voltage generating means (DC-DC converter 921) for generating a drive voltage (+ 5V) of
The drive voltage (+ 5V) generated by the drive voltage generating means (DC-DC converter 921) is used as a voltage for driving the main CPU (CPU 656), and the drive voltage (+ 5V) is used for the sub-control board. (Variable
The driving voltage (+ 5V) supplied from the main control board (game control board 631) to the sub control board (variable
[0292]
Claims of the invention7SaidMain CPU (CPU 656)In the main backup process performed byMain backup dataTheIn the main backup area (backup RAM area of the RAM 655)Process to save multiple.
According to an eighth aspect of the present invention, a plurality of the same sub-backup data is stored in the first sub-backup area (the
[0293]
【The invention's effect】
The present invention has the following effects.
[0294]
(A) According to the invention of
[0298]
(bClaim2According to the invention of the section,Main CPUCan inform the outside that an error has occurred.
[0299]
(cClaim3According to the invention of the section,Main CPUOnly by sending an initialization command from the production peripheral device can be returned to the initial state.
[0300]
(dClaim4According to the invention of the section,The drive voltage generated by the drive voltage generation means is used as a voltage for driving the main CPU, and the same drive voltage is also used as a voltage for driving the sub CPU. The voltage for driving the sub CPU does not become higher, and it is possible to prevent malfunction and breakage of the CPU mounted on each board. Also,Since it is not necessary to separately introduce a voltage for driving the peripheral device for gaming, the configuration of the gaming machine can be simplified.
[0301]
(eClaim5According to the invention of the section,The drive voltage generated by the drive voltage generation means is used as a voltage for driving the main CPU, and the same drive voltage is also used as a voltage for driving the sub CPU. The voltage for driving the sub CPU does not become higher, and it is possible to prevent malfunction and breakage of the CPU mounted on each board. Also,It is not necessary to separately introduce a voltage for driving a gaming peripheral device, and it is not necessary to separately provide a generating means for generating a voltage for driving a gaming peripheral device, thereby simplifying the configuration of the gaming machine can do.
[0302]
(fClaim6According to the invention of the section,The drive voltage generated by the drive voltage generation means is used as a voltage for driving the main CPU, and the same drive voltage is also used as a voltage for driving the sub CPU. The voltage for driving the sub CPU does not become higher, and it is possible to prevent malfunction and breakage of the CPU mounted on each board. Also,Since it is not necessary to separately introduce a voltage for driving the performance peripheral device, the configuration of the gaming machine can be simplified.
[0307]
(gClaim7According to the invention of the item, it is stored in the main backup processMain backup dataCan be stored more accurately.
(H) According to the invention of
[Brief description of the drawings]
FIG. 1 is a front view showing a slot machine according to a first embodiment to which the present invention is applied.
2 is an internal structural diagram of the slot machine of FIG. 1. FIG.
3 is a rear view of the front door of the slot machine of FIG. 1. FIG.
FIG. 4 is a block diagram illustrating an overall configuration of the slot machine according to the first embodiment.
FIG. 5 is a block diagram showing a circuit configuration in the slot machine of the first embodiment.
FIG. 6 is a diagram illustrating a configuration of a RAM in the slot machine according to the first embodiment.
7 is a circuit diagram showing a configuration of a power supply board in the slot machine of
FIG. 8 is a circuit diagram showing a configuration around a CPU of a game control board in the slot machine of the first embodiment.
FIG. 9 is a circuit diagram showing a configuration around a CPU of an effect control board in the slot machine of the first embodiment.
FIG. 10 is a flowchart showing control contents executed by the control unit of the game control board in the slot machine of the first embodiment.
FIG. 11 is a flowchart showing details of main initialization processing in FIG. 10;
12 is a flowchart showing details of reset processing in FIG. 10;
13 is a flowchart showing details of command transmission processing in FIG. 12;
14 is a flowchart showing details of the game control process in FIG.
FIG. 15 is a flowchart showing a main power failure interrupt process performed by the control unit of the game control board in the slot machine of the first embodiment.
FIG. 16 is a flowchart showing control contents executed by the control unit of the effect control board in the slot machine of the first embodiment.
FIG. 17 is a flowchart showing details of sub-initialization processing in FIG. 16;
18 is a flowchart showing details of sub-backup processing in FIG. 16. FIG.
FIG. 19 is a front view showing a pachinko machine according to a second embodiment to which the present invention is applied.
FIG. 20 is a block diagram illustrating an overall configuration of a pachinko machine according to the second embodiment.
FIG. 21 is a block diagram illustrating a circuit configuration in the pachinko machine according to the second embodiment.
FIG. 22 is a circuit diagram showing a configuration of a power supply board in the pachinko machine according to the second embodiment.
FIG. 23 is a circuit diagram showing a configuration around a CPU of a game control board in the pachinko machine of the second embodiment.
FIG. 24 is a circuit diagram illustrating a configuration around a CPU of a variable display control board (sound control board, lamp control board) in the pachinko machine according to the second embodiment.
[Explanation of symbols]
1 slot machine
2a housing
2b Front door
3 Locking device
3a Keyhole
4 upper decorative frame
5 winning design explanation panel
6 game panels
7 Lower decorative frame
8 Title panel
9 Medal payout hole
10 Ashtray
11 Medal tray
12a, 12b Sound emission part
13 Sound emission part
14 perspective windows
15 Liquid crystal display
20a, 20b Small role notification display section
21 One-sheet betting display
22, 23 Two-sheet betting display section
24, 25 3 sheets bet display section
26 Game over display
27 Replay display section
28 Weight display area
29 Start display
30 Input instruction display section
31 credit display
32 game count display
33 Payout display
34 medal insertion part
35 Medal jam release button
36a Single BET button
36b MAXBET button
37 Checkout button
38 Start lever
39 Stop button unit
40L, 40C, 40R Stop button
41-45 Game effect lamp part
50 Variable display device
51L, 51C, 51R reel
52 reel unit
53 Reel concealment member
54L, 54C, 54R reel motor
55 reel lamp
56 reel sensor
57 Hopper tank
58 Guide rail
59 Overflow tank
60 Full sensor
61 Payout medal sensor
62 Hopper motor
63 Medal outlet
64 power supply unit
65 Main switch
66 Second reset button
67 Setting button
68 Automatic checkout selection switch
69 Stopper selection switch
70 Setting key insertion part
71 medal selector
72 Unauthorized Medal Discharge Department
73 Return medal flow path
80 Main switch
81 Second reset switch
82 Setting key switch
83 Setting switch
84 Power cord
85 Backboard
86, 87 side plate
100 1-sheet BET switch
101 MAXBET switch
102 Start switch
103L, 103C, 103R Stop switch
104 Checkout switch
105 First reset switch
106 medal sensor
107 Flow path switching solenoid
108 game number display
109 credit indicator
110 Payout indicator
111 Input instruction lamp
112 Single betting lamp
113, 114 Two-sheet betting lamp
115, 116 3 betting lamps
117 Game Overramp
118 Start lamp
119 Replay lamp
120 Bonus notification lamp
121a, 121b BET button lamp
122L, 122C, 122R Operation valid lamp
130-134 Game effect lamp
135 Liquid crystal display
136a, 136b, 137 Speaker
138 Fluorescent light
139 Weight lamp
140a, 140b, 140c Small role notification lamp
200 Game control board
201 Production control board
202 Power supply board
203 Reel Relay Board
204 Reel lamp relay board
205 External output board
210 Control unit
211 CPU
212 RAM
213 ROM
214 I / O port
215 Switch circuit
216 Motor circuit
217 Initial reset circuit
218 Clock generation circuit
219 Pulse divider circuit
220 Buffer circuit
221 random number generator
222 Sampling circuit
223 DC-DC converter
224 Power supply monitoring IC
225 diode
226 capacitor
230 Control unit
231 CPDU
232 RAM
233 ROM
234 I / O port
235 Speaker drive circuit
236 Display drive circuit
237 Lamp drive circuit
238 IC for power monitoring
239 diode
240 capacitors
301 connector
302 Rectifier circuit
303 DC-DC converter
304 transformer
500 storage case
550 storage case
600 Pachinko machine
602 Glass door frame
603 Drum supply tray
604 Surplus ball tray
605 Operation knob
606 game board
607 Game area
608 Variable display device
609 Variable display
610 Variable display
611 Passing gate
612 Gate switch
613 ball exit
614 Start prize opening
615 Variable winning ball device
616 Solenoid
617 Start switch
618 Start winning memory indicator
619 Winners
619a prize opening switch
620 Opening and closing plate
621 Solenoid
622 V count switch
623 count switch
625 decorative lamp
626 Out mouth
627 Speaker
628a Game effect LED
628b Game effect lamp
629 Reset switch
630 Setting switch
631 Game control board (main board)
635 Lamp control board
636 Microcomputer for lamp control
636a CPU
636b RAM
636c ROM
636d I / O port
637 Lamp drive circuit
638 Prize ball control board
651 prize ball lamp
652 Out-of-ball lamp
653 Basic circuit
654 ROM
655 RAM
656 CPU
657 I / O port
658 Switch circuit
659 Solenoid circuit
660 lamp LED circuit
664 Information output circuit
665 Initial reset circuit
667 Address decode circuit
670 sound control board
671 Microcomputer for sound control
671a CPU
671b RAM
671c ROM
671d I / O port
672 Audio drive circuit
680 Variable display control board
681 Microcomputer for variable display control
681a CPU
681b RAM
681c ROM
681d I / O port
682 Display drive circuit
691 Launch Control Board
694 Ball launch motor
697 Ball dispenser
700 card unit
751 Available indicator lamp
752 fraction display switch
753 Connecting table direction indicator
754 Card insertion indicator lamp
755 card slot
756 Card unit lock
902 Power supply monitoring IC
910 Power supply board
911 transformer
912 Rectifier circuit
913 DC-DC converter
915 connector
921 DC-DC converter
922 diode
923 capacitor
924 diode
925 capacitor
L1, L2, L2 ', L3, L3' winning line
Claims (8)
遊技状態の制御を行うメインCPUと、
前記メインCPUのワークメモリとして使用されるメインメモリと、
演出の制御を行うサブCPUと、
前記サブCPUのワークメモリとして使用されるサブメモリと、
所定の電源断条件が成立した場合に、電源断の発生を判別する電源断判別手段と、
を備え、
前記メインメモリは、遊技状態を復帰させるためのメインバックアップデータが記憶されるメインバックアップ領域を有し、
前記サブメモリは、前記サブCPUのワークメモリとして使用されるワーク領域と、演出状態を復帰させるためのサブバックアップデータが記憶される第1のサブバックアップ領域、及び該第1のサブバックアップ領域のデータの正誤判定用データが記憶される第2のサブバックアップ領域と、を別個に有し、
前記メインCPUは、
該メインCPUが制御する遊技状態に応じてその時点のメインCPUの制御状態を特定可能な制御情報を、前記サブCPUに対して送信する制御情報送信処理と、
前記電源断判別手段が電源断の発生を判別した場合に、前記メインバックアップデータを前記メインバックアップ領域に保存するメインバックアップ処理と、
電源投入時に、前記メインバックアップ領域に保存されているデータに基づいて電源断前の遊技状態に復帰可能であるか否かを判別する遊技状態復帰可否判別処理と、
該遊技状態復帰可否判別処理により復帰可能であると判別した場合に、前記メインバックアップ領域に保存されているメインバックアップデータに基づいて電源断前の遊技状態に復帰させる遊技状態復帰処理と、
前記遊技状態復帰可否判別処理により復帰可能でないと判別した場合に、前記メインバックアップ領域に保存されているメインバックアップデータを初期化するメインバックアップデータ初期化処理と、
前記メインバックアップデータ初期化処理により前記メインバックアップ領域に保存されているメインバックアップデータを初期化する場合に、前記サブCPUに対して特定の制御情報を送信する特定制御情報送信処理と、
を行い、
前記サブCPUは、
前記メインCPUから送信された制御情報を受信したときに、該受信した制御情報により特定される前記メインCPUの制御状態に応じた演出を実行する演出実行処理と、
前記メインCPUから送信された制御情報を受信したときに限り、前記第1のサブバックアップ領域に記憶されている前回のサブバックアップデータを、該制御情報を受信したときの演出状態に復帰させるための最新のサブバックアップデータに更新するサブバックアップデータ更新処理と、
前記メインCPUから送信された制御情報を受信し、前記サブバックアップ処理が行われる毎に、前記第1のサブバックアップ領域のデータを用いて正誤判定用データを算出し、前記第2のサブバックアップ領域に保存されている前回の正誤判定用データを該算出した最新の正誤判定用データに更新する正誤判定用データ更新処理と、
電源投入時に、前記第2のサブバックアップ領域に保存されている正誤判定用データに基づいて前記第1のサブバックアップ領域のデータが正常か否かを判定する演出状態復帰可否判別処理と、
該演出状態復帰可否判別処理により正常であると判定したことを条件に、前記第1のサブバックアップ領域に保存されているサブバックアップデータに基づいて電源断前の演出状態に復帰させる演出状態復帰処理と、
電源投入時に、前記メインCPUから前記特定の制御情報を受信したか否かを判別する特定制御情報受信判別処理と、
を行い、
前記サブCPUは、前記特定制御情報受信判別処理において前記メインCPUから前記特定の制御情報を受信したと判別した場合に、前記サブバックアップデータに基づいて電源断前の演出状態に復帰可能であるか否かに関わらず、前記演出状態復帰処理により前記第1のサブバックアップ領域に保存されているサブバックアップデータに基づいて電源断前の演出状態に復帰させない
ことを特徴とする遊技機。A gaming machine capable of performing a predetermined game,
A main CPU for controlling the gaming state;
A main memory used as a work memory of the main CPU;
A sub CPU for controlling the production;
A sub memory used as a work memory of the sub CPU;
A power-off determining means for determining the occurrence of power-off when a predetermined power-off condition is satisfied;
With
The main memory has a main backup area for storing main backup data for returning the gaming state,
The sub memory includes a work area used as a work memory of the sub CPU, a first sub backup area in which sub backup data for restoring the presentation state is stored, and data of the first sub backup area And a second sub-backup area in which the data for correctness / incorrectness determination is stored separately.
The main CPU is
Control information transmission processing for transmitting to the sub CPU control information capable of specifying the control state of the main CPU at that time according to the gaming state controlled by the main CPU;
A main backup process for storing the main backup data in the main backup area when the power-off determining unit determines the occurrence of a power-off,
A game state return possibility determination process for determining whether or not it is possible to return to the game state before the power cut off based on the data stored in the main backup area when the power is turned on;
A game state return process for returning to the game state before the power-off based on the main backup data stored in the main backup area when it is determined that the game state can be returned by the game state return possibility determination process;
A main backup data initialization process for initializing the main backup data stored in the main backup area when it is determined that the game state return possibility determination process is not returnable;
Specific control information transmission processing for transmitting specific control information to the sub CPU when initializing main backup data stored in the main backup area by the main backup data initialization processing;
And
The sub CPU is
When the control information transmitted from the main CPU is received, an effect execution process for executing an effect according to the control state of the main CPU specified by the received control information;
Only when the control information transmitted from the main CPU is received, the previous sub-backup data stored in the first sub-backup area is restored to the effect state when the control information is received. Sub-backup data update processing to update to the latest sub-backup data,
Each time the control information transmitted from the main CPU is received and the sub-backup process is performed, correctness determination data is calculated using the data of the first sub-backup area, and the second sub-backup area Correct / wrong judgment data update processing for updating the previous true / wrong judgment data stored in the latest correct / wrong judgment data,
An effect state return availability determination process for determining whether or not the data in the first sub-backup area is normal based on the correctness / incorrectness determination data stored in the second sub-backup area when the power is turned on;
An effect state return process for returning to the effect state before the power interruption based on the sub-backup data stored in the first sub-backup area on the condition that the effect is determined to be normal by the effect state return availability determination process When,
Specific control information reception determination processing for determining whether or not the specific control information is received from the main CPU at power-up;
And
If the sub CPU determines that the specific control information has been received from the main CPU in the specific control information reception determination process, is it possible to return to the effect state before the power is turned off based on the sub backup data? Regardless of whether or not, the gaming machine is not restored to the stage before the power is turned off based on the sub-backup data stored in the first sub-backup area by the stage-state restoration process .
前記駆動電圧生成手段により生成された駆動電圧は、前記メインCPUを駆動させる電圧として使用されるとともに、該駆動電圧は前記サブ制御基板にも供給され、該メイン制御基板から供給された駆動電圧は、前記サブCPUを駆動させる電圧として使用され、
前記供給電圧は、前記メインCPUが制御する遊技用周辺機器を駆動させる電圧として使用される
請求項1〜3のいずれかにに記載の遊技機。 A drive voltage generating means mounted on the main control board and generating a drive voltage for driving the IC lower than the supply voltage from the supply voltage supplied to the main control board;
The drive voltage generated by the drive voltage generation means is used as a voltage for driving the main CPU, and the drive voltage is also supplied to the sub-control board, and the drive voltage supplied from the main control board is , Used as a voltage for driving the sub CPU,
The supply voltage, the gaming machine according to any crab claims 1 to 3, wherein the main CPU is used as a voltage for driving the peripheral device for a game to be controlled.
前記駆動電圧生成手段により生成された駆動電圧は、前記メインCPUを駆動させる電圧及び前記メインCPUが制御する遊技用周辺機器を駆動させる電圧として使用されるとともに、該駆動電圧は前記サブ制御基板にも供給され、該メイン制御基板から供給された駆動電圧は、前記サブCPUを駆動させる電圧として使用される
請求項1〜4のいずれかに記載の遊技機。 A drive voltage generating means mounted on the main control board and generating a drive voltage for driving the IC lower than the supply voltage from the supply voltage supplied to the main control board;
The drive voltage generated by the drive voltage generation means is used as a voltage for driving the main CPU and a voltage for driving a game peripheral device controlled by the main CPU , and the drive voltage is applied to the sub-control board. is also supplied, the drive voltage supplied from the main control board, the gaming machine according to claim 1 which is used as a voltage for driving the sub CPU.
前記駆動電圧生成手段により生成された駆動電圧は、前記メインCPUを駆動させる電圧として使用されるとともに、該駆動電圧は前記サブ制御基板にも供給され、該メイン制御基板から供給された駆動電圧は、前記サブCPUを駆動させる電圧として使用され、
前記メイン制御基板からサブ制御基板に供給された前記駆動電圧は、前記サブCPUが制御する演出用周辺機器を駆動させる電圧として使用される
請求項1〜5のいずれかに記載の遊技機。 A drive voltage generating means mounted on the main control board and generating a drive voltage for driving the IC lower than the supply voltage from the supply voltage supplied to the main control board;
The drive voltage generated by the drive voltage generation means is used as a voltage for driving the main CPU, and the drive voltage is also supplied to the sub-control board, and the drive voltage supplied from the main control board is , Used as a voltage for driving the sub CPU,
The gaming machine according to any one of claims 1 to 5 , wherein the drive voltage supplied from the main control board to the sub control board is used as a voltage for driving a peripheral device for presentation controlled by the sub CPU .
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2001391575A JP4023660B2 (en) | 2001-12-25 | 2001-12-25 | Game machine |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2001391575A JP4023660B2 (en) | 2001-12-25 | 2001-12-25 | Game machine |
Publications (3)
Publication Number | Publication Date |
---|---|
JP2003190556A JP2003190556A (en) | 2003-07-08 |
JP2003190556A5 JP2003190556A5 (en) | 2007-10-04 |
JP4023660B2 true JP4023660B2 (en) | 2007-12-19 |
Family
ID=27599129
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2001391575A Expired - Fee Related JP4023660B2 (en) | 2001-12-25 | 2001-12-25 | Game machine |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP4023660B2 (en) |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP4909664B2 (en) * | 2006-07-21 | 2012-04-04 | 株式会社大一商会 | Pachinko machine |
JP2009273658A (en) * | 2008-05-14 | 2009-11-26 | Daito Giken:Kk | Game table |
JP7364235B2 (en) * | 2020-11-30 | 2023-10-18 | 株式会社サンセイアールアンドディ | gaming machine |
-
2001
- 2001-12-25 JP JP2001391575A patent/JP4023660B2/en not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
JP2003190556A (en) | 2003-07-08 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP4153217B2 (en) | Game machine | |
JP4156634B2 (en) | Game machine | |
JP3884953B2 (en) | Game machine | |
JP4082567B2 (en) | Slot machine | |
JP4201115B2 (en) | Game machine | |
JP3884954B2 (en) | Game machine | |
JP5594999B2 (en) | Slot machine | |
JP2003180965A6 (en) | Gaming machine | |
JP4768932B2 (en) | Slot machine | |
JP6250001B2 (en) | Slot machine | |
JP4156633B2 (en) | Game machine | |
JP4258794B2 (en) | Game machine | |
JP4023658B2 (en) | Game machine | |
JP3889618B2 (en) | Game machine | |
JP4031018B2 (en) | Game machine | |
JP3889617B2 (en) | Game machine | |
JP6286126B2 (en) | Game machine | |
JP4023660B2 (en) | Game machine | |
JP4023659B2 (en) | Game machine | |
JP4023657B2 (en) | Game machine | |
JP3889619B2 (en) | Game machine | |
JP4023661B2 (en) | Game machine | |
JP4657156B2 (en) | Slot machine | |
JP4258795B2 (en) | Game machine | |
JP5787378B2 (en) | Slot machine |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20040831 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20070820 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20070925 |
|
RD04 | Notification of resignation of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7424 Effective date: 20070927 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20070927 |
|
R150 | Certificate of patent or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20101012 Year of fee payment: 3 |
|
S531 | Written request for registration of change of domicile |
Free format text: JAPANESE INTERMEDIATE CODE: R313531 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20101012 Year of fee payment: 3 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20101012 Year of fee payment: 3 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20101012 Year of fee payment: 3 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20111012 Year of fee payment: 4 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20111012 Year of fee payment: 4 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20121012 Year of fee payment: 5 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20121012 Year of fee payment: 5 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20131012 Year of fee payment: 6 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R157 | Certificate of patent or utility model (correction) |
Free format text: JAPANESE INTERMEDIATE CODE: R157 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
LAPS | Cancellation because of no payment of annual fees |