JP3753948B2 - Group III nitride compound semiconductor manufacturing method and group III nitride compound semiconductor device - Google Patents

Group III nitride compound semiconductor manufacturing method and group III nitride compound semiconductor device Download PDF

Info

Publication number
JP3753948B2
JP3753948B2 JP2001098065A JP2001098065A JP3753948B2 JP 3753948 B2 JP3753948 B2 JP 3753948B2 JP 2001098065 A JP2001098065 A JP 2001098065A JP 2001098065 A JP2001098065 A JP 2001098065A JP 3753948 B2 JP3753948 B2 JP 3753948B2
Authority
JP
Japan
Prior art keywords
group iii
iii nitride
nitride compound
compound semiconductor
layer
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP2001098065A
Other languages
Japanese (ja)
Other versions
JP2002299252A (en
Inventor
正好 小池
誠二 永井
一義 冨田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Toyoda Gosei Co Ltd
Toyota Central R&D Labs Inc
Original Assignee
Toyoda Gosei Co Ltd
Toyota Central R&D Labs Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Toyoda Gosei Co Ltd, Toyota Central R&D Labs Inc filed Critical Toyoda Gosei Co Ltd
Priority to JP2001098065A priority Critical patent/JP3753948B2/en
Priority to TW91102217A priority patent/TW538460B/en
Priority to PCT/JP2002/002318 priority patent/WO2002080242A1/en
Priority to US10/473,075 priority patent/US7163876B2/en
Priority to EP02703977A priority patent/EP1376664A4/en
Publication of JP2002299252A publication Critical patent/JP2002299252A/en
Application granted granted Critical
Publication of JP3753948B2 publication Critical patent/JP3753948B2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Landscapes

  • Led Devices (AREA)
  • Semiconductor Lasers (AREA)

Description

【0001】
【発明の属する技術分野】
本発明は、III族窒化物系化合物半導体の製造方法及び半導体素子に関する。尚、III族窒化物系化合物半導体とは、例えばAlN、GaN、InNのような2元系、AlxGa1-xN、AlxIn1-xN、GaxIn1-xN(いずれも0<x<1)のような3元系、AlxGayIn1-x-yN(0<x<1, 0<y<1, 0<x+y<1)の4元系を包括した一般式AlxGayIn1-x-yN(0≦x≦1, 0≦y≦1, 0≦x+y≦1)で表されるものがある。なお、本明細書においては、特に断らない限り、単にIII族窒化物系化合物半導体と言う場合は、伝導型をp型あるいはn型にするための不純物がドープされたIII族窒化物系化合物半導体をも含んだ表現とする。
【0002】
【従来の技術】
III族窒化物系化合物半導体は、例えば発光素子とした場合、発光スペクトルが紫外から赤色の広範囲に渡る直接遷移型の半導体であり、発光ダイオード(LED)やレーザダイオード(LD)等の発光素子に応用されている。また、そのバンドギャップが広いため、他の半導体を用いた素子よりも高温において安定した動作を期待できることから、FET等トランジスタへの応用も盛んに開発されている。また、ヒ素(As)を主成分としていないことで、環境面からも様々な半導体素子一般への開発が期待されている。このIII族窒化物系化合物半導体では、サファイアを基板とし、その上に形成した素子の他、シリコン(Si)基板を用いるものがある。
【0003】
シリコン(Si)基板上にIII族窒化物系化合物半導体を形成すると、シリコン(Si)基板とIII族窒化物系化合物半導体との格子定数のミスフィットにより常に応力がかかった状態でエピタキシャル成長を行うこととなる。また、シリコン(Si)基板とIII族窒化物系化合物半導体との熱膨張率の差は、降温時にその応力を増大させ、III族窒化物系化合物半導体層に多数のクラック(断裂)を生じさせることとなる。これにより、発光素子その他の素子を形成した領域にクラック(断裂)が生じた場合はその素子は不良品となり、歩留まりが極めて悪いものとなっていた。
【0004】
そこで例えば、各素子形成領域の大きさ(1mm2以下)に成長領域を区分し、当該成長領域以外に窓枠状のマスクを形成する技術がある。これにより各領域が小さくなること、また隣接する領域からの応力等が伝播しないことによりクラック(断裂)の発生を抑制し、且つクラックが発生したとしても当該クラックの発生した素子領域のみにとどめることができる。
【0005】
【発明が解決しようとする課題】
しかしこのようにクラックが発生しないよう選択成長をさせても、実際には応力緩和が十分に行えず、特に貫通転位は減少しなかった。即ち、クラック(断裂)の発生はそれによる応力緩和を意味するので、そのクラックを抑制すると、貫通転位には応力がかかったままの状態となり、エピタキシャル成長中に各貫通転位を消滅(上方への伝播の阻止)させることは却って阻害されることとなっていた。
【0006】
本発明は上記の課題を解決するためになされたものであり、その目的とするところは、III族窒化物系化合物半導体のエピタキシャル成長において、クラック(断裂)の抑制と、貫通転位の減少とを同時に成すことである。
【0007】
【課題を解決するための手段】
上記の課題を解決するため、請求項1に記載の発明によれば、基板上にIII族窒化物系化合物半導体をエピタキシャル成長により得るIII族窒化物系化合物半導体の製造方法において、基板表面に、III族窒化物系化合物半導体がエピタキシャル成長しないマスク材を格子状に形成し、基板表面を各々分離して露出させる工程と、各々分離して露出された基板表面上方に、2つの異なる温度範囲で、同一又は異なる組成のIII族窒化物系化合物半導体を交互に2回以上ずつ形成した歪み緩和層を形成する工程と、所望のIII族窒化物系化合物半導体を歪み緩和層の上に形成する工程とを含み、基板表面上方に形成されるIII族窒化物系化合物半導体が隣同士各々分離して形成されることを特徴とする。ここでマスク材の形状である格子状とは、方形の窓部を有するものでなくても良い。例えば蜂の巣状のように、多角形の窓部を有するものでも良い。また、2つの異なる温度範囲とは、交互に形成する際、2種類の温度が各々完全には同一温度でなくても良いことを意味する。
【0008】
また、請求項2に記載の発明によれば、2つの異なる温度範囲は、200℃以上600℃以下と900℃以上1200℃以下とであることを特徴とする。また、請求項3に記載の発明によれば、200℃以上600℃以下で形成されるIII族窒化物系化合物半導体層は厚さ10nm以上100nm以下、900℃以上1200℃以下で形成されるIII族窒化物系化合物半導体層は厚さ200nm以上1μm以下であることを特徴とする
【0009】
また、請求項4に記載の発明によれば、各々分離して露出された基板表面の面積が、1mm2以下であることを特徴とする。また、請求項5に記載の発明によれば、各々分離して露出された基板表面の面積が、0.3mm2以下であることを特徴とする。
【0010】
また、請求項6に記載の発明によれば、基板がシリコン(Si)から成ることを特徴とする。また、請求項7に記載の発明によれば、マスク材が主として二酸化ケイ素(SiO2)から成ることを特徴とする。また、請求項8に記載の発明によれば、製造工程中に基板と上層のIII族窒化物系化合物半導体とが化学反応を起こさないよう、各々分離して露出された基板表面に主として単結晶から成る反応防止層を形成する工程を含むことを特徴とする。ここで主として単結晶から成る反応防止層とは、基板表面近傍の結晶状態はともかく、当該反応防止層が単結晶を形成する温度等の条件で形成されることを意味する。また、請求項9に記載の発明によれば、反応防止層の厚さが、100nm以上1μm以下であることを特徴とする。また、請求項10に記載の発明によれば、反応防止層が、III族窒化物系化合物半導体であってIII族中のアルミニウム(Al)の組成がモル比30%以上であることを特徴とする。
【0011】
また、請求項11に記載の発明は、請求項1乃至請求項10のいずれか1項に記載のIII族窒化物系化合物半導体の製造方法により得られたIII族窒化物系化合物半導体層上に形成したことを特徴とするIII族窒化物系化合物半導体素子である。また、請求項12に記載の発明は、請求項1乃至請求項10のいずれか1項に記載のIII族窒化物系化合物半導体の製造方法により得られたIII族窒化物系化合物半導体層上に、異なるIII族窒化物系化合物半導体層を積層することにより得られることを特徴とするIII族窒化物系化合物半導体発光素子である。
【0012】
【作用及び発明の効果】
III族窒化物系化合物半導体がエピタキシャル成長しないマスク材を格子状に形成し、基板表面を各々分離して露出させることで、III族窒化物系化合物半導体をエピタキシャル成長させる領域を各々独立した小さな領域とすることができる。こののち2つの異なる温度範囲で、同一又は異なる組成のIII族窒化物系化合物半導体を交互に形成した歪み緩和層を形成することで基板と上層との応力を緩和することができ、貫通転位の発生を抑制し、又はエピタキシャル上層で貫通転位を消滅させることが可能となる。この上に形成する所望のIII族窒化物系化合物半導体は、クラックを防止しつつ、貫通転位を抑制したものとすることができる。歪み緩和層は交互に形成される層が多いほど応力が緩和されるので、低温成長層と高温成長層は各々2層以上形成することが望ましい(請求項1)。
【0013】
2つの異なる温度範囲は、200℃以上600℃以下と900℃以上1200℃以下とし、低温で成長した層と高温で成長とした層を交互に形成することが望ましい。低温成長層において応力が緩和され、高温成長層が単結晶層となることで上層ほど応力が緩和され、貫通転位の抑制された層とすることができる(請求項2)。低温成長層は薄く、高温成長層は厚くすることが望ましく、各々10nm以上100nm以下と、200nm以上1μm以下とすることが望ましい(請求項3)
【0014】
各々分離して露出された基板表面の面積は、0.01mm2以上1mm2以下であることが望ましく、更には0.01mm2以上0.3mm2以下であることが望ましい。1mm2越える露出面に形成されるエピタキシャル成長層は数μmの厚さに形成すると応力からクラックの発生が非常に多くなる。0.3mm2以下の露出面とすると、各エピタキシャル形成領域は1素子単位程度となり、歩留まりを更に上げることができる(請求項4、5)。0.01mm2未満とすると1素子に対して十分な大きさではなくなってしまう。
【0015】
本発明は、III族窒化物系化合物半導体との熱膨張率の差が大きいシリコン(Si)基板である場合に特に有効である(請求項6)。また、マスク材としては二酸化ケイ素(SiO2)を用いることが簡便である(請求項7)。露出した基板表面に主として単結晶から成る反応防止層を形成することで、製造工程中、即ちエピタキシャル成長、電極形成、フォトリソグラフ、エッチングその他の処理、昇温及び室温への降温の際に応力により、基板と上層のIII族窒化物系化合物半導体とが化学反応を起こさないようにすることができる(請求項8)。反応防止層の厚さは少なくとも100nm必要であり(請求項9)、その組成はIII族中のアルミニウム(Al)の組成がモル比30%以上であるIII族窒化物系化合物半導体であることがより望ましい(請求項10)。これにより、例えばシリコン(Si)基板と窒化ガリウム(GaN)との間にAlGaNを形成する場合、シリコン(Si)基板と窒化ガリウム(GaN)とが直接接しないことでこれらの間で窒素原子が移動して窒化ケイ素と金属ガリウムその他が生成することを防ぐことができる。その他、III族窒化物系化合物半導体と条件により反応を起こし得る基板との間に反応防止層を形成することは有用である。
【0016】
上記のように形成した所望のIII族窒化物系化合物半導体層に任意の素子を形成したもの、或いは、異なるIII族窒化物系化合物半導体層を積層して発光素子としたものは、クラックの発生も貫通転位の抑制も同時になされるので歩留まりが高く、且つ高品質の素子又は発光素子とすることができる(請求項11、12)。また、成長領域を区切ることにより、基板全体に成長する場合よりも格段に基板のそりが低減できるため、素子作製プロセスでの歩留まりが向上する。
【0017】
【発明の実施の形態】
図1は、本発明の具体的な一実施例における構成を示す断面図である。シリコン(Si)基板1に、酸化ケイ素(SiO2)から成るマスク材2が形成される。マスク材2は窓枠状に形成され、窓部はシリコン(Si)基板1面が露出される。次に露出したシリコン(Si)基板1面に、エピタキシャル成長によりAlGaNから成る反応防止層3が形成される。反応防止層3は、シリコン(Si)基板1と上層のIII族窒化物系化合物半導体の反応を防ぐためのものであり、主として単結晶から成る。次に、多層膜から成る歪み緩和層4がエピタキシャル成長により形成される。歪み緩和層4は、異なる温度範囲で形成されるGaN層411と412、AlGaN層421と422を交互に積層したものである。歪み緩和層4の上に、所望のIII族窒化物系化合物半導体層であるGaN層5がエピタキシャル成長により形成される。ここで、反応防止層3、歪み緩和層4、GaN層5から成る積層部は、隣の露出した基板1面に形成された反応防止層3’、歪み緩和層4’、GaN層5’から成る積層部とは、エピタキシャル成長の際に接続しない条件で形成される。即ち、マスク材2の端部上方に歪み緩和層4やIII族窒化物系化合物半導体層5が形成されたとしても、マスク材2の中央部まで覆われない条件でエピタキシャル成長を行う。具体的には、窓枠状のマスク材2の、枠幅を十分にとることで容易に達成される。尚、反応防止層3、歪み緩和層4、GaN層5から成る積層部は、図2(a)のようにマスク材2上部で基板1面に対し垂直面を有していても、また、図2(b)のように斜めの面であっても、どちらも本願発明に包含される。図1及び図3以下では、図2(a)の形式で記載するが、いずれの場合も図2(b)のような積層を排除するものではない。
【0018】
上記の発明の実施の形態としては、次の中からそれぞれ選択することができる。
【0019】
基板上にIII族窒化物系化合物半導体を順次積層を形成する場合は、基板としてはサファイア、シリコン(Si)、炭化ケイ素(SiC)、スピネル(MgAl2O4)、LiGaO2、NdGaO3、ZnO、MgOその他の無機結晶基板、リン化ガリウム又は砒化ガリウムのようなIII-V族化合物半導体あるいは窒化ガリウム(GaN)その他のIII族窒化物系化合物半導体等を用いることができる。勿論、窒化ガリウム(GaN)その他のIII族窒化物系化合物半導体膜を形成した基板、特にバッファ層として或いは更に厚膜を形成した基板を用いても良い。
【0020】
III族窒化物系化合物半導体層を形成する方法としては有機金属気相成長法(MOCVD又はMOVPE)が好ましいが、分子線気相成長法(MBE)、ハライド気相成長法(Halide VPE)、液相成長法(LPE)等を用いても良く、各層を各々異なる成長方法で形成しても良い。
【0021】
III族窒化物系化合物半導体は、III族元素の組成の一部は、ボロン(B)、タリウム(Tl)で置き換えても、また、窒素(N)の組成一部をリン(P)、ヒ素(As)、アンチモン(Sb)、ビスマス(Bi)で置き換えても本発明を実質的に適用できる。また、これら元素を組成に表示できない程度のドープをしたものでも良い。例えば組成にインジウム(In)、ヒ素(As)を有しないIII族窒化物系化合物半導体であるAlxGa1-xN(0≦x≦1)に、アルミニウム(Al)、ガリウム(Ga)よりも原子半径の大きなインジウム(In)、又は窒素(N)よりも原子半径の大きなヒ素(As)をドープすることで、窒素原子の抜けによる結晶の拡張歪みを圧縮歪みで補償し結晶性を良くしても良い。この場合はアクセプタ不純物がIII族原子の位置に容易に入るため、p型結晶をアズグローンで得ることもできる。このようにして結晶性を良くすることで本願発明と合わせて更に貫通転位を100乃至1000分の1程度にまで下げることもできる。なお、発光素子として構成する場合は、本来III族窒化物系化合物半導体の2元系、若しくは3元系を用いることが望ましい。
【0022】
n型のIII族窒化物系化合物半導体層を形成する場合には、n型不純物として、Si、Ge、Se、Te、C等IV族元素又はVI族元素を添加することができる。また、p型不純物としては、Zn、Mg、Be、Ca、Sr、Ba等II族元素又はIV族元素を添加することができる。これらを複数或いはn型不純物とp型不純物を同一層にドープしても良い。
【0023】
本願と組み合わせていわゆる横方向エピタキシャル成長を行う構成としても良い。即ち、基板露出面上方の領域毎に、種々の横方向エピタキシャル成長により貫通転位を減らす構成を組み合わせても良い。横方向エピタキシャル成長としては成長面が基板に垂直となるものが望ましいが、基板に対して斜めのファセット面のまま成長するものでも良い。この際、段差の底部に底面の無い、断面がV字状のものでも良い。
【0024】
本願の基板露出面を区画するマスク材は、多結晶シリコン、多結晶窒化物半導体等の多結晶半導体、酸化珪素(SiOx)、窒化珪素(SiNx)、酸化チタン(TiOX)、酸化ジルコニウム(ZrOX)等の酸化物、窒化物、チタン(Ti)、タングステン(W)のような高融点金属、これらの多層膜をもちいることができる。これらの成膜方法は蒸着、スパッタ、CVD等の気相成長法の他、任意である。
【0025】
反応防止層は、基板と上層のIII族窒化物系化合物半導体が製造工程中に反応しないようにするものである。例えばシリコン(Si)基板とGaNとは、間に層がないか、又は間に薄い層のみある場合は、製造工程中に応力により反応が促進され、GaNから窒素原子が移動し、シリコン(Si)基板と窒化ケイ素を形成することが知られている。そこで、単結晶で厚いものが良く、アルミニウム(Al)を多く含むIII族窒化物系化合物半導体AlxGayIn1-x-yN(例えばx≧0.3)が好ましい。アルミニウム(Al)と窒素の結合が強いため、シリコン(Si)とGaNが反応し難くなるためである。また、いわゆるバッファ層的な非晶質でなく、主として単結晶であることが重要である。
【0026】
歪み緩和層は、非晶質の層と単結晶の層とを積層する。非晶質の層と単結晶の層を1周期として複数周期形成しても良く、繰り返しは任意周期で良い。繰り返しは多いほど結晶性が良くなる。非晶質の層としては低温で成長したIII族窒化物系化合物半導体が好ましく、アルミニウム(Al)を含む層が更に好ましい。単結晶の層としては高温で成長したIII族窒化物系化合物半導体が好ましく、伝導性のドーパントを入れることを除外して考えれば2元系のIII族窒化物系化合物半導体が更に好ましい。尚、単結晶の層にインジウム(In)その他の原子半径の大きい元素をドープしても良い。
【0027】
電極形成、或いは横方向エピタキシャル成長を用いる場合にIII族窒化物系化合物半導体をエッチングをするときは反応性イオンエッチング(RIE)が望ましいが、任意のエッチング方法を用いることができる。基板面に垂直な側面を形成するのでないものとして、異方性エッチングにより例えば底部に底面の無い、断面がV字状のものを形成しても良い。
【0028】
上記の貫通転位の抑制された領域を有するIII族窒化物系化合物半導体の上部にFET、発光素子等の半導体素子を形成することができる。発光素子の場合は、発光層は多重量子井戸構造(MQW)、単一量子井戸構造(SQW)の他、ホモ構造、ヘテロ構造、ダブルヘテロ構造のものが考えられるが、pin接合或いはpn接合等により形成しても良い。
【0029】
以下、発明の具体的な実施例に基づいて説明する。実施例として発光素子をあげるが、本発明は下記実施例に限定されるものではなく、任意の素子に適用できるIII族窒化物系化合物半導体の製造方法を開示している。
【0030】
本発明のIII族窒化物系化合物半導体は、有機金属化合物気相成長法(以下「MOVPE」と示す)による気相成長により製造された。用いられたガスは、アンモニア(NH3)とキャリアガス(H2又はN2)とトリメチルガリウム(Ga(CH3)3,以下「TMG」と記す)とトリメチルアルミニウム(Al(CH3)3,以下「TMA」と記す)、トリメチルインジウム(In(CH3)3,以下「TMI」と記す)、シクロペンタジエニルマグネシウム(Mg(C5H5)2、以下「Cp2Mg」と記す)である。
【0031】
〔第1実施例〕
n型のシリコン(Si)基板1の(111)面に、スパッタリングにより酸化シリコン(SiO2)膜2を500nmの厚さに形成した。これをフォトリソグラフによりレジストマスクを形成してバッファードHFのウエットエッチングにより、酸化シリコン(SiO2)膜を窓枠状に残して除去した。窓枠は幅50μm、酸化シリコン(SiO2)膜2の除去されたシリコン(Si)基板1の(111)面は300μm×300μmの方形状となった。こうして多数の各々分離された、300μm×300μmの方形状のシリコン(Si)基板1の露出面が形成された。
【0032】
次にn型のシリコン(Si)基板1を1100℃に保持し、TMA、TMG、SiH4及びNH3を導入して、300μm×300μmの方形状に露出したシリコン(Si)基板1の(111)面に300nmの厚さのn-AlGaN:Si層から成る反応防止層3を形成した。形成されたn-AlGaN:Si層3のAlとGaのモル比は約3:7であった。
【0033】
次に、TMG、SiH4及びNH3を導入して、n-AlGaN:Si層から成る反応防止層3の上に、500nmの厚さのn-GaN:Si層411を形成した。次に、n型のシリコン(Si)基板1の温度を500℃に下げ、TMA、TMG、SiH4及びNH3を導入して、20nmの厚さのn-AlGaN:Si層421を形成した。n-AlGaN:Si層421のAlとGaのモル比は約3:7となった。次にn型のシリコン(Si)基板1の温度を1100℃に上げ、TMG、SiH4及びNH3を導入して、500nmの厚さのn-GaN:Si層412を形成した。更にn型のシリコン(Si)基板1の温度を500℃に下げ、TMA、TMG、SiH4及びNH3を導入して、20nmの厚さのn-AlGaN:Si層422を形成した。n-AlGaN:Si層422のAlとGaのモル比は約3:7となった。このようにして、1100℃の高温で500nmの厚さに形成したn-GaN:Si層411、412と、500℃の低温で20nmの厚さに形成したn-AlGaN:Si層421、422とを交互に形成して成る厚さ約1μmの歪み緩和層4を形成した。
【0034】
次に、n型のシリコン(Si)基板1の温度を1100℃に上げ、TMG、SiH4及びNH3を導入して、歪み緩和層4の上に、5μmの厚さのn-GaN:Si層5を形成した。こののち、このように形成したn-GaN:Si層5は、窓枠状の酸化シリコン(SiO2)膜2により各々分離された300μm×300μmの方形状に露出したシリコン(Si)基板1面上方に形成されており、一部窓枠状の酸化シリコン(SiO2)膜2のエッジ上方に歪み緩和層4やn-GaN:Si層5が形成されていても隣の300μm×300μmの方形状に露出したシリコン(Si)基板1面上方に形成された歪み緩和層4’やn-GaN:Si層5’とは分離されたままであった。このように形成したn-GaN:Si層5を20℃/分で降温し室温に戻したが、クラックは発生していなかった。
【0035】
〔第2実施例〕
第1実施例と同様に、300μm×300μmの方形状に露出したシリコン(Si)基板1の(111)面上の歪み緩和層4を有するn-GaN:Si層5を積層し、続けて次のようにIII族窒化物系化合物半導体を積層して図3に示す発光ダイオード100を形成した。
【0036】
n-GaN:Si層5の上に、シリコン(Si)ドープのAl0.15Ga0.85Nから成るnクラッド層106、発光層107、マグネシウム(Mg)ドープのAl0.15Ga0.85Nから成るpクラッド層108、マグネシウム(Mg)ドープのGaNから成るpコンタクト層109を形成した。次にpコンタクト層109上に金(Au)から成る電極110を、シリコン基板1裏面にアルミニウム(Al)から成る電極111を形成した。このようにして形成した発光ダイオード(LED)100は素子寿命及び発光効率が著しく向上した。
【0037】
〔第3実施例〕
第1実施例と同様に、300μm×300μmの方形状に露出したシリコン(Si)基板1の(111)面上の歪み緩和層4を有するn-GaN:Si層5を積層し、続けて次のようにIII族窒化物系化合物半導体を積層して図4に示すレーザダイオード200を形成した。
【0038】
n-GaN:Si層5の上に、シリコン(Si)ドープのAl0.15Ga0.85Nから成るnクラッド層206、シリコン(Si)ドープのGaNから成るnガイド層207、MQW構造の発光層208、マグネシウム(Mg)ドープのGaNから成るpガイド層209、マグネシウム(Mg)ドープのAl0.15Ga0.85Nから成るpクラッド層210、マグネシウム(Mg)ドープのGaNから成るpコンタクト層211を形成した。次にpコンタクト層211上に金(Au)から成る電極212を、シリコン基板1裏面にアルミニウム(Al)から成る電極213を形成した。このようにして形成したレーザダイオード(LD)100は素子寿命及び発光効率が著しく向上した。
【図面の簡単な説明】
【図1】 本発明の具体的な第1の実施例に係るIII族窒化物系化合物半導体の製造工程を示す断面図。
【図2】 第1実施例におけるエピタキシャル成長層の側面の詳細を示す断面図。
【図3】 本発明の具体的な第2の実施例に係るIII族窒化物系化合物半導体発光素子の構成を示す断面図。
【図4】 本発明の具体的な第3の実施例に係るIII族窒化物系化合物半導体発光素子の構成を示す断面図。
【符号の説明】
1 シリコン(Si)基板
2 酸化シリコン(SiO2)膜
3 n-AlGaN:Siから成る反応防止層
4 歪み緩和層
411、412 歪み緩和層を形成する高温成長n-GaN:Si層
421、422 歪み緩和層を形成する低温成長n-AlGaN:Si層
5 GaN層
100 発光ダイオード
200 レーザダイオード
106、206 n-AlGaNクラッド層
207 n-GaNガイド層
107、208 発光層
209 p-GaNガイド層
108、210 p-AlGaNクラッド層
109、211 p-GaN層
110、212 p電極
111、213 n電極
[0001]
BACKGROUND OF THE INVENTION
The present invention relates to a method for producing a group III nitride compound semiconductor and a semiconductor element. The group III nitride compound semiconductor is, for example, a binary system such as AlN, GaN, InN, Al x Ga 1-x N, Al x In 1-x N, Ga x In 1-x N (whichever Also includes ternary systems such as 0 <x <1) and quaternary systems of Al x Ga y In 1-xy N (0 <x <1, 0 <y <1, 0 <x + y <1) general formula is Al x Ga y in 1-xy N (0 ≦ x ≦ 1, 0 ≦ y ≦ 1, 0 ≦ x + y ≦ 1) with those represented. In this specification, unless otherwise specified, the group III nitride compound semiconductor is simply referred to as a group III nitride compound semiconductor doped with an impurity for making the conductivity type p-type or n-type. An expression that also includes
[0002]
[Prior art]
Group III nitride compound semiconductors, for example, when used as light-emitting elements, are direct transition semiconductors whose emission spectrum covers a wide range from ultraviolet to red, and are used in light-emitting elements such as light-emitting diodes (LEDs) and laser diodes (LDs). Applied. In addition, since the band gap is wide, stable operation can be expected at a higher temperature than elements using other semiconductors. Therefore, applications to transistors such as FETs have been actively developed. In addition, since it does not contain arsenic (As) as the main component, it is expected to develop various semiconductor devices in general from the environmental viewpoint. Some of these Group III nitride compound semiconductors use sapphire as a substrate and a silicon (Si) substrate in addition to elements formed thereon.
[0003]
When a group III nitride compound semiconductor is formed on a silicon (Si) substrate, epitaxial growth should always be performed under stress due to a lattice constant misfit between the silicon (Si) substrate and the group III nitride compound semiconductor. It becomes. In addition, the difference in thermal expansion coefficient between the silicon (Si) substrate and the group III nitride compound semiconductor increases the stress when the temperature is lowered, causing a number of cracks in the group III nitride compound semiconductor layer. It will be. As a result, when a crack occurs in a region where a light emitting element or other element is formed, the element becomes a defective product, and the yield is extremely poor.
[0004]
Therefore, for example, there is a technique in which the growth region is divided into the size of each element formation region (1 mm 2 or less) and a window frame-shaped mask is formed in addition to the growth region. As a result, each region becomes smaller, and the occurrence of cracks (breaks) is suppressed by not transmitting stress from adjacent regions, and even if a crack occurs, it should be limited to the element region where the crack has occurred. Can do.
[0005]
[Problems to be solved by the invention]
However, even if selective growth is performed so that cracks do not occur in this way, stress relaxation cannot actually be performed sufficiently, and threading dislocations in particular did not decrease. That is, the occurrence of a crack (fracture) means stress relaxation caused by the crack. Therefore, if the crack is suppressed, the threading dislocation remains stressed, and each threading dislocation disappears during the epitaxial growth (propagation upward). It was to be obstructed on the contrary.
[0006]
The present invention has been made to solve the above-described problems, and the object of the present invention is to suppress cracks and reduce threading dislocations simultaneously in the epitaxial growth of group III nitride compound semiconductors. Is to do.
[0007]
[Means for Solving the Problems]
In order to solve the above-mentioned problems, according to the invention described in claim 1, in the method for producing a group III nitride compound semiconductor obtained by epitaxial growth of a group III nitride compound semiconductor on a substrate, Forming a mask material in which a group nitride-based compound semiconductor is not epitaxially grown in a lattice shape, separating the substrate surface from each other, and exposing the substrate surface above each separately exposed substrate surface in two different temperature ranges; Or a step of forming a strain relaxation layer in which group III nitride compound semiconductors of different compositions are alternately formed twice or more and a step of forming a desired group III nitride compound semiconductor on the strain relaxation layer. And a group III nitride compound semiconductor formed above the substrate surface is formed separately from each other. Here, the lattice shape as the shape of the mask material does not have to have a rectangular window portion. For example, it may have a polygonal window like a honeycomb. Two different temperature ranges mean that the two types of temperatures do not have to be completely the same when they are alternately formed.
[0008]
According to the invention described in claim 2, the two different temperature ranges are 200 ° C. or more and 600 ° C. or less and 900 ° C. or more and 1200 ° C. or less. According to the third aspect of the present invention, the group III nitride compound semiconductor layer formed at 200 ° C. to 600 ° C. has a thickness of 10 nm to 100 nm and is formed at 900 ° C. to 1200 ° C. III. The group nitride compound semiconductor layer has a thickness of 200 nm to 1 μm .
[0009]
According to a fourth aspect of the present invention, the area of the substrate surface that is separately exposed is 1 mm 2 or less. According to a fifth aspect of the present invention, the area of the substrate surface exposed separately is 0.3 mm 2 or less.
[0010]
According to a sixth aspect of the present invention, the substrate is made of silicon (Si). According to a seventh aspect of the present invention, the mask material is mainly composed of silicon dioxide (SiO 2 ). According to the invention described in claim 8 , the single crystal is mainly formed on the surface of the substrate which is separately exposed so that the substrate and the upper group III nitride compound semiconductor do not cause a chemical reaction during the manufacturing process. And a step of forming a reaction preventing layer. Here, the reaction prevention layer mainly composed of a single crystal means that the reaction prevention layer is formed under conditions such as the temperature at which the single crystal is formed, regardless of the crystalline state in the vicinity of the substrate surface. According to the ninth aspect of the present invention, the thickness of the reaction preventing layer is 100 nm or more and 1 μm or less. According to the invention of claim 10 , the reaction preventing layer is a group III nitride compound semiconductor, and the composition of aluminum (Al) in group III is 30% or more in molar ratio. To do.
[0011]
The invention according to claim 11 is provided on a group III nitride compound semiconductor layer obtained by the method for producing a group III nitride compound semiconductor according to any one of claims 1 to 10. A Group III nitride compound semiconductor device characterized by being formed. The invention according to claim 12 is provided on a group III nitride compound semiconductor layer obtained by the method for producing a group III nitride compound semiconductor according to any one of claims 1 to 10. A Group III nitride compound semiconductor light-emitting device obtained by stacking different Group III nitride compound semiconductor layers.
[0012]
[Operation and effect of the invention]
A mask material that does not allow group III nitride compound semiconductors to grow epitaxially is formed in a lattice pattern, and the surface of the substrate is separated and exposed, so that the regions where group III nitride compound semiconductors are epitaxially grown become independent small regions. be able to. After that, the stress between the substrate and the upper layer can be relieved by forming a strain relaxation layer in which group III nitride compound semiconductors of the same or different composition are alternately formed in two different temperature ranges. Generation | occurrence | production can be suppressed or a threading dislocation can be eliminated in an epitaxial upper layer. The desired group III nitride compound semiconductor formed thereon can be made to suppress threading dislocations while preventing cracks . Since the strain relaxation layer has more layers formed alternately, the stress is relaxed. Therefore, it is desirable to form two or more low temperature growth layers and two high temperature growth layers .
[0013]
The two different temperature ranges are 200 ° C. or more and 600 ° C. or less and 900 ° C. or more and 1200 ° C. or less, and it is desirable to alternately form a layer grown at a low temperature and a layer grown at a high temperature. The stress is relaxed in the low-temperature growth layer, and the high-temperature growth layer becomes a single crystal layer, so that the stress is relaxed in the upper layer, and a threading dislocation can be suppressed (claim 2). The low-temperature growth layer is preferably thin, and the high-temperature growth layer is preferably thick, and is preferably 10 nm to 100 nm and 200 nm to 1 μm, respectively .
[0014]
The area of the substrate surface exposed separately is preferably 0.01 mm 2 or more and 1 mm 2 or less, more preferably 0.01 mm 2 or more and 0.3 mm 2 or less. When the epitaxial growth layer formed on the exposed surface exceeding 1 mm 2 is formed to a thickness of several μm, the generation of cracks due to stress becomes very large. If the exposed surface is 0.3 mm 2 or less, each epitaxial formation region is about one element unit, and the yield can be further increased ( claims 4 and 5 ). If it is less than 0.01 mm 2, the size is not sufficient for one element.
[0015]
The present invention is particularly effective when the silicon (Si) substrate has a large difference in thermal expansion coefficient from the group III nitride compound semiconductor ( claim 6 ). In addition, it is convenient to use silicon dioxide (SiO 2 ) as the mask material ( claim 7 ). By forming a reaction-preventing layer mainly composed of a single crystal on the exposed substrate surface, due to stress during the manufacturing process, that is, during epitaxial growth, electrode formation, photolithography, etching and other treatments, temperature increase and temperature decrease to room temperature, It is possible to prevent a chemical reaction between the substrate and the upper group III-nitride compound semiconductor ( claim 8 ). The thickness of the reaction preventing layer must be at least 100 nm ( Claim 9 ), and the composition thereof is a group III nitride compound semiconductor in which the composition of aluminum (Al) in group III is 30% or more. More desirable ( Claim 10 ). As a result, for example, when AlGaN is formed between a silicon (Si) substrate and gallium nitride (GaN), the silicon (Si) substrate and gallium nitride (GaN) are not in direct contact with each other, so that nitrogen atoms are formed between them. It is possible to prevent the generation of silicon nitride, metal gallium and the like by moving. In addition, it is useful to form a reaction preventing layer between a group III nitride compound semiconductor and a substrate that can react depending on conditions.
[0016]
If any element is formed on the desired group III nitride compound semiconductor layer formed as described above, or a light emitting element is formed by stacking different group III nitride compound semiconductor layers, cracks will occur. In addition, since the threading dislocation is suppressed at the same time, the yield is high and a high-quality element or light-emitting element can be obtained ( claims 11 and 12 ). Further, by dividing the growth region, the warpage of the substrate can be significantly reduced as compared with the case where the growth is performed on the entire substrate, so that the yield in the element manufacturing process is improved.
[0017]
DETAILED DESCRIPTION OF THE INVENTION
FIG. 1 is a cross-sectional view showing a configuration in a specific embodiment of the present invention. A mask material 2 made of silicon oxide (SiO 2 ) is formed on a silicon (Si) substrate 1. The mask material 2 is formed in a window frame shape, and the silicon (Si) substrate 1 surface is exposed at the window portion. Next, a reaction preventing layer 3 made of AlGaN is formed on the exposed silicon (Si) substrate 1 by epitaxial growth. The reaction preventing layer 3 is for preventing the reaction between the silicon (Si) substrate 1 and the upper group III nitride compound semiconductor, and is mainly composed of a single crystal. Next, a strain relaxation layer 4 made of a multilayer film is formed by epitaxial growth. The strain relaxation layer 4 is formed by alternately stacking GaN layers 411 and 412 and AlGaN layers 421 and 422 formed in different temperature ranges. On the strain relaxation layer 4, a GaN layer 5 which is a desired group III nitride compound semiconductor layer is formed by epitaxial growth. Here, the laminated portion composed of the reaction preventing layer 3, the strain relaxation layer 4, and the GaN layer 5 is formed from the reaction prevention layer 3 ′, the strain relaxation layer 4 ′, and the GaN layer 5 ′ formed on the adjacent exposed substrate 1 surface. The laminated portion formed is formed under a condition that it is not connected during epitaxial growth. That is, even if the strain relaxation layer 4 and the group III nitride compound semiconductor layer 5 are formed above the edge of the mask material 2, epitaxial growth is performed under the condition that the central portion of the mask material 2 is not covered. Specifically, this is easily achieved by taking a sufficient frame width of the window frame-shaped mask material 2. Note that the laminated portion composed of the reaction preventing layer 3, the strain relaxation layer 4, and the GaN layer 5 may have a surface perpendicular to the surface of the substrate 1 above the mask material 2 as shown in FIG. Even if it is an inclined surface as shown in FIG. 2B, both are included in the present invention. In FIG. 1 and FIG. 3 and subsequent figures, it is described in the form of FIG. 2A, but in any case, the stacking as shown in FIG. 2B is not excluded.
[0018]
The embodiment of the above invention can be selected from the following.
[0019]
In the case of sequentially forming a group III nitride compound semiconductor on a substrate, the substrate is sapphire, silicon (Si), silicon carbide (SiC), spinel (MgAl 2 O 4 ), LiGaO 2 , NdGaO 3 , ZnO MgO and other inorganic crystal substrates, III-V group compound semiconductors such as gallium phosphide or gallium arsenide, gallium nitride (GaN) and other group III nitride compound semiconductors can be used. Of course, a substrate on which a gallium nitride (GaN) or other group III nitride compound semiconductor film is formed, particularly a substrate on which a thick film is formed as a buffer layer may be used.
[0020]
As a method for forming a group III nitride compound semiconductor layer, metal organic vapor phase epitaxy (MOCVD or MOVPE) is preferable, but molecular beam vapor phase epitaxy (MBE), halide vapor phase epitaxy (Halide VPE), liquid A phase growth method (LPE) or the like may be used, and each layer may be formed by a different growth method.
[0021]
In Group III nitride compound semiconductors, part of the composition of Group III elements may be replaced by boron (B) and thallium (Tl), and part of the composition of nitrogen (N) may be phosphorus (P) and arsenic. The present invention can be substantially applied even if it is replaced with (As), antimony (Sb), or bismuth (Bi). Moreover, what doped such an extent that these elements cannot be displayed on a composition may be used. For example, Al x Ga 1-x N (0 ≦ x ≦ 1), which is a group III nitride compound semiconductor that does not contain indium (In) and arsenic (As), is composed of aluminum (Al) and gallium (Ga). Indium (In), which has a large atomic radius, or arsenic (As), which has a larger atomic radius than nitrogen (N), can compensate for the expansion strain of the crystal due to the loss of nitrogen atoms by compressive strain and improve crystallinity. You may do it. In this case, since the acceptor impurity easily enters the position of the group III atom, a p-type crystal can be obtained as-grown. By improving the crystallinity in this manner, the threading dislocation can be further reduced to about 100 to 1/1000 in combination with the present invention. In the case of constituting a light emitting element, it is desirable to use a binary or ternary group III-nitride compound semiconductor.
[0022]
When an n-type group III nitride compound semiconductor layer is formed, a group IV element such as Si, Ge, Se, Te, C, or a group VI element can be added as an n-type impurity. Further, as a p-type impurity, a group II element or group IV element such as Zn, Mg, Be, Ca, Sr, or Ba can be added. A plurality of these or n-type impurities and p-type impurities may be doped in the same layer.
[0023]
It is good also as a structure which performs what is called lateral epitaxial growth combining with this application. That is, for each region above the exposed surface of the substrate, various configurations in which threading dislocations are reduced by various lateral epitaxial growth may be combined. As the lateral epitaxial growth, it is desirable that the growth surface is perpendicular to the substrate, but growth may be performed with the facet surface oblique to the substrate. At this time, the bottom of the step may be V-shaped with no bottom surface.
[0024]
The mask material that defines the substrate exposed surface of the present application is polycrystalline silicon, polycrystalline semiconductor such as polycrystalline nitride semiconductor, silicon oxide (SiO x ), silicon nitride (SiN x ), titanium oxide (TiO x ), zirconium oxide (ZrO X) oxide such as, nitrides, titanium (Ti), a refractory metal such as tungsten (W), it is possible to employ these multilayer films. These film forming methods are arbitrary in addition to vapor phase growth methods such as vapor deposition, sputtering, and CVD.
[0025]
The reaction preventing layer prevents the substrate and the upper group III nitride compound semiconductor from reacting during the manufacturing process. For example, when there is no layer between the silicon (Si) substrate and GaN, or there is only a thin layer between them, the reaction is accelerated by stress during the manufacturing process, nitrogen atoms move from GaN, and silicon (Si ) It is known to form silicon nitride with a substrate. Therefore, thicker well in single-crystal, aluminum III nitride compound rich in (Al) semiconductor Al x Ga y In 1-xy N ( e.g. x ≧ 0.3) is preferable. This is because the bond between aluminum (Al) and nitrogen is strong, making it difficult for silicon (Si) and GaN to react. In addition, it is important that it is not a so-called buffer layer amorphous material but a single crystal.
[0026]
The strain relaxation layer is formed by laminating an amorphous layer and a single crystal layer. A plurality of periods may be formed with the amorphous layer and the single crystal layer as one period, and the repetition may be any period. The more repeats, the better the crystallinity. As the amorphous layer, a group III nitride compound semiconductor grown at a low temperature is preferable, and a layer containing aluminum (Al) is more preferable. The single crystal layer is preferably a group III nitride compound semiconductor grown at a high temperature, and a binary group III nitride compound semiconductor is more preferable if a conductive dopant is excluded. Note that the single crystal layer may be doped with indium (In) or other elements having a large atomic radius.
[0027]
Reactive ion etching (RIE) is desirable when etching a group III nitride compound semiconductor when electrode formation or lateral epitaxial growth is used, but any etching method can be used. As an example in which the side surface perpendicular to the substrate surface is not formed, for example, a substrate having no bottom surface at the bottom and having a V-shaped cross section may be formed by anisotropic etching.
[0028]
A semiconductor element such as an FET or a light emitting element can be formed on the group III nitride compound semiconductor having a region in which threading dislocations are suppressed. In the case of a light emitting device, the light emitting layer may be a multi-quantum well structure (MQW), a single quantum well structure (SQW), a homo structure, a hetero structure, or a double hetero structure, but a pin junction or a pn junction, etc. You may form by.
[0029]
Hereinafter, the present invention will be described based on specific examples. Although a light emitting element is given as an example, the present invention is not limited to the following example, and discloses a method for producing a group III nitride compound semiconductor applicable to an arbitrary element.
[0030]
The group III nitride compound semiconductor of the present invention was produced by vapor phase growth using a metal organic compound vapor phase growth method (hereinafter referred to as “MOVPE”). The gases used were ammonia (NH 3 ), carrier gas (H 2 or N 2 ), trimethylgallium (Ga (CH 3 ) 3 , hereinafter referred to as “TMG”) and trimethylaluminum (Al (CH 3 ) 3 , (Hereinafter referred to as “TMA”), trimethylindium (In (CH 3 ) 3 , hereinafter referred to as “TMI”), cyclopentadienylmagnesium (Mg (C 5 H 5 ) 2 , hereinafter referred to as “Cp 2 Mg”) It is.
[0031]
[First embodiment]
A silicon oxide (SiO 2 ) film 2 having a thickness of 500 nm was formed on the (111) surface of the n-type silicon (Si) substrate 1 by sputtering. A resist mask was formed by photolithography, and the silicon oxide (SiO 2 ) film was removed in a window frame shape by wet etching with buffered HF. The window frame has a width of 50 μm, and the (111) plane of the silicon (Si) substrate 1 from which the silicon oxide (SiO 2 ) film 2 has been removed has a rectangular shape of 300 μm × 300 μm. In this manner, a large number of separated exposed surfaces of the 300 μm × 300 μm square silicon (Si) substrate 1 were formed.
[0032]
Next, the n-type silicon (Si) substrate 1 is held at 1100 ° C., TMA, TMG, SiH 4 and NH 3 are introduced, and the (111) silicon (Si) substrate 1 exposed in a 300 μm × 300 μm square shape is formed. The reaction preventing layer 3 made of an n-AlGaN: Si layer having a thickness of 300 nm was formed on the surface. The molar ratio of Al and Ga in the formed n-AlGaN: Si layer 3 was about 3: 7.
[0033]
Next, TMG, SiH 4 and NH 3 were introduced to form an n-GaN: Si layer 411 having a thickness of 500 nm on the reaction preventing layer 3 composed of the n-AlGaN: Si layer. Next, the temperature of the n-type silicon (Si) substrate 1 was lowered to 500 ° C., and TMA, TMG, SiH 4 and NH 3 were introduced to form an n-AlGaN: Si layer 421 having a thickness of 20 nm. The molar ratio of Al to Ga in the n-AlGaN: Si layer 421 was about 3: 7. Next, the temperature of the n-type silicon (Si) substrate 1 was raised to 1100 ° C., and TMG, SiH 4 and NH 3 were introduced to form an n-GaN: Si layer 412 having a thickness of 500 nm. Further, the temperature of the n-type silicon (Si) substrate 1 was lowered to 500 ° C., and TMA, TMG, SiH 4 and NH 3 were introduced to form an n-AlGaN: Si layer 422 having a thickness of 20 nm. The molar ratio of Al to Ga in the n-AlGaN: Si layer 422 was about 3: 7. In this way, n-GaN: Si layers 411 and 412 formed to a thickness of 500 nm at a high temperature of 1100 ° C., and n-AlGaN: Si layers 421 and 422 formed to a thickness of 20 nm at a low temperature of 500 ° C. A strain relaxation layer 4 having a thickness of about 1 μm formed alternately was formed.
[0034]
Next, the temperature of the n-type silicon (Si) substrate 1 is raised to 1100 ° C., TMG, SiH 4 and NH 3 are introduced, and the n-GaN: Si having a thickness of 5 μm is formed on the strain relaxation layer 4. Layer 5 was formed. After that, the n-GaN: Si layer 5 formed in this way is the surface of the silicon (Si) substrate 1 exposed in a 300 μm × 300 μm square shape separated by the window frame-like silicon oxide (SiO 2 ) film 2. Even if the strain relaxation layer 4 and the n-GaN: Si layer 5 are formed above the edge of the silicon oxide (SiO 2 ) film 2 that is formed in a part of the window frame, the adjacent 300 μm × 300 μm The strain relaxation layer 4 ′ and the n-GaN: Si layer 5 ′ formed above the surface of the silicon (Si) substrate 1 exposed in the shape remained separated. The n-GaN: Si layer 5 thus formed was cooled to 20 ° C./min and returned to room temperature, but no cracks were generated.
[0035]
[Second Embodiment]
As in the first embodiment, an n-GaN: Si layer 5 having a strain relaxation layer 4 on the (111) plane of a silicon (Si) substrate 1 exposed in a 300 μm × 300 μm square shape is stacked, and then Thus, the light emitting diode 100 shown in FIG. 3 was formed by stacking group III nitride compound semiconductors.
[0036]
On the n-GaN: Si layer 5, an n-cladding layer 106 made of silicon (Si) -doped Al 0.15 Ga 0.85 N, a light-emitting layer 107, and a p-cladding layer 108 made of magnesium (Mg) -doped Al 0.15 Ga 0.85 N A p-contact layer 109 made of magnesium (Mg) -doped GaN was formed. Next, an electrode 110 made of gold (Au) was formed on the p contact layer 109, and an electrode 111 made of aluminum (Al) was formed on the back surface of the silicon substrate 1. The light emitting diode (LED) 100 formed in this way has significantly improved element lifetime and luminous efficiency.
[0037]
[Third embodiment]
As in the first embodiment, an n-GaN: Si layer 5 having a strain relaxation layer 4 on the (111) plane of a silicon (Si) substrate 1 exposed in a 300 μm × 300 μm square shape is stacked, and then Thus, a laser diode 200 shown in FIG. 4 was formed by stacking group III nitride compound semiconductors.
[0038]
On the n-GaN: Si layer 5, an n clad layer 206 made of silicon (Si) -doped Al 0.15 Ga 0.85 N, an n guide layer 207 made of silicon (Si) -doped GaN, a light emitting layer 208 having an MQW structure, A p guide layer 209 made of magnesium (Mg) -doped GaN, a p-cladding layer 210 made of magnesium (Mg) -doped Al 0.15 Ga 0.85 N, and a p-contact layer 211 made of magnesium (Mg) -doped GaN were formed. Next, an electrode 212 made of gold (Au) was formed on the p contact layer 211, and an electrode 213 made of aluminum (Al) was formed on the back surface of the silicon substrate 1. The laser diode (LD) 100 thus formed has significantly improved device lifetime and light emission efficiency.
[Brief description of the drawings]
FIG. 1 is a cross-sectional view showing a process for manufacturing a group III nitride compound semiconductor according to a first specific example of the present invention.
FIG. 2 is a cross-sectional view showing details of a side surface of an epitaxially grown layer in the first embodiment.
FIG. 3 is a cross-sectional view showing a configuration of a group III nitride compound semiconductor light emitting device according to a second specific example of the present invention.
FIG. 4 is a cross-sectional view showing a configuration of a group III nitride compound semiconductor light emitting device according to a third specific example of the present invention.
[Explanation of symbols]
1 Silicon (Si) substrate silicon dioxide (SiO 2) film 3 n-AlGaN: high temperature growth n-GaN forming a reaction preventing layer 4 strain reducing layer 411 and 412 strain reducing layer made of Si: Si layer 421 strain Low-temperature grown n-AlGaN: Si layer forming a relaxation layer 5 GaN layer 100 Light-emitting diode 200 Laser diode 106, 206 n-AlGaN cladding layer 207 n-GaN guide layer 107, 208 Light-emitting layer 209 p-GaN guide layer 108, 210 p-AlGaN cladding layer 109, 211 p-GaN layer 110, 212 p-electrode 111, 213 n-electrode

Claims (12)

基板上にIII族窒化物系化合物半導体をエピタキシャル成長により得るIII族窒化物系化合物半導体の製造方法において、
基板表面に、III族窒化物系化合物半導体がエピタキシャル成長しないマスク材を格子状に形成し、基板表面を各々分離して露出させる工程と、
前記各々分離して露出された基板表面上方に、2つの異なる温度範囲で、同一又は異なる組成のIII族窒化物系化合物半導体を交互に2回以上ずつ形成した歪み緩和層を形成する工程と、
所望のIII族窒化物系化合物半導体を前記歪み緩和層の上に形成する工程とを含み、
基板表面上方に形成されるIII族窒化物系化合物半導体が隣同士各々分離して形成されることを特徴とするIII族窒化物系化合物半導体の製造方法。
In the method for producing a group III nitride compound semiconductor obtained by epitaxial growth of a group III nitride compound semiconductor on a substrate,
On the substrate surface, a mask material in which the group III nitride compound semiconductor is not epitaxially grown is formed in a lattice shape, and the substrate surface is separated and exposed, and
Forming a strain relaxation layer in which a group III nitride compound semiconductor of the same or different composition is alternately formed twice or more in two different temperature ranges above the separately exposed substrate surfaces;
Forming a desired group III nitride compound semiconductor on the strain relaxation layer,
A method for producing a group III nitride compound semiconductor, wherein group III nitride compound semiconductors formed above a substrate surface are formed separately from each other.
前記2つの異なる温度範囲は、200℃以上600℃以下と、900℃以上1200℃以下とであることを特徴とする請求項1に記載のIII族窒化物系化合物半導体の製造方法。  2. The method for producing a group III nitride compound semiconductor according to claim 1, wherein the two different temperature ranges are 200 ° C. or more and 600 ° C. or less and 900 ° C. or more and 1200 ° C. or less. 前記200℃以上600℃以下で形成されるIII族窒化物系化合物半導体層は厚さ10nm以上100nm以下、前記900℃以上1200℃以下で形成されるIII族窒化物系化合物半導体層は厚さ200nm以上1μm以下であることを特徴とする請求項2に記載のIII族窒化物系化合物半導体の製造方法。  The group III nitride compound semiconductor layer formed at 200 ° C. to 600 ° C. has a thickness of 10 nm to 100 nm, and the group III nitride compound semiconductor layer formed at 900 ° C. to 1200 ° C. has a thickness of 200 nm. 3. The method for producing a group III nitride compound semiconductor according to claim 2, wherein the thickness is 1 μm or less. 前記各々分離して露出された基板表面の面積が、0.01mm2以上1mm2以下であることを特徴とする請求項1乃至請求項3のいずれか1項に記載のIII族窒化物系化合物半導体の製造方法。Area of the each separated by exposed substrate surface, III nitride compound semiconductor according to any one of claims 1 to 3, characterized in that at 0.01 mm 2 or more 1 mm 2 or less Manufacturing method. 前記各々分離して露出された基板表面の面積が、0.01mm2以上0.3mm2以下であることを特徴とする請求項1乃至請求項3のいずれか1項に記載のIII族窒化物系化合物半導体の製造方法。The group III nitride compound according to any one of claims 1 to 3 , wherein an area of the substrate surface exposed separately is 0.01 mm 2 or more and 0.3 mm 2 or less. Semiconductor manufacturing method. 前記基板がシリコン(Si)から成ることを特徴とする請求項1乃至請求項5のいずれか1項に記載のIII族窒化物系化合物半導体の製造方法。The method for producing a group III nitride compound semiconductor according to any one of claims 1 to 5 , wherein the substrate is made of silicon (Si). 前記マスク材が主として二酸化ケイ素(SiO2)から成ることを特徴とする請求項1乃至請求項6のいずれか1項に記載のIII族窒化物系化合物半導体の製造方法。The method for producing a group III nitride compound semiconductor according to any one of claims 1 to 6 , wherein the mask material is mainly made of silicon dioxide (SiO 2 ). 製造工程中に基板と上層のIII族窒化物系化合物半導体とが化学反応を起こさないよう、前記各々分離して露出された基板表面に主として単結晶から成る反応防止層を形成する工程を含むことを特徴とする請求項1乃至請求項7のいずれか1項に記載のIII族窒化物系化合物半導体の製造方法。Including a step of forming a reaction prevention layer mainly composed of a single crystal on the surface of the substrate exposed separately in order to prevent a chemical reaction between the substrate and the upper group III nitride compound semiconductor during the manufacturing process. The method for producing a group III nitride compound semiconductor according to any one of claims 1 to 7 , wherein: 前記反応防止層の厚さが、100nm以上1μm以下であることを特徴とする請求項8に記載のIII族窒化物系化合物半導体の製造方法。9. The method for producing a group III nitride compound semiconductor according to claim 8 , wherein the thickness of the reaction preventing layer is 100 nm or more and 1 μm or less. 前記反応防止層が、III族窒化物系化合物半導体であってIII族中のアルミニウム(Al)の組成がモル比30%以上であることを特徴とする請求項1乃至請求項9のいずれか1項に記載のIII族窒化物系化合物半導体の製造方法。The reaction preventing layer, any one of claims 1 to 9, wherein the composition of a Group III nitride compound semiconductor aluminum in Group III (Al) is the molar ratio of 30% or more 1 A method for producing a Group III nitride compound semiconductor according to Item. 請求項1乃至請求項10のいずれか1項に記載のIII族窒化物系化合物半導体の製造方法により得られたIII族窒化物系化合物半導体層上に形成したことを特徴とするIII族窒化物系化合物半導体素子。 A group III nitride formed on a group III nitride compound semiconductor layer obtained by the method for producing a group III nitride compound semiconductor according to any one of claims 1 to 10 . Compound semiconductor device. 請求項1乃至請求項10のいずれか1項に記載のIII族窒化物系化合物半導体の製造方法により得られたIII族窒化物系化合物半導体層上に、異なるIII族窒化物系化合物半導体層を積層することにより得られることを特徴とするIII族窒化物系化合物半導体発光素子。 A different group III nitride compound semiconductor layer is formed on the group III nitride compound semiconductor layer obtained by the method for producing a group III nitride compound semiconductor according to any one of claims 1 to 10. A group III nitride compound semiconductor light emitting device obtained by stacking.
JP2001098065A 2001-03-29 2001-03-30 Group III nitride compound semiconductor manufacturing method and group III nitride compound semiconductor device Expired - Fee Related JP3753948B2 (en)

Priority Applications (5)

Application Number Priority Date Filing Date Title
JP2001098065A JP3753948B2 (en) 2001-03-30 2001-03-30 Group III nitride compound semiconductor manufacturing method and group III nitride compound semiconductor device
TW91102217A TW538460B (en) 2001-03-30 2002-02-07 Production method for group III nitride compound semiconductor, group III nitride compound semiconductor device and group III nitride compound semiconductor light-emitting device
PCT/JP2002/002318 WO2002080242A1 (en) 2001-03-29 2002-03-12 Method for manufacturing group-iii nitride compound semiconductor, and group-iii nitride compound semiconductor device
US10/473,075 US7163876B2 (en) 2001-03-29 2002-03-12 Method for manufacturing group-III nitride compound semiconductor, and group-III nitride compound semiconductor device
EP02703977A EP1376664A4 (en) 2001-03-29 2002-03-12 Method for manufacturing group-iii nitride compound semiconductor, and group-iii nitride compound semiconductor device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2001098065A JP3753948B2 (en) 2001-03-30 2001-03-30 Group III nitride compound semiconductor manufacturing method and group III nitride compound semiconductor device

Publications (2)

Publication Number Publication Date
JP2002299252A JP2002299252A (en) 2002-10-11
JP3753948B2 true JP3753948B2 (en) 2006-03-08

Family

ID=18951755

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2001098065A Expired - Fee Related JP3753948B2 (en) 2001-03-29 2001-03-30 Group III nitride compound semiconductor manufacturing method and group III nitride compound semiconductor device

Country Status (2)

Country Link
JP (1) JP3753948B2 (en)
TW (1) TW538460B (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11217623B2 (en) 2018-07-17 2022-01-04 Samsung Electronics Co., Ltd. Light emitting device package

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4727169B2 (en) 2003-08-04 2011-07-20 日本碍子株式会社 Epitaxial substrate, method for manufacturing epitaxial substrate, method for suppressing warpage of epitaxial substrate, and semiconductor multilayer structure using epitaxial substrate
JP4817673B2 (en) * 2005-02-25 2011-11-16 三洋電機株式会社 Nitride semiconductor device fabrication method
US7928447B2 (en) 2006-07-17 2011-04-19 Sumitomo Electric Industries, Ltd. GaN crystal substrate, fabricating method of GaN crystal substrate, and light-emitting device
KR101425167B1 (en) * 2008-01-07 2014-07-31 삼성전자주식회사 Menufacturing Method of Nitride Semiconductor Light Emitting Device and Nitride Semiconductor Light Emitting Device by the Same
TWI415298B (en) * 2009-10-29 2013-11-11 Advanced Optoelectronic Tech Light emitting diode and manufacturing method thereof
US9105472B2 (en) 2010-04-13 2015-08-11 Namiki Seimitsu Houseki Kabushiki Kaisha Single-crystal substrate,single-crystal substrate having crystalline film,crystalline film,method for producing single-crystal substrate having crystalline film,method for producing crystalline substrate,and method for producing element
JP2014078590A (en) * 2012-10-10 2014-05-01 Tokyo Electron Ltd Semiconductor element manufacturing method and semiconductor element

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11217623B2 (en) 2018-07-17 2022-01-04 Samsung Electronics Co., Ltd. Light emitting device package

Also Published As

Publication number Publication date
JP2002299252A (en) 2002-10-11
TW538460B (en) 2003-06-21

Similar Documents

Publication Publication Date Title
JP4432180B2 (en) Group III nitride compound semiconductor manufacturing method, group III nitride compound semiconductor device, and group III nitride compound semiconductor
JP4092927B2 (en) Group III nitride compound semiconductor, group III nitride compound semiconductor element, and method for manufacturing group III nitride compound semiconductor substrate
US7163876B2 (en) Method for manufacturing group-III nitride compound semiconductor, and group-III nitride compound semiconductor device
JP3690326B2 (en) Method for producing group III nitride compound semiconductor
JP2001313259A (en) Method for producing iii nitride based compound semiconductor substrate and semiconductor element
JP2001185493A (en) Method of manufacturing group iii nitride-based compound semiconductor, and group iii nitride based compound semiconductor device
JP2001267242A (en) Group iii nitride-based compound semiconductor and method of manufacturing the same
JP2006108585A (en) Group iii nitride compound semiconductor light emitting element
JP4406999B2 (en) Group III nitride compound semiconductor manufacturing method and group III nitride compound semiconductor device
JP2002280314A (en) Manufacturing method of iii nitride compound semiconductor group, and the iii nitride compound semiconductor element based thereon
JP2001093834A (en) Semiconductor element, semiconductor wafer, and manufacturing method
JP3753948B2 (en) Group III nitride compound semiconductor manufacturing method and group III nitride compound semiconductor device
JP3773713B2 (en) Method for forming quantum box
JP4051892B2 (en) Group III nitride compound semiconductor manufacturing method and group III nitride compound semiconductor device
JP3680751B2 (en) Group III nitride compound semiconductor manufacturing method and group III nitride compound semiconductor device
JP4523097B2 (en) Group III nitride compound semiconductor laser diode
JP2009141085A (en) Nitride semiconductor device
JP4698053B2 (en) Method for producing group III nitride compound semiconductor
JP2007200933A (en) Method of manufacturing nitride-based semiconductor element
JP4016566B2 (en) Group III nitride compound semiconductor manufacturing method and group III nitride compound semiconductor device
JP4214714B2 (en) Method for producing group III nitride compound semiconductor
JP3896806B2 (en) Method for producing group III nitride compound semiconductor
JP4487654B2 (en) Group III nitride compound semiconductor light emitting device
JP2005020026A (en) Gallium nitride based compound semiconductor and semiconductor substrate
JP4198003B2 (en) Nitride semiconductor light emitting device

Legal Events

Date Code Title Description
A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20050913

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20051109

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20051213

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20051214

R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

Ref document number: 3753948

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20091222

Year of fee payment: 4

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20091222

Year of fee payment: 4

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20101222

Year of fee payment: 5

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20101222

Year of fee payment: 5

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20111222

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20111222

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20121222

Year of fee payment: 7

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20121222

Year of fee payment: 7

S531 Written request for registration of change of domicile

Free format text: JAPANESE INTERMEDIATE CODE: R313532

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20121222

Year of fee payment: 7

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20121222

Year of fee payment: 7

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20131222

Year of fee payment: 8

LAPS Cancellation because of no payment of annual fees