JP3632906B2 - 信号検知回路及びそれを用いた画像表示装置 - Google Patents

信号検知回路及びそれを用いた画像表示装置 Download PDF

Info

Publication number
JP3632906B2
JP3632906B2 JP2000256514A JP2000256514A JP3632906B2 JP 3632906 B2 JP3632906 B2 JP 3632906B2 JP 2000256514 A JP2000256514 A JP 2000256514A JP 2000256514 A JP2000256514 A JP 2000256514A JP 3632906 B2 JP3632906 B2 JP 3632906B2
Authority
JP
Japan
Prior art keywords
signal
power supply
voltage
supply voltage
output
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP2000256514A
Other languages
English (en)
Other versions
JP2002072952A (ja
Inventor
穣 真弓
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sharp Corp
Original Assignee
Sharp Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sharp Corp filed Critical Sharp Corp
Priority to JP2000256514A priority Critical patent/JP3632906B2/ja
Publication of JP2002072952A publication Critical patent/JP2002072952A/ja
Application granted granted Critical
Publication of JP3632906B2 publication Critical patent/JP3632906B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Images

Landscapes

  • Transforming Electric Information Into Light Information (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Television Receiver Circuits (AREA)

Description

【0001】
【発明の属する技術分野】
本発明は、外部から供給される直流電源電圧をDC−DCコンバータによって電圧変換して、表示部の駆動回路に駆動用電圧として供給を行い、また、外部から供給される表示制御信号および表示データ信号により表示を行う信号検知回路及びそれを用いた画像表示装置に関する。
【0002】
【従来の技術】
画像表示装置である液晶表示装置では、電源電圧供給時において、液晶表示装置の内部ロジック制御用電圧が立ち上がっている状態で、さらに、電源電圧が印加されると、重畳した直流電圧が供給され、各々の回路には、過剰電流が流入することになり、IC等の素子の破壊を生じるおそれがある。特開平7−181913号公報には、駆動回路における液晶パネルの駆動用ドライバーICのラッチアップを防止するために、駆動コントロールICおよびドライバーICへの電源電圧供給および制御信号入力のタイミング調整する構成が開示されている。
【0003】
【発明が解決しようとする課題】
しかしながら、特開平7−181913号公報に開示されている液晶表示装置内の駆動回路では、定められた期間におけるタイミング制御によるドライバーICへのラッチアップを防止する構成であり、液晶表示装置の外部からの異常な信号、ノイズおよび電源電圧の変動に対処できない。
【0004】
本発明は、このような課題を解決するものであり、その目的は、画像表示装置の外部から直接供給される表示制御信号および表示データ信号と外部から直接供給される電源電圧との供給時のタイミング調整の不具合、さらに、外部からの異常なノイズ、外部からの電源電圧の瞬時に起る低下および上昇など予期せぬ変動に対してラッチアップを防止した信号検知回路及びそれを用いた画像表示装置を提供することにある。
【0005】
【課題を解決するための手段】
本発明の信号検知回路は、印加される電源電圧を電圧変換手段によって駆動用電圧に変換して駆動回路に供給する際に、該電圧変換手段に対する前記電源電圧の印加を制御する信号検知回路であって、前記電源電圧が印加されることによってON状態になって前記電圧変換手段に対して前記電源電圧を印加し、前記電圧変換手段に対して前記電源電圧が印加されている場合に該電圧変換手段から出力される第1信号によってON状態が継続されるスイッチング手段と、信号および/またはノイズが入力されると第2信号を出力する信号入力部と、前記スイッチング手段に前記電源電圧が印加されていない状態において、前記信号入力部から出力される前記第2信号によって第3信号を出力し、該第3信号の出力後に前記電源電圧が印加されても、該第3信号によって前記スイッチング手段を前記電源電圧の印加に優先させてOFF状態とする電圧検出部と、を有することを特徴とする。
【0006】
前記電圧検出部は、前記スイッチング手段に前記電源電圧が印加されている状態において、前記信号入力部から前記第2信号が出力されている場合に、前記スイッチング手段が前記第1信号によってON状態を維持するための第4信号を出力する。
【0009】
本発明の画像表示装置は、表示部と、入力される信号に基づいて該表示部を駆動する駆動回路と、印加される電源電圧を駆動用電圧に変換して前記駆動回路に供給する電圧変換手段と、該電圧変換手段に対する前記電源電圧の印加を制御する信号検知回路とを具備し、該信号検知回路が、前記電源電圧が印加されることによってON状態になって前記電圧変換手段に対して前記電源電圧を印加し、前記電圧変換手段に対して前記電源電圧が印加されている場合に該電圧変換手段から出力される第1信号によってON状態が継続されるスイッチング手段と、信号および/またはノイズが入力されると第2信号を出力する信号入力部と、前記スイッチング手段に前記電源電圧が印加されていない状態において、前記信号入力部から出力される前記第2信号によって第3信号を出力し、該第3信号の出力後に前記電源電圧が印加されても、該第3信号によって前記スイッチング手段を前記電源電圧の印加に優先させてOFF状態とする電圧検出部と、を有することを特徴とする。
【0010】
【発明の実施の形態】
以下、図面を参照しながら本発明の実施の形態を説明する。尚、本発明の画像表示装置の実施形態は、液晶表示装置を用いて説明を行う。
【0011】
図1は、本発明の実施形態である液晶表示装置のブロック図である。図1に示す液晶表示装置は、画像を表示する表示部(液晶パネル)1と、表示部(液晶パネル)1に対して走査用および信号用電圧を供給する駆動回路2とを有している。駆動回路2には、情報処理用外部機器から信号ケーブルを介して供給される電源電圧である直流電源電圧VDDに基づいて、駆動回路2に対して駆動用電圧として複数のバイアス電圧(VDD,Vss等)、ロジック用電圧(Vcc,GND)等を供給する電圧変換手段であるDC−DCコンバータ回路4が接続されており、DC−DCコンバータ回路4がDC−DCコンバータコントロールIC3から出力される制御信号(CNT)によって制御される。DC−DCコンバータコントロールIC3には、外部から供給される電源電圧から直流電源電圧VDDが与えられている。駆動回路2には、情報処理用外部機器から信号ケーブル(図示せず)および接続コネクター7を介して与えられる外部入力信号である表示制御信号および表示データ信号に基づいて、駆動回路2を制御する制御手段である受信駆動回路コントロ一ルIC5と、外部から電源電圧の供給の有無に関係なく信号入力を検知する信号検知回路6と、が接続されている。
【0012】
図2は、本発明の画像表示装置である液晶表示装置の内部に設けられている電源電圧の供給の有無に関係なく入力される信号を検知する信号検知回路6の回路図である。
【0013】
信号検知回路6は、信号入力部9の入力端子に入力された信号を、受信駆動回路コントロ一ルIC5へそのまま転送するとともに、信号入力部9の入力端子に接続されたダイオードD1と、ダイオードD1とグランド(GND)間に並列接続された抵抗R1およびコンデンサC1とを有する合成回路になっている。ダイオードD1の一方のアノード(A)端子は、信号入力部9の入力端子に接続されており、他方のカソード(K)端子は、コンデンサC1および抵抗R1の接続点に接続されている。
【0014】
ダイオードD1のカソード(K)端子が接続されたコンデンサC1および抵抗R1の接続点は、電圧検出器8(例えばセイコーインスツルメンツ株式会社製:S−80725AH等)のVDD端子8aに接続されている。電圧検出器8のOUT端子8bは、直列接続された抵抗R2およびR3を介して、電源電圧端子VDDに接続されている。電圧検出器8のVss端子8cは、グランド(GND)に接続されている。電圧検出器8のOUT端子8bは、また、抵抗R4を介してNPNトランジスタTr2のベース端子に接続されている。NPNトランジスタTr2は、コレクタ端子がPNPトランジスタTr1のベース端子に接続されており、NPNトランジスタTr2のエミッタ端子は、抵抗R5を介してグランド(GND)と接続されている。PNPトランジスタTr1は、エミッタ端子が抵抗R2と抵抗R3との接続点に接続され、コレクタ端子が、抵抗R6を介してNPNトランジスタTr3のベース端子に接続されている。NPNトランジスタTr3は、コレクタ端子が抵抗R7を介して電源電圧端子VDDに接続され、エミッタ端子は、抵抗R8を介してDC−DCコンバータコントロールIC3に接続されている。DC−DCコンバータコントロールIC3は、制御信号(CNT)をDC−DCコンバータ回路4へ転送して、DC−DCコンバータ回路4からの出力電圧(ENB信号)がNPNトランジスタTr3のベース端子に入力されている。
【0015】
図3は、その信号検知回路6の動作手順を示すフローチャートである。このフローチャートに基づいて、図2に示す信号検知回路6の動作を説明する。
【0016】
図2に示す信号検知回路6は、信号検知回路6が画像表示装置である液晶表示装置へ電源電圧VDDが印加される以前に受信駆動回路コントロールIC5へ表示制御信号および/または表示データ信号、不要なノイズ等が入力されている場合には、電源電圧VDDの印加の有無に関係なく信号検知回路6の信号入力部9が表示制御信号および/または表示データ信号、不要なノイズ等を検出して、DC−DCコンバータコントロールIC3への電源電圧供給の遮断を行い、または、DC−DCコンバータコントロールIC3へのEnable OFF信号によりDC−DCコンバータコントロールIC3を停止状態に保持する。
【0017】
信号検知回路6は、画像表示装置に電源電圧が印加される以前に、信号入力部9に信号およびノイズが入力されている場合には(ステップS1)、ラッチアップ現象防止動作を行う。この場合には、ダイオードD1を介してコンデンサC1に電荷が充電され、電圧検出器8のVDD端子8aにHighレベル電圧が入力されることになり、電圧検出器8のOUT端子8bがLowレベル電圧となる(ステップS2)。この状態で信号検知回路6へ電源電圧VDDが印加される(ステップS3)。この場合、NPNトランジスタTr2は、ベース端子がLowレベル電圧となり、ベース〜エミッタ端子間に電圧差が生じないために、OFF状態となる。さらに、PNPトランジスタTr1およびNPNトランジスタTr3は、NPNトランジスタTr2がOFF状態であるために、ベース〜エミッタ間の電圧差が生じなくて、NPNトランジスタTr2と同様にOFF状態となる(ステップS4)。このため、DC−DCコンバータコントロ一ルIC3には、電源電圧VDDが印加されない。したがって、DC−DCコンバータ回路4は、停止状態を保持しており受信駆動回路コントロールIC5への電源電圧の印加は行われない。
【0018】
この結果、画像表示装置に電源電圧VDDが印加される以前に、信号入力部に信号およびノイズが入力されている場合において、電源電圧VDDが印加されることによって発生するラッチアップ現象が防止される。そして、この状態では、信号およびノイズの入力が停止され(ステップS5)、再度、電源電圧が印加されることにより、信号検知回路6が正常に動作される(ステップS6)。信号およびノイズの入力を停止させると、コンデンサC1に充電されている電荷は、抵抗R1を介して放電され初期状態となる。
【0019】
信号検知回路6は、ラッチアップ現象防止状態からの復帰および通常の動作では、電源電圧VDDが信号入力部に信号および/またはノイズの入力より先に印加される。電源電圧VDDが印加されると(ステップS6)、信号入力部に信号およびノイズが入力されていないので、ダイオードD1を介してコンデンサC1に電荷が充電されることはない。したがって、電圧検出器8のVDD端子8bにHighレベル電圧は印加されず、電圧検出器8のOUT端子8bは、ほとんどHi−Z(ハイインピーダンス)状態となる。ここで、電圧検出器8の真理値表を表1に示す。
【0020】
【表1】
Figure 0003632906
電圧検出器の出力端子8bがHi−Z(ハイインピーダンス)状態では、電源電圧VDDが印加されることによりNPNトランジスタTr2のベース〜エミッタ端子間に電圧差が生じるために、NPNトランジスタTr2はON状態となり、同様にPNPトランジスタTr1およびNPNトランジスタTr3もON状態となる(ステップS7)。そして、DC−DCコンバータコントロールIC3に電源電圧VDDが供給され(ステップS8)、DC−DCコンバータ回路4も動作状態となり出力電圧であるEnab1e信号(ENB信号)がNPNトランジスタTR3のベース端子に与えられ、NPNトランジスタTr3は動作状態を継続する(ステップS9)。そして、受信駆動回路コントロールIC5へ電源電圧VDDが印加され、駆動回路2が動作状態となる。
【0021】
その後、信号検知回路6の信号入力部9へ信号および/またはノイズが入力され(ステップS10)、ダイオードD1を介してコンデンサC1に電荷が充電されると、電圧検出器8のVDD端子8aにHighレベル電圧が印加され、電圧検出器8のOUT端子8bがLowレベル電圧となる。これにより、NPNトランジスタTr2およびPNPトランジスタTr1は、OFF状態となるが、NPNトランジスタTr3は、DC−DCコンバータ回路4からの出力電圧がベース端子入力されるために、ベース〜エミッタ端子間に電圧差が生じることにより、ON状態を保持して出力電圧であるEnab1e信号の出力を継続する(ステップS11)。そして、DC−DCコンバータコントロ一ルIC3に電源電圧VDDが印加され続けることにより、信号検知回路6を有する駆動回路2の正常動作状態が継続される(ステップS12)。電源電圧VDDおよび信号入力部9への信号の印加を停止(動作OFF)した場合には、コンデンサC1に充電されている電荷は、抵抗R1を介して放電され初期状態となる。
【0022】
ここで、電源電圧VDDにおいて瞬時変化がおこり、VDDが急激に降下し、VDDの電圧降下によりNPNトランジスタTr3に最低動作電圧以下しか印加されていない状態になると(ステップS13)、NPNトランジスタTr3の動作は、停止しDC−DCコンバータ回路4からの出力電圧であるEnab1e信号の出力も停止する(ステップS14)。この状態では、信号入力部9への信号および/またはノイズの入力がOFFになった後に(ステップS5)、再度、電源電圧が印加されることにより、信号検知回路6が正常に動作される。
【0023】
また、VDDの電圧降下によるNPNトランジスタTr3に印加される電源電圧が最低動作電圧を満足すれば、NPNトランジスタTr3の動作は、継続しDC−DCコンバータ回路4からの出力電圧であるEnab1e信号の出力も継続するために、正常動作に自己復帰できる。さらに、電源電圧VDDの瞬時変化が急激な上昇であれば、NPNトランジスタTr3のエミッタ端子に接続されている抵抗R8の通電電流は、瞬間的には増加するがDC−DCコンバータコントロ一ルIC3において制御される。そして、DC−DCコンバータコントロ一ルIC3からの制御信号(CNT)によりDC−DCコンバータ回路4からの出力電圧であるEnab1e信号の出力は、継続する。
【0024】
尚、本発明の実施形態では、液晶パネルを用いた液晶表示装置を例示して説明したが、本発明は、液晶パネルをフラットパネル(平面ディスプレイ)とした様な電子ディスプレイ全般に適用できる。このことは、装置に対して印加される電源電圧と信号等との入力タイミングが必ずしもマッチングしないDC−DCコンバータを備えた電子ディスプレイの様な表示装置に有効である。
【0025】
【発明の効果】
以上より、本発明の信号検知回路及びそれを用いた画像表示装置は、入力される信号および/またはノイズの電圧レベルを検出する信号入力部と、電源電圧が印加されていない状態でも信号入力部からの出力電圧レベルを検出する電圧検出器と、電圧検出器のOUT端子からの出力信号およびDC−DCコンバータ回路が動作中であることを示すEnab1e信号に基づいて、電源電圧のON/OFFを制御するPNPトランジスタTr1、NPNトランジスタTr2およびNPNトランジスタTr3のトランジシタアレイと、を有することによって、電源電圧が印加される前に受信駆動回路コントロールICへ表示制御信号、表示データ信号および不要なノイズが流入している場合に、電源電圧の印加されていない状態でも信号検知回路がそれらの信号およびノイズを検出して、信号およびノイズの電圧レベルに基づいてDC−DCコンバータコントロールICに対する電圧伝達経路をON/OFF動作させるようになっており、電源投入前に、信号入力部への信号および/または異常なノイズが入り込んでいる場合、および、電源電圧の瞬時変化(上昇または降下)等の予期せぬ外部からの変動に対して、ラッチアップ現象を防止できる。
【図面の簡単な説明】
【図1】本発明の実施形態である画像表示装置のブロック図である。
【図2】本発明の画像表示装置の内部に設けられている信号検知回路の回路図である。
【図3】本発明の信号検知回路の動作手順を示すフローチャートである。
【符号の説明】
1 液晶パネル
2 駆動回路
3 DC−DCコンバータコントロールIC
4 DC−DCコンバータ回路
5 受信駆動回路コントロールIC
6 信号検知回路
7 接続コネクター
8 電圧検出器
8a VDD端子
8b OUT端子
8c Vss端子
9 信号入力部

Claims (3)

  1. 印加される電源電圧を電圧変換手段によって駆動用電圧に変換して駆動回路に供給する際に、該電圧変換手段に対する前記電源電圧の印加を制御する信号検知回路であって、
    前記電源電圧が印加されることによってON状態になって前記電圧変換手段に対して前記電源電圧を印加し、前記電圧変換手段に対して前記電源電圧が印加されている場合に該電圧変換手段から出力される第1信号によってON状態が継続されるスイッチング手段と、
    信号および/またはノイズが入力されると第2信号を出力する信号入力部と、
    前記スイッチング手段に前記電源電圧が印加されていない状態において、前記信号入力部から出力される前記第2信号によって第3信号を出力し、該第3信号の出力後に前記電源電圧が印加されても、該第3信号によって前記スイッチング手段を前記電源電圧の印加に優先させてOFF状態とする電圧検出部と、
    を有することを特徴とする信号検知回路。
  2. 前記電圧検出部は、前記スイッチング手段に前記電源電圧が印加されている状態において、前記信号入力部から前記第2信号が出力されている場合に、前記スイッチング手段が前記第1信号によってON状態を維持するための第4信号を出力する、請求項1に記載の信号検知回路。
  3. 表示部と、
    入力される信号に基づいて該表示部を駆動する駆動回路と、
    印加される電源電圧を駆動用電圧に変換して前記駆動回路に供給する電圧変換手段と、
    該電圧変換手段に対する前記電源電圧の印加を制御する信号検知回路とを具備し、
    該信号検知回路が、
    前記電源電圧が印加されることによってON状態になって前記電圧変換手段に対して前記電源電圧を印加し、前記電圧変換手段に対して前記電源電圧が印加されている場合に該電圧変換手段から出力される第1信号によってON状態が継続されるスイッチング手段と、
    信号および/またはノイズが入力されると第2信号を出力する信号入力部と、
    前記スイッチング手段に前記電源電圧が印加されていない状態において、前記信号入力部から出力される前記第2信号によって第3信号を出力し、該第3信号の出力後に前記電源電圧が印加されても、該第3信号によって前記スイッチング手段を前記電源電圧の印加に優先させてOFF状態とする電圧検出部と、
    を有することを特徴とする画像表示装置。
JP2000256514A 2000-08-25 2000-08-25 信号検知回路及びそれを用いた画像表示装置 Expired - Fee Related JP3632906B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2000256514A JP3632906B2 (ja) 2000-08-25 2000-08-25 信号検知回路及びそれを用いた画像表示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2000256514A JP3632906B2 (ja) 2000-08-25 2000-08-25 信号検知回路及びそれを用いた画像表示装置

Publications (2)

Publication Number Publication Date
JP2002072952A JP2002072952A (ja) 2002-03-12
JP3632906B2 true JP3632906B2 (ja) 2005-03-30

Family

ID=18745111

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2000256514A Expired - Fee Related JP3632906B2 (ja) 2000-08-25 2000-08-25 信号検知回路及びそれを用いた画像表示装置

Country Status (1)

Country Link
JP (1) JP3632906B2 (ja)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104868901B (zh) * 2014-02-24 2018-02-06 松下神视电子(苏州)有限公司 信号检测电路

Also Published As

Publication number Publication date
JP2002072952A (ja) 2002-03-12

Similar Documents

Publication Publication Date Title
KR100909964B1 (ko) 래치업을 방지하는 전압 발생기
TW407256B (en) Power supply apparatus of an LCD and voltage sequence control method
US6304256B1 (en) Display unit
US8564585B2 (en) Source driver and display device with protection unit
US20060119998A1 (en) Electrostatic discharge protection circuit, display panel, and electronic system utilizing the same
US7864144B2 (en) Light emission control device, display device, drive control device, and control device
JP6702413B2 (ja) 半導体装置
US20060001639A1 (en) Reset device and method for a scan driver
JP2007133403A (ja) 放電ランプ・ドライブ装置
KR20170068696A (ko) 전압 발생 회로, 전압 발생 회로의 동작 방법 및 표시 장치
TWI299148B (en) Liquid crystal display and integrated driver circuit thereof
JP3632906B2 (ja) 信号検知回路及びそれを用いた画像表示装置
JP3519870B2 (ja) 液晶表示装置
US20200013321A1 (en) Display device and method for detecting state thereof
JP3613979B2 (ja) 温度検出機能内蔵ドライバic
EP2733564B1 (en) Two-wire transmitter starter circuit and two-wire transmitter including the same
JP2004252902A (ja) 電源電圧低減方法および電源電圧低減手段、およびccd駆動手段
JPH088707A (ja) 入力保護回路,電源制御回路及び液晶表示装置
US10644695B1 (en) Source driver
JP2021101546A (ja) 通信方法
JP2005084559A (ja) パワーオンリセット回路
US20040008118A1 (en) Dc motor rotation speed alarm circuitry
US7499298B2 (en) Semiconductor integrated circuit and controlling method thereof
KR100421486B1 (ko) 게이트 하이전압 발생장치
JP2006270920A (ja) Ccd駆動回路および該ccd駆動回路を用いた画像読取装置

Legal Events

Date Code Title Description
A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20040720

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20040810

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20041004

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20041028

A521 Written amendment

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20041125

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20041216

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20041216

R150 Certificate of patent or registration of utility model

Free format text: JAPANESE INTERMEDIATE CODE: R150

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20080107

Year of fee payment: 3

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090107

Year of fee payment: 4

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100107

Year of fee payment: 5

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110107

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120107

Year of fee payment: 7

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130107

Year of fee payment: 8

LAPS Cancellation because of no payment of annual fees