JP3528391B2 - 拡張機能を有するテレビジョン受信機 - Google Patents

拡張機能を有するテレビジョン受信機

Info

Publication number
JP3528391B2
JP3528391B2 JP00198896A JP198896A JP3528391B2 JP 3528391 B2 JP3528391 B2 JP 3528391B2 JP 00198896 A JP00198896 A JP 00198896A JP 198896 A JP198896 A JP 198896A JP 3528391 B2 JP3528391 B2 JP 3528391B2
Authority
JP
Japan
Prior art keywords
circuit
video signal
data
memory
signal processing
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP00198896A
Other languages
English (en)
Other versions
JPH09191434A (ja
Inventor
秀人 中東
秀世 上畠
敏明 北原
厚 石津
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Panasonic Corp
Panasonic Holdings Corp
Original Assignee
Panasonic Corp
Matsushita Electric Industrial Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Panasonic Corp, Matsushita Electric Industrial Co Ltd filed Critical Panasonic Corp
Priority to JP00198896A priority Critical patent/JP3528391B2/ja
Priority to TW085115426A priority patent/TW373402B/zh
Priority to EP97100011A priority patent/EP0784402A3/en
Priority to CNB971021015A priority patent/CN1148957C/zh
Priority to US08/780,253 priority patent/US5982449A/en
Priority to MYPI97000068A priority patent/MY115654A/en
Priority to KR1019970000340A priority patent/KR100338901B1/ko
Publication of JPH09191434A publication Critical patent/JPH09191434A/ja
Application granted granted Critical
Publication of JP3528391B2 publication Critical patent/JP3528391B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Description

【発明の詳細な説明】
【0001】
【発明の属する技術分野】本発明は内部処理回路の制御
をCPUを用いて行うテレビジョン受信機に関するもの
である。
【0002】
【従来の技術】内部処理回路の制御をCPUを用いて行
うテレビジョン受信機の従来例を図11に示す。以下図
11について説明を行う。
【0003】1は映像信号を入力とし映像のデコード処
理及び表示制御を行う映像信号処理回路である。映像信
号処理回路1を、NTSC信号処理回路として以下説明
を進める。NTSC信号処理回路の詳細ブロック図を図
12に示す。
【0004】ここで、NTSC信号処理回路のブロック
図について説明をしておくと、51はNTSCコンポジ
ットビデオ信号から輝度信号(Y)とクロマ信号(C)
に分離するY/C分離回路、52はクロマ信号を色差信
号に復調する復調回路、53は、輝度・色差信号をRG
B信号に変換するマトリクス回路である。
【0005】テレビジョン受信機の従来例図11の説明
に戻ると、2は映像信号処理回路1に対し色飽和度調整
等の各種画質設定を行ったり、映像入力の切替、オンス
クリーン表示等の制御を行うCPUである。3は各種制
御値及び表示データを格納するメモリ(A)、4はCP
Uを介して映像信号処理回路を制御プログラムを格納す
るメモリ(B)である。5は映像信号処理回路1の出力
映像信号として得られたRGB信号を表示する表示デバ
イスである。
【0006】以上の構成により、入力されたNTSCコ
ンポジットビデオ信号は映像信号処理回路1内のY/C
分離回路51により輝度信号とクロマ信号に分離され、
クロマ信号は映像信号処理回路1内の復調回路52によ
り色差信号に変換される。ここで各種制御値が格納され
たメモリ(A)3及び、制御プログラムが格納されたメ
モリ(B)4を用いてCPU2により復調回路53を制
御し色差信号に対し色相調整を行う。その後、Y/C分
離回路51の出力である輝度信号と復調回路52の出力
である色差信号から映像信号処理回路1内のマトリクス
回路53によりRGB信号に変換される。ここでも各種
制御値が格納されたメモリ(A)3及び、制御プログラ
ムが格納されたメモリ(B)4を用いてCPU2により
マトリクス回路53を制御し、コントラスト、ブライ
ト、色飽和度等の画質調整を行う。最後に、オンスクリ
ーン表示データが格納されたメモリ(A)3及び、制御
プログラムが格納されたメモリ(B)4を用いてCPU
2によりオンスクリーン表示データを発生し、上記画質
調整後のRGB映像信号に対し付加し、処理後のRGB
信号を表示デバイスに入力し、映像表示を行う。
【0007】
【発明が解決しようとする課題】しかしながら上記従来
の構成では、以下のような課題を有している。
【0008】(課題1)使用者が要望するテレビジョン
受信機の仕様は多岐に渡り、その要望に的確に対応する
ためには、多数の機種を開発する必要がある。テレビジ
ョン受信機製造メーカーでは、その要望に合わせ、共通
の処理機能を備えながらも一部の処理機能が異なるテレ
ビジョン受信機を多機種開発しなければならないという
課題を有している。
【0009】また、テレビジョン受信機に仕様変更ある
いは機能追加が発生した時、テレビジョン受信機の回路
構成は最適化を図り実現されているため、受信機の仕様
変更に対し回路構成の変更が難しく、またテレビジョン
受信機を必要以上の多機能にしておくと、使用者の必要
としない機能が内蔵されると共に、テレビジョン受信機
の価格も高くなるという課題を有している。
【0010】(課題2)テレビジョン受信機を機能拡張
する場合、付加する機能が多岐に渡るため、付加する機
能ユニットとテレビジョン受信機内部回路とのインター
フェイスの種類も多岐に渡り、複数のインターフェイス
回路を備えなければならないという課題を有している。
【0011】(課題3)付加機能拡張ユニットを接続し
たテレビジョン受信機を使用している使用者が、使用条
件の変更に伴い、付加機能拡張ユニットの機能変更を希
望した場合、再度製造工場での拡張ユニット交換及び改
造が必要となり、大きな作業量と日数が発生するという
課題を有している。
【0012】(課題4)テレビジョン受信機の機能付加
に伴い、テレビジョン受信機の各処理を一括管理、制御
しているCPUのプログラム及びオンスクリーン表示情
報、各処理の制御パラメータ等、メモリへの蓄積情報の
追加、変更が発生し、テレビジョン受信機内に内蔵され
ているメモリの内容の書き換えを行わなければならない
という課題を有している。
【0013】(課題5)テレビジョン受信機の仕様変更
に伴い、テレビジョン受信機の各処理を一括管理、制御
しているCPUのプログラム及びオンスクリーン表示情
報、各処理の制御パラメータ等、メモリの蓄積情報の変
更が発生し、テレビジョン受信機内に内蔵されているメ
モリ内容の書き換えを行わなければならないという課題
を有している。
【0014】(課題6)テレビジョン受信機の製造、調
整時、テレビジョン受信機内部の映像振幅、色飽和度等
各パラメータの値を等しくし、テレビジョン受信機間の
均一性能を確保するための制御値はテレビジョン受信機
毎に異なり、その調整には各テレビジョン受信機の制御
初期値における各パラメータの値を測定する測定器と、
測定器より読みとった値から上記制御値を算出する計算
機と、その制御値をテレビジョン受信機に設定する治具
が必要となり、テレビジョン受信機の調整には専用シス
テムと調整マニュアルが必要となるという課題を有して
いる。
【0015】(課題7)使用者がテレビジョン受信機購
入後、新放送開始等、新たなアプリケーションに対応す
る機能追加を希望した場合、セットトップボックス形式
で、別途追加機能を実現する製品を購入し接続しなけれ
ばならず、電源ケーブル、信号ケーブルを始め各種ケー
ブルの増加、機器の分離に伴う設置場所の増加、各機器
独立操作による操作性の悪化等、利便性が低下するとい
う課題を有している。
【0016】(課題8)テレビジョン受信機への付加機
能追加ユニット接続により新たに機能を追加した場合、
その処理結果をテレビジョン受信機以外のVTR等、関
連機器では活用できないという課題を有している。
【0017】(課題9)使用者がテレビジョン受信機購
入後、例えばMUSE−NTSC変換器等、テレビジョ
ン受信機で受信、デコード処理した信号を用いて新たな
機能を追加することを希望した場合、容易に対応でき
ず、別途セットトップボックス形式で所望の機能を実現
する製品を購入し、接続しなければならないという課題
を有している。
【0018】
【課題を解決するための手段】上記課題を解決するため
に本発明の拡張機能を有するテレビジョン受信機は、映
像信号を入力とし映像デコード処理及び表示制御を行う
映像信号処理回路と、各種制御値及び表示データを格納
する第1のメモリと、前記第1のメモリに格納された各
種制御値、表示データ及びプログラムを用いて上記映像
信号処理回路各種設定、制御を行うCPUと、前記CP
Uを介して前記映像信号処理回路を制御するプログラム
を格納する第2のメモリと、前記映像信号処理回路の出
力映像信号を表示する表示デバイスとを有するテレビジ
ョン受信機において、送信するデータをシリアルバス形
式に変換して出力するデータエンコード回路と、前記デ
ータエンコード回路のデータ送信タイミングを制御する
制御回路とを備えた拡張機能装置と、前記データエンコ
ード回路から出力されるシリアルバス形式のデータをパ
ラレルバス形式に変換するデコード回路を有するインタ
ーフェイス回路とを配設し、前記映像信号処理回路を前
記第1と第2のメモリに格納されたデータにより制御す
るとともに前記拡張機能装置から前記インターフェイス
回路を介して送信されるデータにより制御可能に構成さ
れたものである。又、前記拡張機能装置を着脱可能にす
るために、前記拡張機能装置と前記インターフェイス回
路との信号線の間に挿入配設された拡張スロットとを備
え、前記映像信号処理回路を前記第1と第2のメモリに
格納されたデータにより制御するとともに、前記映像信
号処理回路を制御するデータを送信する前記拡張機能装
置が交換可能に構成され、さらに、前記拡張機能装置を
制御するプログラムを格納する第3のメモリを配設し
て、交換配設された前記拡張機能装置を前記第3のメモ
リに格納されたプログラムにより制御するようにしたこ
とを特徴とするものである。
【0019】本発明によれば、容易に機能拡張が可能と
なるテレビジョン受信機を提供できる。
【0020】また本発明によれば、拡張ユニットからの
上記種々の信号形式に適応的に対応して機能拡張が可能
となるテレビジョン受信機を提供できる。
【0021】また本発明によれば、使用者の要望に応じ
て拡張ユニットの交換が可能となり、容易に拡張機能変
更が可能となるテレビジョン受信機を提供できる。
【0022】また本発明によれば、テレビジョン受信機
本体に内蔵されたメモリに変更なく、機能拡張が可能と
なるテレビジョン受信機を提供できる。
【0023】上記課題を解決するために本発明の拡張機
能装置は、上記拡張スロットを介して上記メモリに送信
するデータをシリアルバス形式に変換し上記拡張スロッ
トに出力するデータエンコード回路と、上記データエン
コード回路を介して上記拡張スロットに送信するデータ
を格納するメモリと、上記データエンコード回路のデー
タ送信タイミング及び上記メモリの制御を行う制御回路
を有することを特徴としたものである。
【0024】本発明の拡張機能装置によれば、テレビジ
ョン受信機に接続することで、テレビジョン受信機のC
PUのプログラム変更等テレビジョン受信機内のメモリ
内容変更が発生した時、拡張機能装置70を拡張スロッ
ト8を介してテレビジョン受信機に接続し、上記テレビ
ジョン受信機内に内蔵されたメモリ(A)及びメモリ
(B)に格納されたデータ内容の変更を容易に行うこと
が可能となる拡張機能装置を提供できる。
【0025】また本発明によれば、拡張機能装置を用
い、テレビジョン受信機1台ごとに異なる調整データを
算出し、テレビジョン受信機内のメモリに容易に格納す
ることが可能となる拡張機能装置を提供できる。
【0026】また本発明によれば、各種放送方式デコー
ド処理あるいは信号フォーマット変換が拡張機能装置で
実現可能となり、テレビジョン受信機内に非内蔵の機能
を容易に拡張、付加することが可能となる拡張機能装置
を提供できる。
【0027】また本発明によれば、各種放送方式デコー
ド処理あるいは信号フォーマット変換が拡張機能装置7
3で実現可能となり、テレビジョン受信機内に非内蔵の
機能を容易に拡張、付加可能とすると共に拡張機能装置
で処理を行った結果を外部関連機器に、出力することが
可能となる拡張機能装置を提供できる。
【0028】また本発明によれば、MUSE−NTSC
変換処理のようにテレビジョン受信機で加工した信号に
対し拡張機能装置で更に付加機能を実現し、処理内容を
基本機能のみに絞ったテレビジョン受信機に対しても、
使用者の要望に応じて容易に機能を付加することが可能
となる拡張機能装置を提供できる。
【0029】
【発明の実施の形態】本発明の第1の発明は、映像信号
を入力とし映像のデコード処理及び表示制御を行う映像
信号処理回路と、各種制御値及び表示データを格納する
第1のメモリと、上記第1のメモリに格納された各種制
御値、表示データ及びプログラムを用いて上記映像信号
処理回路の各種設定、制御を行うCPUと、上記CPU
を介して上記映像信号処理回路を制御するプログラムを
格納する第2のメモリと、上記映像信号処理回路の出力
映像信号を表示する表示デバイスと、本ユニットの出力
を上記映像信号処理回路に入力することにより新たな処
理機能を追加することができる処理回路を内蔵する拡張
ユニットとを備えるテレビジョン受信機に関するもので
あり、テレビジョン受信機実現後にも、容易に機能拡張
することが可能となるという作用を有する。
【0030】本発明の第2の発明は、映像信号を入力と
し映像のデコード処理及び表示制御を行う映像信号処理
回路と、各種制御値及び表示データを格納する第1のメ
モリと、上記第1のメモリに格納された各種制御値、表
示データ及びプログラムを用いて上記映像信号処理回路
の各種設定、制御を行うCPUと、上記CPUを介して
上記映像信号処理回路を制御するプログラムを格納する
第2のメモリと、上記映像信号処理回路の出力映像信号
を表示する表示デバイスと、本ユニットの出力を上記映
像信号処理回路に入力することにより新たな処理機能を
追加することができる処理回路を内蔵する拡張ユニット
と、上記拡張ユニットからのシリアルバス形式の出力信
号をパラレルバス形式に変換するデコード回路をプログ
ラマブルに変更する拡張ユニットインターフェイス回路
とを備えたテレビジョン受信機に関するものであり、拡
張ユニットからの上記種々の信号形式に適応的に対応し
て機能拡張を図ることが可能となるという作用を有す
る。
【0031】本発明の第3の発明は、映像信号を入力と
し映像のデコード処理及び表示制御を行う映像信号処理
回路と、各種制御値及び表示データを格納する第1のメ
モリと、上記第1のメモリに格納された各種制御値、表
示データ及びプログラムを用いて上記映像信号処理回路
の各種設定、制御を行うCPUと、上記CPUを介して
上記映像信号処理回路を制御するプログラムを格納する
第2のメモリと、上記映像信号処理回路の出力映像信号
を表示する表示デバイスと、本ユニットの出力を上記映
像信号処理回路に入力することにより新たな処理機能を
追加することができる処理回路を内蔵する拡張ユニット
と、上記拡張ユニットからのシリアルバス形式の出力信
号をパラレルバス形式に変換するデコード回路をプログ
ラマブルに変更する拡張ユニットインターフェイス回路
と、上記拡張ユニットと上記拡張ユニットインターフェ
イス回路との信号線の間に挿入し上記拡張ユニットを着
脱可能にする拡張スロットとを備えたテレビジョン受信
機に関するものであり、使用者の要望に応じて拡張ユニ
ットの交換が可能となり、容易に拡張機能変更を図るこ
とが可能となるという作用を有する。
【0032】本発明の第4の発明は、映像信号を入力と
し映像のデコード処理及び表示制御を行う映像信号処理
回路と、各種制御値及び表示データを格納する第1のメ
モリと、上記第1のメモリに格納された各種制御値、表
示データ及びプログラムを用いて上記映像信号処理回路
の各種設定、制御を行うCPUと、上記CPUを介して
上記映像信号処理回路を制御するプログラムを格納する
第2のメモリと、上記映像信号処理回路の出力映像信号
を表示する表示デバイスと、本ユニットの出力を上記映
像信号処理回路に入力することにより新たな処理機能を
追加することができる処理回路を内蔵する拡張ユニット
と、上記拡張ユニットからのシリアルバス形式の出力信
号をパラレルバス形式に変換するデコード回路をプログ
ラマブルに変更する拡張ユニットインターフェイス回路
と、上記拡張ユニットと上記拡張ユニットインターフェ
イス回路との信号線の間に挿入し上記拡張ユニットを着
脱可能にする拡張スロットと、上記拡張ユニットに関す
る各種制御値、オンスクリーンデータ等の表示情報及び
上記CPUを介して上記拡張ユニットを制御するプログ
ラムを格納する第3のメモリとを備えたテレビジョン受
信機に関するものであり、テレビジョン受信機に内蔵さ
れたメモリに変更なく、機能拡張を図ることが可能とな
るという作用を有する。
【0033】本発明の第5の発明は、送信するデータを
シリアルバス形式に変換し外部出力するデータエンコー
ド回路と、上記データエンコード回路を介して外部出力
するデータを格納するメモリと、上記データエンコード
回路のデータ送信タイミング及び上記メモリの制御を行
う制御回路とを有することを特徴とする拡張機能装置に
関するものであり、テレビジョン受信機のプログラム変
更等上記テレビジョン受信機内のメモリ内容変更が発生
した時、拡張スロットを介して拡張機能装置をテレビジ
ョン受信機に接続し、テレビジョン受信機内に内蔵され
た各種制御値及び表示データを格納するメモリ及び、C
PUを介して映像信号処理回路を制御するプログラムを
格納するメモリの内容変更を容易に行うことが可能とな
るという作用を有する。
【0034】本発明の第6の発明は、入力データをパラ
レルバス形式に変換し記憶するデータデコード回路と、
上記データデコード回路より得られた検出データから補
正値を算出し記憶する演算回路と、上記データデコード
回路の出力データ及び上記演算回路より得られた補正値
を記憶するメモリと、上記メモリに記憶された上記演算
回路出力の補正値をシリアルバス形式に変換し出力する
データエンコード回路と、上記データデコード回路、上
記メモリ、上記演算回路、および上記データエンコード
回路の各制御信号を発生する制御回路とを有することを
特徴とする拡張機能装置に関するものであり、テレビジ
ョン受信機に接続することテレビジョン受信機1台ごと
に異なる調整データの算出、テレビジョン受信機内のメ
モリへの算出値の格納を容易に行うことが可能となると
いう作用を有する。
【0035】本発明の第7の発明は、入力される映像信
号をパラレルバス形式に変換し記憶するデータデコード
回路と、上記データデコード回路の出力映像信号に対し
方式デコード処理あるいは信号フォーマット変換を行う
演算回路と、上記データデコード回路の出力映像信号及
び上記演算回路の演算結果を格納するメモリと、上記メ
モリから読み出した上記演算回路の演算結果をシリアル
バス形式に変換し出力するデータエンコード回路と、上
記データデコード回路、上記メモリ、上記演算回路およ
び上記データエンコード回路の各制御信号を発生する制
御回路とを有することを特徴とする拡張機能装置に関す
るものであり、テレビジョン受信機に接続すること各種
放送方式デコード処理あるいは信号フォーマット変換が
拡張機能装置で実現可能となり、テレビジョン受信機に
非内蔵の機能を容易に拡張、付加することが可能となる
という作用を有する。
【0036】本発明の第8の発明は、入力される映像信
号をパラレルバス形式に変換し記憶するデータデコード
回路と、上記データデコード回路の出力映像信号に対し
方式デコード処理あるいは信号フォーマット変換を行う
演算回路と、上記データデコード回路の出力映像信号及
び上記演算回路の演算結果を格納するメモリと、上記メ
モリより読み出した上記演算回路の演算結果をシリアル
バス形式に変換し出力する第1のデータエンコード回路
と、上記メモリより読み出した上記演算回路の演算結果
をシリアルバスデータ形式に変換し外部機器接続端子に
出力する第2のデータエンコード回路と、上記データデ
コード回路、上記メモリ、上記演算回路、上記第1のデ
ータエンコード回路、上記第2のデータエンコード回路
の各制御信号を発生する制御回路とを有することを特徴
とする拡張機能装置に関するものであり、テレビジョン
受信機に接続することで、各種放送方式デコード処理あ
るいは信号フォーマット変換が拡張機能装置で実現可能
となり、テレビジョン受信機に非内蔵の機能を容易に拡
張、付加可能とすると共に拡張機能装置で処理した結果
を外部関連機器に、出力することが可能となるという作
用を有する。
【0037】本発明の第9の発明は、入力される映像信
号をパラレルバス形式に変換し記憶するデータデコード
回路と、記憶された上記データデコード回路の出力映像
信号に対し信号フォーマット変換を行う演算回路と、上
記データデコード回路出力及び上記演算回路の演算結果
を格納するメモリと、上記メモリより読み出した上記演
算回路の演算結果をシリアルバス形式に変換し外部機器
接続端子に出力するデータエンコード回路と、上記デー
タデコード回路、上記メモリ、上記演算回路、上記デー
タエンコード回路の各制御信号を発生する制御回路とを
有することを特徴とする拡張機能装置に関するものであ
り、MUSE−NTSC変換処理のようにテレビジョン
受信機で加工した信号に対し拡張機能装置で更なる付加
機能を実現し、処理内容を基本機能のみに絞ったテレビ
ジョン受信機に対しても、使用者の要望に応じて容易に
機能を付加することが可能となるという作用を有する。
【0038】(実施の形態1)図1は本発明の実施の形
態1におけるテレビジョン受信機のブロック図を示す。
【0039】図1において、1は映像信号を入力とし映
像のデコード処理及び表示制御を行う映像信号処理回路
である。本実施の形態では、映像信号処理回路1を、N
TSC信号処理回路として以下説明を進める。
【0040】NTSC信号処理回路の詳細ブロック図を
図2に示す。ここで、NTSC信号処理回路のブロック
図について説明をしておくと、51はNTSCコンポジ
ットビデオ信号から輝度信号とクロマ信号に分離するY
/C分離回路、52はクロマ信号を色差信号に復調する
復調回路、53は、輝度・色差信号をRGB信号に変換
するマトリクス回路、54はマトリクス回路53へ出力
する輝度信号を、Y/C分離回路51の出力輝度信号ま
たは外部より入力される輝度信号より選択する選択回
路、55はマトリクス回路53へ出力する色差信号を復
調回路52の出力色差信号または外部より入力される色
差信号より選択する選択回路である。
【0041】本発明の実施の形態である図1において、
2は映像信号処理回路1に対し色飽和度調整等の各種画
質設定を行ったり、映像入力の切替、オンスクリーン表
示等の制御を行うCPUである。3は各種制御値及び表
示データを格納するメモリ、4はCPUを介して映像信
号処理回路を制御するプログラムを格納するメモリであ
る。5は映像信号処理回路1の出力映像信号として得ら
れたRGB信号を表示する表示デバイス、6は出力信号
を映像信号処理回路1に入力することにより受信機に新
たな処理機能を追加することができる拡張ユニットであ
る。
【0042】以上の構成により、入力信号としてNTS
Cコンポジットビデオ信号が選択された場合、NTSC
コンポジットビデオ信号は映像信号処理回路1に入力さ
れ、まず映像信号処理回路1内のY/C分離回路51に
より輝度信号とクロマ信号に分離され、そしてクロマ信
号は映像信号処理回路1内の復調回路52により色差信
号に変換される。ここで各種制御値が格納されたメモリ
(A)3及び、制御プログラムが格納されたメモリ
(B)4を用いてCPU2により復調回路53を制御し
色差信号に対し色相調整を行う。その後、Y/C分離回
路51の出力である輝度信号と復調回路52の出力であ
る色差信号はそれぞれ選択回路54、55に入力され選
択された後、マトリクス回路53によりRGB信号に変
換される。ここでも各種制御値が格納されたメモリ
(A)3及び、制御プログラムが格納されたメモリ
(B)4を用いてCPU2によりマトリクス回路53を
制御し、コントラスト、ブライト、色飽和度等の画質調
整を行う。最後に、オンスクリーン表示データが格納さ
れたメモリ(A)3及び、制御プログラムが格納された
メモリ(B)4を用いてCPU2により入力選択信号等
オンスクリーン表示データを発生し、上記画質調整後の
RGB映像信号に対し付加し、処理後のRGB信号を表
示デバイスに入力し、映像表示を行う。
【0043】また、テレビジョン受信機の処理選択とし
て拡張ユニット6が選択された場合、拡張ユニット6で
は多画面表示、フリーズ、ストロボなどの特殊再生等、
所望の処理が行われ、出力信号形式として、NTSC方
式の輝度、色差信号に変換され、出力される。出力され
た輝度、色差信号はそれぞれ映像信号処理回路1内の選
択回路54、55に入力され選択された後、マトリクス
回路53に入力され、RGB信号に変換される。
【0044】またここで、各種制御値が格納されたメモ
リ(A)3及び、制御プログラムが格納されたメモリ
(B)4を用いてCPU2によりマトリクス回路53を
制御し、コントラスト、ブライト、色飽和度等の画質調
整を行う。最後に、オンスクリーン表示データが格納さ
れたメモリ(A)3及び、制御プログラムが格納された
メモリ(B)4を用いてCPU2により入力選択信号等
オンスクリーン表示データを発生し、上記画質調整後の
RGB映像信号に対し付加し、処理後のRGB信号を表
示デバイスに入力し、映像表示を行う。
【0045】(実施の形態2)図3は本発明の実施の形
態2におけるテレビジョン受信機のブロック図を示す。
【0046】図3において、1は映像信号を入力とし映
像のデコード処理及び表示制御を行う映像信号処理回路
である。本実施の形態において映像信号処理回路1を、
NTSC信号処理回路として以下説明を進める。NTS
C信号処理回路の詳細ブロック図については、(実施の
形態1)で説明した図2と同一の場合とする。2は映像
信号処理回路1に対し色飽和度調整等の各種画質設定を
行ったり、映像入力の切替、オンスクリーン表示等の制
御を行うCPUである。3は各種制御値及び表示データ
を格納するメモリ、4はCPUを介して映像信号処理回
路を制御するプログラムを格納するメモリである。5は
映像信号処理回路1の出力映像信号として得られたRG
B信号を表示する表示デバイス、6は本ユニットの出力
を映像信号処理回路1に入力することにより受信機に新
たな処理機能を追加することができる拡張ユニットであ
り、ここまでは(実施の形態1)で示した構成と同一で
ある。
【0047】また、7は拡張ユニット6からのシリアル
バス形式の出力信号に対してシリアルパラレル変換を行
うデコード回路をプログラマブルに変更する拡張ユニッ
トインターフェイス回路である。
【0048】以上の構成により、拡張ユニット6より出
力される輝度・色差信号は拡張ユニット6と拡張ユニッ
トインターフェイス回路7とのインターフェイス信号の
本数を低減するため、シリアルバスの形式で出力され
る。拡張ユニット6より出力されたシリアルバス形式の
輝度、色差信号は拡張ユニットインターフェイス回路7
で再度パラレル信号に変換され、それぞれ映像信号処理
回路1内の選択回路54、55に入力され選択された
後、マトリクス回路53に入力され、RGB信号に変換
される。ここで、拡張ユニットインターフェイス回路7
のシリアルパラレル変換回路はCPU2からのデータに
よりプログラマブルな構成となっており、拡張ユニット
6からの種々のシリアルバス方式に対応して、適応的に
変換処理プログラムを変更して変換を行う。
【0049】次に、各種制御値が格納されたメモリ
(A)3及び、制御プログラムが格納されたメモリ
(B)4を用いてCPU2によりマトリクス回路53を
制御し、コントラスト、ブライト、色飽和度等の画質調
整を行う。最後に、オンスクリーン表示データが格納さ
れたメモリ(A)3及び、制御プログラムが格納された
メモリ(B)4を用いてCPU2により入力選択信号等
オンスクリーン表示データを発生し、上記画質調整後の
RGB映像信号に対し付加し、処理後のRGB信号を表
示デバイスに入力し、映像表示を行う。
【0050】(実施の形態3)図4は本発明の実施の形
態3におけるテレビジョン受信機のブロック図を示す。
【0051】図4において、1は映像信号を入力とし映
像のデコード処理及び表示制御を行う映像信号処理回路
である。映像信号処理回路1を、NTSC信号処理回路
として以下説明を進める。NTSC信号処理回路の詳細
ブロック図を図2に示す。NTSC信号処理回路につい
ては(実施の形態1)で説明しているため、その説明は
省略する。2は映像信号処理回路1に対し色飽和度調整
等の各種画質設定を行ったり、映像入力の切替、オンス
クリーン表示等の制御を行うCPUである。3は各種制
御値及び表示データを格納するメモリ、4はCPUを介
して映像信号処理回路を制御するプログラムを格納する
メモリである。5は映像信号処理回路1の出力映像信号
として得られたRGB信号を表示する表示デバイス、6
は本ユニットの出力を映像信号処理回路1に入力するこ
とにより受信機に新たな処理機能を追加することができ
る拡張ユニットである。7は拡張ユニット6からのシリ
アルバス形式の入力信号をパラレルバス形式に変換する
デコード回路をプログラマブルに変更する拡張ユニット
インターフェイス回路である。
【0052】8は拡張ユニット6をテレビジョン受信機
から着脱可能とするために拡張ユニット6と拡張ユニッ
トインターフェイス回路7の間に挿入する拡張スロット
である。
【0053】以上の構成により、テレビジョン受信機の
処理選択として拡張ユニット6が選択された場合、CP
U2は拡張スロット8より拡張ユニット6が接続されて
いるか否かの検出を行い、接続されていない場合、拡張
スロット8はその情報をCPU2に送信し、CPU2で
はその情報をオンスクリーン表示等の手段により使用者
にわかるようにテレビジョン受信機に表示する。拡張ユ
ニット6がテレビジョン受信機に接続されている場合に
は、拡張ユニット6より付加機能処理後のNTSC方式
の輝度、色差信号を拡張スロット8を介して得る。
【0054】また、拡張ユニット6の処理機能が使用者
の所望の機能でない場合、拡張ユニット6のみを拡張ス
ロット8より着脱し、所望の処理機能を実現する拡張ユ
ニットを拡張スロット8に挿入し、テレビジョン受信機
で視聴できる。拡張ユニット6より出力される輝度・色
差信号は拡張ユニット6と拡張ユニットインターフェイ
ス回路7とのインターフェイス信号の本数を低減するた
め、シリアルバスの形式で出力される。
【0055】拡張ユニット6より出力されたシリアルバ
ス形式の輝度、色差信号は拡張ユニットインターフェイ
ス回路7で再度パラレル信号に変換され、それぞれ映像
信号処理回路1内の選択回路54、55に入力され選択
された後、マトリクス回路53に入力され、RGB信号
に変換される。ここで、拡張ユニットインターフェイス
回路7のシリアルパラレル変換回路はCPU2からのデ
ータによりプログラマブルな構成となっており、拡張ユ
ニット6からの種々のシリアルバス方式に対応して、適
応的に変換処理プログラムを変更して変換を行う。
【0056】次に、各種制御値が格納されたメモリ
(A)3及び、制御プログラムが格納されたメモリ
(B)4を用いてCPU2によりマトリクス回路53を
制御し、コントラスト、ブライト、色飽和度等の画質調
整を行う。最後に、オンスクリーン表示データが格納さ
れたメモリ(A)3及び、制御プログラムが格納された
メモリ(B)4を用いてCPU2により入力選択信号等
オンスクリーン表示データを発生し、上記画質調整後の
RGB映像信号に対し付加し、処理後のRGB信号を表
示デバイスに入力し、映像表示を行う。
【0057】(実施の形態4)図5は本発明の実施の形
態4におけるテレビジョン受信機のブロック図を示す。
【0058】図5において、1は映像信号を入力とし映
像のデコード処理及び表示制御を行う映像信号処理回路
である。映像信号処理回路1を、NTSC信号処理回路
として以下説明を進める。NTSC信号処理回路の詳細
ブロック図を図2に示す。NTSC信号処理回路につい
ては(実施の形態1)で説明しているため、その説明は
省略する。8は拡張ユニット6をテレビジョン受信機か
ら着脱可能とするために拡張ユニット6と映像信号処理
回路1、CPU2、メモリ(A)3、メモリ(B)4と
の間に挿入する拡張スロットである。9は拡張ユニット
6に関する各種制御値、オンスクリーンデータ等の表示
情報、制御値及び上記CPU2を介して上記拡張ユニッ
ト6を制御するプログラムを格納するメモリ(C)であ
る。
【0059】以上の構成により、拡張ユニット6の制御
は拡張ユニット6の各種制御値及び、制御プログラムが
格納されたメモリ(C)9を用いてCPU2により行わ
れる。また、拡張ユニット6の処理機能が使用者の所望
の機能でない場合、拡張ユニット6及びメモリ(C)9
を拡張スロット8より着脱し、所望の処理機能を実現す
る拡張ユニット及びメモリを拡張スロット8に挿入し、
所望のテレビジョン受信機でとすることができる。
【0060】拡張ユニット6より出力された輝度、色差
信号はそれぞれ映像信号処理回路1内の選択回路54、
55に入力され選択された後、マトリクス回路53に入
力され、RGB信号に変換される。
【0061】次に、各種制御値が格納されたメモリ
(A)3及び、制御プログラムが格納されたメモリ
(B)4を用いてCPU2によりマトリクス回路53を
制御し、コントラスト、ブライト、色飽和度等の画質調
整を行う。
【0062】最後に、拡張ユニット6に関するオンスク
リーン表示データが格納されたメモリ(C)9及び、制
御プログラムが格納されたメモリ(B)4及びメモリ
(C)9を用いてCPU2により入力選択信号等オンス
クリーン表示データを発生し、上記画質調整後のRGB
映像信号に対し付加し、処理後のRGB信号を表示デバ
イスに入力し、映像表示を行う。
【0063】(実施の形態5)図6は本発明の実施の形
態5における拡張機能装置を接続したテレビジョン受信
機のブロック図を示す。
【0064】図6において、1は映像信号を入力とし映
像のデコード処理及び表示制御を行う映像信号処理回路
である。2は映像信号処理回路1に対し色飽和度調整等
の各種画質設定を行ったり、映像入力の切替、オンスク
リーン表示等の制御を行うCPUである。3は各種制御
値及び表示データを格納するメモリ(A)、4はCPU
を介して映像信号処理回路を制御するプログラムを格納
するメモリ(B)である。5は映像信号処理回路1の出
力映像信号として得られたRGB信号を表示する表示デ
バイス、7は拡張機能装置70からのシリアルバス形式
の入力信号をパラレルバス形式に変換する拡張ユニット
インターフェイス回路、8は拡張機能装置70をテレビ
ジョン受信機から着脱可能とするために拡張機能装置7
0と拡張ユニットインターフェイス回路7との間に挿入
する拡張スロットである。
【0065】拡張機能装置70の構成として、10は拡
張スロット6を介してテレビジョン受信機内のメモリ
(A)3及びメモリ(B)4に送信するデータをシリア
ルバス形式に変換し拡張スロット8に出力するデータエ
ンコード回路、11はデータエンコード回路10を介し
て拡張スロット8に送信するデータを格納するメモリ
(D)、12はデータエンコード回路10のデータ送信
タイミング制御、メモリ(D)11の制御を行う制御回
路である。
【0066】以上の構成による本実施の形態の信号処理
内容を説明する。拡張機能装置70を拡張スロット8を
介してテレビジョン受信機に接続する。次に、拡張機能
装置70のメモリ(D)11のデータをテレビジョン受
信機内のメモリ(A)3及びメモリ(B)4に転送する
モードにテレビジョン受信機の処理モードをCPU2の
制御切替により切り替える。その情報を受け、CPU2
はメモリ(D)11の内容をメモリ(A)3及びメモリ
(B)4に転送するため、メモリ(A)3及びメモリ
(B)4にデータ書き込み制御信号を発生する。次にC
PU2は制御回路12に転送許可信号を送信し、制御回
路12ではその信号をもとにメモリ(D)11への読み
だし制御信号を発生、送信する。データエンコード回路
10ではメモリ(D)11より読み出したデータをシリ
アルデータに変換し、拡張スロット8に出力する。
【0067】出力されたデータは拡張ユニットインター
フェイス回路7で再度パラレル信号に変換され、メモリ
(A)3及びメモリ(B)4にデータを転送し、メモリ
(A)3及びメモリ(B)4の内容変更及び内容追加を
行う。メモリ(A)3及びメモリ(B)4へのデータ転
送完了後は、再度、拡張機能装置をテレビジョン受信機
より外し、テレビジョン受信機の処理モードを通常使用
モードに戻す。
【0068】(実施の形態6)図7は本発明の拡張機能
装置の実施の形態6における拡張機能装置を接続したテ
レビジョン受信機のブロック図を示す。
【0069】図7において、1は映像信号を入力とし映
像のデコード処理及び表示制御を行う映像信号処理回路
である。2は映像信号処理回路1に対し色飽和度調整等
の各種画質設定を行ったり、映像入力の切替、オンスク
リーン表示等の制御を行うCPUである。3は各種制御
値及び表示データを格納するメモリ(A)、4はCPU
を介して映像信号処理回路を制御するプログラムを格納
するメモリ(B)である。5は映像信号処理回路1の出
力映像信号として得られたRGB信号を表示する表示デ
バイス、7は拡張機能装置71からのシリアルバス形式
の入力信号をパラレルバス形式に変換を行う拡張ユニッ
トインターフェイス回路、8は拡張機能装置71をテレ
ビジョン受信機から着脱可能とするために拡張機能装置
71と拡張ユニットインターフェイス回路7との間に挿
入する拡張スロットである。
【0070】拡張機能装置71の構成についてその一例
を示す。14は拡張スロットを介して得られるシリアル
バス形式のデータをパラレルデータに変換し、メモリに
格納するデータデコード回路、13はデータデコード回
路14より得られたテレビジョン受信機内の信号振幅等
の検出データからテレビジョン受信機各部の補正値を算
出しメモリに格納する演算回路、11はデータデコード
回路14の出力データ及び演算回路13より得られた補
正値を格納するメモリ(E)、10は演算回路13より
得られた補正値をメモリ(E)11より読み出し、シリ
アルバス形式のデータに変換するデータエンコード回
路、12はデータデコード回路14、メモリ(E)1
1、演算回路13、データエンコード回路10の各制御
信号を発生する制御回路である。
【0071】以上の構成による本実施の形態の信号処理
内容を説明する。拡張機能装置71を拡張スロット8を
介してテレビジョン受信機に接続する。次に、テレビジ
ョン受信機内の信号振幅等のパラメータを調整するモー
ドにテレビジョン受信機の処理モードを切り替える。そ
の情報を受け、CPU2は映像信号処理回路1より各パ
ラメータの値を測定し、拡張ユニットインターフェイス
回路7及び拡張スロット8を介して、シリアルデータ形
式としてデータデコード回路14に出力する。同時にC
PU2はデータ送信開始を知らせる送信フラグを制御回
路12に送り、制御回路12ではその情報を受け、デー
タデコード回路14に制御信号を発生しデータデコード
回路14はシリアルデータ形式のCPU2からの各パラ
メータの測定値をパラレルデータに変換しメモリ(E)
11に書き込む。
【0072】次に、演算回路13ではメモリ(E)11
に書き込まれたテレビジョン受信機の各パラメータの測
定値を読み出し、各パラメータ値が適正値になるように
各パラメータの補正値を算出し、得られた補正値を再
度、メモリ(E)11に書き込む。この時のメモリ
(E)11の読み出し制御信号及び書き込み制御信号は
全て、制御回路12により発生される。その後、メモリ
(E)11に書き込まれた各パラメータの補正データを
データエンコード回路10に入力し、シリアルデータ形
式で出力された上記補正データは拡張スロット8を介し
て拡張ユニットインターフェイス回路7に入力され、C
PU2により制御値情報としてメモリ(A)3に書き込
まれる。
【0073】全てのパラメータの測定、補正値の算出、
メモリ(A)3への書き込みが終了した後、拡張機能装
置をテレビジョン受信機より外し、テレビジョン受信機
の処理モードを通常使用モードに戻す。この時、各補正
値はメモリ(A)3に格納された値を使用し、この補正
値をもとにCPU2が映像信号処理回路1を制御する。
【0074】(実施の形態7)図8は本発明の実施の形
態7における拡張機能装置を接続したテレビジョン受信
機のブロック図を示す。
【0075】図8において、1は映像信号を入力とし映
像のデコード処理及び表示制御を行う映像信号処理回路
である。2は映像信号処理回路1に対し色飽和度調整等
の各種画質設定を行ったり、映像入力の切替、オンスク
リーン表示等の制御を行うCPUである。3は各種制御
値及び表示データを格納するメモリ、4はCPUを介し
て映像信号処理回路を制御するプログラムを格納するメ
モリである。5は映像信号処理回路1の出力映像信号と
して得られたRGB信号を表示する表示デバイス、7は
拡張機能装置72からのシリアルバス形式の入力信号を
パラレルバス形式に変換する拡張ユニットインターフェ
イス回路、8は拡張機能装置72をテレビジョン受信機
から着脱可能とするために拡張機能装置72と拡張ユニ
ットインターフェイス回路7との間に挿入する拡張スロ
ットである。
【0076】次に、拡張機能装置72の構成を説明す
る。14は入力される映像信号をパラレルバス形式に変
換しメモリに格納するデータデコード回路、13は上記
メモリに格納されたデータデコード回路14の出力映像
信号に対し方式デコード処理あるいは信号フォーマット
変換を行う演算回路、11はデータデコード回路14の
出力データ及び演算回路13の演算結果を格納するメモ
リ(F)、10はメモリ(F)11より読み出した演算
回路13の演算結果をシリアルバス形式に変換し拡張ス
ロット8に出力するデータエンコード回路、12はデー
タデコード回路14、メモリ(F)11、演算回路1
3、データエンコード回路10の各制御信号を発生する
制御回路である。
【0077】以上の構成による本実施の形態の処理内容
を説明する。拡張機能装置72を拡張スロット8を介し
てテレビジョン受信機に接続する。そして、テレビジョ
ン受信機の処理選択として拡張機能装置が選択された場
合、外部からの入力映像信号はデータデコード回路14
を介してメモリ(F)11に格納される。演算回路13
ではデコード処理前の映像信号をメモリ(F)11より
読み出し、多画面表示、フリーズ、ストロボなどの特殊
再生等、所望のデコード処理を行い、デコード処理後の
映像信号を輝度・色差信号形式に変換し、再度メモリ
(F)11に格納する。そして、データエンコード回路
10によりメモリ(F)11に格納された演算回路13
の演算結果である輝度・色差は拡張スロット8とのイン
ターフェイス信号の本数低減のため、シリアルバス形式
に変換され、拡張スロット8を介して拡張ユニットイン
ターフェイス回路7に出力される。拡張スロット8を介
してデータエンコード回路10より入力されたシリアル
バス形式の輝度、色差信号は拡張ユニットインターフェ
イス回路7で再度パラレル信号に変換され、映像信号処
理回路1内のそれぞれ映像信号処理回路1内の選択回路
54、55に入力され選択された後、マトリクス回路5
3に入力され、RGB信号に変換される。次に、各種制
御値が格納されたメモリ(A)3及び、制御プログラム
が格納されたメモリ(B)4を用いてCPU2によりマ
トリクス回路53を制御し、コントラスト、ブライト、
色飽和度等の画質調整を行う。最後に、オンスクリーン
表示データが格納されたメモリ(A)3及び、制御プロ
グラムが格納されたメモリ(B)4を用いてCPU2に
より入力選択信号等オンスクリーン表示データを発生
し、上記画質調整後のRGB映像信号に対し付加し、処
理後のRGB信号を表示デバイスに入力し、映像表示を
行う。
【0078】(実施の形態8)図9は本発明の実施の形
態8における拡張機能装置73を接続したテレビジョン
受信機のブロック図を示す。
【0079】図9において、1は映像信号を入力とし映
像のデコード処理及び表示制御を行う映像信号処理回路
である。2は映像信号処理回路1に対し色飽和度調整等
の各種画質設定を行ったり、映像入力の切替、オンスク
リーン表示等の制御を行うCPUである。3は各種制御
値及び表示データを格納するメモリ(A)、4はCPU
を介して映像信号処理回路を制御するプログラムを格納
するメモリ(B)である。5は映像信号処理回路1の出
力映像信号として得られたRGB信号を表示する表示デ
バイス、7は拡張機能装置73からのシリアルバス形式
の入力信号をパラレルバス形式に変換する拡張ユニット
インターフェイス回路、8は拡張機能装置73をテレビ
ジョン受信機から着脱可能とするために拡張機能装置7
3と拡張ユニットインターフェイス回路7との間に挿入
する拡張スロットである。
【0080】次に、拡張機能装置73について説明を行
う。14は入力される映像信号をパラレルバス形式に変
換しメモリに格納するデータデコード回路、13は上記
メモリに格納されたデータデコード回路14の出力映像
信号に対し方式デコード処理あるいは信号フォーマット
変換を行う演算回路、11はデータデコード回路14の
出力データ及び演算回路13の演算結果を格納するメモ
リ(G)、15はメモリ(G)11より読み出した演算
回路13の演算結果をシリアルバス形式に変換し拡張ス
ロット8に出力する第1のデータエンコード回路、16
はメモリ(G)11より読み出した演算回路13の演算
結果をシリアルバスデータ形式に変換し外部機器接続端
子に出力する第2のデータエンコード回路、12はデー
タデコード回路14、メモリ(G)11、演算回路1
3、第1のデータエンコード回路15、第2のデータエ
ンコード回路16の各制御信号を発生する制御回路であ
る。
【0081】以上の構成による本実施の形態の処理内容
を説明する。拡張機能装置73を拡張スロット8を介し
てテレビジョン受信機に接続する。そして、テレビジョ
ン受信機の処理選択として拡張機能装置73が選択され
た場合、外部からの入力映像信号はデータデコード回路
14を介してメモリ(G)11に格納される。演算回路
13ではデコード処理前の映像信号をメモリ(G)11
より読み出し、多画面表示、フリーズ、ストロボなどの
特殊再生等、所望のデコード処理を行い、デコード処理
後の映像信号を輝度・色差信号形式に変換し、再度メモ
リ(G)11に格納する。そして、第1のデータエンコ
ード回路15によりメモリ(G)11に格納された演算
回路13の演算結果である輝度・色差は拡張スロット8
とのインターフェイス信号の本数低減のため、シリアル
バス形式に変換され、拡張スロット8を介して拡張ユニ
ットインターフェイス回路7に出力される。
【0082】一方、第2のデータエンコード回路16に
より、メモリ(G)11に格納された演算回路13の演
算結果である輝度・色差信号は外部機器に出力するため
にシリアルバス形式に変換され、外部機器接続端子に出
力される。拡張スロット8を介して第1のデータエンコ
ード回路15より入力されたシリアルバス形式の輝度、
色差信号は拡張ユニットインターフェイス回路7で再度
パラレル信号に変換され、映像信号処理回路1内のそれ
ぞれ映像信号処理回路1内の選択回路54、55に入力
され選択された後、マトリクス回路53に入力され、R
GB信号に変換される。
【0083】次に、各種制御値が格納されたメモリ
(A)3及び、制御プログラムが格納されたメモリ
(B)4を用いてCPU2によりマトリクス回路53を
制御し、コントラスト、ブライト、色飽和度等の画質調
整を行う。
【0084】最後に、オンスクリーン表示データが格納
されたメモリ(A)3及び、制御プログラムが格納され
たメモリ(B)4を用いてCPU2により入力選択信号
等オンスクリーン表示データを発生し、上記画質調整後
のRGB映像信号に対し付加し、処理後のRGB信号を
表示デバイスに入力し、映像表示を行う。
【0085】(実施の形態9)図10は本発明の実施の
形態9における拡張機能装置を接続したテレビジョン受
信機のブロック図を示す。
【0086】図10において、1は映像信号を入力とし
映像のデコード処理及び表示制御を行う映像信号処理回
路である。2は映像信号処理回路1に対し色飽和度調整
等の各種画質設定を行ったり、映像入力の切替、オンス
クリーン表示等の制御を行うCPUである。3は各種制
御値及び表示データを格納するメモリ(A)、4はCP
Uを介して映像信号処理回路を制御するプログラムを格
納するメモリ(B)である。5は映像信号処理回路1の
出力映像信号として得られたRGB信号を表示する表示
デバイス、7は拡張機能装置74からのシリアルバス形
式の入力信号をパラレルバス形式に変換する拡張ユニッ
トインターフェイス回路、8は拡張機能装置をテレビジ
ョン受信機から着脱可能とするために拡張機能装置74
と拡張ユニットインターフェイス回路7との間に挿入す
る拡張スロットである。
【0087】次に、拡張機能装置74の構成について説
明する。14は入力される映像信号をパラレルバス形式
に変換しメモリに格納するデータデコード回路、13は
上記メモリに格納されたデータデコード回路14の出力
映像信号に対し方式デコード処理あるいは信号フォーマ
ット変換を行う演算回路、11はデータデコード回路1
4の出力データ及び演算回路13の演算結果を格納する
メモリ(H)、10はメモリ(H)11より読み出した
演算回路13の演算結果をシリアルバスデータ形式に変
換し外部機器接続端子に出力するデータエンコード回
路、12はデータデコード回路14、メモリ(H)1
1、演算回路13、データエンコード回路10の各制御
信号を発生する制御回路である。
【0088】以上の構成による本実施の形態の処理内容
を説明する。拡張機能装置74を拡張スロット8を介し
てテレビジョン受信機に接続する。そして、テレビジョ
ン受信機の処理選択として拡張機能装置74が選択され
た場合、拡張スロット8を介して拡張機能装置に入力さ
れた映像信号はデータデコード回路14を介してメモリ
(H)11に格納される。演算回路13ではデータデコ
ード回路14の出力映像信号をメモリ(H)11より読
み出し、信号フォーマット変換を行い(例えばMUSE
−NTSC処理)、再度メモリ(H)11に格納する。
そして、データエンコード回路10によりメモリ(H)
11に格納された演算回路13の出力映像信号は外部機
器に出力するためにシリアルバス形式に変換され、外部
機器接続端子に出力される。
【0089】
【発明の効果】以上のように本発明のテレビジョン受信
機は、映像信号を入力とし映像のデコード処理及び表示
制御を行う映像信号処理回路と、メモリに格納された各
種制御値、表示データ及びプログラムを用いて上記映像
信号処理回路の各種設定、制御を行うCPUと、各種制
御値及び表示データを格納するメモリ(A)と、CPU
を介して映像信号処理回路を制御するプログラムを格納
するメモリ(B)と、上記映像信号処理回路の出力映像
信号を表示する表示デバイスと、本ユニットの出力を上
記映像信号処理回路に入力することにより新たな処理機
能を追加することができる処理回路を内蔵する拡張ユニ
ットとを有することにより、容易に機能拡張が可能とな
り、更に上記拡張ユニットからのシリアルバス形式の出
力信号をパラレルバス形式に変換するデコード回路をプ
ログラマブルに変更する拡張ユニットインターフェイス
回路を有することにより、拡張ユニットからの種々の信
号形式に適応的に対応して機能拡張を図ることが可能と
なる。
【0090】更に、上記拡張ユニットと上記拡張ユニッ
トインターフェイス回路との信号線の間に挿入し上記拡
張ユニットを着脱可能にする拡張スロットを有すること
により、使用者の要望に応じて拡張ユニットの交換が可
能となり、容易に拡張機能変更を図ることが可能とな
る。更に、上記拡張ユニットに関する各種制御値、オン
スクリーンデータ等の表示情報及び上記CPUを介して
上記拡張ユニットを制御するプログラムを格納するメモ
リを有することにより、テレビジョン受信機に機能拡張
前より内蔵されたメモリに対し内容の変更なく、機能拡
張を図ることが可能となる。
【0091】また、以上のように本発明の拡張機能装置
は、映像信号を入力とし映像のデコード処理及び表示制
御を行う映像信号処理回路と、メモリに格納された各種
制御値、表示データ及びプログラムを用いて上記映像信
号処理回路の各種設定、制御を行うCPUと、各種制御
値及び表示データを格納するメモリ(A)と、CPUを
介して映像信号処理回路を制御するプログラムを格納す
るメモリ(B)と、機能を拡張するための入出力ポート
として用いる拡張スロットと、上記拡張スロットからの
シリアルバス形式の入力信号をパラレルバス形式に変換
する拡張ユニットインターフェイス回路とを有するテレ
ビジョン受信機において、上記拡張スロットを介して上
記メモリ及びBに送信するデータをシリアルバス形式に
変換し上記拡張スロットに出力するデータエンコード回
路と、上記データエンコード回路を介して上記拡張スロ
ットに送信するデータを格納するメモリ(C)と、上記
データエンコード回路のデータ送信タイミング及び上記
メモリ(C)の制御を行う制御回路とを有することによ
り、テレビジョン受信機のプログラム変更等、上記テレ
ビジョン受信機のメモリ内容変更が発生した時、上記構
成の拡張機能装置を上記拡張スロットを介してテレビジ
ョン受信機に接続し、上記テレビジョン受信機に内蔵さ
れた上記メモリ及びメモリに格納されたデータ内容の変
更を容易に行うことが可能となる。
【0092】また、テレビジョン受信機1台ごとに異な
る調整データの算出、テレビジョン受信機内のメモリへ
の調整データの格納を容易に行うことが可能となる。
【0093】また、上記拡張機能装置の代わりに各種放
送方式デコード処理あるいは信号フォーマット変換が拡
張機能装置で実現可能となり、テレビジョン受信機内に
非内蔵の機能が容易に拡張、付加可能となる。
【0094】また、上記拡張機能装置の代わりに、各種
放送方式デコード処理あるいは信号フォーマット変換が
拡張機能装置で実現可能となり、テレビジョン受信機に
非内蔵の機能が容易に拡張、付加可能となると共に拡張
機能装置で処理を行った結果が外部関連機器に出力可能
となる。
【0095】また、MUSE−NTSC変換処理のよう
にテレビジョン受信機で加工した信号に対し拡張機能装
置で更に付加機能を実現し、処理内容を基本機能のみに
絞ったテレビジョン受信機に対しても、使用者の要望に
応じて容易に機能を付加することが可能となる。
【図面の簡単な説明】
【図1】本発明の第1の実施の形態におけるテレビジョ
ン受信機のブロック図
【図2】本発明のテレビジョン受信機のNTSC信号処
理回路のブロック図
【図3】本発明の第2の実施の形態におけるテレビジョ
ン受信機のブロック図
【図4】本発明の第3の実施の形態におけるテレビジョ
ン受信機のブロック図
【図5】本発明の第4の実施の形態におけるテレビジョ
ン受信機のブロック図
【図6】本発明の第5の実施の形態における拡張機能装
置を接続したテレビジョン受信機のブロック図
【図7】本発明の第6の実施の形態における拡張機能装
置を接続したテレビジョン受信機のブロック図
【図8】本発明の第7の実施の形態における拡張機能装
置を接続したテレビジョン受信機のブロック図
【図9】本発明の第8の実施の形態における拡張機能装
置を接続したテレビジョン受信機のブロック図
【図10】本発明の第9の実施の形態における拡張機能
装置を接続したテレビジョン受信機のブロック図
【図11】従来のテレビジョン受信機のブロック図
【図12】従来のテレビジョン受信機のNTSC信号処
理回路のブロック図
【符号の説明】
1 映像信号処理回路 2 CPU 3,4,9,11 メモリ 5 表示デバイス 6 拡張ユニット 7 拡張ユニットインターフェイス回路 8 拡張スロット 10,15,16 データエンコード回路 12 制御回路 14 データデコード回路 13 演算回路 70,71,72,73,74 拡張機能装置 80 テレビジョン受信機
───────────────────────────────────────────────────── フロントページの続き (72)発明者 石津 厚 大阪府門真市大字門真1006番地 松下電 器産業株式会社内 (56)参考文献 特開 平7−59072(JP,A) 特開 平5−303358(JP,A) 特開 平7−75034(JP,A) 特開 平7−240908(JP,A) 特開 平2−105195(JP,A) 特開 平6−303547(JP,A) (58)調査した分野(Int.Cl.7,DB名) H04N 5/38 - 5/46 H04N 7/14 - 7/173

Claims (3)

    (57)【特許請求の範囲】
  1. 【請求項1】 映像信号を入力とし映像デコード処理及
    び表示制御を行う映像信号処理回路と、各種制御値及び
    表示データを格納する第1のメモリと、前記第1のメモ
    リに格納された各種制御値、表示データ及びプログラム
    を用いて上記映像信号処理回路各種設定、制御を行うC
    PUと、前記CPUを介して前記映像信号処理回路を制
    御するプログラムを格納する第2のメモリと、前記映像
    信号処理回路の出力映像信号を表示する表示デバイスと
    を有するテレビジョン受信機において、送信するデータ
    をシリアルバス形式に変換して出力するデータエンコー
    ド回路と、前記データエンコード回路のデータ送信タイ
    ミングを制御する制御回路とを備えた拡張機能装置と、
    前記データエンコード回路から出力されるシリアルバス
    形式のデータをパラレルバス形式に変換するデコード回
    路を有するインターフェイス回路とを配設し、前記映像
    信号処理回路を前記第1と第2のメモリに格納されたデ
    ータにより制御するとともに前記拡張機能装置から前記
    インターフェイス回路を介して送信されるデータにより
    制御可能に構成された拡張機能を有するテレビジョン受
    信機。
  2. 【請求項2】 映像信号を入力とし映像デコード処理及
    び表示制御を行う映像信号処理回路と、各種制御値及び
    表示データを格納する第1のメモリと、前記第1のメモ
    リに格納された各種制御値、表示データ及びプログラム
    を用いて上記映像信号処理回路各種設定、制御を行うC
    PUと、前記CPUを介して前記映像信号処理回路を制
    御するプログラムを格納する第2のメモリと、前記映像
    信号処理回路の出力映像信号を表示する表示デバイスと
    を有するテレビジョン受信機において、送信するデータ
    をシリアルバス形式に変換して出力するデータエンコー
    ド回路と、前記データエンコード回路のデータ送信タイ
    ミングを制御する制御回路とを有する拡張機能装置と、
    前記データエンコード回路から出力されるシリアルバス
    形式のデータをパラレルバス形式に変換するデコード回
    路を有するインターフェイス回路と、前記拡張機能装置
    を着脱可能にするために、前記拡張機能装置と前記イン
    ターフェイス回路との信号線の間に挿入配設された拡張
    スロットとを備え、前記映像信号処理回路を前記第1と
    第2のメモリに格納されたデータにより制御するととも
    に、前記映像信号処理回路を制御するデータを送信する
    前記拡 張機能装置が交換可能に構成された拡張機能を有
    するテレビジョン受信機。
  3. 【請求項3】 映像信号を入力とし映像デコード処理及
    び表示制御を行う映像信号処理回路と、各種制御値及び
    表示データを格納する第1のメモリと、前記第1のメモ
    リに格納された各種制御値、表示データ及びプログラム
    を用いて上記映像信号処理回路各種設定、制御を行うC
    PUと、前記CPUを介して前記映像信号処理回路を制
    御するプログラムを格納する第2のメモリと、前記映像
    信号処理回路の出力映像信号を表示する表示デバイスと
    を有するテレビジョン受信機において、送信するデータ
    をシリアルバス形式に変換して出力するデータエンコー
    ド回路と、前記データエンコード回路のデータ送信タイ
    ミングを制御する制御回路とを有する拡張機能装置と、
    前記拡張機能装置を制御するプログラムを格納する第3
    のメモリと、前記データエンコード回路から出力される
    シリアルバス形式のデータをパラレルバス形式に変換す
    るデコード回路を有するインターフェイス回路と、前記
    拡張機能装置を着脱可能にするために、前記拡張機能装
    置と前記インターフェイス回路との信号線の間に挿入配
    設された拡張スロットとを備え、前記映像信号処理回路
    を前記第1と第2のメモリに格納されたデータにより制
    御するとともに、前記映像信号処理回路を制御するデー
    タを送信する前記拡張機能装置を交換可能に構成し、交
    換配設された前記拡張機能装置を前記第3のメモリに格
    納されたプログラムにより制御するようにしたことを特
    徴とする拡張機能を有するテレビジョン受信機。
JP00198896A 1996-01-10 1996-01-10 拡張機能を有するテレビジョン受信機 Expired - Fee Related JP3528391B2 (ja)

Priority Applications (7)

Application Number Priority Date Filing Date Title
JP00198896A JP3528391B2 (ja) 1996-01-10 1996-01-10 拡張機能を有するテレビジョン受信機
TW085115426A TW373402B (en) 1996-01-10 1996-12-13 Television receiver
EP97100011A EP0784402A3 (en) 1996-01-10 1997-01-02 Television receiver
US08/780,253 US5982449A (en) 1996-01-10 1997-01-08 Television receiver that provides gradation correction using a CPU
CNB971021015A CN1148957C (zh) 1996-01-10 1997-01-08 电视接收机
MYPI97000068A MY115654A (en) 1996-01-10 1997-01-08 Television receiver
KR1019970000340A KR100338901B1 (ko) 1996-01-10 1997-01-09 텔레비젼수신기

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP00198896A JP3528391B2 (ja) 1996-01-10 1996-01-10 拡張機能を有するテレビジョン受信機

Publications (2)

Publication Number Publication Date
JPH09191434A JPH09191434A (ja) 1997-07-22
JP3528391B2 true JP3528391B2 (ja) 2004-05-17

Family

ID=11516875

Family Applications (1)

Application Number Title Priority Date Filing Date
JP00198896A Expired - Fee Related JP3528391B2 (ja) 1996-01-10 1996-01-10 拡張機能を有するテレビジョン受信機

Country Status (1)

Country Link
JP (1) JP3528391B2 (ja)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100672495B1 (ko) * 1999-10-14 2007-01-23 엘지전자 주식회사 디지털 방송 수신기의 인터페이스 확장장치 및 방법
JP4618956B2 (ja) * 2001-12-10 2011-01-26 ソニー株式会社 信号処理装置、信号処理方法、信号処理システム、プログラム及び媒体
JP4529982B2 (ja) * 2007-02-15 2010-08-25 船井電機株式会社 テレビジョン装置

Also Published As

Publication number Publication date
JPH09191434A (ja) 1997-07-22

Similar Documents

Publication Publication Date Title
JP3698221B2 (ja) ダブルデッキvcrとcd−カラオケシステム一体型ダブル/ワイドtv受像機を制御する簡便送信機のグラフィックを用いた制御方法
KR100517979B1 (ko) 이동 통신 단말기의 영상 오버레이 장치
EP2111041B1 (en) Audio processing device, audio processing method, and program
JP2005326684A (ja) 映像装置及び撮像装置
KR100338901B1 (ko) 텔레비젼수신기
US6151079A (en) Image display apparatus having a circuit for magnifying and processing a picture image in accordance with the type of image signal
JPH08181955A (ja) 統合された番組ガイドインタフェース装置
JP2007267354A (ja) 映像出力装置および映像出力制御方法
KR100206114B1 (ko) 외부 입출력 접속 적응형 비디오라인 접속장치
JP3528391B2 (ja) 拡張機能を有するテレビジョン受信機
US8248540B2 (en) Broadcast signal receiving apparatus
JP4977296B2 (ja) 複数カラリメトリ受信機用のオンスクリーン表示を生成する方法および装置
CA2355553C (en) Video signal processing apparatus
KR20010097955A (ko) 사용자 오에스디(osd) 기능을 갖는 티브이 및 그제어방법
CN102549650A (zh) 图像处理装置、图像处理装置的控制方法、图像处理装置的控制程序、以及记录控制程序的记录介质
JP2012065056A (ja) 映像処理装置、表示装置及び映像処理方法
TWI247250B (en) A display device with a skin including a controller and an OSD unit
JPH10108083A (ja) コンピュータシステム
JPH0430852Y2 (ja)
KR100310047B1 (ko) 디지털tv의비디오신호입출력장치
KR20010063827A (ko) 디지털 디스플레이용 칼라 보정 장치 및 그 방법
KR0176461B1 (ko) 16:9화면내 4:3화면 디스플레이용 사이드 블랭크 레벨 삽입장치
KR200277993Y1 (ko) 티브이 수상기의 색변환 장치
JPS63283967A (ja) モニタ内蔵型プリンタ
JP2002335537A (ja) テレビ受像器

Legal Events

Date Code Title Description
TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20040203

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20040216

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20080305

Year of fee payment: 4

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090305

Year of fee payment: 5

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100305

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110305

Year of fee payment: 7

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110305

Year of fee payment: 7

LAPS Cancellation because of no payment of annual fees