JP3495562B2 - Clock recovery circuit - Google Patents

Clock recovery circuit

Info

Publication number
JP3495562B2
JP3495562B2 JP17118497A JP17118497A JP3495562B2 JP 3495562 B2 JP3495562 B2 JP 3495562B2 JP 17118497 A JP17118497 A JP 17118497A JP 17118497 A JP17118497 A JP 17118497A JP 3495562 B2 JP3495562 B2 JP 3495562B2
Authority
JP
Japan
Prior art keywords
signal
output
modulated signal
carrier wave
data
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP17118497A
Other languages
Japanese (ja)
Other versions
JPH114266A (en
Inventor
俊一 多田
憲一 白石
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Kenwood KK
Original Assignee
Kenwood KK
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority to JP17118497A priority Critical patent/JP3495562B2/en
Application filed by Kenwood KK filed Critical Kenwood KK
Priority to CN98806084A priority patent/CN1117457C/en
Priority to US09/423,667 priority patent/US6744839B1/en
Priority to EP98924555A priority patent/EP0989706B1/en
Priority to CA002291118A priority patent/CA2291118C/en
Priority to PCT/JP1998/002553 priority patent/WO1998057470A1/en
Priority to DE0989706T priority patent/DE989706T1/en
Priority to DE69839396T priority patent/DE69839396T2/en
Publication of JPH114266A publication Critical patent/JPH114266A/en
Application granted granted Critical
Publication of JP3495562B2 publication Critical patent/JP3495562B2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Description

【発明の詳細な説明】Detailed Description of the Invention

【0001】[0001]

【発明の属する技術分野】本発明は、AM変調信号にデ
ジタル変調信号が多重化されたAMデータ多重変調信号
からデジタル変調信号のデータ復調のためのクロック信
号を再生するクロック再生回路に関する。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a clock recovery circuit for recovering a clock signal for data demodulation of a digital modulation signal from an AM data multiplex modulation signal in which an AM modulation signal is multiplexed with a digital modulation signal .

【0002】[0002]

【従来の技術】従来のデータ多重方式は、テレビ放送の
文字多重放送で使われているような時分割多重方式と、
FM放送の文字多重放送で使われているような周波数多
重方式に大別される。ところが、AM放送では占有周波
数帯域が狭く、周波数多重や時分割多重方式は使えず、
現在テレビ放送やFM放送で行われているデータ多重放
送のように、AM変調信号にデジタル変調信号を多重化
するAMデータ多重変調装置はなかった。
2. Description of the Related Art A conventional data multiplex system is a time-division multiplex system as used in character multiplex broadcasting of television broadcasting,
It is roughly classified into the frequency multiplex system used in the character multiplex broadcast of FM broadcasting. However, in AM broadcasting, the occupied frequency band is narrow and frequency multiplexing and time division multiplexing cannot be used.
There is no AM data multiplex modulation device that multiplexes a digital modulation signal with an AM modulation signal, unlike the data multiplex broadcasting currently performed in television broadcasting and FM broadcasting.

【0003】本特許出願人はAM同期検波したときにA
M同期検波出力に影響を与えないようにAM変調信号に
デジタル変調信号を多重するAMデータ多重変調装置を
提案している(特願平8−166636号)。
The applicant of the present patent application is
There has been proposed an AM data multiplex modulation device that multiplexes a digital modulation signal with an AM modulation signal so as not to affect the M synchronous detection output (Japanese Patent Application No. 8-166636).

【0004】[0004]

【発明が解決しようとする課題】本発明は、AM変調信
号と同一周波数帯域、同一時間にデジタル変調信号が多
重されたAMデータ多重変調信号からデジタル変調信号
データ復調のためのクロック信号を再生するクロック
再生回路を提供することを目的とする。
DISCLOSURE OF THE INVENTION The present invention provides a digital modulation signal from an AM data multiplex modulation signal in which a digital modulation signal is multiplexed in the same frequency band and at the same time as the AM modulation signal.
And to provide a clock recovery circuit for reproducing a clock signal for data demodulation.

【0005】[0005]

【課題を解決するための手段】本発明にかかるクロック
再生回路は、デジタル変調信号がAM変調信号と同一周
波数帯域、同一時間に多重されたAMデータ多重変調信
号からデジタル変調信号のデータ復調のためのクロック
信号を再生するクロック再生回路であって、AMデータ
多重変調信号からAM変調信号の搬送波を抽出する搬送
波抽出手段と、搬送波抽出手段にて抽出された搬送波を
一方の入力とする位相比較器と、位相比較器の出力を入
力とするループフィルタと、ループフィルタの出力で発
振周波数が制御される電圧制御発振器と、電圧制御発振
器の発振周波数を分周しかつ分周出力を位相比較器の他
方の入力として供給する分周器とを備えたことを特徴と
する。
The clock recovery circuit according to the present invention is for data demodulation of a digital modulation signal from an AM data multiplex modulation signal in which the digital modulation signal is multiplexed in the same frequency band and at the same time as the AM modulation signal. And a carrier wave extracting means for extracting a carrier wave of the AM modulated signal from the AM data multiplex modulated signal, and a phase comparator having one input of the carrier wave extracted by the carrier wave extracting means. , A loop filter that receives the output of the phase comparator, a voltage-controlled oscillator whose oscillation frequency is controlled by the output of the loop filter, and a frequency-controlled oscillator that divides the oscillation frequency of the voltage-controlled oscillator. And a frequency divider supplied as the other input.

【0006】本発明にかかるクロック再生回路によれ
ば、AMデータ多重変調信号からAM変調信号の搬送波
が搬送波抽出手段によって抽出され、抽出された搬送波
と分周器の出力とが位相比較器において位相比較され
て、位相比較出力に基づいて電圧制御発振器の発振周波
数が制御される。この結果、電圧制御発振器の発振出力
はAM変調信号の搬送波と同期し、電圧制御発振器の発
振出力をAMデータ多重変調信号中から分離したデジタ
ル変調信号復調のためのクロック信号として用いること
ができる。
According to the clock recovery circuit of the present invention, the carrier of the AM modulated signal is extracted from the AM data multiplex modulated signal by the carrier extracting means, and the extracted carrier and the output of the frequency divider are phased in the phase comparator. By comparison, the oscillation frequency of the voltage controlled oscillator is controlled based on the phase comparison output. As a result, the oscillation output of the voltage controlled oscillator is synchronized with the carrier wave of the AM modulation signal, and the oscillation output of the voltage controlled oscillator can be used as a clock signal for digital modulation signal demodulation separated from the AM data multiplex modulation signal.

【0007】分周器に代わって電圧制御発振器の発振出
力を入力とし出力を位相比較器の他方の入力として供給
するダイレクトデジタルシンセサイザであってもよい。
Instead of the frequency divider, a direct digital synthesizer may be used which receives the oscillation output of the voltage controlled oscillator as an input and supplies the output as the other input of the phase comparator.

【0008】[0008]

【発明の実施の形態】本発明にかかるクロック再生回路
を実施の一形態によって説明する。図1は本発明の実施
の一形態にかかるクロック再生回路の構成を示すブロッ
ク図である。
DETAILED DESCRIPTION OF THE PREFERRED EMBODIMENTS A clock recovery circuit according to the present invention will be described with reference to an embodiment. FIG. 1 is a block diagram showing the configuration of a clock recovery circuit according to an embodiment of the present invention.

【0009】本発明にかかるクロック再生回路の説明に
先立つて、先ず、AMデータ多重変調装置について図2
に基づき説明する。
Prior to the description of the clock recovery circuit according to the present invention, first, an AM data multiplex modulator will be described with reference to FIG.
It will be explained based on.

【0010】AMデータ多重変調装置は、音声信号等の
アナログ信号波(以下、単に信号とも記す)をA/D変
換するA/D変換器111とA/D変換器111の出力
をAM変調するAM変調器112からなるAM変調器1
1に供給して、後記する分周器122によって生成した
周波数fcの搬送波を信号波でAM変調する。
The AM data multiplex modulation device AM-modulates an A / D converter 111 for A / D converting an analog signal wave (hereinafter, also simply referred to as a signal) such as a voice signal and an output of the A / D converter 111. AM modulator 1 including AM modulator 112
1 and the carrier wave of the frequency fc generated by the frequency divider 122 described later is AM-modulated with a signal wave.

【0011】AMデータ多重変調装置は、例えば32M
Hzの発振をするマスタクロック発振器121と、マス
タクロック発振器121の発振周波数を分周して2MH
zと6kHzの出力を発生する分周器122と、分周器
122から2MHzの出力を受けて、周波数fcの搬送
波、直交する周波数(fc+fα)の2つの信号、およ
び直交する周波数(fc−fα)の2つの信号とを発生
するダイレクトデジタルシンセサイザ123と、6kb
psのシリアルデジタルデータI、Qをパラレルデジタ
ルデータI、Qに変換するシリアル/パラレル変換器1
24とを含み、シリアル/パラレル変換器124からの
出力をQPSKベースバンドデジタル信号とするQPS
Kベースバンドデジタル信号発生器12を備えて、2M
Hzの出力はA/D変換器111にクロック信号とし、
周波数fcの搬送波はAM変調器112に搬送波とし、
6kHzの出力はシリアル/パラレル変換器124に変
換クロック信号として送出している。
The AM data multiplexing modulator is, for example, 32M
2 MHz by dividing the oscillation frequency of the master clock oscillator 121 that oscillates at
z and a frequency divider 122 that generates an output of 6 kHz, and a frequency of 2 MHz from the frequency divider 122, and receives a carrier wave of frequency fc, two signals of orthogonal frequencies (fc + fα), and orthogonal frequencies (fc-fα). ), A direct digital synthesizer 123 for generating two signals, and 6 kb
Serial / parallel converter 1 for converting ps serial digital data I, Q into parallel digital data I, Q
24, and the output from the serial / parallel converter 124 is a QPSK baseband digital signal.
2M with K baseband digital signal generator 12
The output of Hz is used as a clock signal for the A / D converter 111,
The carrier wave of the frequency fc is used as a carrier wave in the AM modulator 112,
The 6 kHz output is sent to the serial / parallel converter 124 as a conversion clock signal.

【0012】QPSKベースバンドデジタル信号発生器
12から出力されるQPSKベースバンドデジタル信号
I、Qは、乗算器131、132、加算器133からな
る直交変調器13に供給して、乗算器131にてIデー
タとcos(ωc+ωα)tとを乗算し、乗算器132によ
ってQデータとsin(ωc+ωα)tとを乗算し、両乗算
出力を加算器133にて加算することによって、周波数
(fc+fα)の搬送波をQPSKベースバンドデジタ
ル信号で直交変調する。ここで、周波数(fc+fα)
および(fc−fα)はAM変調による上下のサイドバ
ンド内の周波数に選択してある。
The QPSK baseband digital signals I and Q output from the QPSK baseband digital signal generator 12 are supplied to the quadrature modulator 13 composed of the multipliers 131 and 132 and the adder 133, and the multiplier 131. The I data is multiplied by cos (ωc + ωα) t, the Q data is multiplied by sin (ωc + ωα) t by the multiplier 132, and both multiplication outputs are added by the adder 133 to obtain the carrier wave of the frequency (fc + fα). Are quadrature-modulated with a QPSK baseband digital signal. Where frequency (fc + fα)
And (fc-fα) are selected as the frequencies in the upper and lower sidebands by AM modulation.

【0013】一方、QPSKベースバンドデジタル信号
発生器12から出力されるQPSKベースバンドデジタ
ル信号I、Qを符号反転し符号反転出力の複素共役をと
る複素共役器14に供給して変換される。この場合、複
素共役器14ではI信号を反転するインバータ141に
て構成できる。
On the other hand, the QPSK baseband digital signals I and Q output from the QPSK baseband digital signal generator 12 are supplied to a complex conjugator 14 which inverts the sign and takes the complex conjugate of the inversion output to be converted. In this case, the complex conjugator 14 can be configured by an inverter 141 that inverts the I signal.

【0014】複素共役器14からの出力されるQPSK
ベースバンドデジタル信号I、Qは、乗算器161、1
62、加算器163からなる直交変調器16に供給して
乗算器161にてIデータとcos(ωc−ωα)tとを乗
算し、乗算器162によってQデータとsin(ωc−ω
α)tとを乗算し、両乗算出力を加算器163にて加算
することによって、周波数(fc−fα)の搬送波を複
素共役器14から出力されるQPSKベースバンドデジ
タル信号I、Qで直交変調する。直交変調器13からの
出力信号と直交変調器16からの出力信号とは加算器1
7に供給して加算し、加算器17からの出力信号すなわ
ちデジタル変調信号とAM変調器11から出力されるA
M変調信号とは加算器18に供給して加算し、加算器1
8にて加算された信号をD/A変換器20に供給してア
ナログ信号に変換し、AMデータ多重変調信号として送
出する。
QPSK output from the complex conjugator 14
The baseband digital signals I and Q are output to the multipliers 161, 1
62 and the quadrature modulator 16 including the adder 163, the multiplier 161 multiplies the I data by cos (ωc−ωα) t, and the multiplier 162 multiplies the Q data by sin (ωc−ω).
α) t is multiplied, and both multiplication outputs are added by the adder 163 to orthogonally modulate the carrier of the frequency (fc−fα) with the QPSK baseband digital signals I and Q output from the complex conjugator 14. To do. The output signal from the quadrature modulator 13 and the output signal from the quadrature modulator 16 are added by an adder 1
A, which is output from the adder 17, that is, the digital modulation signal and the AM modulator 11
The M-modulated signal is supplied to the adder 18 for addition, and the adder 1
The signal added in 8 is supplied to the D / A converter 20, converted into an analog signal, and sent out as an AM data multiplex modulated signal.

【0015】上記のように構成された図2に示すAMデ
ータ多重変調装置におけるAMデータ多重変調過程を模
式的に図3に示す。図3において、AM変調器1から出
力されるAM変調信号は図3におけるaのようにように
示される。直交変調器16からの出力信号、すなわちデ
ジタル変調信号は図3におけるbのように示され、直交
変調器13からの出力信号、すなわちデジタル変調信号
は図3におけるcのように示される。加算器17から出
力されるデジタル変調信号は図3におけるbと図3にお
けるcとの和であって、加算器18から出力されるAM
多重変調信号は図3におけるdのように示される。
FIG. 3 schematically shows an AM data multiplex modulation process in the AM data multiplex modulation device shown in FIG. 2 configured as described above. In FIG. 3, the AM modulation signal output from the AM modulator 1 is shown as a in FIG. The output signal from the quadrature modulator 16, that is, the digital modulation signal is shown as b in FIG. 3, and the output signal from the quadrature modulator 13, that is, the digital modulation signal is shown as c in FIG. The digital modulation signal output from the adder 17 is the sum of b in FIG. 3 and c in FIG.
The multiple modulation signal is shown as d in FIG.

【0016】図2に示すAMデータ多重変調装置による
AMデータ多重変調過程について説明する。
The AM data multiplex modulation process by the AM data multiplex modulation device shown in FIG. 2 will be described.

【0017】AM変調器11から出力されるAM変調信
号νAM(t)は、搬送波の振幅を1、搬送波の角周波数を
ωc(rad/s)、変調度をκ、信号波をνm(t)とすると、下
記の式(1)のように表わされる。
The AM modulation signal νAM (t) output from the AM modulator 11 has a carrier amplitude of 1, a carrier angular frequency of ωc (rad / s), a modulation degree of κ, and a signal wave of νm (t). Then, it is expressed as the following formula (1).

【0018】 νAM(t)={1+κνm(t)}cos ωc t …式(1)[0018]   νAM (t) = {1 + κνm (t)} cos ωct ... Formula (1)

【0019】QPSKベースバンドデジタル信号発生器
12で発生したI、Qのデジタル信号列をIn、Qnで表
す。In、Qnのデジタル信号列をダイビットとも記
す。ここで、 In=±1 Qn=±1 とする。
The I and Q digital signal sequences generated by the QPSK baseband digital signal generator 12 are represented by In and Qn. The digital signal sequence of In and Qn is also referred to as a dibit. Here, it is assumed that In = ± 1 Qn = ± 1.

【0020】QPSKベースバンドデジタル信号発生器
2からの出力信号は2つに分岐され、その一方は周波数
(fc+fα)の搬送波が供給されている直交変調器3
に入力されて、複素信号列で角周波数(ωc+ωα)(r
ad/s)の搬送波を直交変調する。直交変調器3からの出
力信号νDH(t)は下記の式(2)に示す如くである。
The output signal from the QPSK baseband digital signal generator 2 is branched into two parts, one of which is supplied with a carrier of frequency (fc + fα) and the quadrature modulator 3 is supplied.
To the angular frequency (ωc + ωα) (r
Quadrature modulates a carrier wave of ad / s). The output signal νDH (t) from the quadrature modulator 3 is as shown in the following equation (2).

【0021】 νDH(t)=In cos(ωc+ωα)t+Qn sin(ωc+ωα)t …式(2)[0021]   νDH (t) = In cos (ωc + ωα) t + Qn sin (ωc + ωα) t Equation (2)

【0022】QPSKベースバンドデジタル信号発生器
12からの出力信号のもう一方は、複素共役器14に供
給されて、出力信号In、Qnの符号は複素共役器14に
よって(−In)、(Qn)に変換される。この複素信号
列が、周波数(fc−fα)の搬送波が供給されている
直交変調器16に入力され、複素信号列で角周波数(ω
c−ωα)(rad/s)の搬送波を直交変調する。直交変調
器16からの出力信号νDL(t)は下記の式(3)に示す
如くである。
The other output signal from the QPSK baseband digital signal generator 12 is supplied to the complex conjugator 14, and the signs of the output signals In and Qn are (-In) and (Qn) by the complex conjugator 14. Is converted to. This complex signal sequence is input to the quadrature modulator 16 to which a carrier having a frequency (fc−fα) is supplied, and the complex signal sequence has an angular frequency (ω
Quadrature-modulate a carrier of c−ωα) (rad / s). The output signal νDL (t) from the quadrature modulator 16 is as shown in the following equation (3).

【0023】 νDL(t)=−In cos(ωc−ωα)t+Qn sin(ωc−ωα)t …式(3)[0023]   νDL (t) = − In cos (ωc−ωα) t + Qn sin (ωc−ωα) t (3)

【0024】式(2)および式(3)の出力信号νDH
(t)とνDL(t)が加算器17に入力されて加算され、その
加算出力であるデジタル変調信号νD(t)は下記の式
(4)に示すごとくになる。
Output signal νDH of equations (2) and (3)
(t) and νDL (t) are input to the adder 17 and added, and the digital output signal νD (t), which is the addition output, is as shown in the following equation (4).

【0025】 νD(t)=νDH(t)+νDL(t) =In cos(ωc+ωα)t+Qn sin(ωc+ωα)t −In cos(ωc−ωα)t+Qn sin(ωc−ωα)t …式(4)[0025]   νD (t) = νDH (t) + νDL (t)         = In cos (ωc + ωα) t + Qn sin (ωc + ωα) t         −In cos (ωc−ωα) t + Qn sin (ωc−ωα) t (4)

【0026】AM変調信号νAM(t)とデジタル変調信号
νD(t)は加算器18に入力されて加算され、AMデータ
多重変調信号ν(t)は式(1)および式(4)より下記
の式(5)に示すごとくになる。
The AM modulation signal νAM (t) and the digital modulation signal νD (t) are input to the adder 18 and added, and the AM data multiplex modulation signal ν (t) is expressed by the following equations (1) and (4). It becomes as shown in the equation (5).

【0027】 ν(t)=νAM(t)+νD(t) ={1+κνm(t)}cos ωc t +In cos(ωc+ωα)t+Qn sin(ωc+ωα)t −In cos(ωc−ωα)t+Qn sin(ωc−ωα)t …式(5)[0027]   ν (t) = νAM (t) + νD (t)       = {1 + κνm (t)} cos ωct         + In cos (ωc + ωα) t + Qn sin (ωc + ωα) t         −In cos (ωc−ωα) t + Qn sin (ωc−ωα) t (5)

【0028】上記のようにして変調されたAMデータ多
重変調信号をAM同期検波する場合について説明する。
The case of AM synchronous detection of the AM data multiplex modulated signal modulated as described above will be described.

【0029】同期検波するために、搬送波cos ωc tを
式(5)に乗算すると次式が得られる。
For coherent detection, the carrier wave cos ωc t is multiplied by the equation (5) to obtain the following equation.

【0030】 2{ν(t)cos ωc t} ={1+κνm(t)}+In cos ωα t+Qn sin ωα t −In cos(−ωα)t+Qn sin(−ωα)t +{1+κνm(t)}cos2ωc t+In cos(2ωc+ωα)t +Qn sin(2ωc+ωα)t−In cos(2ωc−ωα)t +Qn sin(2ωc−ωα)t[0030]   2 {ν (t) cos ωct}   = {1 + κνm (t)} + In cos ωαt + Qn sin ωαt     −In cos (−ωα) t + Qn sin (−ωα) t     + {1 + κνm (t)} cos2ωc t + In cos (2ωc + ωα) t     + Qn sin (2ωc + ωα) t−In cos (2ωc−ωα) t     + Qn sin (2ωc−ωα) t

【0031】ここで、AM同期検波器にはローパスフィ
ルタが挿入されていて、高域の周波数の成分が除去され
る。この結果、下記の式(6)の如くになる。
Here, a low-pass filter is inserted in the AM synchronous detector to remove high frequency components. As a result, the following equation (6) is obtained.

【0032】 2{ν(t)cos ωc t} ={1+κνm(t)}+In cos ωα t+Qn sin ωα t −In cos(−ωα)t+Qn sin(−ωα)t ={1+κνm(t)}+In cos ωα t+Qn sin ωα t −In cos ωα t−Qn sin ωα t =1+κνm(t) ……式(6)[0032]   2 {ν (t) cos ωct} = {1 + κνm (t)} + In cos ωαt + Qn sin ωαt   −In cos (−ωα) t + Qn sin (−ωα) t = {1 + κνm (t)} + In cos ωαt + Qn sin ωαt   -In cos ωαt-Qn sin ωαt = 1 + κνm (t) ・ ・ ・ Equation (6)

【0033】上記の式(6)から明らかなように、デジ
タル変調信号成分は打ち消されるので、あとは式(6)
の直流成分をカットして増幅器を通せば、本発明の実施
の一形態にかかるAMデータ多重変調装置で変調される
前の信号波νm(t)が取り出せる。したがって、図2に示
すAM多重変調装置で変調されたAMデータ多重変調信
号をAM同期検波したときAM同期検波出力に影響を与
えないことが判る。
As is clear from the above equation (6), since the digital modulation signal component is canceled, the rest of the equation (6)
By cutting the DC component of the signal and passing it through an amplifier, the signal wave νm (t) before being modulated by the AM data multiplexing modulator according to the embodiment of the present invention can be taken out. Therefore, it can be seen that the AM synchronous detection output is not affected when the AM synchronous modulation detection is performed on the AM data multiplexed modulated signal modulated by the AM multiplexing modulator shown in FIG.

【0034】図2において、QPSKベースバンドデジ
タル信号発生器12は他の変調方式、例えば、他のPS
K、ASK、QAM、FSK、MSK等に置き換えるこ
ともできる。また、現在は2つのデジタル変調用搬送波
(周波数(fc+fα)、周波数(fc−fα))を用
いているが、さらに複数のデジタル変調用搬送波を用い
る、例えばさらに複数のマルチキャリア、周波数ホッピ
ング、OFDM等に用いることもできる。
In FIG. 2, the QPSK baseband digital signal generator 12 has another modulation system, for example, another PS.
It may be replaced with K, ASK, QAM, FSK, MSK, or the like. At present, two digital modulation carriers (frequency (fc + fα), frequency (fc−fα)) are used, but a plurality of digital modulation carriers are further used, for example, a plurality of multicarriers, frequency hopping, and OFDM. Etc. can also be used.

【0035】上記のように変調されたAMデータ多重変
調信号は、デジタル変調信号がAM変調信号と同一周波
数帯域、同一時間に多重されているために、変調方式が
時分割多重方式や周波数多重方式の場合と異なって、デ
ータが多重されている時間や周波数帯域を選択して希望
のデジタル変調信号を抽出してクロック信号を再生する
ことはできない。
The AM data multiplex modulated signal modulated as described above has a modulation method of time division multiplex method or frequency multiplex method because the digital modulated signal is multiplexed in the same frequency band and same time as the AM modulated signal. Unlike the above case, the clock signal cannot be reproduced by selecting the time or frequency band in which the data is multiplexed to extract the desired digital modulation signal.

【0036】本発明の実施の一形態にかかるクロック再
生回路は図1に示すように、AMデータ多重変調信号を
AMデータ多重変調信号の帯域幅よりも狭帯域のバンド
パスフィルタ1に供給してAM変調信号の搬送波を抽出
し、抽出された搬送波はリミッタ2に供給してバンドパ
スフィルタ1にてとれなかったAM変調分を除去する。
リミッタ2からの出力は位相比較器3に供給する。
As shown in FIG. 1, a clock recovery circuit according to an embodiment of the present invention supplies an AM data multiplex modulated signal to a bandpass filter 1 having a narrower band than the bandwidth of the AM data multiplex modulated signal. The carrier wave of the AM-modulated signal is extracted, and the extracted carrier wave is supplied to the limiter 2 to remove the AM-modulated component that cannot be removed by the bandpass filter 1.
The output from the limiter 2 is supplied to the phase comparator 3.

【0037】位相比較器3の出力はローパスフィルタか
らなるループフィルタ4に供給して平滑化し周波数制御
電圧として電圧制御発振器5に供給する。電圧制御発振
器5の発振出力の自走発振周波数は32MHzに設定し
てある。電圧制御発振器5の発振出力は再生クロック信
号として送出すると共に、ダイレクトデジタルシンセサ
イザ6に供給する。
The output of the phase comparator 3 is supplied to a loop filter 4 consisting of a low pass filter, smoothed and supplied to a voltage controlled oscillator 5 as a frequency control voltage. The free-running oscillation frequency of the oscillation output of the voltage controlled oscillator 5 is set to 32 MHz. The oscillation output of the voltage controlled oscillator 5 is sent as a reproduction clock signal and is also supplied to the direct digital synthesizer 6.

【0038】ダイレクトデジタルシンセサイザ6は電圧
制御発振器5の発振周波数を2MHzに分周する分周器
61と、分周器61の分周出力をカウンタ62に供給し
て計数し、カウンタ62の計数値をアドレスとして波形
データが格納された波形データROM63に供給して波
形データを読み出す。波形データROMから読み出され
た波形データはD/A変換器64に供給してアナログ信
号に変換する。ローパスフィルタ7に供給して折り返し
成分を除去した後、位相比較器3に供給する。ここで、
D/A変換器64には分周器61からの出力が変換クロ
ック信号として供給してある。
The direct digital synthesizer 6 supplies a frequency divider 61 for dividing the oscillation frequency of the voltage controlled oscillator 5 to 2 MHz and a frequency division output of the frequency divider 61 to a counter 62 for counting and counting the count value of the counter 62. Is supplied to the waveform data ROM 63 in which the waveform data is stored to read the waveform data. The waveform data read from the waveform data ROM is supplied to the D / A converter 64 and converted into an analog signal. After being supplied to the low-pass filter 7 to remove the aliasing component, it is supplied to the phase comparator 3. here,
The output from the frequency divider 61 is supplied to the D / A converter 64 as a conversion clock signal.

【0039】上記のように構成された本発明の実施の一
形態にかかるクロック再生回路によれば、AMデータ多
重変調信号からバンドパスフィルタ1によりAM変調信
号の搬送波が抽出され、抽出された搬送波からリミッタ
2によりバンドパスフィルタ1にてとれなかったAM変
調分が除去され、位相比較器3にリファレンス信号とし
て供給される。
According to the clock recovery circuit of the embodiment of the present invention configured as above, the carrier of the AM modulation signal is extracted from the AM data multiplex modulation signal by the bandpass filter 1, and the extracted carrier wave is extracted. Then, the limiter 2 removes the AM modulation component that cannot be removed by the bandpass filter 1 and supplies it to the phase comparator 3 as a reference signal.

【0040】位相比較器3からの出力はループフィルタ
4によって平滑されてループフィルタ4の出力に基づい
て電圧制御発振器5の発振周波数が制御される。電圧制
御発振器5の発振出力の自走発振周波数は32MHzに
設定してある。電圧制御発振器5の発振出力は、ダイレ
クトデジタルシンセサイザ6において分周され、分周出
力を計数したカウンタ62の計数値によって波形データ
ROM63から波形データが読み出されて、D/A変換
器64によってアナログ信号に変換されて、ローパスフ
ィルタ7を介して位相比較器3に供給され、AM変調信
号の搬送波と位相比較される。
The output from the phase comparator 3 is smoothed by the loop filter 4, and the oscillation frequency of the voltage controlled oscillator 5 is controlled based on the output of the loop filter 4. The free-running oscillation frequency of the oscillation output of the voltage controlled oscillator 5 is set to 32 MHz. The oscillation output of the voltage controlled oscillator 5 is frequency-divided by the direct digital synthesizer 6, the waveform data is read from the waveform data ROM 63 by the count value of the counter 62 that counts the frequency-divided output, and the analog data is converted by the D / A converter 64. The signal is converted into a signal, supplied to the phase comparator 3 through the low-pass filter 7, and compared in phase with the carrier wave of the AM modulation signal.

【0041】ここで、D/A変換器64からの出力信号
の周波数がAM変調信号の搬送波周波数と異なっている
ときは、その差の周波数に基づくビートがループフィル
タ4からの出力に重畳されて、電圧制御発振器5の発振
周波数が変化させられる。この結果、AM変調信号の搬
送波周波数とローパスフィルタを介したD/A変換器6
4からの出力信号はAM変調信号の搬送波と同期する。
Here, when the frequency of the output signal from the D / A converter 64 is different from the carrier frequency of the AM modulation signal, the beat based on the difference frequency is superimposed on the output from the loop filter 4. , The oscillation frequency of the voltage controlled oscillator 5 is changed. As a result, the carrier frequency of the AM modulated signal and the D / A converter 6 through the low pass filter
The output signal from 4 is synchronized with the carrier of the AM modulated signal.

【0042】したがって、電圧制御発振器5の発振出力
はAM変調信号の搬送波と同期したクロック信号となっ
て、電圧制御発振器5の発振出力をAMデータ多重変調
信号中から分離したデジタル変調信号を復調するための
クロック信号として使用することができる。
Therefore, the oscillation output of the voltage controlled oscillator 5 becomes a clock signal which is synchronized with the carrier wave of the AM modulation signal, and the digital modulation signal obtained by separating the oscillation output of the voltage control oscillator 5 from the AM data multiplex modulation signal is demodulated. Can be used as a clock signal for.

【0043】上記した本発明の実施の一形態にかかるク
ロック再生回路においてダイレクトデジタルシンセサイ
ザ6を用いた場合を例示したが、ダイレクトデジタルシ
ンセサイザ6に代わって分周器を用いてもよい。また、
上記した本発明の実施の一形態にかかるクロック再生回
路においてデジタル変調方式がQPSKの場合を示した
が、他のPSK、ASK、QAM、FSK、MSKの場
合であっても同様である。
Although the case where the direct digital synthesizer 6 is used in the clock recovery circuit according to the above-described embodiment of the present invention has been illustrated, a frequency divider may be used instead of the direct digital synthesizer 6. Also,
Although the case where the digital modulation method is QPSK in the clock recovery circuit according to the embodiment of the present invention described above is shown, the same applies to the case of other PSK, ASK, QAM, FSK, and MSK.

【0044】[0044]

【発明の効果】以上説明したように、本発明にかかるク
ロック再生回路によれば、デジタル変調信号がAM変調
信号と同一周波数帯域、同一時間に多重されたAMデー
タ多重変調信号からデジタル変調信号のデータ復調のた
めのクロック信号を再生することができる。
As described above, according to the clock recovery circuit of the present invention, a digital modulation signal is converted from an AM data multiplex modulation signal in which the digital modulation signal is multiplexed in the same frequency band and at the same time as the AM modulation signal. A clock signal for data demodulation can be regenerated.

【図面の簡単な説明】[Brief description of drawings]

【図1】本発明の実施の一形態にかかるクロック再生回
路の構成を示すブロック図である。
FIG. 1 is a block diagram showing a configuration of a clock recovery circuit according to an embodiment of the present invention.

【図2】本発明の実施の一形態にかかるクロック再生回
路の説明のためのAMデータ多重変調装置の構成を示す
ブロック図である。
FIG. 2 is a block diagram showing a configuration of an AM data multiplexing modulation apparatus for explaining a clock recovery circuit according to an embodiment of the present invention.

【図3】図2に示したAMデータ多重変調装置の作用の
説明に供する模式図である。
FIG. 3 is a schematic diagram for explaining the operation of the AM data multiplexing modulation apparatus shown in FIG.

【符号の説明】[Explanation of symbols]

1 バンドパスフィルタ 2 リミッタ 3 位相比較器 4 ループフィルタ 5 電圧制御発振器 6 ダイレクトデジタルシンセサイザ 7 ローパスフィルタ 11 AM変調器 12 QPSKベースバンドデジタル信号発生器 13および16 直交変調器 14 複素共役器 17および18 加算器 121マスタクロック発振器 1 bandpass filter 2 limiter 3 Phase comparator 4 loop filter 5 Voltage controlled oscillator 6 Direct Digital Synthesizer 7 Low-pass filter 11 AM modulator 12 QPSK baseband digital signal generator 13 and 16 quadrature modulator 14 Complex conjugator 17 and 18 adder 121 Master clock oscillator

フロントページの続き (56)参考文献 特開 平9−102775(JP,A) 特開 平7−58636(JP,A) 特開 平5−29981(JP,A) 特開 平3−278633(JP,A) 特開 平3−247037(JP,A) 特開 平3−268525(JP,A) 特開 平5−145498(JP,A) 特許3118419(JP,B2) 特許3088291(JP,B2) 特許3088292(JP,B2) 特許3088315(JP,B2) 特許3115251(JP,B2) 特許2929925(JP,B2) 特許2861542(JP,B2) (58)調査した分野(Int.Cl.7,DB名) H04J 9/00 H04J 15/00 H04L 27/00 - 27/38 Continuation of front page (56) Reference JP-A-9-102775 (JP, A) JP-A-7-58636 (JP, A) JP-A-5-29981 (JP, A) JP-A-3-278633 (JP , A) JP-A-3-247037 (JP, A) JP-A-3-268525 (JP, A) JP-A-5-145498 (JP, A) Patent 3118419 (JP, B2) Patent 3088291 (JP, B2) Patent 3088292 (JP, B2) Patent 3088315 (JP, B2) Patent 3115251 (JP, B2) Patent 2929925 (JP, B2) Patent 2861542 (JP, B2) (58) Fields investigated (Int.Cl. 7 , DB name) ) H04J 9/00 H04J 15/00 H04L 27/00-27/38

Claims (2)

(57)【特許請求の範囲】(57) [Claims] 【請求項1】デジタル変調信号がAM変調信号と同一周
波数帯域、同一時間に多重されたAMデータ多重変調信
号からデジタル変調信号のデータ復調のためのクロック
信号を再生するクロック再生回路であって、AMデータ
多重変調信号からAM変調信号の搬送波を抽出する搬送
波抽出手段と、搬送波抽出手段にて抽出された搬送波を
一方の入力とする位相比較器と、位相比較器の出力を入
力とするループフィルタと、ループフィルタの出力で発
振周波数が制御される電圧制御発振器と、電圧制御発振
器の発振周波数を分周しかつ分周出力を位相比較器の他
方の入力として供給する分周器とを備えたことを特徴と
するクロック再生回路。
1. A clock regeneration circuit for regenerating a clock signal for data demodulation of a digital modulated signal from an AM data multiplexed modulated signal multiplexed in the same frequency band and at the same time as the AM modulated signal, Carrier wave extracting means for extracting the carrier wave of the AM modulated signal from the AM data multiplex modulated signal, a phase comparator having the carrier wave extracted by the carrier wave extracting means as one input, and a loop filter having the output of the phase comparator as the input And a voltage-controlled oscillator whose oscillation frequency is controlled by the output of the loop filter, and a frequency divider which divides the oscillation frequency of the voltage-controlled oscillator and supplies the divided output as the other input of the phase comparator. A clock recovery circuit characterized by the above.
【請求項2】デジタル変調信号がAM変調信号と同一周
波数帯域、同一時間に多重されたAMデータ多重変調信
号からデジタル変調信号のデータ復調のためのクロック
信号を再生するクロック再生回路であって、AMデータ
多重変調信号からAM変調信号の搬送波を抽出する搬送
波抽出手段と、搬送波抽出手段にて抽出された搬送波を
一方の入力とする位相比較器と、位相比較器の出力を入
力とするループフィルタと、ループフィルタの出力で発
振周波数が制御される電圧制御発振器と、電圧制御発振
器の発振出力を入力とし出力を位相比較器の他方の入力
として供給するダイレクトデジタルシンセサイザとを備
えたことを特徴とするクロック再生回路。
2. A clock regeneration circuit for regenerating a clock signal for data demodulation of a digital modulated signal from an AM data multiplexed modulated signal multiplexed in the same frequency band and at the same time as the AM modulated signal, Carrier wave extracting means for extracting the carrier wave of the AM modulated signal from the AM data multiplex modulated signal, a phase comparator having the carrier wave extracted by the carrier wave extracting means as one input, and a loop filter having the output of the phase comparator as the input And a voltage controlled oscillator whose oscillation frequency is controlled by the output of the loop filter, and a direct digital synthesizer which receives the oscillation output of the voltage controlled oscillator as an input and supplies the output as the other input of the phase comparator. Clock recovery circuit.
JP17118497A 1997-06-13 1997-06-13 Clock recovery circuit Expired - Fee Related JP3495562B2 (en)

Priority Applications (8)

Application Number Priority Date Filing Date Title
JP17118497A JP3495562B2 (en) 1997-06-13 1997-06-13 Clock recovery circuit
US09/423,667 US6744839B1 (en) 1997-06-13 1998-06-10 Clock regeneration circuit
EP98924555A EP0989706B1 (en) 1997-06-13 1998-06-10 Clock regeneration circuit
CA002291118A CA2291118C (en) 1997-06-13 1998-06-10 Clock regeneration circuit
CN98806084A CN1117457C (en) 1997-06-13 1998-06-10 Clock regeneration circuit
PCT/JP1998/002553 WO1998057470A1 (en) 1997-06-13 1998-06-10 Clock regeneration circuit
DE0989706T DE989706T1 (en) 1997-06-13 1998-06-10 CLOCK RECOVERY CIRCUIT
DE69839396T DE69839396T2 (en) 1997-06-13 1998-06-10 CIRCUIT FOR RECOVERY TIMING

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP17118497A JP3495562B2 (en) 1997-06-13 1997-06-13 Clock recovery circuit

Publications (2)

Publication Number Publication Date
JPH114266A JPH114266A (en) 1999-01-06
JP3495562B2 true JP3495562B2 (en) 2004-02-09

Family

ID=15918569

Family Applications (1)

Application Number Title Priority Date Filing Date
JP17118497A Expired - Fee Related JP3495562B2 (en) 1997-06-13 1997-06-13 Clock recovery circuit

Country Status (1)

Country Link
JP (1) JP3495562B2 (en)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7218827B2 (en) 2004-06-18 2007-05-15 Adc Telecommunications, Inc. Multi-position fiber optic connector holder and method

Also Published As

Publication number Publication date
JPH114266A (en) 1999-01-06

Similar Documents

Publication Publication Date Title
EP0989706B1 (en) Clock regeneration circuit
CA2236214C (en) Am compatible digital waveform frame timing recovery and frame synchronous power measurement
JP2001251277A (en) Block frequency separation method based on signal formatted in block form
JPH09214462A (en) Orthogonal frequency division multiplex method/ synchronizing method, and modulator/demodulator for orthogonal frequency division multiplex
JP3495562B2 (en) Clock recovery circuit
JP3120833B2 (en) Burst signal demodulator
JP3390260B2 (en) Method and apparatus for recovering a reference carrier frequency for OFDM modulated signal demodulation
JP3495568B2 (en) Clock recovery circuit
US5940365A (en) AM data multiplexing modulation apparatus
US5061999A (en) Multiplex signal processing apparatus
JP2638791B2 (en) Demodulator
JP3088315B2 (en) AM data multiplexed modulated wave signal demodulation circuit
JP3115251B2 (en) AM data multiplexed modulated wave signal demodulation circuit
JP3717856B2 (en) Frequency measuring device
JPH0464217B2 (en)
JP3088292B2 (en) AM data multiplexed modulated wave signal demodulator
JPS6145908B2 (en)
JP3460046B2 (en) AM modulation wave removal circuit
JPH03283729A (en) Frequency multiplex communication system
JPS6038916B2 (en) Color video signal recording and playback method
JP2689806B2 (en) Synchronous spread spectrum modulated wave demodulator
JPH0355059B2 (en)
JPH08275070A (en) Audio multiplex modulator for television broadcast
JPH09102775A (en) Method and device for symbol clock reproduction
JPS61281654A (en) Modulating system for time division multiplexing signal

Legal Events

Date Code Title Description
FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20071121

Year of fee payment: 4

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20081121

Year of fee payment: 5

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20081121

Year of fee payment: 5

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20091121

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20101121

Year of fee payment: 7

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20111121

Year of fee payment: 8

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20121121

Year of fee payment: 9

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20121121

Year of fee payment: 9

S111 Request for change of ownership or part of ownership

Free format text: JAPANESE INTERMEDIATE CODE: R313111

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20121121

Year of fee payment: 9

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20121121

Year of fee payment: 9

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20131121

Year of fee payment: 10

LAPS Cancellation because of no payment of annual fees