JP3278764B2 - Delay circuit - Google Patents

Delay circuit

Info

Publication number
JP3278764B2
JP3278764B2 JP30609197A JP30609197A JP3278764B2 JP 3278764 B2 JP3278764 B2 JP 3278764B2 JP 30609197 A JP30609197 A JP 30609197A JP 30609197 A JP30609197 A JP 30609197A JP 3278764 B2 JP3278764 B2 JP 3278764B2
Authority
JP
Japan
Prior art keywords
shaping circuit
waveform shaping
output
delay
circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP30609197A
Other languages
Japanese (ja)
Other versions
JPH11145798A (en
Inventor
晃二 横澤
Original Assignee
エヌイーシーマイクロシステム株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by エヌイーシーマイクロシステム株式会社 filed Critical エヌイーシーマイクロシステム株式会社
Priority to JP30609197A priority Critical patent/JP3278764B2/en
Publication of JPH11145798A publication Critical patent/JPH11145798A/en
Application granted granted Critical
Publication of JP3278764B2 publication Critical patent/JP3278764B2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Pulse Circuits (AREA)

Description

【発明の詳細な説明】DETAILED DESCRIPTION OF THE INVENTION

【0001】[0001]

【発明の属する技術分野】本発明は、半導体集積回路に
内蔵される信号遅延回路に関する。
The present invention relates to a signal delay circuit built in a semiconductor integrated circuit.

【0002】[0002]

【従来の技術】図4は従来の遅延回路の構成を示す回路
図である。入力信号INは入力端子1より入力されてイ
ンバータ2で反転し、その反転信号は抵抗3の一端に供
給され、抵抗3の他端と接地電位の間には容量4が接続
されており、抵抗3と容量4の接続点a点は、正のスイ
ッチ素子としてのPチャンネル型電界効果トランジスタ
9と負のスイッチ素子としてのNチャンネル型電界効果
トランジスタ10の二端同士を接続して構成される波形
整形回路(インバータ)12に入力されている。また、
Pチャンネル型電界効果トランジスタ9の他の一端は電
源端子7に接続され、Nチャンネル型電界効果トランジ
スタ10の他の一端は接地されており、先の波形整形回
路12の出力b点は、インバータ13,14を介して出
力端子15と接続され、出力端子15からは出力信号O
UTが出力される。この遅延回路の遅延時間は、抵抗3
と容量4の値に応じた時定数と波形整形回路12の論理
しきい電圧Vthで決定される。
2. Description of the Related Art FIG. 4 is a circuit diagram showing a configuration of a conventional delay circuit. An input signal IN is input from an input terminal 1 and inverted by an inverter 2. The inverted signal is supplied to one end of a resistor 3. A capacitor 4 is connected between the other end of the resistor 3 and a ground potential. A connection point a between the capacitor 3 and the capacitor 4 has a waveform formed by connecting two ends of a P-channel field-effect transistor 9 as a positive switch element and an N-channel field-effect transistor 10 as a negative switch element. It is input to a shaping circuit (inverter) 12. Also,
The other end of the P-channel field-effect transistor 9 is connected to the power supply terminal 7, the other end of the N-channel field-effect transistor 10 is grounded, and the output b point of the waveform shaping circuit 12 is connected to the inverter 13 , 14 and an output terminal 15 from which an output signal O is output.
The UT is output. The delay time of this delay circuit is determined by the resistance 3
And the time constant according to the value of the capacitor 4 and the logic threshold voltage Vth of the waveform shaping circuit 12.

【0003】図5は、図4の回路の電圧波形及び電流波
形のタイミングチャートである。以下、この図5を用い
て図4の回路の動作を説明する。時刻t1のタイミング
で、入力端子1からの入力信号INがローレベルからハ
イレベルに変化すると、インバータ2の出力はハイレベ
ルからローレベルに変化し、さらにa点の電位Vaは抵
抗3と容量4の時定数に応じて放電カーブを描いて下降
し始める。そして時刻t2のタイミングで、Vaの放電
カーブが波形整形回路12の論理しきい電圧Vth以下に
なると、波形整形回路12のb点出力がローレベルから
ハイレベルに変化し、さらにインバータ13,14及び
出力端子15を介して出力され、出力信号OUTはロー
レベルからハイレベルに変化する。
FIG. 5 is a timing chart of a voltage waveform and a current waveform of the circuit of FIG. The operation of the circuit of FIG. 4 will be described below with reference to FIG. When the input signal IN from the input terminal 1 changes from the low level to the high level at the timing of the time t1, the output of the inverter 2 changes from the high level to the low level, and the potential Va at the point a becomes the resistance 3 and the capacitance 4 , And begins to descend in a discharge curve according to the time constant. When the discharge curve of Va becomes equal to or lower than the logical threshold voltage Vth of the waveform shaping circuit 12 at the timing of the time t2, the output at the point b of the waveform shaping circuit 12 changes from the low level to the high level. The output signal OUT is output through the output terminal 15 and changes from a low level to a high level.

【0004】同様に、時刻t3のタイミングで、入力端
子1からの入力信号INがハイレベルからローレベルに
変化すると、インバータ2の出力はローレベルからハイ
レベルに変化し、a点の電位Vaは抵抗3と容量4の時
定数に応じた充電カーブを描いて上昇し始め、時刻t4
のタイミングで、Vaが波形整形回路12の論理しきい
電圧Vthに達すると、波形整形回路12の出力b点がハ
イレベルからローレベルに変化し、出力信号OUTもハ
イレベルからローレベルに変化する。なお、図5に示す
b点電流は波形整形回路12に流れる貫通電流を示し、
また、電源電流は図4に示す回路全体の消費電流を示し
ている。
Similarly, when the input signal IN from the input terminal 1 changes from the high level to the low level at the time t3, the output of the inverter 2 changes from the low level to the high level, and the potential Va at the point a becomes The charging curve corresponding to the time constant of the resistance 3 and the capacity 4 starts to rise, and rises at time t4.
When the voltage Va reaches the logical threshold voltage Vth of the waveform shaping circuit 12 at the timing of the above, the output point b of the waveform shaping circuit 12 changes from the high level to the low level, and the output signal OUT also changes from the high level to the low level. . The point b current shown in FIG. 5 indicates a through current flowing through the waveform shaping circuit 12, and
The power supply current indicates the current consumption of the entire circuit shown in FIG.

【0005】しかしながら、図4に示す従来回路では、
波形整形回路12の入力であるa点の電位Vaは抵抗3
と容量4の時定数で充放電されるために、出力が反転し
た後もしばらくは貫通電流が流れ続けるという欠点があ
り、また、論理しきい電圧Vth付近では波形整形回路1
2のゲインが高いため、一度出力が反転した後でもノイ
ズの影響を受け易いという問題があった。
However, in the conventional circuit shown in FIG.
The potential Va at the point a, which is an input to the waveform shaping circuit 12, is a resistor 3
Charge and discharge with the time constant of the capacitor 4 and the capacitor 4, there is a drawback that the through current continues to flow for a while even after the output is inverted, and the waveform shaping circuit 1 near the logical threshold voltage Vth.
Since the gain of No. 2 is high, there is a problem that the output is easily influenced by noise even after the output is inverted once.

【0006】さらに、図6にもう1つの従来例の信号遅
延回路と図7にそのタイミングチャートを示す(特開平
6−296123号参照)。図6の回路は、前述の図4
の回路と比較すると、容量24の他端がインバータ25
の出力に接続されて遅延出力がフィードバックされてお
り、図7のタイミングチャートに示す時刻t12のタイ
ミングで出力が変化すると、抵抗22と容量24の接続
点の信号S23の波形に示されるように強制的に信号S
23の電位を押し上げインバータ23に流れる貫通電流
を抑え、同様に時刻t14のタイミングで信号S23の
電位を強制的に押し下げ動作させることでインバータ2
3に流れる貫通電流を低減している。
FIG. 6 shows another conventional signal delay circuit and FIG. 7 shows a timing chart thereof (see JP-A-6-296123). The circuit shown in FIG.
In comparison with the circuit of FIG.
7, the delay output is fed back, and when the output changes at the timing of time t12 shown in the timing chart of FIG. 7, the output is forced as shown in the waveform of the signal S23 at the connection point between the resistor 22 and the capacitor 24. Signal S
23, the through current flowing through the inverter 23 is suppressed, and similarly, the potential of the signal S23 is forcibly pushed down at the timing of the time t14, whereby the inverter 2
3 is reduced.

【0007】しかしながら、図6の例では、図4の従来
例の問題点は解消されるが、信号S23で示される接続
点が図7からも明らかなように、電源電圧範囲外まで振
幅してしまうため、集積回路上で構成しようとすると、
寄生ダイオードにより電源や基板に無駄な電流が流れ、
ラッチアップの危険性やノイズの原因になってしまうと
いう問題があった。
However, in the example of FIG. 6, the problem of the conventional example of FIG. 4 is solved, but the connection point indicated by the signal S23 swings out of the power supply voltage range as is apparent from FIG. Therefore, if you try to configure on an integrated circuit,
Unnecessary current flows to the power supply and the board due to the parasitic diode,
There has been a problem that there is a risk of latch-up and a cause of noise.

【0008】[0008]

【発明が解決しようとする課題】本発明はこのような点
を考慮してなされたもので、ラッチアップの危険性やノ
イズを抑え、貫通電流、そして消費電力を低減させる遅
延回路を提供することを目的とする。
SUMMARY OF THE INVENTION The present invention has been made in view of the above points, and it is an object of the present invention to provide a delay circuit which suppresses the risk of latch-up and noise, and reduces the through current and power consumption. With the goal.

【0009】[0009]

【課題を解決するための手段】請求項1記載の発明は、
抵抗と容量の時定数を用いて入力信号を遅延させて出力
する遅延回路において、前記入力信号の立ち上がり、立
ち下がりのそれぞれを前記抵抗と容量の時定数に応じて
上昇又は下降させて遅延させる遅延手段と、前記遅延手
段の出力波形を整形する波形整形回路と、オン時に前記
波形整形回路に電源を供給しオフ時に前記波形整形回路
への電源の供給を停止するスイッチ手段と、前記遅延手
段の出力波形が前記波形整形回路の論理しきい電圧に達
し、前記波形整形回路の出力が変化した直後に前記スイ
ッチ手段をオフとして前記波形整形回路の貫通電流をオ
フとする制御手段と、を具備してなる遅延回路である。
According to the first aspect of the present invention,
Delay the input signal using the time constant of resistance and capacitance and output
In the delay circuit, the rise of the input signal, delay means for delaying is raised or lowered in accordance with each of the falling time constant of the resistor and the capacitor, and a waveform shaping circuit for shaping the output waveform of the delay means , When on
Supplying power to the waveform shaping circuit and turning off the waveform shaping circuit
Switch means for stopping supply of power to the power supply, and the output waveform of the delay means reaches a logic threshold voltage of the waveform shaping circuit, and immediately after the output of the waveform shaping circuit changes, the switch means is turned off and the waveform is turned off. And control means for turning off a through current of the shaping circuit.

【0010】請求項2記載の発明は、抵抗と容量の時定
数を用いて入力信号を遅延させて出力する遅延回路にお
いて、前記入力信号の立ち上がり、立ち下がりのそれぞ
れを前記抵抗と容量の時定数に応じて上昇又は下降させ
て遅延させる遅延手段と、前記遅延手段の出力波形を整
形する波形整形回路と、電源端子とGNDの間に前記波
形整形回路とともに縦列接続された第1,第2のスイッ
チ手段と、前記遅延手段の出力波形が前記波形整形回路
の論理しきい電圧に達し、前記波形整形回路の出力が第
1のレベルから第2のレベルに変化した直後に前記第1
のスイッチ手段をオフとし、第2のレベルから第1のレ
ベルに変化した直後に前記第2のスイッチ手段をオフと
して前記波形整形回路の貫通電流をオフとする制御手段
と、を具備してなる遅延回路である。
[0010] According to the second aspect of the present invention, the time constant of the resistance and the capacitance is determined.
Delay circuit that delays an input signal using
The rising and falling edges of the input signal.
Is raised or lowered according to the time constant of the resistance and capacitance.
Delay means for adjusting the output waveform of the delay means.
A waveform shaping circuit, and the waveform between a power supply terminal and GND.
First and second switches connected in tandem with the shape shaping circuit.
And a waveform shaping circuit for outputting the output waveform of the delay means.
, And the output of the waveform shaping circuit is
Immediately after changing from the first level to the second level, the first
Of the second level to the first level.
Immediately after changing to the bell, the second switch means is turned off.
Control means for turning off the through current of the waveform shaping circuit
And a delay circuit comprising:

【0011】[0011]

【発明の実施の形態】以下、図面を参照して本発明の一
実施形態について説明する。図1は本発明の一実施形態
による遅延回路の構成を示す回路図である。この図にお
いて、入力端子1を、インバータ2の入力、NORゲー
ト5の入力、及びNANDゲート6の入力に接続し、イ
ンバータ2の出力を抵抗3の一端と接続し、抵抗3の他
端を容量4の一端と接続し、容量4の他端を接地してい
る。また、電源端子7とGNDの間に、正のスイッチ素
子としてのPチャンネル型電界効果トランジスタ8,9
と負のスイッチ素子としてのNチャンネル型電界効果ト
ランジスタ10,11とを縦列接続し、この時のPチャ
ンネル型電界効果トランジスタ9とNチャンネル型電界
効果トランジスタ10を波形整形回路12として構成し
ている。また、NORゲート5の出力とPチャンネル型
電界効果トランジスタ8のゲートとを接続し、NAND
ゲート6の出力とNチャンネル型電界効果トランジスタ
11のゲートとを接続している。また、抵抗3と容量4
の接続点であるa点には、Pチャンネル型電界効果トラ
ンジスタ9のゲートとNチャンネル型電界効果トランジ
スタ10のゲートとを接続している。また、波形整形回
路12の出力b点にインバータ13の入力を接続し、イ
ンバータ13の出力にインバータ14の入力を接続し、
インバータ14の出力に、NORゲート5の入力、NA
NDゲート6の入力、そして出力端子15を接続してい
る。
DETAILED DESCRIPTION OF THE PREFERRED EMBODIMENTS An embodiment of the present invention will be described below with reference to the drawings. FIG. 1 is a circuit diagram showing a configuration of a delay circuit according to one embodiment of the present invention. In this figure, the input terminal 1 is connected to the input of the inverter 2, the input of the NOR gate 5, and the input of the NAND gate 6, the output of the inverter 2 is connected to one end of the resistor 3, and the other end of the resistor 3 is connected to the capacitor. 4 and one end of the capacitor 4 is grounded. Further, between the power supply terminal 7 and GND, P-channel field effect transistors 8 and 9 as positive switching elements are provided.
And N-channel field-effect transistors 10 and 11 as negative switch elements are cascaded, and the P-channel field-effect transistor 9 and the N-channel field-effect transistor 10 at this time are configured as a waveform shaping circuit 12. . Further, the output of the NOR gate 5 and the gate of the P-channel field effect transistor 8 are connected to form a NAND
The output of the gate 6 and the gate of the N-channel field effect transistor 11 are connected. Also, a resistor 3 and a capacitor 4
The gate of the P-channel field-effect transistor 9 and the gate of the N-channel field-effect transistor 10 are connected to a point a, which is a connection point. Further, the input of the inverter 13 is connected to the output point b of the waveform shaping circuit 12, the input of the inverter 14 is connected to the output of the inverter 13,
The output of the inverter 14 is connected to the input of the NOR gate 5,
The input of the ND gate 6 and the output terminal 15 are connected.

【0012】次に、上記構成による遅延回路の動作につ
いて図2を用いて説明する。時刻t0のタイミングで
は、入力端子1からの入力信号INはローレベルのた
め、a点ではインバータ2を介してハイレベルとなる。
これにより、Pチャンネル型電界効果トランジスタ9は
オフ状態、Nチャンネル型電界効果トランジスタ10は
オン状態となる。また、NANDゲート6の一端の入力
にもローレベルが入力されるため、NANDゲート6の
出力もハイレベルとなる。これにより、Nチャンネル型
電界効果トランジスタ11はオン状態となって波形整形
回路12が接地される。以上のことより、波形整形回路
12のb点出力はローレベルとなり、インバータ13,
14を介して出力される出力端子15の出力信号OUT
のローレベルが確定する。この時、NORゲート5の一
端の入力にもローレベルが入力されるため、他端には先
に入力端子1より入力されたローレベルと併せてNOR
ゲート5の出力のハイレベルも確定し、Pチャンネル型
電界効果トランジスタ8はオフ状態となる。従って、波
形整形回路12は電源端子7から切り離され、a点にノ
イズなどが入ったとしても波形整形回路12に貫通電流
が流れることはなく、かつ出力端子15からはローレベ
ルが安定して出力される。
Next, the operation of the delay circuit having the above configuration will be described with reference to FIG. At the timing of the time t0, the input signal IN from the input terminal 1 is at a low level, and therefore, at a point a, is at a high level via the inverter 2.
As a result, the P-channel field effect transistor 9 is turned off, and the N-channel field effect transistor 10 is turned on. Since the low level is also input to the input of one end of the NAND gate 6, the output of the NAND gate 6 is also at the high level. As a result, the N-channel field effect transistor 11 is turned on, and the waveform shaping circuit 12 is grounded. From the above, the output at the point b of the waveform shaping circuit 12 becomes low level,
The output signal OUT of the output terminal 15 output via the
Low level is determined. At this time, since the low level is also input to the input of one end of the NOR gate 5, the NOR end is input to the other end together with the low level input from the input terminal 1.
The high level of the output of the gate 5 is also determined, and the P-channel field effect transistor 8 is turned off. Therefore, the waveform shaping circuit 12 is disconnected from the power supply terminal 7, so that even if noise or the like enters the point a, a through current does not flow through the waveform shaping circuit 12, and the low level is output from the output terminal 15 stably. Is done.

【0013】次に、時刻t1のタイミングで、入力端子
1の入力信号INがローレベルからハイレベルに変化す
ると、NORゲート5の入力の一端がハイレベルに変わ
るため、NORゲート5の出力がハイレベルからローレ
ベルに変化する。これにより、Pチャンネル型電界効果
トランジスタ8がオン状態となって電源端子7とつなが
り、a点の電位Vaは、
Next, when the input signal IN of the input terminal 1 changes from low level to high level at the timing of the time t1, one end of the input of the NOR gate 5 changes to high level, so that the output of the NOR gate 5 becomes high. Change from level to low level. As a result, the P-channel field effect transistor 8 is turned on and connected to the power supply terminal 7, and the potential Va at the point a becomes

【数1】 但し、VDD:電源電圧、 CR:抵抗3と容量4の時
定数、t:入力が変化してからの時間 の放電カーブを描いて下降し始め、出力端子15はロー
レベルのままであることからNANDゲート6の出力も
ハイレベルのままであり、接地されたNチャンネル型電
界効果トランジスタ11のオン状態を維持している。従
って、a点の電位Vaが波形整形回路12の論理しきい
電圧Vthに達する時刻t2のタイミングまでは、Pチャ
ンネル型電界効果トランジスタ8及びNチャンネル型電
界効果トランジスタ11がオン状態であるため、波形整
形回路12に電源が供給され能動状態となり、かつ波形
整形回路12のb点出力は、a点の電位Vaが波形整形
回路12の論理しきい電圧Vth以下になるまではローレ
ベルを維持する。
(Equation 1) However, since VDD is the power supply voltage, CR is the time constant of the resistor 3 and the capacitor 4, and t is the time after the input has changed, the discharge curve begins to fall, and the output terminal 15 remains at the low level. The output of the NAND gate 6 also remains at the high level, and the grounded N-channel field effect transistor 11 is kept on. Therefore, the P-channel field-effect transistor 8 and the N-channel field-effect transistor 11 are on until the time t2 when the potential Va at the point a reaches the logic threshold voltage Vth of the waveform shaping circuit 12, so that the waveform The power is supplied to the shaping circuit 12 to be in an active state, and the output at the point b of the waveform shaping circuit 12 maintains a low level until the potential Va at the point a becomes equal to or lower than the logic threshold voltage Vth of the waveform shaping circuit 12.

【0014】しかし、時刻t2のタイミングで、a点の
電位Vaが波形整形回路12の論理しきい電圧Vthに達
すると、波形整形回路12のb点出力は反転してハイレ
ベルとなり、出力端子15からはハイレベルが出力され
るが、同時にNANDゲート6の出力もローレベルが確
定し、Nチャンネル型電界効果トランジスタ11をオフ
状態とする。これにより、波形整形回路12がGND側
から切り離されて貫通電流が流れなくなり、かつ出力端
子15からはハイレベルが安定して出力されることにな
る。
However, when the potential Va at the point a reaches the logic threshold voltage Vth of the waveform shaping circuit 12 at the time t2, the output at the point b of the waveform shaping circuit 12 is inverted to a high level, and the output terminal 15 Outputs a high level, but at the same time, the output of the NAND gate 6 is also determined to be low, and the N-channel field effect transistor 11 is turned off. As a result, the waveform shaping circuit 12 is disconnected from the GND side so that no through current flows, and a high level is stably output from the output terminal 15.

【0015】次に、時刻t3のタイミングでは、入力端
子1の入力信号INがハイレベルからローレベルに変化
すると、NANDゲート6の一端の入力にもローレベル
が入力されるため、NANDゲート6の出力がローレベ
ルからハイレベルに変化する。これにより、Nチャンネ
ル型電界効果トランジスタ11がオン状態となり、a点
の電位Vaは、
Next, at the timing of time t3, when the input signal IN of the input terminal 1 changes from the high level to the low level, the low level is also input to the input of one end of the NAND gate 6, so that The output changes from low level to high level. As a result, the N-channel field effect transistor 11 is turned on, and the potential Va at the point a becomes

【数2】 但し、VDD:電源電圧、 CR:抵抗3と容量4の時
定数、t:入力が変化してからの時間 の充電カーブを描いて上昇し始め、出力端子15はハイ
レベルのままであることからNORゲート5の出力はロ
ーレベルを維持しPチャンネル型電界効果トランジスタ
8のオン状態を維持している。従って、a点の電位Va
が波形整形回路12の論理しきい電圧Vthに達する時刻
t4のタイミングまでは、Pチャンネル型電界効果トラ
ンジスタ8及びNチャンネル型電界効果トランジスタ1
1がオン状態であるため、再度波形整形回路12に電源
が供給され能動状態となり、かつ波形整形回路12のb
点出力はa点の電位Vaが波形整形回路12の論理しき
い電圧Vth以上になるまではハイレベルを維持する。
(Equation 2) However, since VDD is the power supply voltage, CR is the time constant of the resistor 3 and the capacitor 4, and t is the time after the input change, the charging curve starts to rise, and the output terminal 15 remains at the high level. The output of the NOR gate 5 maintains the low level, and the P-channel field effect transistor 8 maintains the ON state. Therefore, the potential Va at the point a
Until the time t4 when the signal reaches the logic threshold voltage Vth of the waveform shaping circuit 12, the P-channel field-effect transistor 8 and the N-channel field-effect transistor 1
1 is in the ON state, the power is supplied to the waveform shaping circuit 12 again, and the waveform shaping circuit 12 becomes active.
The point output is maintained at a high level until the potential Va at the point a becomes equal to or higher than the logical threshold voltage Vth of the waveform shaping circuit 12.

【0016】しかし、時刻t4のタイミングでa点の電
位Vaが波形整形回路12の論理しきい電圧Vthに達す
ると波形整形回路12のb点出力は反転してローレベル
となり、同時にNORゲート5の出力のハイレベルが確
定し、Pチャンネル型電界効果トランジスタ8をオフ状
態とする。これにより、波形整形回路12の電源端子7
から切り離されて貫通電流が流れなくなり、かつ出力端
子15からはローレベルが安定して出力されることにな
る。以下、上述の時刻t0〜t4の状態を繰り返すこと
になる。
However, when the potential Va at the point a reaches the logic threshold voltage Vth of the waveform shaping circuit 12 at the timing of the time t4, the output at the point b of the waveform shaping circuit 12 is inverted to a low level, and at the same time, the NOR gate 5 The high level of the output is determined, and the P-channel field effect transistor 8 is turned off. Thereby, the power supply terminal 7 of the waveform shaping circuit 12
And the through current stops flowing, and a low level is stably output from the output terminal 15. Hereinafter, the state of the above-mentioned times t0 to t4 is repeated.

【0017】このように、本発明の一実施形態による遅
延回路においては、特開平6−296123号公報に記
載されている例のように、a点の電圧Vaが電源電圧の
範囲外まで振幅してしまうようなことがない。この結
果、ラッチアップの可能性やノイズの発生を抑えた信頼
性の高い遅延回路が得られるという利点がある。さら
に、入力信号が変化して出力信号が変化するまでの間以
外は、電源端子側のスイッチ素子またはGND側のスイ
ッチ素子のいずれか一方がオフ状態となり、a点の電位
Vaが中間電位でも波形整形回路に貫通電流が流れず消
費電力を低減できるという利点がある。特に回路の時定
数によっては波形整形回路の消費電力を半分以下に抑え
ることができる。例えば、本発明の図1の遅延回路及び
従来技術の図4の遅延回路において、抵抗3を100
(kΩ)、容量を10(pF)とした時のシミュレーシ
ョン波形がそれぞれ図2、図5であり、それぞれの波形
整形回路の貫通電流であるb点電流を見ると、従来例
(図5)の11(μA)に対し、本発明の実施形態(図
2)では4(μA)まで低減できている。
As described above, in the delay circuit according to the embodiment of the present invention, the voltage Va at the point "a" swings out of the range of the power supply voltage as in the example described in Japanese Patent Application Laid-Open No. 6-296123. There is no such thing as. As a result, there is an advantage that a highly reliable delay circuit that suppresses the possibility of latch-up and the generation of noise can be obtained. Further, except for the period until the input signal changes and the output signal changes, either the switch element on the power supply terminal side or the switch element on the GND side is turned off, and the potential Va at the point a has an intermediate potential. There is an advantage that a through current does not flow through the shaping circuit and power consumption can be reduced. In particular, depending on the time constant of the circuit, the power consumption of the waveform shaping circuit can be reduced to less than half. For example, in the delay circuit of FIG. 1 of the present invention and the delay circuit of FIG.
(KΩ) and simulation waveforms when the capacitance is 10 (pF) are shown in FIG. 2 and FIG. 5, respectively. Looking at the point b current, which is a through current of each waveform shaping circuit, the conventional example (FIG. 5) In contrast to 11 (μA), in the embodiment of the present invention (FIG. 2), it can be reduced to 4 (μA).

【0018】また、本発明の他の実施形態として、図3
では、波形整形回路12とPチャンネル型電界効果トラ
ンジスタ8とNチャンネル型電界効果トランジスタ11
の縦列接続の順番を入れ替えてあるが、このような接続
状態においても、上記実施形態と同様の効果を得ること
ができる。
FIG. 3 shows another embodiment of the present invention.
Now, the waveform shaping circuit 12, the P-channel field-effect transistor 8, and the N-channel field-effect transistor 11
Although the order of the tandem connection is changed, the same effect as in the above embodiment can be obtained even in such a connection state.

【0019】[0019]

【発明の効果】本発明によれば、波形整形回路にスイッ
チ手段を直列に接続し、この波形整形回路の出力が変化
した直後にスイッチ手段をオフにすることにより、波形
整形回路に流れる貫通電流を低減しているので、ノイズ
の発生を抑え、消費電力を低減させることができるとい
う効果が得られる。
According to the present invention, the switching means is connected in series to the waveform shaping circuit, and the switching means is turned off immediately after the output of the waveform shaping circuit changes, so that a through current flowing through the waveform shaping circuit is obtained. Therefore, the effect of suppressing generation of noise and reducing power consumption can be obtained.

【図面の簡単な説明】[Brief description of the drawings]

【図1】 本発明の一実施形態による遅延回路の構成を
示す回路図である。
FIG. 1 is a circuit diagram showing a configuration of a delay circuit according to an embodiment of the present invention.

【図2】 図1に示す遅延回路の各部の波形を示す図で
ある。
FIG. 2 is a diagram showing waveforms of respective parts of the delay circuit shown in FIG.

【図3】 本発明の他の実施形態による遅延回路の構成
を示す回路図である。
FIG. 3 is a circuit diagram showing a configuration of a delay circuit according to another embodiment of the present invention.

【図4】 従来技術による遅延回路の構成を示す回路図
である。
FIG. 4 is a circuit diagram showing a configuration of a delay circuit according to a conventional technique.

【図5】 図4に示す遅延回路の各部の波形を示す図で
ある。
5 is a diagram showing waveforms of respective parts of the delay circuit shown in FIG.

【図6】 従来技術による遅延回路の他の構成を示す回
路図である。
FIG. 6 is a circuit diagram showing another configuration of the delay circuit according to the related art.

【図7】 図6に示す遅延回路の各部の波形を示す図で
ある。
7 is a diagram showing waveforms of respective parts of the delay circuit shown in FIG.

【符号の説明】[Explanation of symbols]

1.入力端子 2.インバータ 3.抵抗 4.容量 5.NORゲート 6.NANDゲート 7.電源端子 8,9.Pチャンネル型電界効果トランジスタ 10,11.Nチャンネル型電界効果トランジスタ 12.波形整形回路 13,14.インバータ 15.出力端子 1. Input terminal 2. Inverter 3. Resistance 4. Capacity 5. NOR gate 6. NAND gate 7. Power supply terminal 8,9. P-channel field effect transistor 10, 11. 11. N-channel field effect transistor Waveform shaping circuit 13,14. Inverter 15. Output terminal

Claims (2)

(57)【特許請求の範囲】(57) [Claims] 【請求項1】 抵抗と容量の時定数を用いて入力信号を
遅延させて出力する遅延回路において、前記入力信号の
立ち上がり、立ち下がりのそれぞれを前記抵抗と容量の
時定数に応じて上昇又は下降させて遅延させる遅延手段
と、前記遅延手段の出力波形を整形する波形整形回路
と、オン時に前記波形整形回路に電源を供給しオフ時に
前記波形整形回路への電源の供給を停止するスイッチ手
段と、前記遅延手段の出力波形が前記波形整形回路の論
理しきい電圧に達し、前記波形整形回路の出力が変化し
た直後に前記スイッチ手段をオフとして前記波形整形回
路の貫通電流をオフとする制御手段と、を具備してなる
遅延回路。
An input signal is obtained by using a time constant of a resistance and a capacitance.
In the delay circuit for delaying and outputting the rising of the input signal, delay means for delaying is raised or lowered in accordance with each of the falling time constant of the resistor and capacitor, to shape the output waveform of the delay means A waveform shaping circuit, which supplies power to the waveform shaping circuit when on, and
Switch means for stopping supply of power to the waveform shaping circuit, and the switch means immediately after the output waveform of the delay means reaches a logic threshold voltage of the waveform shaping circuit and the output of the waveform shaping circuit changes. Control means for turning off the through current of the waveform shaping circuit as off.
【請求項2】 抵抗と容量の時定数を用いて入力信号を
遅延させて出力する遅延回路において、前記入力信号の
立ち上がり、立ち下がりのそれぞれを前記抵抗と容量の
時定数に応じて上昇又は下降させて遅延させる遅延手段
と、前記遅延手段の出力波形を整形する波形整形回路
と、電源端子とGNDの間に前記波形整形回路とともに
縦列接続された第1,第2のスイッチ手段と、前記遅延
手段の出力波形が前記波形整形回路の論理しきい電圧に
達し、前記波形整形回路の出力が第1のレベルから第2
のレベルに変化した直後に前記第1のスイッチ手段をオ
フとし、第2のレベルから第1のレベルに変化した直後
に前記第2のスイッチ手段をオフとして前記波形整形回
路の貫通電流をオフとする制御手段と、を具備してなる
遅延回路。
2. An input signal is obtained by using a time constant of resistance and capacitance.
In the delay circuit for delaying and outputting the rising of the input signal, delay means for delaying is raised or lowered in accordance with each of the falling time constant of the resistor and capacitor, to shape the output waveform of the delay means a waveform shaping circuit, and the waveform shaping circuit between the power supply terminal and GND together
The output waveforms of the cascade-connected first and second switch means and the delay means reach the logic threshold voltage of the waveform shaping circuit, and the output of the waveform shaping circuit changes from the first level to the second level.
The first switch means is turned off immediately after the change to the first level, and the second switch means is turned off immediately after the change from the second level to the first level to turn off the through current of the waveform shaping circuit. Control means for controlling the delay.
JP30609197A 1997-11-07 1997-11-07 Delay circuit Expired - Fee Related JP3278764B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP30609197A JP3278764B2 (en) 1997-11-07 1997-11-07 Delay circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP30609197A JP3278764B2 (en) 1997-11-07 1997-11-07 Delay circuit

Publications (2)

Publication Number Publication Date
JPH11145798A JPH11145798A (en) 1999-05-28
JP3278764B2 true JP3278764B2 (en) 2002-04-30

Family

ID=17952929

Family Applications (1)

Application Number Title Priority Date Filing Date
JP30609197A Expired - Fee Related JP3278764B2 (en) 1997-11-07 1997-11-07 Delay circuit

Country Status (1)

Country Link
JP (1) JP3278764B2 (en)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4855748B2 (en) * 2005-09-28 2012-01-18 株式会社リコー Delay circuit and power supply system apparatus using delay circuit
JP2010056677A (en) * 2008-08-26 2010-03-11 Fujitsu Ltd Duty variable circuit
KR101273753B1 (en) 2011-08-04 2013-06-12 삼성전기주식회사 Semiconductor circuit
CN113325394B (en) * 2021-05-26 2024-03-19 南京先进激光技术研究院 Trigger signal shaping circuit applied to Q-switched pulse laser and laser radar system

Also Published As

Publication number Publication date
JPH11145798A (en) 1999-05-28

Similar Documents

Publication Publication Date Title
JP3152204B2 (en) Slew rate output circuit
JP3650186B2 (en) Semiconductor device and comparison circuit
JP3756961B2 (en) Chip initialization signal generation circuit for semiconductor memory device
JPH11308088A (en) Output buffer circuit
KR20010049227A (en) Level adjustment circuit and data output circuit thereof
JPH0584597B2 (en)
JPH07230331A (en) Reference-voltage generating circuit having starting circuit
US20060028253A1 (en) Power-on reset circuit
US6411554B1 (en) High voltage switch circuit having transistors and semiconductor memory device provided with the same
JPH10173511A (en) Voltage level shifting circuit
US4963774A (en) Intermediate potential setting circuit
JP4354056B2 (en) Semiconductor integrated circuit
JP3278764B2 (en) Delay circuit
US7242222B2 (en) Output circuit with reduced gate voltage swings
US6346835B1 (en) Power-on reset signal preparing circuit
JP3134991B2 (en) Delay circuit
JP2002258956A (en) Voltage control circuit
JP2944277B2 (en) Buffer circuit
JP3899110B2 (en) Wave shaping circuit
JP3271269B2 (en) Output drive circuit
JP2885670B2 (en) CR oscillation circuit
JP4646434B2 (en) Power-on reset circuit
JPH05145382A (en) Pulse delay circuit
JPS6243367B2 (en)
KR20010081707A (en) Power on reset circuit

Legal Events

Date Code Title Description
A02 Decision of refusal

Free format text: JAPANESE INTERMEDIATE CODE: A02

Effective date: 20000509

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

S111 Request for change of ownership or part of ownership

Free format text: JAPANESE INTERMEDIATE CODE: R313113

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20080222

Year of fee payment: 6

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20090222

Year of fee payment: 7

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100222

Year of fee payment: 8

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20100222

Year of fee payment: 8

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110222

Year of fee payment: 9

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110222

Year of fee payment: 9

S533 Written request for registration of change of name

Free format text: JAPANESE INTERMEDIATE CODE: R313533

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110222

Year of fee payment: 9

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20110222

Year of fee payment: 9

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20120222

Year of fee payment: 10

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20130222

Year of fee payment: 11

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20140222

Year of fee payment: 12

LAPS Cancellation because of no payment of annual fees