JP3137839B2 - Active matrix circuit - Google Patents

Active matrix circuit

Info

Publication number
JP3137839B2
JP3137839B2 JP19751594A JP19751594A JP3137839B2 JP 3137839 B2 JP3137839 B2 JP 3137839B2 JP 19751594 A JP19751594 A JP 19751594A JP 19751594 A JP19751594 A JP 19751594A JP 3137839 B2 JP3137839 B2 JP 3137839B2
Authority
JP
Japan
Prior art keywords
film
wiring
silicon
aluminum
active matrix
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP19751594A
Other languages
Japanese (ja)
Other versions
JPH0843859A (en
Inventor
潤 小山
保彦 竹村
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Semiconductor Energy Laboratory Co Ltd
Original Assignee
Semiconductor Energy Laboratory Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Semiconductor Energy Laboratory Co Ltd filed Critical Semiconductor Energy Laboratory Co Ltd
Priority to JP19751594A priority Critical patent/JP3137839B2/en
Publication of JPH0843859A publication Critical patent/JPH0843859A/en
Priority to JP2000035740A priority patent/JP3609314B2/en
Application granted granted Critical
Publication of JP3137839B2 publication Critical patent/JP3137839B2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1255Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs integrated with passive devices, e.g. auxiliary capacitors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Liquid Crystal (AREA)
  • Formation Of Insulating Films (AREA)
  • Thin Film Transistor (AREA)

Description

【発明の詳細な説明】DETAILED DESCRIPTION OF THE INVENTION

【0001】[0001]

【産業上の利用分野】本発明は、液晶表示装置等の静電
表示装置に用いられるアクティブマトリクス回路に関す
る。特にアクティブマトリクス回路のスイッチング素子
として、活性層が結晶性の半導体薄膜である薄膜トラン
ジスタを用いたものに関する。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to an active matrix circuit used for an electrostatic display device such as a liquid crystal display device. In particular, the present invention relates to a device using a thin film transistor whose active layer is a crystalline semiconductor thin film as a switching element of an active matrix circuit.

【0002】[0002]

【従来の技術】液晶ディスプレイ駆動のためにアクティ
ブマトリクス回路を用いる方式が注目されている。アク
ティブマトリクス回路は、画素電極と対向電極の間に液
晶をはさんだコンデンサーを形成して、薄膜トランジス
タ(TFT)によって、このコンデンサーに出入りする
電荷を制御するものであった。画像を安定に表示するた
めには、このコンデンサーの両極間の電圧が一定に保た
れることが要求されていたが、いくつかの理由によって
困難があった。
2. Description of the Related Art A system using an active matrix circuit for driving a liquid crystal display has attracted attention. In the active matrix circuit, a capacitor having a liquid crystal interposed between a pixel electrode and a counter electrode is formed, and electric charges entering and exiting the capacitor are controlled by a thin film transistor (TFT). In order to display images stably, it was required that the voltage between the two poles of the capacitor be kept constant, but there were difficulties for several reasons.

【0003】最大の問題は、TFTがオフ状態でもコン
デンサーから電荷がリークすることであった。その他に
も、コンデンサー内部のリークもあったが、一般には前
者のTFTからのリークの方が1桁程度大きかった。そ
して、このリークがはなはだしい場合には、フレーム周
波数と同じ周期で画像の明暗が変化するフリッカーとよ
ばれる現象が生じた。特に、活性層が結晶性の半導体被
膜で構成されたTFTにおいては、このリーク電流が著
しく大きく、その対策が必要であった。
The biggest problem is that charge leaks from the capacitor even when the TFT is off. In addition, there was also a leak inside the capacitor, but generally the former leak from the TFT was about one digit larger. When the leak is remarkable, a phenomenon called flicker occurs in which the brightness of the image changes at the same cycle as the frame frequency. In particular, in a TFT in which the active layer is formed of a crystalline semiconductor film, the leak current is extremely large, and a countermeasure is required.

【0004】この問題を解決するには、画素容量に平行
に補助の容量(付加容量とも言う)を付けることがなさ
れてきた。これは、回路図で表せば図1(A)のように
なる。すなわち、このような補助容量によって、画素容
量の電荷の放電の時定数が増加させ、画素電極のコンデ
ンサーからの電荷の減少を抑制することができた。厳密
には補助容量Cは必ずしも対向電極と同じ電位に保たれ
る必要はなく、多くの時間が一定の電位であればよい。
実際には、図1(B)に示すように補助容量に専用の配
線Xn を設け、これを特定の電位に保つ方式や、図1
(C)に示すように補助容量の電極を次段のゲイト配線
n+1 (あるいは、Xn-1 )と同電位に保つ方式が用い
られている。
To solve this problem, an auxiliary capacitor (also called an additional capacitor) has been provided in parallel with the pixel capacitor. This is shown in a circuit diagram of FIG. That is, with such an auxiliary capacitance, the time constant of the discharge of the charge of the pixel capacitance was increased, and the decrease of the charge from the capacitor of the pixel electrode could be suppressed. Strictly speaking, the auxiliary capacitance C does not necessarily need to be kept at the same potential as the counter electrode, and may be a constant potential for many hours.
Actually, as shown in FIG. 1B, a dedicated wiring Xn is provided for the auxiliary capacitance, and this is maintained at a specific potential.
As shown in (C), a method is used in which the electrode of the storage capacitor is kept at the same potential as the gate wiring Xn + 1 (or Xn-1 ) of the next stage.

【0005】[0005]

【発明が解決しようとする課題】例えば、図1(B)の
回路を作製するために、従来は、図2に示すように、補
助容量201をゲイト配線205(Xn )と同時に形成
され、ゲイト配線と概略平行な補助容量専用の配線20
2(Xn ’)と画素電極203との間に、層間絶縁膜2
04を誘電体として挟んだ構造として形成されていた。
For example, in order to fabricate the circuit shown in FIG. 1B, conventionally, as shown in FIG. 2, an auxiliary capacitor 201 is formed simultaneously with a gate wiring 205 (X n ). A wiring 20 dedicated to an auxiliary capacitor substantially parallel to the gate wiring
2 (X n ′) and the pixel electrode 203, an interlayer insulating film 2
04 as a dielectric.

【0006】しかしながら、層間絶縁物204を誘電体
とした場合、層間絶縁物204の膜厚が5000Å以上
と厚いため、極板間が広くなり容量が小さくなる原因で
あった。層間絶縁物204は、ゲイト配線202、20
5とソース配線206との間の寄生容量を低減する目的
で設けられるものであるので、このように厚くすること
が必要とされたのである。また、層間絶縁物204とし
て、酸化珪素が用いられた場合には、誘電率が4程度と
小さいため、このことも容量が小さくなる原因であっ
た。
However, when the interlayer insulating material 204 is made of a dielectric material, the thickness of the interlayer insulating material 204 is as large as 5,000 ° or more, so that the distance between the electrode plates is widened and the capacitance is reduced. The interlayer insulator 204 is formed by the gate wirings 202 and 20.
Since it is provided for the purpose of reducing the parasitic capacitance between the wiring 5 and the source wiring 206, it is necessary to increase the thickness as described above. Further, when silicon oxide is used as the interlayer insulator 204, the dielectric constant is as small as about 4, which also causes a reduction in capacitance.

【0007】以上の理由により、品質の高い画像を表示
するために十分な容量を得るためには、ゲイト配線20
2の面積を大きくすることが必要であったが、そのため
に画素の多くの部分が容量のためにとられてしまい、画
素の開口率が低下し、画面が暗くなるという問題があっ
た。本発明はこのような問題に鑑みてなされたものであ
り、補助容量として、新しい構成を提案するものであ
る。
For the above reasons, in order to obtain a sufficient capacity for displaying a high quality image, the gate wiring 20 is required.
Although it was necessary to increase the area of No. 2, many parts of the pixel were taken up for the capacity, which caused a problem that the aperture ratio of the pixel was reduced and the screen became dark. The present invention has been made in view of such a problem, and proposes a new configuration as an auxiliary capacitor.

【0008】[0008]

【問題を解決するための手段】本発明においては、補助
容量として、ソース配線と同時に形成される配線と画素
電極の間に形成される容量を用いるものである。そし
て、該配線材料としては、少なくとも表面が陽極酸化さ
れたアルミニウムを主成分とする金属被膜によって少な
くとも表面が被覆された被膜を用い、かつ、該配線と画
素電極の間には窒化珪素を主成分とする被膜(以下、第
2の層間絶縁物という)を設け、これを誘電体とするこ
とを特徴とする。
According to the present invention, a capacitance formed between a wiring formed simultaneously with a source wiring and a pixel electrode is used as an auxiliary capacitance. As the wiring material, a film whose surface is at least covered with a metal film whose main component is aluminum whose surface is anodized is used, and silicon nitride is used as a main component between the wiring and the pixel electrode. (Hereinafter, referred to as a second interlayer insulator), and this is used as a dielectric.

【0009】アルミニウムを主成分とする金属被膜に
は、微量のシリコンや銅、スカンジウム(Sc)を含ん
でいてもよい。特に断らない限り、以下、アルミニウム
とは、10重量%以下の不純物を含有するものを意味す
る。本発明においては、配線材料として、アルミニウム
の単層膜だけでなく、チタンやその他の金属とアルミニ
ウムの多層膜も用いられる。例えば、TFTの活性層に
用いられるシリコンや他の配線のアルミニウムとのオー
ム接触性を得るために、アルミニウム膜の下に500〜
3000Åのチタンもしくは窒化チタンを形成するとよ
い。
The metal film containing aluminum as a main component may contain a small amount of silicon, copper, or scandium (Sc). Unless otherwise specified, hereinafter, aluminum means one containing 10% by weight or less of impurities. In the present invention, not only a single-layer film of aluminum but also a multilayer film of aluminum with titanium or another metal is used as a wiring material. For example, in order to obtain ohmic contact with silicon used for the active layer of the TFT and aluminum of other wiring, 500 to 500 .ANG.
It is preferable to form titanium or titanium nitride of 3000 °.

【0010】特に、本発明においてはアルミニウム膜は
陽極酸化されるのであるが、陽極酸化時のヒロック(結
晶の異常成長による表面の凹凸)を避けるために上記の
ような添加物を5重量%以下の濃度で混入することが好
ましく、例えば、得られる陽極酸化物被膜の均一性はス
カンジウムを0.1〜0.5重量%混入したもので良好
であった。さらに、アルミニウム膜中の酸素の濃度の小
さいものほどヒロック発生を抑制する効果があった。本
発明においては、ヒロックは可能な限り抑制されること
が望まれた。これは、アルミニウム膜の凹凸によってそ
の上の画素電極と導通してしまうためである。また、誘
電体として使用される窒化珪素を主成分とする被膜は、
プラズマCVD法によって形成され、窒素と珪素を主成
分とし、窒素/珪素比が1〜1.34の範囲にあるもの
が好ましく、珪素に対して、10原子%以下の水素や酸
素、炭素を含有していても構わない。本発明において、
第2の層間絶縁物として窒化珪素を用いることは、その
下のアルミニウム膜のヒロック発生を抑制する上で有効
である。これは、特にアルミニウム膜に酸素が添加され
るとヒロックが発生しやすいことと関係があり、アルミ
ニウム膜表面を窒化珪素で被覆すると、ヒロックの発生
が抑制された。
[0010] In particular, in the present invention, the aluminum film is anodized. However, in order to avoid hillocks (surface irregularities due to abnormal crystal growth) during the anodization, the above-mentioned additive is added in an amount of 5% by weight or less. It is preferable to mix at a concentration of 0.1 to 0.5% by weight of scandium, for example. Furthermore, the lower the oxygen concentration in the aluminum film, the more the effect of suppressing hillocks was produced. In the present invention, it was desired that hillocks be suppressed as much as possible. This is because the aluminum film is electrically connected to the pixel electrode thereon due to the unevenness of the aluminum film. In addition, the coating mainly composed of silicon nitride used as a dielectric,
It is preferably formed by a plasma CVD method and contains nitrogen and silicon as main components and has a nitrogen / silicon ratio in the range of 1 to 1.34, and contains hydrogen, oxygen, and carbon in an amount of 10 atomic% or less with respect to silicon. You can do it. In the present invention,
The use of silicon nitride as the second interlayer insulator is effective in suppressing the occurrence of hillocks in the underlying aluminum film. This is related to the fact that hillocks are likely to be generated particularly when oxygen is added to the aluminum film. When the surface of the aluminum film is covered with silicon nitride, the generation of hillocks was suppressed.

【0011】本発明の代表的な構成は図3に示されるも
のである。ここで、ゲイト配線Xnに概略垂直にソース
配線Ym が設けられ、ゲイト配線Xn とソース配線Ym
の間には従来と同様に層間絶縁物(以下、第1の層間絶
縁物という)が設けられる。この構成自体は図2に示し
た従来のものと同様である。これに加えて、本発明では
ソース配線Ym と概略平行に補助容量専用の配線Ym
が設けられる。配線Ym ’はソース配線Ym と同時に形
成されるもので、同じ層内に形成される。ソース配線Y
m と配線Ym ’の上には第2の層間絶縁物が形成され、
第2の層間絶縁物を介して、配線Ym ’の一部は画素電
極と重なり、配線Ym ’と画素電極の間において、容量
Cを構成する。図2においては、1本のソース配線に対
して、1本の補助容量専用の配線が設けられている。し
かし、隣接する画素において、補助容量の配線を共有す
ることにより、2本のソース配線に対して、1本の補助
容量専用を割り当てることも可能である。
A typical configuration of the present invention is shown in FIG. Here, substantially perpendicular to the source wiring Y m is provided to the gate wiring X n, gate lines X n and the source line Y m
Between them, an interlayer insulator (hereinafter, referred to as a first interlayer insulator) is provided as in the related art. This configuration itself is the same as the conventional configuration shown in FIG. In addition to this, in the present invention, a wiring Y m ′ dedicated to an auxiliary capacitor is provided substantially parallel to the source wiring Y m.
Is provided. The wiring Y m ′ is formed simultaneously with the source wiring Y m and is formed in the same layer. Source wiring Y
A second interlayer insulator is formed on m and the wiring Y m ′,
Part of the wiring Y m ′ overlaps with the pixel electrode via the second interlayer insulator, and forms a capacitor C between the wiring Y m ′ and the pixel electrode. In FIG. 2, one wiring dedicated to an auxiliary capacitance is provided for one source wiring. However, by sharing the storage capacitor line between adjacent pixels, it is also possible to allocate one storage capacitor exclusively to two source lines.

【0012】本発明において、第2の層間絶縁物の厚さ
は、従来の層間絶縁物(例えば、図2の204)のよう
に厚くする必要はない。すなわち、図2における層間絶
縁物204はゲイト配線とソース配線の間の寄生容量を
低減する必要から十分な厚さが要求されたのであるが、
本発明においては、画素電極は配線Ym ’以外の配線
(例えば、ソース配線Ym )と交差することはないの
で、画素電極と配線Ym ’との間の容量は大きければ大
きいほど好ましい。このため、画素電極と配線Ym’の
間の第2の層間絶縁物は、絶縁性が保たれ、かつ、画素
電極が配線Ym ’を乗り越える部分で断線しない範囲に
おいて、薄い方が好ましく、典型的には、500〜40
00Åとされる。加えて、窒化珪素は誘電率が9程度と
酸化珪素の誘電率よりも大きいため、図2の例に比較し
て、面積当たりの静電容量を大きくすることができる。
In the present invention, the thickness of the second interlayer insulator does not need to be as large as the conventional interlayer insulator (eg, 204 in FIG. 2). That is, the interlayer insulator 204 in FIG. 2 requires a sufficient thickness to reduce the parasitic capacitance between the gate wiring and the source wiring.
In the present invention, since the pixel electrode does not intersect with a wiring other than the wiring Y m ′ (for example, the source wiring Y m ), the larger the capacitance between the pixel electrode and the wiring Y m ′, the more preferable. For this reason, it is preferable that the second interlayer insulator between the pixel electrode and the wiring Y m ′ is thinner as long as the insulating property is maintained and the pixel electrode does not break at a portion where the pixel electrode crosses the wiring Y m ′. Typically, 500 to 40
00 °. In addition, since silicon nitride has a dielectric constant of about 9 which is higher than the dielectric constant of silicon oxide, the capacitance per area can be increased as compared with the example of FIG.

【0013】[0013]

【作用】本発明においては、上記のように第2の層間絶
縁物を薄くすることによって、十分な静電容量を得るこ
とができるが、このことは、画素電極と配線Ym ’の間
に十分な絶縁性が要求されることをも意味する。そのた
め、第2の層間絶縁物にピンホール等が発生することは
避けねばならない。しかし、プラズマCVD法によって
形成された被膜では、薄い膜で十分な絶縁性を示すもの
を得ることが極めて難しかった。本発明において、配線
m ’の表面を陽極酸化するのは、このようなピンホー
ルによる導通の防止を意図したためでもある。
According to the present invention, by reducing the second interlayer insulator as described above, it is possible to obtain a sufficient capacitance, this means that, during the wiring Y m 'and the pixel electrode It also means that sufficient insulation is required. Therefore, generation of pinholes or the like in the second interlayer insulator must be avoided. However, with a film formed by the plasma CVD method, it has been extremely difficult to obtain a thin film having sufficient insulating properties. In the present invention, the anodization of the surface of the wiring Y m ′ is also intended to prevent conduction due to such a pinhole.

【0014】本発明において陽極酸化物には、厚さ50
〜2000Åのバリヤ型の陽極酸化物を形成する。バリ
ヤ型の陽極酸化物は硬度が高く、緻密であるため層間の
導通を抑制させるのに好適である。バリヤ型の陽極酸化
物を形成するには、実質的に中性で適切な電解溶液中に
おいて、陽極酸化すべきものを正電極に接続し、電圧を
上昇させつつ、電流を印加すればよい。
In the present invention, the anodic oxide has a thickness of 50
A barrier-type anodic oxide of ~ 2000 ° is formed. Since the barrier type anodic oxide has high hardness and is dense, it is suitable for suppressing conduction between layers. In order to form a barrier-type anodic oxide, what is to be anodized is connected to the positive electrode in a substantially neutral and appropriate electrolytic solution, and a current is applied while increasing the voltage.

【0015】例えば、電解溶液としては、L−酒石酸を
エチレングリコールに1〜5%の濃度で希釈し、アンモ
ニアを用いてpHを7前後に調整したものなどが用いら
れる。この溶液中に基板を浸し、定電流源の+側を基板
上のアルミニウム膜もしくはアルミニウムの配線に接続
し、−側には白金等の電極を接続して定電流状態で電圧
を印加し、5〜150V程度の電圧に達するまで酸化を
継続する。さらに、所定の電圧に達したのち、定電圧状
態で電流を加え、ほとんど電流が流れなくなるまで酸化
を継続してもよい。この結果、アルミニウム膜表面に酸
化アルミニウム被膜が得られる。酸化アルミニウム被膜
の厚さは印加した電圧にほぼ比例し、電圧が高くなるほ
ど厚い被膜が得られる。
For example, as the electrolytic solution, a solution obtained by diluting L-tartaric acid with ethylene glycol at a concentration of 1 to 5% and adjusting the pH to about 7 using ammonia is used. The substrate is immersed in this solution, the + side of the constant current source is connected to the aluminum film or aluminum wiring on the substrate, and the electrode such as platinum is connected to the-side, and a voltage is applied in a constant current state. Oxidation is continued until a voltage of about 150 V is reached. Furthermore, after reaching a predetermined voltage, current may be applied in a constant voltage state, and oxidation may be continued until almost no current flows. As a result, an aluminum oxide film is obtained on the surface of the aluminum film. The thickness of the aluminum oxide film is almost proportional to the applied voltage, and the higher the voltage, the thicker the film.

【0016】ここで、酸化アルミニウム被膜の膜厚が厚
いほど良好なバリヤとして機能するが、膜厚を厚くする
ためには印加電圧を高くする必要がある。しかし、印加
電圧を高くすると、素子を破壊する恐れがある。そのた
め、素子を破壊しない程度の電圧とすることが好まし
い。
Here, as the thickness of the aluminum oxide film increases, it functions as a better barrier, but in order to increase the thickness, it is necessary to increase the applied voltage. However, when the applied voltage is increased, the device may be destroyed. Therefore, it is preferable to set the voltage to a level that does not destroy the element.

【0017】本発明においては、配線Ym ’の陽極酸化
はアルミニウム膜をエッチングした後でもよいし、エッ
チング前のアルミニウム膜の状態でもよい。前者の場合
には、配線Ym ’の上面のみならず、側面にも陽極酸化
物被膜が形成され、絶縁性が向上する。前者の方法を実
施するには、図3のように配線Ym ’を終端において、
統合し、これに電流を印加するという方法を採用すれば
よい。また、ソース配線Ym 上の第2の層間絶縁物の絶
縁性を高めるために、配線Ym ’の陽極酸化と同様に陽
極酸化をおこなってもよい。ただし、その際にはソース
配線Ym がTFTの活性層にコンタクトしていることに
注意が必要である。
In the present invention, the anodic oxidation of the wiring Y m ′ may be performed after the etching of the aluminum film or in the state of the aluminum film before the etching. In the former case, the anodic oxide film is formed not only on the upper surface but also on the side surfaces of the wiring Y m ′, so that the insulating property is improved. To implement the former method, at the end of the wire Y m 'as shown in FIG. 3,
What is necessary is just to adopt the method of integrating and applying a current to this. In order to enhance the insulating property of the second interlayer insulator on the source line Y m, it may be performed anodized similarly to the anodic oxidation of the wiring Y m '. However, in that case it should be noted that the source line Y m is in contact with the active layer of the TFT.

【0018】すなわち、図3より明らかなように、配線
m ’は他の配線や素子とコンタクトを有しない上に、
ゲイト配線Xn とは第1の層間絶縁物を介して分離され
ているので、第1の層間絶縁物が十分な厚さであれば、
陽極酸化の際に、比較的高い電圧(30〜150V)を
印加しても他の配線や素子に対して悪影響を及ぼす可能
性は極めて低い。一方、ソース配線Ym のようにTFT
の活性層とコンタクトを有している場合には、陽極酸化
電圧が、ソース配線Ym からTFTの活性層、さらには
ゲイト絶縁膜にも及び、TFT特性の悪化を招く。
That is, as is apparent from FIG. 3, the wiring Y m ′ has no contact with other wirings and elements,
Since the gate wiring Xn is separated via the first interlayer insulator, if the first interlayer insulator has a sufficient thickness,
Even if a relatively high voltage (30 to 150 V) is applied during anodic oxidation, the possibility of adversely affecting other wirings and elements is extremely low. On the other hand, TFT as the source line Y m
When it has the active layer and the contact is anodization voltage, the active layer of the TFT from the source line Y m, further spans in the gate insulating film, leading to deterioration of the TFT characteristics.

【0019】後者の方法(アルミニウム膜の状態で陽極
酸化をおこなう)を採用する場合には、上記のソース配
線Ym と同様にアルミニウム膜がTFTの活性層にコン
タクトしていることを考慮して、陽極酸化電圧は比較的
低く(5〜30V)抑えることが必要である。また、後
者の方法を採用すると、配線Ym ’の側面には陽極酸化
物が形成されないので、画素電極との絶縁性がやや悪化
する。そのため、第2の層間絶縁物は厚めにすることが
望ましい。なお、この場合においても、側面の露出した
アルミニウム膜を覆って、窒化珪素膜が形成されるの
で、横方向のヒロックの発生は十分に抑制される。
[0019] When employing the latter method (performing the anodic oxidation state of the aluminum film), considering that the above source lines Y m as well as the aluminum film is in contact with the active layer of the TFT It is necessary to keep the anodizing voltage relatively low (5 to 30 V). In addition, when the latter method is adopted, since the anodic oxide is not formed on the side surface of the wiring Y m ′, the insulating property from the pixel electrode is slightly deteriorated. Therefore, it is desirable to make the second interlayer insulator thicker. Also in this case, since the silicon nitride film is formed so as to cover the exposed aluminum film on the side surfaces, the generation of hillocks in the lateral direction is sufficiently suppressed.

【0020】本発明においては、上記の2通りの方法を
組み合わせてもよい。例えば、アルミニウム膜を比較的
低い電圧で陽極酸化した後、エッチングして、ソース配
線Ym と配線Ym ’を形成し、その後、配線Ym ’を高
い電圧で陽極酸化するという方法では、配線Ym ’の上
面と側面に陽極酸化物を形成できるので、画素電極との
絶縁性が向上し、かつ、ソース配線の上面には薄いなが
らも陽極酸化物が形成されているので、第2の層間絶縁
物の絶縁性を向上せしめることができる。
In the present invention, the above two methods may be combined. For example, after the anodized aluminum film at a relatively low voltage, by etching, 'to form, after which the wiring Y m' lines Y m and the source wiring Y m in the method of the anodic oxidation at a high voltage, wire Since the anodic oxide can be formed on the upper surface and the side surface of Y m ′, the insulating property with respect to the pixel electrode is improved, and the anodic oxide is formed on the upper surface of the source wiring although it is thin. The insulating property of the interlayer insulator can be improved.

【0021】本発明のアクティブマトリクス回路を液晶
表示装置のように対向電極間の距離が短いものに用いる
場合には、配線Ym ’のみならず、ソース配線Ym 上の
第2の層間絶縁物の絶縁性も重要である。液晶表示装置
では、対向基板とアクティブマトリクス基板の空隙が5
μm程度しかなく、第2の層間絶縁物の絶縁性が不十分
であれば、何らかの理由により、対向基板とショートす
る可能性が高いためである。そのため、本発明において
はソース配線Ym の上面も陽極酸化物で被覆されている
ことが望ましい。また、かくすることにより配線と対向
電極との導通を抑制できるので、良品率を向上させるこ
とができる。
When the active matrix circuit of the present invention is used for a device having a short distance between opposed electrodes, such as a liquid crystal display, not only the wiring Y m ′ but also the second interlayer insulator on the source wiring Y m Is also important. In a liquid crystal display device, the gap between the opposing substrate and the active matrix substrate is 5
This is because if the insulating property of the second interlayer insulating material is only about μm and the insulating property of the second interlayer insulating material is insufficient, there is a high possibility that the second interlayer insulating material is short-circuited to the counter substrate for some reason. Therefore, it is desirable that coated with anodic oxides upper surface of the source wiring Y m in the present invention. In addition, since the conduction between the wiring and the counter electrode can be suppressed by doing so, the yield rate can be improved.

【0022】本発明はTFTの活性層から延在させた不
純物半導体領域を用いることによって、より大きな効果
を得ることができる。すなわち、図5(A)に示すよう
に、画素電極と実質的に同じ電位に保たれる不純物半導
体領域と本発明の配線Ym ’との間に第1の層間絶縁物
を誘電体とする第1の容量C1 を、また、配線Ym ’と
画素電極との間に第2の層間絶縁物を誘電体とする第2
の容量C2 を形成すれば、C1 とC2 は並列の容量であ
り、C1 とC2 が可能な限り重なるようにすれば、開口
率を低下させることなく、より大きな容量を得ることが
可能である。
According to the present invention, a greater effect can be obtained by using the impurity semiconductor region extending from the active layer of the TFT. That is, as shown in FIG. 5A, a first interlayer insulator is used as a dielectric between the impurity semiconductor region kept at substantially the same potential as the pixel electrode and the wiring Y m ′ of the present invention. A first capacitor C 1 is provided between the wiring Y m ′ and the pixel electrode, and a second interlayer insulator is used as a dielectric.
If the capacitance C 2 is formed, C 1 and C 2 are parallel capacitances, and if C 1 and C 2 overlap as much as possible, a larger capacitance can be obtained without lowering the aperture ratio. Is possible.

【0023】第1の層間絶縁物が第2の層間絶縁物と同
様な窒化珪素を主成分とする被膜で構成されていると誘
電率が高くより好ましい。ただし、その場合には、ゲイ
ト配線Xn とソース配線Ym の間の寄生容量が増大す
る。また、C1 をより大きな静電容量とするためには、
ゲイト絶縁膜もしくはそれと同じ層内の絶縁膜を除去
し、不純物半導体領域と配線Ym ’の間隔を狭めること
が効果的である。
It is more preferable that the first interlayer insulator is made of a film containing silicon nitride as a main component, like the second interlayer insulator, because it has a high dielectric constant. However, in that case, parasitic capacitance between the gate lines X n and the source line Y m increases. In order to make C 1 a larger capacitance,
It is effective to remove the gate insulating film or the insulating film in the same layer as the gate insulating film and reduce the distance between the impurity semiconductor region and the wiring Y m ′.

【0024】[0024]

【実施例】【Example】

〔実施例1〕図3に本実施例で作製した補助容量を有す
る回路の上面からみた概略図(図3(A))および回路
図(図3(B))を示す。図において、Xn はゲイト配
線である。また、Ym はソース配線であり、Ym ’は補
助容量の専用配線である。配線Ym ’は適当な電位に保
たれている。CLCは画素容量(画素電極とその上に存在
すべき対向電極との間の容量)を示し、CはYm ’と画
素電極との重なりでできる補助容量である。図6に本実
施例の工程を示す。図6(A−1)、(B−1)、(C
−1)、(D−1)は断面図であり、(A−2)、(B
−2)、(C−2)、(D−2)は上面図である。
[Embodiment 1] FIG. 3 shows a schematic diagram (FIG. 3A) and a circuit diagram (FIG. 3B) of a circuit having an auxiliary capacitor manufactured in this embodiment, as viewed from above. In the figure, Xn is a gate wiring. Y m is a source wiring, and Y m ′ is a dedicated wiring for an auxiliary capacitance. The wiring Y m ′ is kept at an appropriate potential. C LC indicates a pixel capacity (capacity between a pixel electrode and a counter electrode to be present thereon), and C is an auxiliary capacity formed by overlapping of Y m ′ and the pixel electrode. FIG. 6 shows the steps of this embodiment. 6 (A-1), (B-1), (C
-1) and (D-1) are cross-sectional views, and (A-2) and (B)
-2), (C-2), and (D-2) are top views.

【0025】まず、基板601上に下地の酸化珪素膜6
02をプラズマCVD法によって1000〜5000
Å、例えば、4000Åに成膜した。これは、酸化珪素
と窒化珪素の多層膜でもかまわない。そして、活性層を
形成するための非晶質珪素膜をプラズマCVD法によっ
て300〜1500Å、例えば、500Åに形成し、熱
アニールやレーザーアニールを施して結晶化せしめた。
さらに、この珪素膜をパターニングして島状領域603
を形成した。そして、ゲイト絶縁膜604として酸化珪
素膜をプラズマCVD法によって、1000Å形成し
た。
First, an underlying silicon oxide film 6 is formed on a substrate 601.
02 by the plasma CVD method.
Å, for example, 4000Å. This may be a multilayer film of silicon oxide and silicon nitride. Then, an amorphous silicon film for forming an active layer was formed at a temperature of 300 to 1500 °, for example, 500 ° by a plasma CVD method, and was crystallized by thermal annealing or laser annealing.
Further, this silicon film is patterned to form island-shaped regions 603.
Was formed. Then, a silicon oxide film was formed as a gate insulating film 604 by plasma CVD at a thickness of 1000 °.

【0026】その後、厚さ1000Å〜3μm、例え
ば、5000Åの多結晶シリコン膜を減圧CVD法によ
って形成して、これをパターニングしてゲイト電極・配
線(Xn に該当)605を形成した。多結晶シリコン膜
には導電性を向上せしめるために、微量(1×1020
2×1021原子/cm3 )の燐を添加した。その後、イ
オンドーピング法によって、島状領域603にゲイト電
極をマスクとして自己整合的に不純物を導入した。ここ
では、不純物として硼素を導入した。この場合、ドーズ
量を1×1015原子/cm2 、加速電圧を65kVとし
た。この結果、P型の不純物領域606(ソース/ドレ
イン)が形成された。さらに、KrFエキシマレーザー
(波長248nm、パルス幅20nsec)を照射し
て、不純物領域606の活性化をおこなった。(図6
(A−1)、(A−2))
After that, a polycrystalline silicon film having a thickness of 1000 to 3 μm, for example, 5000 ° was formed by a low pressure CVD method, and this was patterned to form a gate electrode / wiring (corresponding to Xn ) 605. For of improving the conductivity in the polycrystalline silicon film, trace (1 × 10 20 ~
2 × 10 21 atoms / cm 3 ) of phosphorus were added. After that, an impurity was introduced into the island-shaped region 603 in a self-aligning manner by ion doping using the gate electrode as a mask. Here, boron was introduced as an impurity. In this case, the dose was 1 × 10 15 atoms / cm 2 and the acceleration voltage was 65 kV. As a result, a P-type impurity region 606 (source / drain) was formed. Further, irradiation with a KrF excimer laser (wavelength: 248 nm, pulse width: 20 nsec) activated the impurity region 606. (FIG. 6
(A-1), (A-2))

【0027】次に、第1の層間絶縁膜607として、プ
ラズマCVD法によって酸化珪素膜を6000Å形成し
た。ここで、図6(B−2)には示されてないが、第1
の層間絶縁膜607は全面に積層している。(図6(B
−1)、(B−2)) そして、第1の層間絶縁膜607とゲイト絶縁膜604
をエッチングして、TFTのソース領域606にコンタ
クトホールを形成した。
Next, a silicon oxide film was formed as a first interlayer insulating film 607 by plasma CVD at 6000.degree. Here, although not shown in FIG.
The interlayer insulating film 607 is laminated on the entire surface. (FIG. 6 (B
-1), (B-2)) Then, the first interlayer insulating film 607 and the gate insulating film 604
Was etched to form a contact hole in the source region 606 of the TFT.

【0028】その後、スパッタリング法によって、スカ
ンジウムを0.1〜0.5重量%、好ましくは、0.1
5〜0.3重量%、例えば、0.18重量%含有するア
ルミニウム膜を形成した。アルミニウム膜の厚さは20
00〜6000Åが好ましい。本実施例では3000Å
とした。また、TFTの活性層のシリコンとのオーム接
触性を得るためにアルミニウム膜の下に500〜300
0Åのチタン膜を形成してもよい。
After that, scandium is added by 0.1 to 0.5% by weight, preferably 0.1 to 0.5% by sputtering.
An aluminum film containing 5 to 0.3% by weight, for example, 0.18% by weight was formed. Aluminum film thickness is 20
00-6000 ° is preferred. In this embodiment, 3000 mm
And In order to obtain ohmic contact with silicon of the active layer of the TFT, 500 to 300
A 0 ° titanium film may be formed.

【0029】その後、アルミニウム膜に陽極酸化をおこ
なって膜表面に陽極酸化膜を形成した。この陽極酸化
は、アンモニアによってpH≒7に調整した1〜3%の
酒石酸のエチレングリコール溶液に基板を浸し、白金を
陰極、このアルミニウム膜を陽極として陽極酸化をおこ
なった。陽極酸化は、最初一定電流で20Vまで電流を
上げ、さらに、20Vで定電圧状態で加え0.1mA以
下になるまで酸化を継続した。このようにして、厚さ約
300Åの陽極酸化物を形成した。
Thereafter, the aluminum film was anodized to form an anodized film on the film surface. In this anodization, the substrate was immersed in an ethylene glycol solution of 1 to 3% tartaric acid adjusted to pH ア ン モ ニ ア 7 with ammonia, and anodization was performed using platinum as a cathode and the aluminum film as an anode. In the anodization, the current was first increased to 20 V at a constant current, and the oxidation was continued at a constant voltage of 20 V until the current became 0.1 mA or less. Thus, an anodic oxide having a thickness of about 300 ° was formed.

【0030】このようにして表面に陽極酸化膜が形成さ
れたアルミニウム膜をエッチングして、ソース電極・配
線(Ym に該当)608、および補助容量を形成するア
ルミニウム配線(Ym ’に該当)609を形成した。従
来のの容量配線は、ゲイト線と同時に形成されるため、
図2に示してあるようにゲイト線と概略平行に形成され
てあったが、本実施例の容量配線はソース配線608と
同時に形成されるため、ゲイト配線と概略直角に形成さ
れていることが特徴である。(図6(C−1)、(C−
2))
[0030] In this way, by etching the aluminum film anodic oxide film is formed on the surface, the source electrode and wiring (corresponding to Y m) 608, and aluminum wiring to form a storage capacitance (corresponding to Y m ') 609 was formed. Conventional capacitance wiring is formed simultaneously with the gate line,
Although the capacitor wiring is formed substantially parallel to the gate line as shown in FIG. 2, the capacitor wiring of this embodiment is formed at the same time as the source wiring 608, so that the capacitor wiring is formed substantially at right angles to the gate wiring. It is a feature. (FIG. 6 (C-1), (C-
2))

【0031】その後、第2の層間絶縁物610として、
プラズマCVD法によって窒化珪素膜を2000Å形成
した。ここでは、NH3 /SiH4 /H2 混合ガスを用
いた。成膜時の基板温度は250〜350℃であった。
一般に、アルミニウム膜上に直接、窒化珪素膜を形成す
ると、成膜時の温度上昇のために、アルミニウム表面に
ヒロックが発生するが、本実施例では、アルミニウム膜
上に陽極酸化膜が形成されているため、ヒロックの発生
が抑制された。こうして成膜した窒化珪素膜をエッチン
グして、TFTのドレインにコンタクトホールを形成し
た。ここで図6(D−2)において第2の層間絶縁物6
10は示されていないが、実際には画素電極611の下
層に積層してある。その後、画素電極611をITOで
形成した。
Then, as a second interlayer insulator 610,
A 2000 nm silicon nitride film was formed by a plasma CVD method. Here, a mixed gas of NH 3 / SiH 4 / H 2 was used. The substrate temperature during film formation was 250 to 350 ° C.
Generally, when a silicon nitride film is formed directly on an aluminum film, hillocks are generated on the aluminum surface due to a rise in temperature during film formation. In this embodiment, however, an anodic oxide film is formed on the aluminum film. As a result, generation of hillocks was suppressed. The silicon nitride film thus formed was etched to form a contact hole in the drain of the TFT. Here, the second interlayer insulator 6 shown in FIG.
Although not shown, it is actually stacked below the pixel electrode 611. After that, the pixel electrode 611 was formed of ITO.

【0032】以上の工程により、アルミニウムの配線6
09と画素電極611の重なる部分において、補助容量
Cが形成された。(図6(D−1)、(D−2)) このようにして、形成された補助容量Cは、誘電体とし
て誘電率が大きい窒化珪素膜が用いられて、しかも、極
板間が従来のものに比べて約1/3と狭くなって容量が
大きくなったので、2層目アルミニウム配線を微細化す
ることが可能となり、画素の開口率を上げることができ
た。
Through the above steps, the aluminum wiring 6
The storage capacitor C was formed in a portion where the pixel electrode 09 and the pixel electrode 611 overlapped. (FIG. 6 (D-1), (D-2)) The auxiliary capacitor C thus formed uses a silicon nitride film having a large dielectric constant as a dielectric, and the gap between the electrode plates is conventional. Since the capacitance was increased to about 1/3 of that of the pixel, the second layer aluminum wiring could be miniaturized, and the aperture ratio of the pixel could be increased.

【0033】〔実施例2〕図4に本実施例で作製した補
助容量を有する回路の上面からみた概略図(図4
(A))および回路図(図4(B))を示す。図におい
て、Xn はゲイト配線である。また、Xn+1 は次行のゲ
イト配線である。また、Ym はデータ線(ソース配線)
である。CLCは画素容量(画素電極とその上に存在すべ
き対向電極との間の容量)を示し、Cは補助容量であ
る。本実施例では、実施例1と異なり、容量専用の配線
は設けずに、補助容量の一方の電極は次行のゲイト配線
n+1 に接続されている。
[Embodiment 2] FIG. 4 is a schematic view (FIG. 4) of a circuit having an auxiliary capacitor manufactured in this embodiment as viewed from above.
(A)) and a circuit diagram (FIG. 4 (B)). In the figure, Xn is a gate wiring. X n + 1 is a gate wiring in the next row. Y m is a data line (source wiring)
It is. C LC indicates a pixel capacity (capacity between the pixel electrode and a counter electrode to be present thereon), and C indicates an auxiliary capacity. In the present embodiment, unlike the first embodiment, one electrode of the auxiliary capacitance is connected to the gate wiring Xn + 1 of the next row without providing a wiring dedicated to the capacitance.

【0034】図7に本実施例の工程を示す。図7(A−
1)、(B−1)、(C−1)、(D−1)は断面図で
あり、(A−2)、(B−2)、(C−2)、(D−
2)は上面図である。まず、基板701上に下地の酸化
珪素膜702をプラズマCVD法によって3000Å形
成した。そして、活性層を形成するための非晶質珪素膜
をプラズマCVD法によって500Åに形成し、熱アニ
ールやレーザーアニールを施して結晶化せしめた。さら
に、この珪素膜をパターニングして島状領域703を形
成した。そして、ゲイト絶縁膜704として酸化珪素膜
をプラズマCVD法によって、1200Å形成した。
FIG. 7 shows the steps of this embodiment. FIG. 7 (A-
1), (B-1), (C-1), and (D-1) are cross-sectional views, and (A-2), (B-2), (C-2), and (D-
2) is a top view. First, an underlying silicon oxide film 702 was formed on a substrate 701 by plasma CVD at 3000. Then, an amorphous silicon film for forming an active layer was formed at 500 [deg.] By a plasma CVD method, and was crystallized by performing thermal annealing or laser annealing. Further, this silicon film was patterned to form an island region 703. Then, a silicon oxide film was formed as a gate insulating film 704 by a plasma CVD method at 1200 °.

【0035】その後、3000〜8000Å、例えば、
6000Åのアルミニウム膜をスパッタリング法によっ
て形成して、これをパターニングしてゲイト電極・配線
(Xn に該当)705と次行のゲイト配線(Xn+1 に該
当)706を形成した。その後、イオンドーピング法に
よって、島状領域703にゲイト電極705をマスクと
して自己整合的に不純物として硼素を導入した。この場
合、ドーズ量を1×1014原子/cm2 、加速電圧を7
0kVとした。この結果、P型の不純物領域707(ソ
ース/ドレイン)が形成された。さらに、KrFエキシ
マレーザー(波長248nm、パルス幅20nsec)
を照射して、不純物領域707の活性化をおこなった。
(図7(A−1)、(A−2))
Thereafter, 3000-8000 °, for example,
A 6000 ° aluminum film was formed by a sputtering method, and this was patterned to form a gate electrode / wiring (corresponding to Xn ) 705 and a gate wiring (corresponding to Xn + 1 ) 706 in the next row. After that, boron was introduced as an impurity into the island-shaped region 703 in a self-aligned manner by using the gate electrode 705 as a mask by an ion doping method. In this case, the dose is 1 × 10 14 atoms / cm 2 and the acceleration voltage is 7
0 kV. As a result, a P-type impurity region 707 (source / drain) was formed. Furthermore, a KrF excimer laser (wavelength 248 nm, pulse width 20 nsec)
To activate the impurity region 707.
(FIG. 7 (A-1), (A-2))

【0036】その後、第1の層間絶縁物708として、
酸化珪素膜をプラズマCVD法によって6000Å形成
した。(図7(B−1)、(B−2)) そして、第1の層間絶縁物708とゲイト絶縁膜704
をエッチングして、TFTのソース領域707にコンタ
クトホールを形成した。また、このエッチング工程と独
立に、あるいは同時、補助容量を形成するためのアルミ
ニウムの配線と次行のゲイト配線706とを接続するた
めに、次行のゲイト配線706にもコンタクトホール7
13を形成した。
Then, as a first interlayer insulator 708,
A silicon oxide film was formed at 6000 ° by a plasma CVD method. (FIGS. 7B-1 and 7B-2) Then, the first interlayer insulator 708 and the gate insulating film 704 are formed.
Was etched to form a contact hole in the source region 707 of the TFT. In addition, independently of or simultaneously with this etching step, in order to connect the aluminum wiring for forming the storage capacitor and the gate wiring 706 in the next row, the contact hole 7 is also formed in the gate wiring 706 in the next row.
13 was formed.

【0037】その後、スカンジウムを0.18重量%含
む厚さ3000Åのアルミニウム膜をスパッタ法によっ
て成膜した。そして、実施例1と同様に陽極酸化をおこ
なってアルミニウム膜の表面に陽極酸化物を形成した。
本実施例では、陽極酸化は、最初一定電流で15Vまで
電流を上げ、その状態で1時間保持して終了させた。こ
のようにして、厚さ約200Åの陽極酸化物を形成し
た。このように陽極酸化物を表面に形成したアルミニウ
ム膜をエッチングしてソース電極(Ym に該当)709
および補助容量を形成するアルミニウムの配線710を
形成した。(図7(C−1)、(C−2))
Thereafter, an aluminum film having a thickness of 3000 ° containing 0.18% by weight of scandium was formed by sputtering. Then, anodic oxidation was performed in the same manner as in Example 1 to form anodic oxide on the surface of the aluminum film.
In this example, the anodic oxidation was first completed by increasing the current to 15 V at a constant current, and maintaining the state for one hour. Thus, an anodic oxide having a thickness of about 200 ° was formed. Thus the source electrode by etching the aluminum film to form an anode oxide on the surface (corresponding to Y m) 709
Then, an aluminum wiring 710 forming an auxiliary capacitance was formed. (FIG. 7 (C-1), (C-2))

【0038】その後、第2の層間絶縁物711として、
プラズマCVD法によって窒化珪素膜を1000Å形成
した。ここでは、NH3 /SiH4 /N2 O/H2 混合
ガスを用いた。これをエッチングしてTFTのドレイン
にコンタクトホールを形成した。さらに、画素電極71
2をITOで形成した。以上の工程により、アルミニウ
ムの配線710と画素電極712の重なる部分におい
て、補助容量Cが形成された。(図7(D−1)、(D
−2))
Then, as a second interlayer insulator 711,
A silicon nitride film was formed at a thickness of 1000 ° by a plasma CVD method. Here, a mixed gas of NH 3 / SiH 4 / N 2 O / H 2 was used. This was etched to form a contact hole in the drain of the TFT. Further, the pixel electrode 71
2 was formed of ITO. Through the above steps, the auxiliary capacitance C was formed at the portion where the aluminum wiring 710 and the pixel electrode 712 overlapped. (FIG. 7 (D-1), (D
-2))

【0039】〔実施例3〕図5に本実施例で作製した補
助容量を有する回路の上面からみた概略図(図5
(A))および回路図(図5(B))を示す。図におい
て、Xn はゲイト配線である。また、Ym はデータ線
(ソース配線)であり、Ym ’は補助容量の専用配線で
ある。CLCは画素容量(画素電極とその上に存在すべき
対向電極との間の容量)を示し、Cは補助容量である。
図8に本実施例の工程を示す。図8(A−1)、(B−
1)、(C−1)、(D−1)は断面図であり、(A−
2)、(B−2)、(C−2)、(D−2)は上面図で
ある。
[Embodiment 3] FIG. 5 is a schematic view of a circuit having an auxiliary capacitor manufactured in this embodiment as viewed from above (FIG. 5).
(A)) and a circuit diagram (FIG. 5 (B)). In the figure, Xn is a gate wiring. Y m is a data line (source wiring), and Y m ′ is a dedicated wiring for an auxiliary capacitance. C LC indicates a pixel capacity (capacity between the pixel electrode and a counter electrode to be present thereon), and C indicates an auxiliary capacity.
FIG. 8 shows the steps of this embodiment. 8 (A-1), (B-
1), (C-1) and (D-1) are sectional views, and (A-
2), (B-2), (C-2), and (D-2) are top views.

【0040】まず、基板801上に下地の酸化珪素膜8
02を厚さ2000Å形成し、さらに、厚さ500Åの
結晶性珪素の島状領域(活性層)803を形成した。本
実施例では、島状領域803はTFTの活性層であると
ともに、補助容量C1 の電極としても利用する。このた
め、他の実施例のものに比較して大きく形成し、また、
補助容量C1 のもう一方の電極であるアルミニウム配線
m ’にあわせて、概略L字型となっている。活性層上
には、ゲイト絶縁膜804として酸化珪素膜をプラズマ
CVD法によって、1000Å形成した。
First, an underlying silicon oxide film 8 is formed on a substrate 801.
02 was formed to a thickness of 2000 .ANG., And a 500 .mu.m thick crystalline silicon island region (active layer) 803 was formed. In the present embodiment, together with the island-like region 803 is an active layer of the TFT, are also used as an electrode of the storage capacitor C 1. For this reason, it is formed larger than those of the other examples, and
In accordance with the aluminum wiring Y m 'is the other electrode of the storage capacitor C 1, and has a schematically L-shaped. On the active layer, a silicon oxide film was formed as a gate insulating film 804 at a thickness of 1000 ° by a plasma CVD method.

【0041】その後、3000〜8000Å、例えば、
4000Åのアルミニウム膜をスパッタリング法によっ
て形成して、これをパターニングしてゲイト電極・配線
(Xn に該当)805を形成した。アルミニウム膜には
スカンジウムを0.18重量%含有せしめた。次に基板
を、アンモニアでpH≒7に調整した1〜3%の酒石酸
のエチレングリコール溶液に浸し、白金を陰極、このゲ
イト配線805を陽極として陽極酸化をおこなった。陽
極酸化は、最初一定電流で150Vまで電圧を上げ、そ
の状態で1時間保持して終了させた。この結果、ゲイト
配線805の周囲に陽極酸化物が約2000Å得られ
た。
Then, 3000-8000 °, for example,
A 4000 ° aluminum film was formed by a sputtering method, and this was patterned to form a gate electrode / wiring (corresponding to Xn ) 805. The aluminum film contained 0.18% by weight of scandium. Next, the substrate was immersed in an ethylene glycol solution of 1 to 3% tartaric acid adjusted to pH ≒ 7 with ammonia, and anodic oxidation was performed using platinum as a cathode and the gate wiring 805 as an anode. The anodic oxidation was first completed by raising the voltage to 150 V at a constant current and maintaining the state for 1 hour. As a result, about 2000 Å of anodic oxide was obtained around the gate wiring 805.

【0042】その後、イオンドーピング法によって、島
状領域803にゲイト電極805およびその側面の陽極
酸化物をマスクとして自己整合的に不純物として燐を導
入した。この場合、ドーズ量を1×1015原子/c
2 、加速電圧を80kVとした。この結果、N型の不
純物領域806(ソース/ドレイン)が形成された。
(図8(A−1)、(A−2))
Thereafter, phosphorus was introduced as an impurity into the island region 803 in a self-aligned manner by using the gate electrode 805 and the anodic oxide on the side surface thereof as a mask by ion doping. In this case, the dose is 1 × 10 15 atoms / c.
m 2 , and the acceleration voltage was 80 kV. As a result, an N-type impurity region 806 (source / drain) was formed.
(FIG. 8 (A-1), (A-2))

【0043】その後、ゲイト電極805下部のゲイト絶
縁膜804を残して、エッチングをおこないゲイト絶縁
膜を取り除き、島状の半導体領域803を露出させた。
このエッチングにはドライエッチングを採用することが
好ましい。ドライエッチング法においては、陽極酸化物
(酸化アルミニウム)はほとんどエッチングされず、し
たがって、ゲイト電極805は全くダメージを受けるこ
となく、ゲイト絶縁膜804のみをエッチングすること
ができる。
After that, the gate insulating film was removed by etching while leaving the gate insulating film 804 under the gate electrode 805 to expose the island-shaped semiconductor region 803.
It is preferable to employ dry etching for this etching. In the dry etching method, the anodic oxide (aluminum oxide) is hardly etched, so that only the gate insulating film 804 can be etched without any damage to the gate electrode 805.

【0044】このようにゲイト絶縁膜をエッチングする
のは、後に補助容量C1 を形成した際に、電極間を狭く
して容量を大きくするためである。さらに、KrFエキ
シマレーザー(波長248nm、パルス幅20nse
c)を照射して、不純物領域806の活性化をおこなっ
た。その後、第1の層間絶縁膜807として、窒化珪素
膜をプラズマCVD法によって4000Å形成した。
(図8(B−1)、(B−2)) そして、第1の層間絶縁膜807をエッチングして、T
FTのソース領域806にコンタクトホールを形成し
た。
[0044] for etching in this manner the gate insulating film, when forming the auxiliary capacitor C 1 after, in order to increase the capacity by narrowing the inter-electrode. Furthermore, a KrF excimer laser (wavelength 248 nm, pulse width 20 ns)
Irradiation c) was performed to activate the impurity region 806. After that, as a first interlayer insulating film 807, a silicon nitride film was formed at a thickness of 4000 ° by a plasma CVD method.
(FIGS. 8B-1 and 8B-2) Then, the first interlayer insulating film 807 is etched to
A contact hole was formed in the source region 806 of the FT.

【0045】その後、スカンジウムを0.18重量%含
む厚さ3000Åのアルミニウム膜をスパッタ法によっ
て成膜した。そして、実施例1と同様に、陽極酸化をお
こなって膜表面に陽極酸化膜を形成した。本実施例で
は、陽極酸化は、最初一定電流で20Vまで電流を上
げ、その状態で10分保持して終了させた。このように
して、厚さ約300Åの陽極酸化物を形成した。このよ
うにして表面に陽極酸化物が形成されたアルミニウム膜
をエッチングしてソース電極・配線(Ym に該当)80
8および補助容量を形成するアルミニウム配線(Ym
に該当)809を形成した。(図8(C−1)、(C−
2))
Thereafter, an aluminum film having a thickness of 3000.degree. Containing 0.18% by weight of scandium was formed by sputtering. Then, as in Example 1, anodic oxidation was performed to form an anodic oxide film on the film surface. In this example, the anodic oxidation was first completed by increasing the current to 20 V at a constant current, and maintaining the state for 10 minutes. Thus, an anodic oxide having a thickness of about 300 ° was formed. Thus etching the aluminum film anodic oxide is formed on the surface the source electrode and wiring (corresponding to Y m) 80
8 and an aluminum wiring (Y m '
809). (FIG. 8 (C-1), (C-
2))

【0046】第2の層間絶縁物810として、プラズマ
CVD法によって窒化珪素膜を1500Å形成し、これ
をエッチングしてTFTのドレインにコンタクトホール
を形成した。その後、画素電極811をITOで形成し
た。(図8(D−1)、(D−2)) 以上のような結果、アルミニウム配線809と島状の半
導体領域803の重なる部分からなる補助容量C1 、お
よび、アルミニウム配線809と画素電極811の重な
る部分からなる補助容量C2 が形成された。このとき、
2つの補助容量は並列につながっており、補助容量を大
きくすることができた。さらに、いずれの補助容量も誘
電率の高い窒化珪素膜であり、特にC1 に関しては、ゲ
イト絶縁膜804を除去したことによって、容量の大幅
な改善が可能であった。
As a second interlayer insulator 810, a silicon nitride film was formed at 1500 ° by a plasma CVD method, and this was etched to form a contact hole in the drain of the TFT. After that, the pixel electrode 811 was formed of ITO. (FIG. 8 (D-1), ( D-2)) or more such results, the auxiliary capacitance C 1 consisting the overlapping portions of the aluminum wiring 809 and the island-shaped semiconductor regions 803, and aluminum wiring 809 and the pixel electrode 811 consisting the overlapping portions of the auxiliary capacitor C 2 is formed. At this time,
The two auxiliary capacitances were connected in parallel, and the auxiliary capacitance could be increased. Further, each of the auxiliary capacitors is a silicon nitride film having a high dielectric constant. In particular, with respect to C 1 , the capacity can be significantly improved by removing the gate insulating film 804.

【0047】また、本実施例において、島状領域803
を概略L字型に形成したため、2つの補助容量を概略同
じ位置に形成することができ、面積当たりの容量を向上
させることができた。このことにより、開口率を低下さ
せることなく、容量を大きくすることができた。以上の
例においては、画素電極811とアルミニウム配線80
9、半導体領域803の重なりは概略L字型であった
が、図8(A−3)、(D−3)に示すように概略T字
型とすることもできる。その場合には、図8(A−3)
に示すように、半導体領域803を概略T字型に形成し
た後、これに重なるようにアルミニウム配線809を形
成すればよい。(図8(D−3)) 同様に画素電極811とアルミニウム配線809、半導
体領域803の重なりを概略十字型とすることもでき
る。
In this embodiment, the island-shaped region 803 is used.
Was formed in a substantially L-shape, the two auxiliary capacitors could be formed at substantially the same position, and the capacity per area could be improved. As a result, the capacity could be increased without lowering the aperture ratio. In the above example, the pixel electrode 811 and the aluminum wiring 80
9. The overlap of the semiconductor regions 803 is substantially L-shaped, but may be substantially T-shaped as shown in FIGS. 8 (A-3) and (D-3). In that case, FIG. 8 (A-3)
As shown in FIG. 7, after the semiconductor region 803 is formed in a substantially T-shape, an aluminum wiring 809 may be formed so as to overlap the semiconductor region 803. (FIG. 8D-3) Similarly, the overlap between the pixel electrode 811, the aluminum wiring 809, and the semiconductor region 803 can be substantially cross-shaped.

【0048】[0048]

【発明の効果】本発明のように、誘電率が高い窒化珪素
を主成分とする第2の層間絶縁物を誘電体とし、表面に
陽極酸化膜が形成されたアルミニウムの配線と画素電極
を用いた容量を補助容量として用いることにより、アク
ティブマトリクス回路の特性を向上せしめること、ある
いは、開口率を向上せしめることが可能となった。ま
た、本発明を実施するに必要な投資規模は小さく、有害
物質の発生もない。以上のように、本発明は工業上有益
である。
According to the present invention, a second interlayer insulator mainly composed of silicon nitride having a high dielectric constant is used as a dielectric, and an aluminum wiring and a pixel electrode having an anodic oxide film formed on the surface are used. By using the used capacitance as an auxiliary capacitance, it has become possible to improve the characteristics of the active matrix circuit or to improve the aperture ratio. In addition, the investment scale required to implement the present invention is small, and there is no generation of harmful substances. As described above, the present invention is industrially useful.

【図面の簡単な説明】[Brief description of the drawings]

【図1】 画素容量に並列に補助容量を付けた回路図を
示す。
FIG. 1 is a circuit diagram in which an auxiliary capacitance is added in parallel to a pixel capacitance.

【図2】 従来の補助容量を形成したTFTの断面図を
示す。
FIG. 2 shows a cross-sectional view of a conventional TFT on which an auxiliary capacitance is formed.

【図3】 実施例1で作製したアクティブマトリクス回
路を上面からみた概略図および回路図を示す。
FIG. 3 shows a schematic diagram and a circuit diagram of the active matrix circuit manufactured in Example 1 as viewed from above.

【図4】 実施例2で作製したアクティブマトリクス回
路を上面からみた概略図および回路図を示す。
FIG. 4 shows a schematic diagram and a circuit diagram of the active matrix circuit manufactured in Example 2 as viewed from above.

【図5】 実施例3で作製したアクティブマトリクス回
路を上面からみた概略図および回路図を示す。
FIG. 5 shows a schematic diagram and a circuit diagram of the active matrix circuit manufactured in Example 3 as viewed from above.

【図6】 実施例1のアクティブマトリクス回路の作製
工程を示す。
FIG. 6 shows a manufacturing process of the active matrix circuit of the first embodiment.

【図7】 実施例2のアクティブマトリクス回路の作製
工程を示す。
FIG. 7 illustrates a manufacturing process of the active matrix circuit according to the second embodiment.

【図8】 実施例3のアクティブマトリクス回路の作製
工程を示す。
FIG. 8 shows a manufacturing process of the active matrix circuit according to the third embodiment.

【符号の説明】[Explanation of symbols]

601・・・・基板 602・・・・下地膜 603・・・・島状の半導体領域(活性層) 604・・・・ゲイト絶縁膜 605・・・・ゲイト電極 606・・・・不純物領域(ソース/ドレイン) 607・・・・第1の層間絶縁物 608・・・・ソース電極・配線 609・・・・補助容量を形成する配線 610・・・・第2の層間絶縁物 611・・・・画素電極 601 substrate 602 base film 603 island-shaped semiconductor region (active layer) 604 gate insulating film 605 gate electrode 606 impurity region (Source / drain) 607 ··· first interlayer insulator 608 ··· source electrode and wiring 609 ··· wiring forming auxiliary capacitance 610 ··· second interlayer insulator 611 ···・ Pixel electrode

───────────────────────────────────────────────────── フロントページの続き (58)調査した分野(Int.Cl.7,DB名) G02F 1/1368 ──────────────────────────────────────────────────続 き Continued on the front page (58) Field surveyed (Int.Cl. 7 , DB name) G02F 1/1368

Claims (7)

(57)【特許請求の範囲】(57) [Claims] 【請求項1】薄膜トランジスタを有するアクティブマト
リクス回路において、 ソース配線と同じ層に設けられ、表面がアルミニウムを
主成分とする金属の陽極酸化物でなり、アルミニウムを
主成分とする膜を有する配線と、 前記配線に接する窒素と珪素を主成分とする膜と、 前記配線と重なるように前記窒素と珪素を主成分とする
膜上に設けられた画素電極とを有し、 前記素と珪素を主成分とする膜は窒素/珪素の組成
が1〜1.34であり、酸素又は水素を含むことを特徴
とするアクティブマトリクス回路。
An active matrix circuit having a thin film transistor, comprising: a wiring which is provided in the same layer as a source wiring, has a surface made of an anodic oxide of a metal mainly containing aluminum, and has a film mainly containing aluminum; wherein a film composed mainly of nitrogen and silicon in contact with the wiring, and a pixel electrode provided on the membrane mainly containing nitrogen and silicon so as to overlap with the wiring primarily the nitrogen and silicon An active matrix circuit, wherein a film as a component has a composition ratio of nitrogen / silicon of 1 to 1.34 and contains oxygen or hydrogen.
【請求項2】薄膜トランジスタを有するアクティブマト
リクス回路において、 ソース配線と同じ層に設けられ、表面がアルミニウムを
主成分とする金属の陽極酸化物でなり、チタン膜とアル
ミニウムを主成分とする膜との多層膜を有する配線と、 前記配線に接する窒素と珪素を主成分とする膜と、 前記配線と重なるように前記窒素と珪素を主成分とする
膜上に設けられた画素電極とを有し、 前記素と珪素を主成分とする膜は窒素/珪素の組成
が1〜1.34であり、酸素又は水素を含むことを特徴
とするアクティブマトリクス回路。
2. An active matrix circuit having a thin film transistor, comprising: a titanium film and a film mainly composed of aluminum which are provided in the same layer as a source wiring and whose surface is made of anodic oxide of a metal mainly composed of aluminum. A wiring having a multilayer film, a film mainly containing nitrogen and silicon in contact with the wiring, and a pixel electrode provided on the film mainly containing nitrogen and silicon so as to overlap with the wiring, the film composed mainly of nitrogen and silicon are the composition ratio of nitrogen / silicon from 1 to 1.34, an active matrix circuit which comprises oxygen or hydrogen.
【請求項3】薄膜トランジスタを有するアクティブマト
リクス回路において、 ソース配線と同じ層に設けられ、表面がアルミニウムを
主成分とする金属の陽極酸化物でなり、窒化チタン膜と
アルミニウムを主成分とする膜との多層膜を有する配線
と、 前記配線に接する窒素と珪素を主成分とする膜と、 前記配線と重なるように前記窒素と珪素を主成分とする
膜上に設けられた画素電極とを有し、 前記素と珪素を主成分とする膜は窒素/珪素の組成
が1〜1.34であり、酸素又は水素を含むことを特徴
とするアクティブマトリクス回路。
3. An active matrix circuit having a thin film transistor, wherein a titanium nitride film and a film mainly composed of aluminum are provided in the same layer as a source wiring, the surface of which is made of an anodic oxide of a metal mainly composed of aluminum. And a film mainly containing nitrogen and silicon in contact with the wiring, and a pixel electrode provided on the film mainly containing nitrogen and silicon so as to overlap with the wiring. , a film mainly containing nitrogen and silicon are the composition ratio of nitrogen / silicon from 1 to 1.34, an active matrix circuit which comprises oxygen or hydrogen.
【請求項4】請求項1〜3のいずれか一において、前記
窒素と珪素を主成分とする膜は、珪素に対して10原子
%以下の水素を含むことを特徴とするアクティブマトリ
クス回路。
4. Oite to any one of claims 1 to 3, a film mainly containing nitrogen and silicon, the active matrix circuit, characterized in that it comprises a hydrogen 10 atom% or less with respect to silicon .
【請求項5】請求項1〜4のいずれか一において、前記
窒素と珪素を主成分とする膜は、珪素に対して10原子
%以下の酸素を含むことを特徴とするアクティブマトリ
クス回路。
5. Oite to any one of claims 1 to 4, a film mainly containing nitrogen and silicon, the active matrix circuit, characterized in that it comprises an oxygen 10 atom% relative to silicon .
【請求項6】請求項1〜5のいずれか一において、前記
窒素と珪素を主成分とする膜は、NH3、SiH4及びN
2Oを少なくとも含む混合ガスを用いて、プラズマCV
D法により形成された膜であることを特徴とするアクテ
ィブマトリクス回路。
6. Oite to any one of claims 1 to 5, a film mainly containing nitrogen and silicon, NH 3, SiH 4 and N
Plasma CV using a mixed gas containing at least 2 O
An active matrix circuit, which is a film formed by the D method.
【請求項7】請求項1〜6のいずれか一に記載のアクテ
ィブマトリクス回路を用いたことを特徴とする液晶表示
装置。
7. A liquid crystal display device characterized by using an active matrix circuit according to any one of claims 1 to 6.
JP19751594A 1994-07-30 1994-07-30 Active matrix circuit Expired - Fee Related JP3137839B2 (en)

Priority Applications (2)

Application Number Priority Date Filing Date Title
JP19751594A JP3137839B2 (en) 1994-07-30 1994-07-30 Active matrix circuit
JP2000035740A JP3609314B2 (en) 1994-07-30 2000-02-14 Thin film transistor and active matrix circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP19751594A JP3137839B2 (en) 1994-07-30 1994-07-30 Active matrix circuit

Related Child Applications (2)

Application Number Title Priority Date Filing Date
JP33572499A Division JP3535428B2 (en) 1999-11-26 1999-11-26 Manufacturing method of active matrix circuit
JP2000035740A Division JP3609314B2 (en) 1994-07-30 2000-02-14 Thin film transistor and active matrix circuit

Publications (2)

Publication Number Publication Date
JPH0843859A JPH0843859A (en) 1996-02-16
JP3137839B2 true JP3137839B2 (en) 2001-02-26

Family

ID=16375752

Family Applications (1)

Application Number Title Priority Date Filing Date
JP19751594A Expired - Fee Related JP3137839B2 (en) 1994-07-30 1994-07-30 Active matrix circuit

Country Status (1)

Country Link
JP (1) JP3137839B2 (en)

Families Citing this family (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100508057B1 (en) * 1997-11-19 2005-12-01 삼성전자주식회사 Manufacturing Method of Thin Film Transistor Board and Thin Film Transistor Liquid Crystal Display
JP2005209656A (en) * 1998-12-01 2005-08-04 Sanyo Electric Co Ltd Color electroluminescence display device
JP2000227770A (en) 1998-12-01 2000-08-15 Sanyo Electric Co Ltd Color el display device
JP2005166687A (en) * 1998-12-01 2005-06-23 Sanyo Electric Co Ltd Color el display device
JP2000227771A (en) 1998-12-01 2000-08-15 Sanyo Electric Co Ltd Color el display device
JP4700156B2 (en) * 1999-09-27 2011-06-15 株式会社半導体エネルギー研究所 Semiconductor device
US7023021B2 (en) * 2000-02-22 2006-04-04 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method of manufacturing the same
JP4801242B2 (en) * 2000-07-31 2011-10-26 株式会社半導体エネルギー研究所 Method for manufacturing semiconductor device
US7847904B2 (en) * 2006-06-02 2010-12-07 Semiconductor Energy Laboratory Co., Ltd. Liquid crystal display device and electronic appliance
JP4994491B2 (en) * 2010-11-10 2012-08-08 株式会社半導体エネルギー研究所 projector
JP5298156B2 (en) * 2011-04-20 2013-09-25 株式会社半導体エネルギー研究所 Front type projector and semiconductor device
JP6488328B2 (en) * 2017-06-08 2019-03-20 株式会社半導体エネルギー研究所 Display device

Also Published As

Publication number Publication date
JPH0843859A (en) 1996-02-16

Similar Documents

Publication Publication Date Title
KR100288039B1 (en) Display and Electro-Optical Devices
US6914642B2 (en) Active matrix display device
US5060036A (en) Thin film transistor of active matrix liquid crystal display
JP3137839B2 (en) Active matrix circuit
KR960010931B1 (en) Semiconductor device and method for forming the same
JP3926879B2 (en) Active matrix type liquid crystal display device and manufacturing method thereof
US5352907A (en) Thin-film transistor
JP3403812B2 (en) Method for manufacturing semiconductor device using thin film transistor
JP3609314B2 (en) Thin film transistor and active matrix circuit
JP3535428B2 (en) Manufacturing method of active matrix circuit
JP3265622B2 (en) Manufacturing method of liquid crystal display device
KR920006076B1 (en) Film transistor array and liquid crystal display device using the same
JP3510876B2 (en) Active matrix display device
JPH08201852A (en) Active matrix display device
JP3297666B2 (en) Active matrix display device
JP3161668B2 (en) Active matrix display device
JPH06104437A (en) Semiconductor device
JP2817737B2 (en) Liquid crystal display
JP3047363B2 (en) Semiconductor device and manufacturing method thereof
JP3375947B2 (en) Active matrix device
JPH0682822A (en) Liquid crystal display element and its production
JP3006990B2 (en) Active matrix substrate and manufacturing method thereof
JP3289979B2 (en) Semiconductor device
JPH06216389A (en) Manufacture of thin film transistor and the same transistor
JP3390726B2 (en) Method for manufacturing thin film transistor

Legal Events

Date Code Title Description
R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20071208

Year of fee payment: 7

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20081208

Year of fee payment: 8

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20091208

Year of fee payment: 9

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20091208

Year of fee payment: 9

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20091208

Year of fee payment: 9

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20101208

Year of fee payment: 10

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20101208

Year of fee payment: 10

LAPS Cancellation because of no payment of annual fees