JP3125471B2 - Framer for digital video signal recorder - Google Patents

Framer for digital video signal recorder

Info

Publication number
JP3125471B2
JP3125471B2 JP28534392A JP28534392A JP3125471B2 JP 3125471 B2 JP3125471 B2 JP 3125471B2 JP 28534392 A JP28534392 A JP 28534392A JP 28534392 A JP28534392 A JP 28534392A JP 3125471 B2 JP3125471 B2 JP 3125471B2
Authority
JP
Japan
Prior art keywords
data
video signal
circuit
digital video
recording
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP28534392A
Other languages
Japanese (ja)
Other versions
JPH06113258A (en
Inventor
敦雄 矢田
哲二郎 近藤
秀雄 中屋
真史 内田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sony Corp
Original Assignee
Sony Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Corp filed Critical Sony Corp
Priority to JP28534392A priority Critical patent/JP3125471B2/en
Publication of JPH06113258A publication Critical patent/JPH06113258A/en
Application granted granted Critical
Publication of JP3125471B2 publication Critical patent/JP3125471B2/en
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Landscapes

  • Television Signal Processing For Recording (AREA)
  • Compression Or Coding Systems Of Tv Signals (AREA)
  • Signal Processing For Digital Recording And Reproducing (AREA)

Description

【発明の詳細な説明】DETAILED DESCRIPTION OF THE INVENTION

【0001】[0001]

【産業上の利用分野】この発明は、高能率符号化とし
て、ADRC、DCT等を使用するディジタルビデオ信
号記録装置のフレーム化装置に関する。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a framing apparatus for a digital video signal recording apparatus using ADRC, DCT or the like as high efficiency coding.

【0002】[0002]

【従来の技術】ディジタルビデオ信号を例えば回転ヘッ
ドにより磁気テープに記録するディジタルVTRが知ら
れている。ディジタルビデオ信号の情報量が多いので、
その伝送データ量を圧縮するための高能率符号化が採用
されることが多い。ADRC、DCT(Discrete Cosin
e Transform)等の種々の高能率符号化が提案されてい
る。
2. Description of the Related Art A digital VTR for recording a digital video signal on a magnetic tape by a rotary head, for example, is known. Because of the large amount of digital video signal information,
High-efficiency coding for compressing the transmission data amount is often adopted. ADRC, DCT (Discrete Cosin
e Transform) have been proposed.

【0003】ADRCは、例えば特開昭61−1449
89号公報に記載されているような、2次元ブロック内
に含まれる複数画素の最大値及び最小値により規定され
るダイナミックレンジを求め、このダイナミックレンジ
に適応した符号化を行う高能率符号化である。ADRC
の一つとして、可変長ADRCが提案されている。AD
RCは、ダイナミックレンジDR(最大値MAXと最小
値MINの差)が例えば(8ライン×8画素=64画
素)からなる2次元的なブロック毎に算出される。ま
た、入力画素データからそのブロック内で最小のレベル
(最小値)が除去される。この最小値除去後の画素デー
タが代表レベルに変換される。この量子化は、元の量子
化ビット数より少ないビット数例えば2ビットと対応す
る4個のレベル範囲に検出されたダイナミックレンジD
Rを分割し、ブロック内の各画素データが属するレベル
範囲を検出し、このレベル範囲を示すコード信号を発生
する処理である。従って、各画素の8ビットのデータが
2ビットに圧縮されて伝送される。
The ADRC is disclosed in, for example,
No. 89, finds a dynamic range defined by a maximum value and a minimum value of a plurality of pixels included in a two-dimensional block, and performs high-efficiency coding that performs coding adapted to the dynamic range. is there. ADRC
As one of them, a variable length ADRC has been proposed. AD
RC is calculated for each two-dimensional block in which the dynamic range DR (difference between the maximum value MAX and the minimum value MIN) is, for example, (8 lines × 8 pixels = 64 pixels). Further, the minimum level (minimum value) in the block is removed from the input pixel data. The pixel data after the removal of the minimum value is converted to a representative level. In this quantization, the dynamic range D detected in four level ranges corresponding to a smaller number of bits than the original number of quantized bits, for example, 2 bits, is used.
This is a process of dividing R, detecting a level range to which each pixel data in the block belongs, and generating a code signal indicating the level range. Therefore, the 8-bit data of each pixel is compressed to 2 bits and transmitted.

【0004】可変長ADRCは、量子化ビット数とし
て、例えば0、1、2、3ビット(0ビットは、量子化
コードを伝送しないことを意味する)を用意し、ダイナ
ミックレンジDRが大きい時には、量子化ビット数を多
くし、これが小さい時には、量子化ビット数を少なくす
るものである。
The variable-length ADRC prepares, for example, 0, 1, 2, and 3 bits (0 bits means that no quantization code is transmitted) as the number of quantization bits, and when the dynamic range DR is large, The number of quantization bits is increased, and when the number is small, the number of quantization bits is reduced.

【0005】磁気テープを使用するディジタルVTR、
ディスク状記録媒体を使用するディスク記録装置等で
は、1フィールドあるいは1フレームのビデオデータが
複数個のトラックに記録されるのが普通である。しかし
ながら、上述のように、可変長出力が形成される時に
は、これらの所定期間のデータ量が変動する。このた
め、所定期間のデータ量を目標値以下とするためのバッ
ファリング処理が必要とされる。
A digital VTR using a magnetic tape,
In a disk recording device or the like using a disk-shaped recording medium, one field or one frame of video data is usually recorded on a plurality of tracks. However, as described above, when a variable length output is formed, the data amount during these predetermined periods fluctuates. For this reason, a buffering process is required to reduce the amount of data during a predetermined period to a target value or less.

【0006】可変長ADRCのバッファリングの方式と
して、本願出願人は、特願昭61−257586号明細
書に記載されているように、累積型のダイナミックレン
ジの度数分布を形成し、この度数分布に対して、予め用
意されている割り当てビット数を定めるためのしきい値
を適用し、所定期間例えば1フレーム期間の発生情報量
を求め、発生情報量が目標値を超えないように、制御す
るものを提案している。
As a buffering method of the variable length ADRC, the present applicant forms a cumulative dynamic range frequency distribution as described in Japanese Patent Application No. 61-257586, and this frequency distribution , A threshold value for determining the number of allocated bits prepared in advance is applied to determine the amount of generated information for a predetermined period, for example, one frame period, and control so that the generated information amount does not exceed the target value. Suggesting things.

【0007】即ち、発生情報量を制御するために、ダイ
ナミックレンジDRの所定期間例えば1フレーム期間の
度数分布表が形成され、この度数分布表が累積度数分布
表に変換され、累積度数分布表に対してT1、T2、T
3、T4(T1<T2<T3<T4)のしきい値が適用
される。(DR<T1)の場合には、割り当てビット数
nが0とされ(即ち、コード信号が伝送されず)、(T
1≦DR<T2)の場合には、(n=1)とされ、(T
2≦DR<T3)の場合には、(n=2)とされ、(T
3≦DR<T4)の場合には、(n=3)とされ、(T
4≦DR)の場合には、(n=4)とされる。しきい値
T1〜T4として、複数のものが用意され、複数のしき
い値T1〜T4の中で、所定期間の発生データ量を所定
値以下にすることができるしきい値が決定される。複数
のしきい値T1〜T4のそれぞれは、しきい値番号によ
って識別される。決定されたしきい値自体を記録しても
良いが、通常、しきい値番号が記録/再生される。
That is, in order to control the amount of generated information, a frequency distribution table for a predetermined period of the dynamic range DR, for example, one frame period, is formed, and this frequency distribution table is converted into a cumulative frequency distribution table. On the other hand, T1, T2, T
3, a threshold value of T4 (T1 <T2 <T3 <T4) is applied. In the case of (DR <T1), the allocated bit number n is set to 0 (that is, no code signal is transmitted), and (T
If 1 ≦ DR <T2, then (n = 1) and (T
If 2 ≦ DR <T3, then (n = 2) and (T
If 3 ≦ DR <T4, then (n = 3) and (T
If (4 ≦ DR), (n = 4). A plurality of thresholds T1 to T4 are prepared, and among the plurality of thresholds T1 to T4, a threshold that can reduce the amount of data generated during a predetermined period to a predetermined value or less is determined. Each of the plurality of thresholds T1 to T4 is identified by a threshold number. Although the determined threshold value itself may be recorded, the threshold number is usually recorded / reproduced.

【0008】また、DCTは、1フレームの画像を例え
ば(8×8)のブロック構造に変換し、このブロックを
直交変換の一種であるコサイン変換処理するものであ
る。その結果、(8×8)の係数データが発生する。こ
のような係数データは、ランレングス符号、ハフマン符
号等の可変長符号化の処理を受けてから伝送される。伝
送時には、再生側でのデータ処理を容易とするために、
符号化出力であるコード信号を一定長のシンクブロック
のデータエリア内に挿入し、コード信号に対して同期信
号、ID信号が付加されたシンクブロックを構成するフ
レーム化がなされる。
The DCT converts an image of one frame into, for example, an (8 × 8) block structure, and performs a cosine transform process on this block, which is a type of orthogonal transform. As a result, (8 × 8) coefficient data is generated. Such coefficient data is transmitted after being subjected to a variable length coding process such as a run length code and a Huffman code. During transmission, to facilitate data processing on the playback side,
A code signal, which is an encoded output, is inserted into a data area of a fixed-length sync block, and the code signal is framed to form a sync block to which a sync signal and an ID signal are added.

【0009】DCTを高能率符号化として使用する場合
でも、可変長符号化出力が発生するので、バッファリン
グ処理が必要とされる。一例として、1フィールドある
いは1フレームより短い所定期間(バッファリングユニ
ットと称する)のデータ量を制御し、1フィールドある
いは1フレーム期間の全体でも、結果的にデータ量を目
標値以下とするバッファリング処理が提案されている。
バッファリング処理は、DCTで発生した交流分の係数
データを適切な量子化ステップで再量子化して、伝送デ
ータ量を目標値以下に抑える処理である。伝送データ内
には、量子化ステップあるいはこれを示す量子化番号の
コードが符号化データとともに、挿入される。
Even when DCT is used for high-efficiency encoding, a variable-length encoded output is generated, so that a buffering process is required. As an example, a buffering process that controls the data amount in a predetermined period (referred to as a buffering unit) shorter than one field or one frame, so that even in the entire one field or one frame period, the data amount is eventually equal to or less than a target value Has been proposed.
The buffering process is a process of requantizing the coefficient data of the alternating current generated by the DCT at an appropriate quantization step to suppress the transmission data amount to a target value or less. A quantization step or a code of a quantization number indicating the quantization step is inserted into the transmission data together with the encoded data.

【0010】可変長ADRCを採用するディジタルVT
Rの一例の記録側の構成を図4に示し、その再生側の構
成を図5に示す。図4において、1で示す入力端子から
ビデオ信号が供給され、A/D変換器2によって、1サ
ンプルが例えば8ビットにディジタル化される。このA
/D変換器2の出力データがブロック化回路3に供給さ
れる。この実施例では、ブロック化回路3では、1フレ
ームの有効領域が(4×4)画素、(8×8)画素等の
大きさのブロックに分割される。
Digital VT employing variable length ADRC
FIG. 4 shows a configuration on the recording side of an example of R, and FIG. 5 shows a configuration on the reproducing side. In FIG. 4, a video signal is supplied from an input terminal 1 and one sample is digitized by the A / D converter 2 into, for example, 8 bits. This A
Output data of the / D converter 2 is supplied to the blocking circuit 3. In this embodiment, the blocking circuit 3 divides the effective area of one frame into blocks each having a size of (4 × 4) pixels, (8 × 8) pixels, or the like.

【0011】ブロック化回路3からのブロックの順序に
走査変換されたディジタルビデオ信号がブロック符号化
回路4に供給される。ブロック符号化回路4は、可変長
ADRC符号によってディジタルビデオ信号を圧縮す
る。また、所定期間例えば1トラックに相当する期間に
発生する可変長符号化出力のデータ量を所定値以下に制
御するバッファリング処理がなされる。バッファリング
単位で発生するしきい値情報を表すしきい値番号、ブロ
ック毎に発生するダイナミックレンジDRおよび最小値
MIN、ブロック内の各画素と対応する量子化データD
Tがブロック符号化回路4の出力データである。
A digital video signal scan-converted in the order of blocks from the blocking circuit 3 is supplied to a block coding circuit 4. The block encoding circuit 4 compresses the digital video signal using the variable length ADRC code. Further, a buffering process for controlling the data amount of the variable length coded output occurring during a predetermined period, for example, a period corresponding to one track, to a predetermined value or less is performed. A threshold number indicating threshold information generated in a buffering unit, a dynamic range DR and a minimum value MIN generated for each block, and quantized data D corresponding to each pixel in the block
T is output data of the block encoding circuit 4.

【0012】ブロック符号化回路4の出力データがパリ
ティ発生回路5に供給される。パリティ発生回路5は、
エラー訂正符号のパリティを発生するとともに、シンク
ブロックが連続する構造の記録データを発生する。エラ
ー訂正符号としては、例えばデータのマトリクス状配列
の水平方向および垂直方向のそれぞれに対してエラー訂
正符号化を行う積符号を採用することができる。符号化
データおよびパリティに対して、シンクブロック同期信
号およびID信号が付加される。シンクブロックが連続
する記録データがチャンネル符号化回路6に供給され、
直流分を低減させるためのチャンネル符号化の処理を受
ける。
The output data of the block encoding circuit 4 is supplied to a parity generation circuit 5. The parity generation circuit 5
A parity of an error correction code is generated, and recording data having a structure in which sync blocks are continuous is generated. As the error correction code, for example, a product code for performing error correction coding in each of a horizontal direction and a vertical direction of a matrix arrangement of data can be adopted. A sync block synchronization signal and an ID signal are added to the encoded data and parity. The recording data in which the sync blocks continue are supplied to the channel encoding circuit 6,
It undergoes channel coding processing to reduce the DC component.

【0013】チャンネル符号化回路6の出力データがビ
ットストリームに変換され、さらに記録アンプ7を介し
て回転ヘッド8に供給され、記録データが磁気テープ9
上に斜めのトラックとして記録される。通常、複数の回
転ヘッドが使用されるが、簡単のために、一つのヘッド
のみが図示されている。
The output data of the channel encoding circuit 6 is converted into a bit stream and further supplied to a rotary head 8 via a recording amplifier 7 so that the recording data is transferred to a magnetic tape 9.
Recorded as diagonal tracks on top. Usually, a plurality of rotating heads are used, but only one head is shown for simplicity.

【0014】図5は、ディジタルVTRの再生側の構成
を示す。磁気テープ9から回転ヘッド8により取り出さ
れた再生データは、再生アンプ12を介してチャンネル
復号回路13に供給され、チャンネル符号化の復号がな
される。チャンネル復号回路13の出力データがエラー
訂正回路14に供給され、記録データからの各種のデー
タの分離とエラー訂正がなされる。エラー訂正回路14
から発生する出力データには、再生データの他にエラー
訂正した後のエラーの有無を示すエラーフラグが含まれ
る。
FIG. 5 shows the configuration of the reproduction side of the digital VTR. Reproduced data taken out of the magnetic tape 9 by the rotary head 8 is supplied to a channel decoding circuit 13 via a reproducing amplifier 12, and is subjected to channel coding decoding. The output data of the channel decoding circuit 13 is supplied to an error correction circuit 14, where separation of various data from recording data and error correction are performed. Error correction circuit 14
The output data generated from the data includes an error flag indicating the presence or absence of an error after error correction, in addition to the reproduction data.

【0015】エラー訂正回路14の出力データが再生し
きい値番号決定回路15に供給される。再生しきい値番
号決定回路15は、エラーフラグを参照して、エラーで
ない再生しきい値番号を正しいものとして決定する。こ
の再生しきい値番号がブロック復号回路16に供給され
る。この復号回路16は、再生しきい値番号を使用して
可変長ADRC復号を行う。
The output data of the error correction circuit 14 is supplied to a reproduction threshold number determination circuit 15. The reproduction threshold number determining circuit 15 refers to the error flag and determines a non-error reproduction threshold number as correct. This reproduction threshold number is supplied to the block decoding circuit 16. This decoding circuit 16 performs variable length ADRC decoding using the reproduction threshold number.

【0016】ブロック復号回路16の復号データ、すな
わち、各画素と対応する復元データがブロック分解回路
17に供給される。ブロック分解回路17によって、デ
ータの順序がブロックの順序からラスター走査の順序へ
戻される。ブロック分解回路17の出力データがエラー
修正回路18に供給される。エラー修正回路18は、エ
ラー訂正符号によって訂正できないデータを周辺の画素
データで補間する。エラー修正回路18の出力データが
D/A変換器19に供給され、出力端子20には、各画
素と対応し、ラスター走査の順序の復元データが得られ
る。
The decoded data of the block decoding circuit 16, that is, restored data corresponding to each pixel is supplied to the block decomposition circuit 17. The order of the data is returned from the order of the blocks to the order of the raster scanning by the block decomposition circuit 17. The output data of the block decomposition circuit 17 is supplied to an error correction circuit 18. The error correction circuit 18 interpolates data that cannot be corrected by the error correction code with peripheral pixel data. Output data of the error correction circuit 18 is supplied to a D / A converter 19, and restored data of the order of raster scanning corresponding to each pixel is obtained at an output terminal 20.

【0017】可変長ADRCにおけるしきい値情報、ま
たはDCTにおける再量子化ステップの情報(これらを
総称してパラメータと称する)は、再生側で正しく復号
を行うために、重要な情報である。1バッファリング期
間には、少なくとも数個のシンクブロックが含まれるの
で、各シンクブロックにパラメータ情報をそれぞれ挿入
している。従来では、エラー訂正符号によって保護し、
エラーでない、あるいは訂正されたパラメータによって
復号を行っている。
The threshold information in the variable length ADRC or the information of the requantization step in the DCT (collectively referred to as parameters) is important information in order to perform correct decoding on the reproduction side. Since one buffering period includes at least several sync blocks, parameter information is inserted into each sync block. Conventionally, protection by error correction code,
Decoding is performed using an error-free or corrected parameter.

【0018】[0018]

【発明が解決しようとする課題】従来では、しきい値番
号決定回路15は、エラー訂正回路14を通ってきたエ
ラーのないしきい値番号候補をそのまま再生しきい値番
号としていた。この方法では、得られた正しいしきい値
番号をエラー訂正に有効に利用できない。つまり、正し
いしきい値番号が分かれば、バッファリング単位で格納
されている複数個のしきい値番号候補を訂正できる。そ
の結果、再生データのエラーレートを改善できる。しか
しながら、従来の構成では、エラー訂正回路14を通っ
た後で、再生しきい値番号を決定しているために、エラ
ー訂正回路14では、しきい値番号のエラーをも訂正し
なければならない。
Conventionally, the threshold number determination circuit 15 has used the error-free threshold number candidate passed through the error correction circuit 14 as the reproduction threshold number as it is. In this method, the obtained correct threshold number cannot be effectively used for error correction. That is, if a correct threshold number is known, a plurality of threshold number candidates stored in buffer units can be corrected. As a result, the error rate of the reproduced data can be improved. However, in the conventional configuration, since the reproduction threshold number is determined after passing through the error correction circuit 14, the error correction circuit 14 must also correct the error of the threshold number.

【0019】従って、この発明の目的は、しきい値番号
情報、量子化ステップ幅等のパラメータのエラーに対す
る保護を従来の方法よりも強力とできるディジタルビデ
オ信号記録装置のフレーム化装置を提供することにあ
る。
Accordingly, an object of the present invention is to provide a framing apparatus of a digital video signal recording apparatus capable of protecting against errors of parameters such as threshold number information and quantization step width more than conventional methods. It is in.

【0020】[0020]

【課題を解決するための手段】この発明は、ディジタル
ビデオ信号を高能率符号化および可変長符号化するとと
にも、所定期間の符号化出力のデータ量を複数のシンク
ブロックのデータエリア内に収まるように制御するため
のバッファリング回路と、バッファリング回路の出力を
シンクブロックの構成の記録データとして、記録媒体上
に記録するための回路とを有するディジタルビデオ信号
記録装置におけるフレーム化装置であって、バッファリ
ング回路で使用されるパラメータを複数のシンクブロッ
ク内に繰り返して挿入するための回路と、再生されたデ
ータ中のパラメータの度数分布表を作成するための回路
と、度数分布表の中の最大度数のパラメータを正しいも
のとして高能率符号化の復号を行うための復号回路とか
らなるディジタルビデオ信号記録装置におけるフレーム
化装置である。
SUMMARY OF THE INVENTION According to the present invention, a digital video signal is encoded with high efficiency and variable length, and the amount of encoded output data for a predetermined period is stored in a data area of a plurality of sync blocks. A framing device in a digital video signal recording device, comprising: a buffering circuit for performing control so as to be accommodated; and a circuit for recording an output of the buffering circuit as recording data having a configuration of a sync block on a recording medium. A circuit for repeatedly inserting parameters used in the buffering circuit into a plurality of sync blocks; a circuit for creating a frequency distribution table of parameters in the reproduced data; And a decoding circuit for decoding high-efficiency coding with the maximum frequency parameter being correct. A framing device in Deo signal recording apparatus.

【0021】[0021]

【作用】バッファリング期間内に繰り返し挿入されるこ
とを利用して、パラメータのエラーを訂正できる。従っ
て、エラー訂正を行うことを後で行えば、エラー訂正の
能力を実質的に高くすることができる。
According to the present invention, it is possible to correct a parameter error by utilizing repetitive insertion within a buffering period. Therefore, if the error correction is performed later, the error correction capability can be substantially increased.

【0022】[0022]

【実施例】以下、この発明をディジタルVTRに対して
適用した一実施例について図面を参照して説明する。記
録側の構成は、図4と同様であり、可変長ADRCによ
り記録データ量が圧縮されている。図1は、この発明が
適用されたディジタルVTRの再生側の構成を示す。
DETAILED DESCRIPTION OF THE PREFERRED EMBODIMENTS An embodiment in which the present invention is applied to a digital VTR will be described below with reference to the drawings. The configuration on the recording side is the same as that in FIG. 4, and the recording data amount is compressed by the variable length ADRC. FIG. 1 shows the configuration on the reproduction side of a digital VTR to which the present invention is applied.

【0023】磁気テープ9から回転ヘッド8により取り
出された再生データは、再生アンプ12を介してチャン
ネル復号回路13に供給され、チャンネル符号化の復号
がなされる。チャンネル復号回路13の出力データが再
生しきい値番号決定回路21に供給される。再生しきい
値番号決定回路21の出力中の再生しきい値番号がブロ
ック復号回路16に供給され、再生しきい値番号以外の
再生データがエラー訂正回路14に供給される。
The reproduction data taken out of the magnetic tape 9 by the rotary head 8 is supplied to a channel decoding circuit 13 via a reproduction amplifier 12, where the channel data is decoded. Output data of the channel decoding circuit 13 is supplied to a reproduction threshold number determination circuit 21. The reproduction threshold number output from the reproduction threshold number determination circuit 21 is supplied to the block decoding circuit 16, and reproduction data other than the reproduction threshold number is supplied to the error correction circuit 14.

【0024】エラー訂正符号として、積符号が使用さ
れ、その水平方向および垂直方向のデータに対して、リ
ード・ソロモン符号の符号化がそれぞれなされる。水平
方向のエラー訂正符号を使用したエラー訂正と、垂直方
向のエラー訂正符号を使用したエラー訂正とが行われ
る。エラー訂正回路14から発生する出力データには、
再生データの他にエラー訂正した後のエラーの有無を示
すエラーフラグが含まれる。
A product code is used as an error correction code, and Reed-Solomon codes are respectively encoded for the horizontal and vertical data. Error correction using a horizontal error correction code and error correction using a vertical error correction code are performed. Output data generated from the error correction circuit 14 includes:
In addition to the reproduction data, an error flag indicating the presence or absence of an error after error correction is included.

【0025】ブロック復号回路16は、再生しきい値番
号決定回路21からの再生しきい値番号とエラー訂正回
路14からの他の再生データとを使用して可変長ADR
Cの復号を行う。可変長ADRCの復号は、再生しきい
値番号で識別される複数のしきい値の値とブロックのダ
イナミックレンジDRとから、そのブロックの割当てビ
ット数を求め、この割当てビット数とダイナミックレン
ジDRとで定まる量子化ステップ幅と量子化コードDT
とを乗算し、乗算出力に最小値MINを加算する処理で
ある。乗算回路の代わりに復号テーブルが格納されたR
OMを使用することもできる。
The block decoding circuit 16 uses the reproduction threshold number from the reproduction threshold number determination circuit 21 and other reproduction data from the error correction circuit 14 to generate a variable length ADR.
C is decrypted. The decoding of the variable-length ADRC determines the number of bits allocated to the block from the values of the plurality of thresholds identified by the reproduction threshold number and the dynamic range DR of the block. Step width and quantization code DT determined by
And the minimum value MIN is added to the multiplied output. R in which a decoding table is stored instead of the multiplication circuit
OM can also be used.

【0026】ブロック復号回路16の復号データ、すな
わち、各画素と対応する復元データがブロック分解回路
17に供給される。ブロック分解回路17によって、デ
ータの順序がブロックの順序からラスター走査の順序へ
戻される。ブロック分解回路17の出力データがエラー
修正回路18に供給される。エラー修正回路18は、エ
ラー訂正符号によって訂正できないデータを周辺の画素
データで補間する。エラー修正回路18の出力データが
D/A変換器19に供給され、出力端子20には、各画
素と対応し、ラスター走査の順序の復元データが得られ
る。
The decoded data of the block decoding circuit 16, that is, restored data corresponding to each pixel, is supplied to the block decomposition circuit 17. The order of the data is returned from the order of the blocks to the order of the raster scanning by the block decomposition circuit 17. The output data of the block decomposition circuit 17 is supplied to an error correction circuit 18. The error correction circuit 18 interpolates data that cannot be corrected by the error correction code with peripheral pixel data. Output data of the error correction circuit 18 is supplied to a D / A converter 19, and restored data of the order of raster scanning corresponding to each pixel is obtained at an output terminal 20.

【0027】この発明は、再生しきい値番号決定回路2
1に対して適用される。図2は、再生しきい値番号決定
回路21の一例である。再生データが遅延回路22およ
びしきい値番号候補の取り出し回路23に供給される。
この回路23は、再生データの各シンクブロックの所定
位置に挿入されているしきい値番号データを取り出すた
めに設けられている。
The present invention provides a reproduction threshold number determining circuit 2
Applies to 1. FIG. 2 is an example of the reproduction threshold number determination circuit 21. The reproduced data is supplied to a delay circuit 22 and a threshold number candidate extraction circuit 23.
This circuit 23 is provided for extracting threshold number data inserted at a predetermined position of each sync block of the reproduction data.

【0028】図3は、記録/再生されるデータの一例を
概略的に示す。1シンクブロックの長さがLバイトとさ
れ、磁気テープの1トラックには、K個のシンクブロッ
クが含まれる。データ量を一定に制御するバッファリン
グは、1トラックを単位として行われる。シンクブロッ
クには、同期信号、ID信号、ブロック毎のダイナミッ
クレンジDR、最小値MIN、量子化データDT等が含
まれるが、これらの図示が省略されている。それぞれが
1バイトのしきい値番号データが各シンクブロックの所
定の位置に挿入される。
FIG. 3 schematically shows an example of data to be recorded / reproduced. The length of one sync block is L bytes, and one track of the magnetic tape includes K sync blocks. Buffering for controlling the data amount to be constant is performed in units of one track. The sync block includes a synchronization signal, an ID signal, a dynamic range DR for each block, a minimum value MIN, quantized data DT, and the like, but these are not shown. Threshold number data of 1 byte each is inserted at a predetermined position of each sync block.

【0029】記録側では、1トラックに対応する期間に
発生する情報量を所定値以下に抑えるバッファリング処
理がなされる。すなわち、しきい値T1〜T4からなる
組が複数個用意されており、この組の中で、発生データ
量を所定値以下に抑えるものが決定される。この決定さ
れたしきい値の組は、しきい値番号で規定される。従っ
て、K個のシンクブロックに関して、このしきい値番号
データは、同一である。取り出し回路23は、合計でK
バイトのしきい値番号データを抽出する。
On the recording side, a buffering process for suppressing the amount of information generated during a period corresponding to one track to a predetermined value or less is performed. That is, a plurality of sets each including the threshold values T1 to T4 are prepared, and among these sets, a set that suppresses the generated data amount to a predetermined value or less is determined. This set of determined thresholds is defined by a threshold number. Therefore, the threshold number data is the same for the K sync blocks. The extraction circuit 23 has a total
Extract byte threshold number data.

【0030】抽出されたしきい値番号データが度数分布
表作成回路25に供給される。度数分布表作成回路25
は、しきい値番号データをアドレスとするメモリにより
構成され、同一のしきい値番号データの度数が各アドレ
スに蓄えられた度数分布表が形成される。度数分布表作
成回路25に対して、再生しきい値番号の選択回路26
が接続される。この選択回路26は、1トラックの再生
データに関する度数分布表の中で、最大度数のものを再
生しきい値番号として決定する回路である。
The extracted threshold number data is supplied to the frequency distribution table creation circuit 25. Frequency distribution table creation circuit 25
Is constituted by a memory having threshold number data as an address, and a frequency distribution table in which the frequencies of the same threshold number data are stored in each address is formed. A reproduction threshold number selection circuit 26 is provided for the frequency distribution table creation circuit 25.
Is connected. The selection circuit 26 is a circuit for determining the maximum frequency in the frequency distribution table relating to the reproduction data of one track as the reproduction threshold number.

【0031】このように決定された再生しきい値番号が
上述のように、ブロック復号回路16に供給され、可変
長ADRCの復号に使用される。また、再生しきい値番
号がしきい値番号候補の訂正回路24に供給され、遅延
回路22を介された再生データ中のしきい値番号がこの
再生しきい値番号ですげ替えられる。この訂正回路24
の出力がエラー訂正回路14に供給される。エラー訂正
回路14では、しきい値番号データが訂正済みの再生デ
ータが供給されるので、シンクブロック毎のエラー訂正
の確率を高めることができる。
The reproduction threshold number thus determined is supplied to the block decoding circuit 16 as described above, and is used for decoding the variable length ADRC. Further, the reproduction threshold number is supplied to the threshold number candidate correction circuit 24, and the threshold number in the reproduction data passed through the delay circuit 22 is replaced with this reproduction threshold number. This correction circuit 24
Is supplied to the error correction circuit 14. The error correction circuit 14 supplies reproduced data in which the threshold number data has been corrected, so that the probability of error correction for each sync block can be increased.

【0032】図2の再生しきい値番号決定回路21は、
度数分布表を作成するものであるが、その代わりに分離
されたK個のしきい値番号データの平均値を形成し、そ
の平均値を整数化することで、再生しきい値番号を求め
ても良い。
The reproduction threshold number determination circuit 21 shown in FIG.
A frequency distribution table is created. Instead, an average value of the separated K threshold number data is formed, and the average value is converted to an integer to obtain a reproduction threshold number. Is also good.

【0033】また、この発明は、DCTで発生した係数
データを量子化する時の量子化ステップ幅の情報を伝送
する時にも同様に適用できる。
The present invention can be similarly applied to the transmission of information on the quantization step width when quantizing coefficient data generated by DCT.

【0034】[0034]

【発明の効果】この発明は、バッファリング期間でパラ
メータが同一であることに着目し、エラー訂正符号によ
るエラー訂正の前の段階で、このパラメータのエラーを
訂正することができる。従って、パラメータ自体をエラ
ーを訂正できるに加えて、エラー訂正符号を後で行う時
に、訂正能力を実質的に向上できる。
The present invention focuses on the fact that the parameters are the same during the buffering period, and can correct the errors of these parameters before the error correction by the error correction code. Therefore, in addition to being able to correct an error in the parameter itself, the correction capability can be substantially improved when the error correction code is performed later.

【図面の簡単な説明】[Brief description of the drawings]

【図1】この発明が適用されたディジタルVTRの再生
回路の全体的なブロック図である。
FIG. 1 is an overall block diagram of a reproduction circuit of a digital VTR to which the present invention is applied.

【図2】この発明による再生しきい値番号の決定回路の
一例のブロック図である。
FIG. 2 is a block diagram of an example of a circuit for determining a reproduction threshold number according to the present invention;

【図3】この発明を適用することができるシンクブロッ
クの概略的な構成を示す略線図である。
FIG. 3 is a schematic diagram illustrating a schematic configuration of a sync block to which the present invention can be applied;

【図4】この発明が適用可能なディジタルVTRの記録
回路の全体的なブロック図である。
FIG. 4 is an overall block diagram of a recording circuit of a digital VTR to which the present invention can be applied.

【図5】この発明が適用可能なディジタルVTRの再生
回路の全体的なブロック図である。
FIG. 5 is an overall block diagram of a reproduction circuit of a digital VTR to which the present invention can be applied.

【符号の説明】[Explanation of symbols]

14 エラー訂正回路 16 ブロック復号回路 21 再生しきい値番号の決定回路 25 度数分布表作成回路 14 error correction circuit 16 block decoding circuit 21 circuit for determining reproduction threshold number 25 circuit for creating frequency distribution table

フロントページの続き (72)発明者 内田 真史 東京都品川区北品川6丁目7番35号 ソ ニー株式会社内 (56)参考文献 特開 平6−113275(JP,A) 特開 昭61−144989(JP,A) 特開 昭63−111781(JP,A) (58)調査した分野(Int.Cl.7,DB名) H04N 5/91 - 5/956 G11B 20/10 - 20/12 H04N 7/24 - 7/68 H04N 9/79 - 9/898 Continuation of the front page (72) Inventor Masashi Uchida 6-7-35 Kita-Shinagawa, Shinagawa-ku, Tokyo Sony Corporation (56) References JP-A-6-113275 (JP, A) JP-A-61-144989 (JP, A) JP-A-63-111781 (JP, A) (58) Fields investigated (Int. Cl. 7 , DB name) H04N 5/91-5/956 G11B 20/10-20/12 H04N 7 / 24-7/68 H04N 9/79-9/898

Claims (4)

(57)【特許請求の範囲】(57) [Claims] 【請求項1】 ディジタルビデオ信号を高能率符号化お
よび可変長符号化するととにも、所定期間の符号化出力
のデータ量を複数のシンクブロックのデータエリア内に
収まるように制御するためのバッファリング手段と、上
記バッファリング手段の出力をシンクブロックの構成の
記録データとして、記録媒体上に記録するための手段と
を有するディジタルビデオ信号記録装置におけるフレー
ム化装置であって、 上記バッファリング手段で使用されるパラメータを上記
複数のシンクブロック内に繰り返して挿入するための手
段と、 再生されたデータ中の上記パラメータの度数分布表を作
成するための手段と、 上記度数分布表の中の最大度数のパラメータを正しいも
のとして上記高能率符号化の復号を行うための復号手段
とからなるディジタルビデオ信号記録装置におけるフレ
ーム化装置。
1. A buffer for performing high-efficiency encoding and variable-length encoding of a digital video signal, and for controlling a data amount of an encoded output for a predetermined period so as to be within a data area of a plurality of sync blocks. A framing device in a digital video signal recording device, comprising: ring means; and means for recording an output of the buffering means as recording data having a configuration of a sync block on a recording medium. Means for repeatedly inserting parameters to be used in the plurality of sync blocks; means for creating a frequency distribution table of the parameters in the reproduced data; and maximum frequency in the frequency distribution table. And a decoding means for decoding the high-efficiency coding with the parameters of A framing device in a video signal recording device.
【請求項2】 ディジタルビデオ信号を高能率符号化お
よび可変長符号化するととにも、所定期間の符号化出力
のデータ量を複数のシンクブロックのデータエリア内に
収まるように制御するためのバッファリング手段と、上
記バッファリング手段の出力をシンクブロックの構成の
記録データとして、記録媒体上に記録するための手段と
を有するディジタルビデオ信号記録装置におけるフレー
ム化装置であって、 上記バッファリング手段で使用されるパラメータを上記
複数のシンクブロック内に繰り返して挿入するための手
段と、 再生されたデータ中の上記パラメータの平均値を形成す
るための手段と、 上記平均値を正しいパラメータとして上記高能率符号化
の復号を行うための復号手段とからなるディジタルビデ
オ信号記録装置におけるフレーム化装置。
2. A buffer for performing high-efficiency encoding and variable-length encoding of a digital video signal, and for controlling a data amount of an encoded output for a predetermined period so as to fall within a data area of a plurality of sync blocks. A framing device in a digital video signal recording device, comprising: ring means; and means for recording an output of the buffering means as recording data having a configuration of a sync block on a recording medium. Means for repeatedly inserting parameters to be used in the plurality of sync blocks; means for forming an average value of the parameters in the reproduced data; and high efficiency with the average value as a correct parameter. Frame in a digital video signal recording device comprising decoding means for decoding the encoding. Device.
【請求項3】 高能率符号化が可変長ADRCであっ
て、パラメータが各ADRCブロックのダイナミックレ
ンジと比較され、量子化ビット数を決定するための複数
のしきい値情報であることを特徴とする請求項1または
2記載のディジタルビデオ信号記録装置におけるフレー
ム化装置。
3. The high-efficiency coding is variable-length ADRC, wherein a parameter is compared with a dynamic range of each ADRC block, and a plurality of pieces of threshold information for determining the number of quantization bits are provided. 3. A framing device in a digital video signal recording device according to claim 1 or 2.
【請求項4】 高能率符号化がDCTであって、パラメ
ータが係数データを再量子化するための量子化ステップ
幅情報であることを特徴とする請求項1または2記載の
ディジタルビデオ信号記録装置におけるフレーム化装
置。
4. The digital video signal recording apparatus according to claim 1, wherein the high-efficiency coding is DCT, and the parameter is quantization step width information for requantizing the coefficient data. Framing device.
JP28534392A 1992-09-30 1992-09-30 Framer for digital video signal recorder Expired - Lifetime JP3125471B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP28534392A JP3125471B2 (en) 1992-09-30 1992-09-30 Framer for digital video signal recorder

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP28534392A JP3125471B2 (en) 1992-09-30 1992-09-30 Framer for digital video signal recorder

Publications (2)

Publication Number Publication Date
JPH06113258A JPH06113258A (en) 1994-04-22
JP3125471B2 true JP3125471B2 (en) 2001-01-15

Family

ID=17690331

Family Applications (1)

Application Number Title Priority Date Filing Date
JP28534392A Expired - Lifetime JP3125471B2 (en) 1992-09-30 1992-09-30 Framer for digital video signal recorder

Country Status (1)

Country Link
JP (1) JP3125471B2 (en)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5761171A (en) * 1994-10-24 1998-06-02 Sony Corporation Generating data detecting threshold levels from reference patterns recorded in an optical disk, such as a magneto-optical disk
CN103293952A (en) * 2012-03-01 2013-09-11 山东交通学院 Ship host active-disturbance-rejection controller

Also Published As

Publication number Publication date
JPH06113258A (en) 1994-04-22

Similar Documents

Publication Publication Date Title
US5321440A (en) High efficiency data compressed image encoding
US7075983B2 (en) Image processing apparatus
JP3125451B2 (en) Signal processing method
EP0550012B1 (en) Apparatus for compression encoding video signals
US5349384A (en) Apparatus and methods for transmitting compressed digital image signals
KR100272120B1 (en) Quantization control circuit
US5572331A (en) Video signal recording format, deep recording/reproducing apparatus and method therefor
JP3385623B2 (en) Transmission equipment for digital information signals
US5680266A (en) Bit-stream allocating and restoring method for digital VCR and data compressing/decompressing apparatus using the same
JP3089475B2 (en) Digital image signal encoding device
EP0541029B1 (en) Methods and apparatus for encoding a digital video signal
JP3125471B2 (en) Framer for digital video signal recorder
JP2890740B2 (en) Digital video signal playback device
JPH0837643A (en) Quantization control circuit
JP2982305B2 (en) Digital recording and playback device
JP2720717B2 (en) Video signal processing device
JP3045186B2 (en) How to cut out encoded data
JP3291785B2 (en) Transmission device for block transform coded data
JP3158603B2 (en) Digital image signal transmission equipment
JP3216277B2 (en) High-efficiency coding device and decoding device
JP3158730B2 (en) Flaming equipment
JPH06302103A (en) Digital information recording device and digital information reproducing device
JP3902032B2 (en) Block transform encoded data transmission apparatus
JP3304989B2 (en) High efficiency coding method
JP3458388B2 (en) Digital image signal transmission equipment

Legal Events

Date Code Title Description
FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20071102

Year of fee payment: 7

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20081102

Year of fee payment: 8

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20091102

Year of fee payment: 9

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20091102

Year of fee payment: 9

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20101102

Year of fee payment: 10

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20111102

Year of fee payment: 11

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20121102

Year of fee payment: 12

EXPY Cancellation because of completion of term