JP3125411B2 - Liquid crystal display - Google Patents

Liquid crystal display

Info

Publication number
JP3125411B2
JP3125411B2 JP04034743A JP3474392A JP3125411B2 JP 3125411 B2 JP3125411 B2 JP 3125411B2 JP 04034743 A JP04034743 A JP 04034743A JP 3474392 A JP3474392 A JP 3474392A JP 3125411 B2 JP3125411 B2 JP 3125411B2
Authority
JP
Japan
Prior art keywords
terminal
liquid crystal
film
external connection
external
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP04034743A
Other languages
Japanese (ja)
Other versions
JPH05232494A (en
Inventor
信三 松本
嘉之 辻田
幸宏 佐藤
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Hitachi Ltd
Original Assignee
Hitachi Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Hitachi Ltd filed Critical Hitachi Ltd
Priority to JP04034743A priority Critical patent/JP3125411B2/en
Publication of JPH05232494A publication Critical patent/JPH05232494A/en
Application granted granted Critical
Publication of JP3125411B2 publication Critical patent/JP3125411B2/en
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/36Assembling printed circuits with other printed circuits
    • H05K3/361Assembling flexible printed circuits with other printed circuits

Landscapes

  • Liquid Crystal (AREA)

Description

【発明の詳細な説明】DETAILED DESCRIPTION OF THE INVENTION

【0001】[0001]

【産業上の利用分野】本発明は液晶表示装置、特に薄膜
トランジスタを使用したアクティブマトリクス液晶表示
デバイスに関する。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a liquid crystal display, and more particularly to an active matrix liquid crystal display using thin film transistors.

【0002】[0002]

【従来の技術】薄膜トランジスタを使用したアクティブ
マトリクス液晶表示デバイスは例えば特開昭63−30
9921号公報で知られている。
2. Description of the Related Art An active matrix liquid crystal display device using thin film transistors is disclosed in, for example,
No. 9921.

【0003】アクティブマトリクス方式の液晶表示装置
は、マトリックス状に配列された複数の画素電極の各々
に対応して非線形素子(スイッチング素子)を設けたもの
である。液晶は上下の基板の隙間に封入・封止され、一
体化したセルとなる。モジュ−ル組立て工程では、異方
性導電膜ACFを使用し、セル側端子とテープキャリア
パッケージTCP側端子を接続する。従来は、一体化し
たセルに組み立てた後での超音波洗浄やモジュ−ル組立
て工程でのTCP圧着前の端子洗浄作業時にAlパタ−
ン上の保護膜(PSV1)が剥がれる問題が生じた。こ
の保護膜剥がれは、高温高湿テスト後の端子間電蝕の原
因となることがわかった。また、保護膜とTABの間に
導体パタ−ンが露出した部分があると、エポキシ樹脂E
PXやシリコーン樹脂SILを塗布しても信頼性上十分
でなく、端子間電蝕の原因となることがわかった。この
ため、端子引き出し部のAlパタ−ン位置及び保護膜位
置について規定する必要が生じた。
An active matrix type liquid crystal display device has a non-linear element (switching element) corresponding to each of a plurality of pixel electrodes arranged in a matrix. The liquid crystal is sealed and sealed in the gap between the upper and lower substrates to form an integrated cell. In the module assembling process, the cell side terminal and the tape carrier package TCP side terminal are connected using the anisotropic conductive film ACF. Conventionally, an Al pattern is used for ultrasonic cleaning after assembling into an integrated cell and terminal cleaning work before TCP crimping in a module assembling process.
There was a problem that the protective film (PSV1) on the substrate was peeled off. It has been found that the peeling of the protective film causes electrical corrosion between terminals after the high-temperature and high-humidity test. If there is a portion where the conductor pattern is exposed between the protective film and TAB, the epoxy resin E
It has been found that even if PX or silicone resin SIL is applied, it is not sufficient in reliability and causes electrolytic corrosion between terminals. For this reason, it has become necessary to define the position of the Al pattern and the position of the protective film in the terminal lead portion.

【0004】また、信号線側は、絶えずビデオ信号ある
いはデジタル信号が入力され、デュ−ティが高いため、
より良好な信頼性設計が必要になる。高温高湿テスト結
果でも、信号線側が先に電蝕を生じ、走査線側は異常無
い場合が多かった。このため、本発明はとりわけ信号線
側で有効である。
On the signal line side, a video signal or a digital signal is constantly input and the duty is high.
A better reliability design is needed. Even in the high-temperature and high-humidity test results, in many cases, electric corrosion occurred on the signal line side and there was no abnormality on the scanning line side in many cases. Therefore, the present invention is particularly effective on the signal line side.

【0005】[0005]

【発明が解決しようとする課題】本発明の一つの目的は
信頼性の高い液晶表示デバイスを提供することにある。
SUMMARY OF THE INVENTION One object of the present invention is to provide a highly reliable liquid crystal display device.

【0006】本発明の他の目的は、高精細化に伴い端子
ピッチが小さくなるため、更に顕著となる高温高湿テス
ト後の端子間電蝕の不良を防止することができる液晶表
示デバイスを提供することである。
Another object of the present invention is to provide a liquid crystal display device which is capable of preventing a failure of interelectrode corrosion after a high-temperature and high-humidity test, which becomes more remarkable since a terminal pitch becomes smaller with higher definition. It is to be.

【0007】[0007]

【課題を解決するための手段】本発明の一実施例によれ
ば、映像信号線に斜め配線を介して端子が接続された液
晶表示素子において、端子引き出し部のAlパタ−ン位
置はシ−ルパターンSL内におさめ、保護膜PSV1は
TCP下まで伸ばし端子引き出し部を被覆した液晶表示
デバイスが提供される。
According to one embodiment of the present invention, in a liquid crystal display device in which a terminal is connected to a video signal line via oblique wiring, the position of an Al pattern in a terminal lead-out portion is a secret. A liquid crystal display device is provided in which the protective film PSV1 extends under the TCP and covers the terminal lead portion.

【0008】[0008]

【作用】このような液晶表示デバイスによれば、液晶組
立て工程やモジュ−ル工程でのメカニカルストレスを受
けても、密着力の弱いAl材と保護膜がシ−ル内に有る
為剥がれが防止でき、また、引き出し配線が全て保護膜
で覆われる為露出した導体パタ−ンが無く、直接外気に
接触しにくくなり、高温高湿テスト信頼性が良好であ
る。
According to such a liquid crystal display device, even if a mechanical stress is applied in a liquid crystal assembling process or a module process, peeling is prevented because the Al material having a weak adhesion and the protective film are present in the seal. In addition, since all the lead-out wirings are covered with the protective film, there is no exposed conductor pattern, it is difficult to directly contact the outside air, and the high-temperature high-humidity test reliability is good.

【0009】[0009]

【実施例】本発明、本発明の更に他の目的及び本発明の
更に他の特徴は図面を参照した以下の説明から明らかと
なるであろう。
BRIEF DESCRIPTION OF THE DRAWINGS The invention, further objects of the invention and further features of the invention will become apparent from the following description with reference to the drawings, in which: FIG.

【0010】(アクティブ・マトリクス液晶表示装置)
以下、アクティブ・マトリクス方式のカラー液晶表示装
置にこの発明を適用した実施例を説明する。なお、以下
説明する図面で、同一機能を有するものは同一符号を付
け、その繰り返しの説明は省略する。
(Active matrix liquid crystal display device)
Hereinafter, an embodiment in which the present invention is applied to an active matrix type color liquid crystal display device will be described. In the drawings described below, components having the same function are denoted by the same reference numerals, and repeated description thereof will be omitted.

【0011】(マトリクス部の概要)図1はこの発明が
適用されるアクティブ・マトリクス方式カラー液晶表示
装置の一画素とその周辺を示す平面図、図2は図1の2
−2切断線における断面を示す図、図3は図1の3−3
切断線における断面図である。また、図4には図1に示
す画素を複数配置したときの平面図を示す。
FIG. 1 is a plan view showing one pixel of an active matrix type color liquid crystal display device to which the present invention is applied and the periphery thereof. FIG.
FIG. 3 is a cross-sectional view taken along the section line 2 in FIG.
It is sectional drawing in a cutting line. FIG. 4 is a plan view when a plurality of pixels shown in FIG. 1 are arranged.

【0012】図1に示すように、各画素は隣接する2本
の走査信号線(ゲート信号線または水平信号線)GL
と、隣接する2本の映像信号線(ドレイン信号線または
垂直信号線)DLとの交差領域内(4本の信号線で囲ま
れた領域内)に配置されている。各画素は薄膜トランジ
スタTFT、透明画素電極ITO1および保持容量素子
Caddを含む。走査信号線GLは列方向に延在し、行方
向に複数本配置されている。映像信号線DLは行方向に
延在し、列方向に複数本配置されている。
As shown in FIG. 1, each pixel has two adjacent scanning signal lines (gate signal lines or horizontal signal lines) GL.
And two adjacent video signal lines (drain signal lines or vertical signal lines) DL (in a region surrounded by four signal lines). Each pixel includes a thin film transistor TFT, a transparent pixel electrode ITO1, and a storage capacitor Cadd. The scanning signal lines GL extend in the column direction, and a plurality of the scanning signal lines GL are arranged in the row direction. The video signal lines DL extend in the row direction, and a plurality of video signal lines DL are arranged in the column direction.

【0013】図2に示すように、液晶LCを基準に下部
透明ガラス基板SUB1側には薄膜トランジスタTFT
および透明画素電極ITO1が形成され、上部透明ガラ
ス基板SUB2側にはカラーフィルタFIL、遮光用ブ
ラックマトリクスパターンBMが形成されている。下部
透明ガラス基板SUB1はたとえば1.1mm程度の厚さ
で構成されている。また、透明ガラス基板SUB1、S
UB2の両面にはディップ処理等によって形成された酸
化シリコン膜SIOが設けられている。このため、透明
ガラス基板SUB1、SUB2の表面に鋭い傷があった
としても、鋭い傷を酸化シリコン膜SIOで覆うことが
できるので、その上にデポジットされる走査信号線G
L、遮光膜BM等の膜質を均質に保つことができる。
As shown in FIG. 2, a thin film transistor TFT is provided on the lower transparent glass substrate SUB1 side with respect to the liquid crystal LC.
In addition, a transparent pixel electrode ITO1 is formed, and a color filter FIL and a light shielding black matrix pattern BM are formed on the upper transparent glass substrate SUB2 side. The lower transparent glass substrate SUB1 has a thickness of, for example, about 1.1 mm. Also, the transparent glass substrates SUB1, S
A silicon oxide film SIO formed by dipping or the like is provided on both surfaces of UB2. For this reason, even if there are sharp scratches on the surfaces of the transparent glass substrates SUB1 and SUB2, the sharp scratches can be covered with the silicon oxide film SIO, so that the scanning signal lines G deposited on them can be covered.
L, the film quality of the light shielding film BM and the like can be kept uniform.

【0014】上部透明ガラス基板SUB2の内側(液晶
LC側)の表面には、遮光膜BM、カラーフィルタFI
L、保護膜PSV2、共通透明画素電極ITO2(CO
M)および上部配向膜ORI2が順次積層して設けられ
ている。
A light shielding film BM and a color filter FI are provided on the inner surface (the liquid crystal LC side) of the upper transparent glass substrate SUB2.
L, protective film PSV2, common transparent pixel electrode ITO2 (CO
M) and an upper alignment film ORI2 are sequentially laminated.

【0015】(マトリクス周辺の概要)図16は上下の
ガラス基板SUB1,SUB2を含む表示パネルPNL
のマトリクス(AR)周辺の要部平面を、図17はその
周辺部を更に誇張した平面を、図18は図16及び図1
7のパネル左上角部に対応するシール部SL付近の拡大
平面を示す図である。また、図19は図2の断面を中央
にして、左側に図18の19a−19a切断線における
断面を、右側に映像信号駆動回路が接続されるべき外部
接続端子DTM付近の断面を示す図である。同様に図2
0は、左側に走査回路が接続されるべき外部接続端子G
TM付近の断面を、右側に外部接続端子が無いところの
シール部付近の断面を示す図である。
FIG. 16 shows a display panel PNL including upper and lower glass substrates SUB1 and SUB2.
17 is a plan view of a main part around the matrix (AR), FIG. 17 is a plane in which the periphery is further exaggerated, and FIG. 18 is a plan view of FIGS.
FIG. 7 is an enlarged plan view of the vicinity of a seal portion SL corresponding to the upper left corner of the panel 7. FIG. 19 is a diagram showing a cross section taken along the line 19a-19a in FIG. 18 on the left side and a cross section near the external connection terminal DTM to which the video signal drive circuit is to be connected on the right side, with the cross section of FIG. is there. FIG. 2
0 is an external connection terminal G to which a scanning circuit is to be connected on the left side.
It is a figure showing a section near TM, and a section near a seal part where there is no external connection terminal on the right side.

【0016】このパネルの製造では、小さいサイズであ
ればスループット向上のため1枚のガラス基板で複数個
分のデバイスを同時に加工してから分割し、大きいサイ
ズであれば製造設備の共用のためどの品種でも標準化さ
れた大きさのガラス基板を加工してから各品種に合った
サイズに小さくし、いずれの場合も一通りの工程を経て
からガラスを切断する。図16〜図18は後者の例を示
すもので、図16、図17の両図とも上下基板SUB
1,SUB2の切断後を、図18は切断前を表してお
り、LNは両基板の切断前の縁を、CT1とCT2はそ
れぞれ基板SUB1,SUB2の切断すべき位置を示
す。いずれの場合も、完成状態では外部接続端子群T
g,Td(添字略)が存在する(図で上下辺と左辺の)
部分はそれらを露出するように上側基板SUB2の大き
さが下側基板SUB1よりも内側に制限されている。端
子群Tg,Tdはそれぞれ後述する走査回路接続用端子
GTM、映像信号回路接続用端子DTMとそれらの引出
配線部を集積回路チップCHIが搭載されたテープキャ
リアパッケージTCP(図20、図21)の単位に複数
本まとめて名付けたものである。各群のマトリクス部か
ら外部接続端子部に至るまでの引出配線は、両端に近づ
くにつれ傾斜している。これは、パッケージTCPの配
列ピッチ及び各パッケージTCPにおける接続端子ピッ
チに表示パネルPNLの端子DTM,GTMを合わせる
ためである。
[0016] Any For this panel In the manufacture of, if small size divided from simultaneously processing a plurality fraction of the device in one glass substrate for increased throughput, manufacturing facilities if large size shared A glass substrate of a standardized size is processed even in a variety, and the size is reduced to a size suitable for each type. In each case, the glass is cut after passing through one process. FIGS. 16 to 18 show examples of the latter, and FIGS. 16 and 17 both show the upper and lower substrates SUB.
FIG. 18 shows a state before cutting the substrates SUB1 and SUB2, and FIG. 18 shows a state before cutting the substrates. LN indicates an edge of both substrates before cutting, and CT1 and CT2 indicate positions where the substrates SUB1 and SUB2 are to be cut, respectively. In any case, in the completed state, the external connection terminal group T
g, Td (subscripts omitted) (upper and lower sides and left side in the figure)
In the portions, the size of the upper substrate SUB2 is limited to the inside of the lower substrate SUB1 so as to expose them. The terminal groups Tg and Td are respectively provided with a scanning circuit connection terminal GTM and a video signal circuit connection terminal DTM, which are described later, and their leading wiring portions of a tape carrier package TCP (FIGS. 20 and 21) on which an integrated circuit chip CHI is mounted. The unit is named plurally. The lead wiring from the matrix section of each group to the external connection terminal section is inclined as approaching both ends. This is because the terminals DTM and GTM of the display panel PNL are matched with the arrangement pitch of the package TCP and the connection terminal pitch of each package TCP.

【0017】透明ガラス基板SUB1、SUB2の間に
はその縁に沿って、液晶封入口INJを除き、液晶LC
を封止するようにシールパターンSLが形成される。シ
ール材は例えばエポキシ樹脂から成る。上部透明ガラス
基板SUB2側の共通透明画素電極ITO2は、少なく
とも一箇所において、本実施例ではパネルの4角で銀ペ
ースト材AGPによって下部透明ガラス基板SUB1側
に形成されたその引出配線INTに接続されている。こ
の引出配線INTは後述するゲート端子GTM、ドレイ
ン端子DTMと同一製造工程で形成される。
Between the transparent glass substrates SUB1 and SUB2, along the edge thereof, except for the liquid crystal filling opening INJ, the liquid crystal LC
Is formed to seal the sealing pattern SL. The sealing material is made of, for example, an epoxy resin. In at least one place, the common transparent pixel electrode ITO2 on the upper transparent glass substrate SUB2 side is connected to the lead wiring INT formed on the lower transparent glass substrate SUB1 side by the silver paste material AGP at the four corners of the panel in this embodiment. ing. The lead wiring INT is formed in the same manufacturing process as the later-described gate terminal GTM and drain terminal DTM.

【0018】配向膜ORI1、ORI2、透明画素電極
ITO1、共通透明画素電極ITO2、それぞれの層
は、シールパターンSLの内側に形成される。偏光板P
OL1、POL2はそれぞれ下部透明ガラス基板SUB
1、上部透明ガラス基板SUB2の外側の表面に形成さ
れている。液晶LCは液晶分子の向きを設定する下部配
向膜ORI1と上部配向膜ORI2との間でシールパタ
ーンSLで仕切られた領域に封入されている。下部配向
膜ORI1は下部透明ガラス基板SUB1側の保護膜P
SV1の上部に形成される。
The layers of the alignment films ORI1 and ORI2, the transparent pixel electrode ITO1, and the common transparent pixel electrode ITO2 are formed inside the seal pattern SL. Polarizing plate P
OL1 and POL2 are each a lower transparent glass substrate SUB
1. Formed on the outer surface of the upper transparent glass substrate SUB2. The liquid crystal LC is sealed in a region partitioned by the seal pattern SL between the lower alignment film ORI1 and the upper alignment film ORI2 for setting the direction of the liquid crystal molecules. The lower alignment film ORI1 is a protective film P on the lower transparent glass substrate SUB1 side.
It is formed above the SV1.

【0019】この液晶表示装置は、下部透明ガラス基板
SUB1側、上部透明ガラス基板SUB2側で別個に種
々の層を積み重ね、シールパターンSLを基板SUB2
側に形成し、下部透明ガラス基板SUB1と上部透明ガ
ラス基板SUB2とを重ね合わせ、シール材SLの開口
部INJから液晶LCを注入し、注入口INJをエポキ
シ樹脂などで封止し、上下基板を切断することによって
組み立てられる。
In this liquid crystal display device, various layers are separately stacked on the lower transparent glass substrate SUB1 side and the upper transparent glass substrate SUB2 side, and a seal pattern SL is formed on the substrate SUB2.
Side, the lower transparent glass substrate SUB1 and the upper transparent glass substrate SUB2 are overlapped, liquid crystal LC is injected from the opening INJ of the sealing material SL, the injection port INJ is sealed with epoxy resin or the like, and the upper and lower substrates are sealed. Assembled by cutting.

【0020】(薄膜トランジスタTFT)薄膜トランジ
スタTFTは、ゲート電極GTに正のバイアスを印加す
ると、ソース−ドレイン間のチャネル抵抗が小さくな
り、バイアスを零にすると、チャネル抵抗は大きくなる
ように動作する。
(Thin Film Transistor TFT) The thin film transistor TFT operates such that when a positive bias is applied to the gate electrode GT, the channel resistance between the source and the drain decreases, and when the bias is reduced to zero, the channel resistance increases.

【0021】各画素の薄膜トランジスタTFTは、画素
内において2つ(複数)に分割され、薄膜トランジスタ
(分割薄膜トランジスタ)TFT1およびTFT2で構
成されている。薄膜トランジスタTFT1、TFT2の
それぞれは実質的に同一サイズ(チャネル長、チャネル
幅が同じ)で構成されている。この分割された薄膜トラ
ンジスタTFT1、TFT2のそれぞれは、ゲート電極
GT、ゲート絶縁膜GI、i型(真性、intrinsic、導
電型決定不純物がドープされていない)非晶質シリコン
(Si)からなるi型半導体層AS、一対のソース電極
SD1、ドレイン電極SD2を有す。なお、ソース、ド
レインは本来その間のバイアス極性によって決まるもの
で、この液晶表示装置の回路ではその極性は動作中反転
するので、ソース、ドレインは動作中入れ替わると理解
されたい。しかし、以下の説明では、便宜上一方をソー
ス、他方をドレインと固定して表現する。
The thin film transistor TFT of each pixel is divided into two (a plurality) in the pixel, and includes thin film transistors (divided thin film transistors) TFT1 and TFT2. Each of the thin film transistors TFT1 and TFT2 has substantially the same size (channel length and channel width are the same). Each of the divided thin film transistors TFT1 and TFT2 is a gate electrode GT, a gate insulating film GI, and an i-type semiconductor made of i-type (intrinsic, intrinsic, not doped with a conductivity type determining impurity) amorphous silicon (Si). It has a layer AS, a pair of source electrodes SD1, and a drain electrode SD2. It should be understood that the source and the drain are originally determined by the bias polarity between them, and in the circuit of this liquid crystal display device, the polarity is inverted during the operation, so that the source and the drain are switched during the operation. However, in the following description, one is fixed and the other is fixed as a drain for convenience.

【0022】(ゲート電極GT)ゲート電極GTは図5
(図1の第2導電膜g2およびi型半導体層ASのみを
描いた平面図)に示すように、走査信号線GLから垂直
方向(図1および図5において上方向)に突出する形状
で構成されている(T字形状に分岐されている)。ゲー
ト電極GTは薄膜トランジスタTFT1、TFT2のそ
れぞれの能動領域を越えるよう突出している。薄膜トラ
ンジスタTFT1、TFT2のそれぞれのゲート電極G
Tは、一体に(共通ゲート電極として)構成されてお
り、走査信号線GLに連続して形成されている。本例で
は、ゲート電極GTは、単層の第2導電膜g2で形成さ
れている。第2導電膜g2はたとえばスパッタで形成さ
れたアルミニウム(Al)膜を用い、1000〜550
0Å程度の膜厚で形成する。また、ゲート電極GT上に
はAlの陽極酸化膜AOFが設けられている。
(Gate electrode GT) The gate electrode GT is shown in FIG.
As shown in FIG. 1 (a plan view depicting only the second conductive film g2 and the i-type semiconductor layer AS in FIG. 1), the projection is configured to protrude in the vertical direction (upward in FIGS. 1 and 5) from the scanning signal line GL. (Branched into a T-shape). The gate electrode GT protrudes beyond the respective active areas of the thin film transistors TFT1 and TFT2. The respective gate electrodes G of the thin film transistors TFT1 and TFT2
T is integrally formed (as a common gate electrode) and is formed continuously with the scanning signal line GL. In this example, the gate electrode GT is formed of a single-layer second conductive film g2. As the second conductive film g2, for example, an aluminum (Al) film formed by sputtering is used,
It is formed with a thickness of about 0 °. An anodic oxide film AOF of Al is provided on the gate electrode GT.

【0023】このゲート電極GTは図1、図2および図
5に示されているように、i型半導体層ASを完全に覆
うよう(下方からみて)それより大き目に形成される。
したがって、下部透明ガラス基板SUB1の下方に蛍光
灯等のバックライトBLを取り付けた場合、この不透明
なAlからなるゲート電極GTが影となって、i型半導
体層ASにはバックライト光が当たらず、光照射による
導電現象すなわち薄膜トランジスタTFTのオフ特性劣
化は起きにくくなる。なお、ゲート電極GTの本来の大
きさは、ソース電極SD1とドレイン電極SD2との間
をまたがるに最低限必要な(ゲート電極GTとソース電
極SD1、ドレイン電極SD2との位置合わせ余裕分も
含めて)幅を持ち、チャネル幅Wを決めるその奥行き長
さはソース電極SD1とドレイン電極SD2との間の距
離(チャネル長)Lとの比、すなわち相互コンダクタン
スgmを決定するファクタW/Lをいくつにするかによっ
て決められる。この液晶表示装置におけるゲート電極G
Tの大きさはもちろん、上述した本来の大きさよりも大
きくされる。
As shown in FIGS. 1, 2 and 5, this gate electrode GT is formed larger than the i-type semiconductor layer AS so as to completely cover it (as viewed from below).
Therefore, when a backlight BL such as a fluorescent lamp is attached below the lower transparent glass substrate SUB1, the gate electrode GT made of opaque Al becomes a shadow, and the i-type semiconductor layer AS is not irradiated with the backlight. In addition, the conductive phenomenon due to light irradiation, that is, the deterioration of the off characteristic of the thin film transistor TFT is less likely to occur. Note that the original size of the gate electrode GT is the minimum necessary to extend between the source electrode SD1 and the drain electrode SD2 (including the margin for positioning between the gate electrode GT, the source electrode SD1, and the drain electrode SD2). ) Has a width, and the depth length that determines the channel width W is determined by the ratio of the distance (channel length) L between the source electrode SD1 and the drain electrode SD2, that is, the factor W / L that determines the transconductance gm. It depends on what you do. The gate electrode G in this liquid crystal display device
The size of T is, of course, made larger than the original size described above.

【0024】(走査信号線GL)走査信号線GLは第2
導電膜g2で構成されている。この走査信号線GLの第
2導電膜g2はゲート電極GTの第2導電膜g2と同一
製造工程で形成され、かつ一体に構成されている。ま
た、走査信号線GL上にもAlの陽極酸化膜AOFが設
けられている。
(Scanning Signal Line GL) The scanning signal line GL is
It is composed of a conductive film g2. The second conductive film g2 of the scanning signal line GL is formed in the same manufacturing process as the second conductive film g2 of the gate electrode GT, and is integrally formed. An anodic oxide film AOF of Al is also provided on the scanning signal line GL.

【0025】(絶縁膜GI)絶縁膜GIは薄膜トランジ
スタTFT1、TFT2のそれぞれのゲート絶縁膜とし
て使用される。絶縁膜GIはゲート電極GTおよび走査
信号線GLの上層に形成されている。絶縁膜GIはたと
えばプラズマCVDで形成された窒化シリコン膜を用
い、1200〜2700Åの膜厚(この液晶表示装置で
は、2000Å程度の膜厚)で形成する。ゲート絶縁膜
GIは図18に示すように、マトリクス部ARの全体を
囲むように形成され、周辺部は外部接続端子DTM,G
TMを露出するよう除去されている。
(Insulating Film GI) The insulating film GI is used as a gate insulating film of each of the thin film transistors TFT1 and TFT2. The insulating film GI is formed above the gate electrode GT and the scanning signal line GL. The insulating film GI is formed using a silicon nitride film formed by, for example, plasma CVD and having a thickness of 1200 to 2700 ° (about 2000 ° in this liquid crystal display device). As shown in FIG. 18, the gate insulating film GI is formed so as to surround the whole of the matrix part AR, and the peripheral part is provided with the external connection terminals DTM, G.
Removed to expose TM.

【0026】(i型半導体層AS)i型半導体層AS
は、図5に示すように、複数に分割された薄膜トランジ
スタTFT1、TFT2のそれぞれのチャネル形成領域
として使用される。i型半導体層ASは非晶質シリコン
膜または多結晶シリコン膜で形成し、200〜2200
Åの膜厚(この液晶表示装置では、2000Å程度の膜
厚)で形成する。
(I-type semiconductor layer AS) i-type semiconductor layer AS
Is used as a channel formation region of each of the thin-film transistors TFT1 and TFT2 divided as shown in FIG. The i-type semiconductor layer AS is formed of an amorphous silicon film or a polycrystalline silicon film.
Å (in this liquid crystal display device, about 2000 膜厚).

【0027】このi型半導体層ASは、供給ガスの成分
を変えてSi34からなるゲート絶縁膜として使用され
る絶縁膜GIの形成に連続して、同じプラズマCVD装
置で、しかもそのプラズマCVD装置から外部に露出す
ることなく形成される。また、オーミックコンタクト用
のリン(P)を2.5%ドープしたN(+)型半導体層d
0(図2)も同様に連続して200〜500Åの膜厚
(この液晶表示装置では、300Å程度の膜厚)で形成
される。しかる後、下部透明ガラス基板SUB1はCV
D装置から外に取り出され、写真処理技術によりN(+)
型半導体層d0およびi型半導体層ASは図1、図2お
よび図5に示すように独立した島状にパターニングされ
る。
The i-type semiconductor layer AS is formed in the same plasma CVD apparatus by changing the components of the supply gas and continuously forming an insulating film GI used as a gate insulating film made of Si 3 N 4 using the same plasma CVD apparatus. It is formed without being exposed to the outside from the CVD apparatus. Also, an N (+) type semiconductor layer d doped with 2.5% of phosphorus (P) for ohmic contact.
0 (FIG. 2) is similarly formed continuously with a film thickness of 200 to 500 ° (about 300 ° in this liquid crystal display device). Then, the lower transparent glass substrate SUB1 is CV
It is taken out of the D device and N (+)
The type semiconductor layer d0 and the i-type semiconductor layer AS are patterned into independent island shapes as shown in FIGS.

【0028】i型半導体層ASは、図1および図5に示
すように、走査信号線GLと映像信号線DLとの交差部
(クロスオーバ部)の両者間にも設けられている。この
交差部のi型半導体層ASは交差部における走査信号線
GLと映像信号線DLとの短絡を低減する。
As shown in FIGS. 1 and 5, the i-type semiconductor layer AS is also provided between both intersections (crossover portions) between the scanning signal lines GL and the video signal lines DL. The i-type semiconductor layer AS at the intersection reduces a short circuit between the scanning signal line GL and the video signal line DL at the intersection.

【0029】(透明画素電極ITO1)透明画素電極I
TO1は液晶表示部の画素電極の一方を構成する。
(Transparent Pixel Electrode ITO1) Transparent Pixel Electrode I
TO1 constitutes one of the pixel electrodes of the liquid crystal display section.

【0030】透明画素電極ITO1は薄膜トランジスタ
TFT1のソース電極SD1および薄膜トランジスタT
FT2のソース電極SD1の両方に接続されている。こ
のため、薄膜トランジスタTFT1、TFT2のうちの
1つに欠陥が発生しても、その欠陥が副作用をもたらす
場合はレーザ光等によって適切な箇所を切断し、そうで
ない場合は他方の薄膜トランジスタが正常に動作してい
るので放置すれば良い。なお、2つの薄膜トランジスタ
TFT1、TFT2に同時に欠陥が発生することは稀で
あり、このような冗長方式により点欠陥や線欠陥の確率
を極めて小さくすることができる。透明画素電極ITO
1は第1導電膜d1によって構成されており、この第1
導電膜d1はスパッタリングで形成された透明導電膜
(Indium-Tin-Oxide ITO:ネサ膜)からなり、10
00〜2000Åの膜厚(この液晶表示装置では、14
00Å程度の膜厚)で形成される。
The transparent pixel electrode ITO1 is connected to the source electrode SD1 of the thin film transistor TFT1 and the thin film transistor T1.
It is connected to both source electrodes SD1 of FT2. Therefore, even if a defect occurs in one of the thin film transistors TFT1 and TFT2, if the defect causes a side effect, an appropriate portion is cut off by a laser beam or the like, and if not, the other thin film transistor operates normally. You can leave it. It is rare that defects occur simultaneously in the two thin film transistors TFT1 and TFT2, and the probability of a point defect or a line defect can be extremely reduced by such a redundant system. Transparent pixel electrode ITO
Reference numeral 1 denotes a first conductive film d1.
The conductive film d1 is made of a transparent conductive film (Indium-Tin-Oxide ITO: Nesa film) formed by sputtering.
A film thickness of 00 to 2000 ° (14 in this liquid crystal display device)
(Thickness of about 00 °).

【0031】(ソース電極SD1、ドレイン電極SD
2)複数に分割された薄膜トランジスタTFT1、TF
T2のそれぞれのソース電極SD1とドレイン電極SD
2とは、図1、図2および図6(図1の第1〜第3導電
膜d1〜d3のみを描いた平面図)に示すように、i型
半導体層AS上にそれぞれ離隔して設けられている。
(Source electrode SD1, drain electrode SD
2) Thin-film transistors TFT1, TF divided into a plurality
Source electrode SD1 and drain electrode SD of T2
2 is provided separately on the i-type semiconductor layer AS as shown in FIGS. 1, 2 and 6 (a plan view depicting only the first to third conductive films d1 to d3 in FIG. 1). Have been.

【0032】ソース電極SD1、ドレイン電極SD2の
それぞれは、N(+)型半導体層d0に接触する下層側か
ら、第2導電膜d2、第3導電膜d3を順次重ね合わせ
て構成されている。ソース電極SD1の第2導電膜d2
および第3導電膜d3は、ドレイン電極SD2の第2導
電膜d2および第3導電膜d3と同一製造工程で形成さ
れる。
Each of the source electrode SD1 and the drain electrode SD2 is formed by sequentially stacking a second conductive film d2 and a third conductive film d3 from the lower side in contact with the N (+) type semiconductor layer d0. Second conductive film d2 of source electrode SD1
The third conductive film d3 is formed in the same manufacturing process as the second conductive film d2 and the third conductive film d3 of the drain electrode SD2.

【0033】第2導電膜d2はスパッタで形成したクロ
ム(Cr)膜を用い、500〜1000Åの膜厚(この
液晶表示装置では、600Å程度の膜厚)で形成する。
Cr膜は膜厚を厚く形成するとストレスが大きくなるの
で、2000Å程度の膜厚を越えない範囲で形成する。
Cr膜はN(+)型半導体層d0との接触が良好である。
Cr膜は後述する第3導電膜d3のAlがN(+)型半導
体層d0に拡散することを防止するいわゆるバリア層を
構成する。第2導電膜d2として、Cr膜の他に高融点
金属(Mo、Ti、Ta、W)膜、高融点金属シリサイ
ド(MoSi2、TiSi2、TaSi2、WSi2)膜を
用いてもよい。
The second conductive film d2 is formed by using a chromium (Cr) film formed by sputtering and having a thickness of 500 to 1000 ° (about 600 ° in this liquid crystal display device).
Since the stress increases when the Cr film is formed to have a large thickness, the Cr film is formed within a range not exceeding about 2000 °.
The Cr film has good contact with the N (+) type semiconductor layer d0.
The Cr film forms a so-called barrier layer that prevents Al of a third conductive film d3 described later from diffusing into the N (+) type semiconductor layer d0. As the second conductive film d2, a refractory metal (Mo, Ti, Ta, W) film or a refractory metal silicide (MoSi 2 , TiSi 2 , TaSi 2 , WSi 2 ) film may be used in addition to the Cr film.

【0034】第3導電膜d3はAlのスパッタリングで
3000〜5000Åの膜厚(この液晶表示装置では、
4000Å程度の膜厚)に形成される。Al膜はCr膜
に比べてストレスが小さく、厚い膜厚に形成することが
可能で、ソース電極SD1、ドレイン電極SD2および
映像信号線DLの抵抗値を低減するように構成されてい
る。第3導電膜d3として純Al膜の他にシリコンや銅
(Cu)を添加物として含有させたAl膜を用いてもよ
い。
The third conductive film d3 has a thickness of 3000 to 5000 ° by sputtering of Al (in this liquid crystal display device,
(A film thickness of about 4000 °). The Al film has a smaller stress than the Cr film and can be formed with a large thickness, and is configured to reduce the resistance values of the source electrode SD1, the drain electrode SD2, and the video signal line DL. As the third conductive film d3, an Al film containing silicon or copper (Cu) as an additive may be used in addition to the pure Al film.

【0035】第2導電膜d2、第3導電膜d3を同じマ
スクパターンでパターニングした後、同じマスクを用い
て、あるいは第2導電膜d2、第3導電膜d3をマスク
として、N(+)型半導体層d0が除去される。つまり、
i型半導体層AS上に残っていたN(+)型半導体層d0
は第2導電膜d2、第3導電膜d3以外の部分がセルフ
アラインで除去される。このとき、N(+)型半導体層d
0はその厚さ分は全て除去されるようエッチングされる
ので、i型半導体層ASも若干その表面部分がエッチン
グされるが、その程度はエッチング時間で制御すればよ
い。
After patterning the second conductive film d2 and the third conductive film d3 with the same mask pattern, using the same mask or using the second conductive film d2 and the third conductive film d3 as a mask, an N (+) type The semiconductor layer d0 is removed. That is,
N (+)-type semiconductor layer d0 remaining on i-type semiconductor layer AS
The portions other than the second conductive film d2 and the third conductive film d3 are removed by self-alignment. At this time, the N (+) type semiconductor layer d
Since 0 is etched so as to remove all of its thickness, the surface of the i-type semiconductor layer AS is also slightly etched, but the degree may be controlled by the etching time.

【0036】ソース電極SD1は透明画素電極ITO1
に接続されている。ソース電極SD1は、i型半導体層
AS段差(第2導電膜g2の膜厚、陽極酸化膜AOFの
膜厚、i型半導体層ASの膜厚およびN(+)型半導体層
d0の膜厚を加算した膜厚に相当する段差)に沿って構
成されている。具体的には、ソース電極SD1は、i型
半導体層ASの段差に沿って形成された第2導電膜d2
と、この第2導電膜d2の上部に形成した第3導電膜d
3とで構成されている。ソース電極SD1の第3導電膜
d3は第2導電膜d2のCr膜がストレスの増大から厚
く形成できず、i型半導体層ASの段差形状を乗り越え
られないので、このi型半導体層ASを乗り越えるため
に構成されている。つまり、第3導電膜d3は厚く形成
することでステップカバレッジを向上している。第3導
電膜d3は厚く形成できるので、ソース電極SD1の抵
抗値(ドレイン電極SD2や映像信号線DLについても
同様)の低減に大きく寄与している。
The source electrode SD1 is a transparent pixel electrode ITO1.
It is connected to the. The source electrode SD1 has an i-type semiconductor layer AS step (the thickness of the second conductive film g2, the thickness of the anodic oxide film AOF, the thickness of the i-type semiconductor layer AS, and the thickness of the N (+)-type semiconductor layer d0. (A step corresponding to the added film thickness). Specifically, the source electrode SD1 is formed of a second conductive film d2 formed along a step of the i-type semiconductor layer AS.
And a third conductive film d formed on the second conductive film d2.
3 is comprised. Since the third conductive film d3 of the source electrode SD1 cannot form a thick Cr film of the second conductive film d2 due to an increase in stress and cannot cross the step shape of the i-type semiconductor layer AS, the third conductive film d3 crosses over the i-type semiconductor layer AS. Is configured for. That is, the step coverage is improved by forming the third conductive film d3 to be thick. Since the third conductive film d3 can be formed to be thick, it greatly contributes to the reduction of the resistance value of the source electrode SD1 (the same applies to the drain electrode SD2 and the video signal line DL).

【0037】(保護膜PSV1)薄膜トランジスタTF
Tおよび透明画素電極ITO1上には保護膜PSV1が
設けられている。保護膜PSV1は主に薄膜トランジス
タTFTを湿気等から保護するために形成されており、
透明性が高くしかも耐湿性の良いものを使用する。保護
膜PSV1はたとえばプラズマCVD装置で形成した酸
化シリコン膜や窒化シリコン膜で形成されており、1μ
m程度の膜厚で形成する。
(Protective Film PSV1) Thin Film Transistor TF
A protective film PSV1 is provided on T and the transparent pixel electrode ITO1. The protective film PSV1 is mainly formed to protect the thin film transistor TFT from moisture and the like.
Use a material with high transparency and good moisture resistance. The protective film PSV1 is formed of, for example, a silicon oxide film or a silicon nitride film formed by a plasma CVD device, and has a thickness of 1 μm.
It is formed with a film thickness of about m.

【0038】保護膜PSV1は図18に示すように、マ
トリクス部ARの全体を囲むように形成され、周辺部は
外部接続端子DTM,GTMを露出するよう除去され、
また上基板側SUB2の共通電極COMを下側基板SU
B1の外部接続端子接続用引出配線INTに銀ペースト
AGPで接続する部分も除去されている。保護膜PSV
1とゲート絶縁膜GIの厚さ関係に関しては、前者は保
護効果を考え厚くされ、後者はトランジスタの相互コン
ダクタンスgmを薄くされる。従って図18に示すよう
に、保護効果の高い保護膜PSV1は周辺部もできるだ
け広い範囲に亘って保護するようゲート絶縁膜GIより
も大きく形成されている。
As shown in FIG. 18, the protective film PSV1 is formed so as to surround the entire matrix portion AR, and the peripheral portion is removed so as to expose the external connection terminals DTM and GTM.
Further, the common electrode COM of the upper substrate SUB2 is connected to the lower substrate SU.
The portion connected to the external connection terminal connection lead-out wiring INT of B1 with the silver paste AGP is also removed. Protective film PSV
Regarding the thickness relationship between 1 and the gate insulating film GI, the former is made thicker in consideration of the protective effect, and the latter is made thinner in the transconductance gm of the transistor. Therefore, as shown in FIG. 18, the protection film PSV1 having a high protection effect is formed larger than the gate insulating film GI so as to protect the peripheral portion as much as possible.

【0039】(遮光膜BM)上部透明ガラス基板SUB
2側には、外部光(図2では上方からの光)がチャネル
形成領域として使用されるi型半導体層ASに入射され
ないように、遮光膜BMが設けられ、遮光膜BMは図7
のハッチングに示すようなパターンとされている。な
お、図7は図1におけるITO膜からなる第1導電膜d
1、カラーフィルタFILおよび遮光膜BMのみを描い
た平面図である。遮光膜BMは光に対する遮蔽性が高い
たとえばアルミニウム膜やクロム膜等で形成されてお
り、この液晶表示装置ではクロム膜がスパッタリングで
1300Å程度の膜厚に形成される。
(Light shielding film BM) Upper transparent glass substrate SUB
On the second side, a light-shielding film BM is provided so that external light (light from above in FIG. 2) does not enter the i-type semiconductor layer AS used as a channel formation region.
The pattern shown in FIG. FIG. 7 shows the first conductive film d made of the ITO film in FIG.
FIG. 1 is a plan view illustrating only a color filter FIL and a light shielding film BM. The light-shielding film BM is formed of, for example, an aluminum film or a chromium film having a high light-shielding property. In this liquid crystal display device, the chromium film is formed to a thickness of about 1300 ° by sputtering.

【0040】従って、薄膜トランジスタTFT1、TF
T2のi型半導体層ASは上下にある遮光膜BMおよび
大き目のゲート電極GTによってサンドイッチにされ、
その部分は外部の自然光やバックライト光が当たらなく
なる。遮光膜BMは図7のハッチング部分で示すよう
に、画素の周囲に形成され、つまり遮光膜BMは格子状
に形成され(ブラックマトリクス)、この格子で1画素
の有効表示領域が仕切られている。従って、各画素の輪
郭が遮光膜BMによってはっきりとし、コントラストが
向上する。つまり、遮光膜BMはi型半導体層ASに対
する遮光とブラックマトリクスとの2つの機能をもつ。
Therefore, the thin film transistors TFT1, TF
The i-type semiconductor layer AS of T2 is sandwiched between the upper and lower light shielding films BM and the large gate electrode GT,
That portion is not exposed to external natural light or backlight light. The light-shielding film BM is formed around the pixel as shown by the hatched portion in FIG. 7, that is, the light-shielding film BM is formed in a lattice shape (black matrix), and an effective display area of one pixel is partitioned by the lattice. . Therefore, the outline of each pixel is made clear by the light shielding film BM, and the contrast is improved. That is, the light-shielding film BM has two functions of light-shielding for the i-type semiconductor layer AS and black matrix.

【0041】また、透明画素電極ITO1のラビング方
向の根本側のエッジ部に対向する部分(図1右下部分)
が遮光膜BMによって遮光されているから、上記部分に
ドメインが発生したとしても、ドメインが見えないの
で、表示特性が劣化することはない。
Further, a portion (lower right portion in FIG. 1) of the transparent pixel electrode ITO1 facing the edge portion on the root side in the rubbing direction.
Are shielded from light by the light-shielding film BM, so that even if a domain is generated in the above-mentioned portion, the domain is not visible, so that the display characteristics do not deteriorate.

【0042】なお、バックライトを上部透明ガラス基板
SUB2側に取り付け、下部透明ガラス基板SUB1を
観察側(外部露出側)とすることもできる。
The backlight may be attached to the upper transparent glass substrate SUB2 side, and the lower transparent glass substrate SUB1 may be set to the observation side (exposed side).

【0043】遮光膜BMは周辺部にも図17に示すよう
に額縁状のパターンに形成され、そのパターンはドット
状に複数の開口を設けた図7に示すマトリクス部のパタ
ーンと連続して形成されている。周辺部の遮光膜BMは
図17〜図20に示すように、シール部SLの外側に延
長され、パソコン等の実装機に起因する反射光等の漏れ
光がマトリクス部に入り込むのを防いでいる。他方、こ
の遮光膜BMは基板SUB2の縁よりも約0.3〜1.
0mm程内側に留められ、基板SUB2の切断領域を避
けて形成されている。
The light-shielding film BM is also formed in a peripheral portion in a frame-shaped pattern as shown in FIG. 17, and the pattern is formed continuously with the pattern of the matrix portion shown in FIG. Have been. The light-shielding film BM in the peripheral portion is extended outside the seal portion SL as shown in FIGS. 17 to 20 to prevent leaked light such as reflected light due to a mounting machine such as a personal computer from entering the matrix portion. . On the other hand, the light shielding film BM is about 0.3 to 1..
The substrate SUB2 is formed so as to be kept inside by about 0 mm so as to avoid the cutting region of the substrate SUB2.

【0044】(カラーフィルタFIL)カラーフィルタ
FILはアクリル樹脂等の樹脂材料で形成される染色基
材に染料を着色して構成されている。カラーフィルタF
ILは画素に対向する位置にストライプ状に形成され
(図8)、染め分けられている(図8は図4の第1導電
膜膜d1、遮光膜BMおよびカラーフィルタFILのみ
を描いたもので、B、R、Gの各カラーフィルターFI
Lはそれぞれ、45°、135°、クロスのハッチを施
してある)。カラーフィルタFILは図7,9に示すよ
うに透明画素電極ITO1の全てを覆うように大き目に
形成され、遮光膜BMはカラーフィルタFILおよび透
明画素電極ITO1のエッジ部分と重なるよう透明画素
電極ITO1の周縁部より内側に形成されている。
(Color Filter FIL) The color filter FIL is formed by coloring a dye on a dye base made of a resin material such as an acrylic resin. Color filter F
IL is formed in a stripe shape at a position facing the pixel (FIG. 8) and is dyed separately (FIG. 8 illustrates only the first conductive film d1, the light shielding film BM, and the color filter FIL in FIG. 4). B, R, G color filters FI
L is 45 °, 135 ° and cross hatched, respectively). The color filter FIL is formed to be large so as to cover all of the transparent pixel electrode ITO1 as shown in FIGS. 7 and 9, and the light shielding film BM of the transparent pixel electrode ITO1 is overlapped with the edge portion of the color filter FIL and the transparent pixel electrode ITO1. It is formed inside the periphery.

【0045】カラーフィルタFILは次のように形成す
ることができる。まず、上部透明ガラス基板SUB2の
表面に染色基材を形成し、フォトリソグラフィ技術で赤
色フィルタ形成領域以外の染色基材を除去する。この
後、染色基材を赤色染料で染め、固着処理を施し、赤色
フィルタRを形成する。つぎに、同様な工程を施すこと
によって、緑色フィルタG、青色フィルタBを順次形成
する。
The color filter FIL can be formed as follows. First, a dyed base material is formed on the surface of the upper transparent glass substrate SUB2, and the dyed base material other than the red filter forming region is removed by photolithography. Thereafter, the dyed substrate is dyed with a red dye and subjected to a fixing treatment to form a red filter R. Next, a green filter G and a blue filter B are sequentially formed by performing a similar process.

【0046】(保護膜PSV2)保護膜PSV2はカラ
ーフィルタFILを異なる色に染め分けた染料が液晶L
Cに漏れることを防止するために設けられている。保護
膜PSV2はたとえばアクリル樹脂、エポキシ樹脂等の
透明樹脂材料で形成されている。
(Protective Film PSV2) The protective film PSV2 is formed of a liquid crystal L which is a dye obtained by dyeing a color filter FIL into different colors.
It is provided to prevent leakage to C. The protective film PSV2 is formed of, for example, a transparent resin material such as an acrylic resin or an epoxy resin.

【0047】(共通透明画素電極ITO2)共通透明画
素電極ITO2は、下部透明ガラス基板SUB1側に画
素ごとに設けられた透明画素電極ITO1に対向し、液
晶LCの光学的な状態は各画素電極ITO1と共通透明
画素電極ITO2との間の電位差(電界)に応答して変
化する。この共通透明画素電極ITO2にはコモン電圧
Vcomが印加されるように構成されている。本実施例で
は、コモン電圧Vcomは映像信号線DLに印加されるロ
ウレベルの駆動電圧Vdminとハイレベルの駆動電圧V
dmaxとの中間電位に設定されるが、映像信号駆動回路
で使用される集積回路の電源電圧を約半分に低減したい
場合は、交流電圧を印加すれば良い。なお、共通透明画
素電極ITO2の平面形状は図17、図18を参照され
たい。
(Common Transparent Pixel Electrode ITO2) The common transparent pixel electrode ITO2 faces the transparent pixel electrode ITO1 provided for each pixel on the lower transparent glass substrate SUB1 side, and the optical state of the liquid crystal LC is determined by each pixel electrode ITO1. In response to a potential difference (electric field) between the pixel electrode and the common transparent pixel electrode ITO2. The common transparent pixel electrode ITO2 is configured to apply a common voltage Vcom. In this embodiment, the common voltage Vcom is a low-level drive voltage Vdmin and a high-level drive voltage Vd applied to the video signal line DL.
Although it is set to an intermediate potential with dmax, if it is desired to reduce the power supply voltage of the integrated circuit used in the video signal drive circuit to about half, an AC voltage may be applied. The plan shape of the common transparent pixel electrode ITO2 should be referred to FIGS.

【0048】(ゲート端子部)図9は表示マトリクスの
走査信号線GLからその外部接続端子GTMまでの接続
構造を示す図であり、(A)は平面であり(B)は
(A)のB−B切断線における断面を示している。な
お、同図は図18下方付近に対応し、斜め配線の部分は
便宜状一直線状で表した。
(Gate Terminal Section) FIGS. 9A and 9B are diagrams showing a connection structure from the scanning signal line GL of the display matrix to the external connection terminal GTM, where FIG. 9A is a plane view and FIG. 9B is a view B of FIG. 4 shows a cross section taken along section line -B. This figure corresponds to the vicinity of the lower part of FIG. 18, and the diagonal wiring portion is represented by a straight line for convenience.

【0049】AOは写真処理用のマスクパターン、言い
換えれば選択的陽極酸化のホトレジストパターンであ
る。従って、このホトレジストは陽極酸化後除去され、
図に示すパターンAOは完成品としては残らないが、ゲ
ート配線GLには断面図に示すように酸化膜AOFが選
択的に形成されるのでその軌跡が残る。平面図におい
て、ホトレジストの境界線AOを基準にして左側はレジ
ストで覆い陽極酸化をしない領域、右側はレジストから
露出され陽極酸化される領域である。陽極酸化されたA
L層g2は表面にその酸化物Al23膜AOFが形成さ
れ下方の導電部は体積が減少する。勿論、陽極酸化はそ
の導電部が残るように適切な時間、電圧などを設定して
行われる。マスクパターンAOは走査線GLに単一の直
線では交差せず、クランク状に折れ曲がって交差させて
いる。
AO is a mask pattern for photo processing, in other words, a photoresist pattern of selective anodic oxidation. Therefore, this photoresist is removed after anodization,
The pattern AO shown in the figure does not remain as a finished product, but its locus remains because the oxide film AOF is selectively formed on the gate wiring GL as shown in the sectional view. In the plan view, the left side is a region which is covered with the resist and is not anodized, and the right side is a region which is exposed from the resist and is anodized with reference to the boundary line AO of the photoresist. Anodized A
L layer g2 conductive portion of the lower formed its oxide the Al 2 O 3 film AOF on the surface volume decreases. Of course, anodic oxidation is performed by setting an appropriate time, voltage and the like so that the conductive portion remains. The mask pattern AO does not intersect the scanning line GL with a single straight line, but intersects by bending in a crank shape.

【0050】図中AL層g2は、判り易くするためハッ
チを施してあるが、陽極化成されない領域は櫛状にパタ
ーニングされている。これは、Al層の幅が広いと表面
にホイスカが発生するので、1本1本の幅は狭くし、そ
れらを複数本並列に束ねた構成とすることにより、ホイ
スカの発生を防ぎつつ、断線の確率や導電率の犠牲を最
低限に押さえる狙いである。従って、本例では櫛の根本
に相当する部分もマスクAOに沿ってずらしている。
In the figure, the AL layer g2 is hatched for easy understanding, but the region that is not anodized is patterned in a comb shape. This is because, when the width of the Al layer is large, whiskers are generated on the surface. Therefore, the width of each one is narrowed, and a plurality of these are bundled in parallel to prevent the generation of whiskers and disconnect the wires. The aim is to minimize the probability and conductivity sacrifice. Therefore, in this example, the portion corresponding to the root of the comb is also shifted along the mask AO.

【0051】ゲート端子GTMは酸化珪素SIO層と接
着性が良くAl等よりも耐電触性の高いCr層g1と、
更にその表面を保護し画素電極ITO1と同レベル(同
層、同時形成)の透明導電層d1とで構成されている。
なお、ゲート絶縁膜GI上及びその側面部に形成された
導電層d2及びd3は、導電層d3やd2のエッチング
時ピンホール等が原因で導電層g2やg1が一緒にエッ
チングされないようその領域をホトレジストで覆ってい
た結果として残っているものである。又、ゲート絶縁膜
GIを乗り越えて右方向に延長されたITO層d1は同
様な対策を更に万全とさせたものである。
The gate terminal GTM has a Cr layer g1 which has good adhesion to the silicon oxide SIO layer and has higher contact resistance than Al or the like;
Further, it is composed of a transparent conductive layer d1 having the same level (same layer, simultaneous formation) as the pixel electrode ITO1 for protecting the surface thereof.
Note that the conductive layers d2 and d3 formed on the gate insulating film GI and on the side surfaces thereof are formed in such regions that the conductive layers g2 and g1 are not etched together due to a pinhole or the like when the conductive layers d3 and d2 are etched. It remains as a result of being covered with photoresist. In addition, the ITO layer d1 extending rightward beyond the gate insulating film GI is a thorough countermeasure.

【0052】図17、図18に示すように、外部接続端
子群Tg、Tdはマトリクス部ARの周辺に設けられる
が、説明をわかり易くするために、図9においては、右
側にマトリクス部ARが位置する場合を示している。
ート絶縁膜GIはその境界線よりも右側に、保護膜PS
V1もその境界線よりも右側に形成されており、外部接
続端子GTMは保護膜PSV1の境界線よりも左側に位
置し保護膜PSV1から露出し外部回路との電気的接触
ができる電気的接続部を有している。なお、詳細は後述
するが、外部回路はテープキャリアパッケージTCPに
搭載される。外部接続端子GTMは導電層が露出した電
気的接続部と保護膜PSV1に覆われた部分とからなる
が、外部接続端子GTMはこの導電層が露出した電気的
接続部と保護膜PSV1に覆われた部分とで、テープキ
ャリアパッケージTCPと接続される。図では、ゲート
線GLとゲート端子の一つの対のみが示されているが、
実際はこのような対が図18に示すように上下に複数本
並べられ端子群Tg(図17、図18)が構成され、ゲ
ート端子の左端は、製造過程では、基板の切断領域CT
1を越えて延長され配線SHgによって短絡される。製
造過程におけるこのような短絡線SHgは陽極化成時の
給電と、配向膜ORI1のラビング時等の静電破壊防止
に役立つ。
As shown in FIG . 17 and FIG.
The child groups Tg and Td are provided around the matrix part AR.
However, in order to make the explanation easy to understand, in FIG.
The case where the matrix part AR is located on the side is shown. The gate insulating film GI has a protective film PS on the right side of the boundary line.
V1 is also formed in the right side from the boundary line, the external contact
The connection terminal GTM is located on the left side of the boundary line of the protective film PSV1.
It has an electrical connection portion exposed from the protective film PSV1 and capable of making electrical contact with an external circuit . Details will be described later.
However, the external circuit is a tape carrier package TCP.
Will be installed. The external connection terminal GTM is connected to the terminal where the conductive layer is exposed.
It consists of an air connection part and a part covered with the protective film PSV1.
However, the external connection terminal GTM is electrically connected to the exposed conductive layer.
The connection part and the part covered with the protective film PSV1
Carrier package TCP. In the figure, only one pair of the gate line GL and the gate terminal is shown,
Actually, a plurality of such pairs are vertically arranged as shown in FIG. 18 to constitute a terminal group Tg (FIGS. 17 and 18).
1 and is short-circuited by the wiring SHg. Such a short-circuit line SHg in the manufacturing process is useful for power supply during anodization and prevention of electrostatic breakdown during rubbing of the alignment film ORI1 and the like.

【0053】(ドレイン端子DTM)図10は映像信号
線DLからその外部接続端子DTMまでの接続を示す図
であり、(A)はその平面を示し、(B)は(A)のB
−B切断線における断面を示す。なお、同図は図18右
上付近に対応し、図面の向きは便宜上変えてあるが右端
方向が基板SUB1の上端部(又は下端部)に該当す
る。
(Drain Terminal DTM) FIGS. 10A and 10B are diagrams showing the connection from the video signal line DL to the external connection terminal DTM. FIG. 10A shows the plane, and FIG.
4 shows a cross section taken along section line -B. 18 corresponds to the vicinity of the upper right of FIG. 18 and the direction of the drawing is changed for convenience, but the right end corresponds to the upper end (or lower end) of the substrate SUB1.

【0054】TSTdは検査端子でありここには外部回
路は接続されないが、プローブ針等を接触できるよう配
線部より幅が広げられている。同様に、ドレイン端子D
TMも外部回路との接続ができるよう配線部より幅が広
げられている。検査端子TSTdと外部接続ドレイン端
子DTMは上下方向に千鳥状に複数交互に配列され、検
査端子TSTdは図に示すとおり基板SUB1の端部に
到達することなく終端しているが、ドレイン端子DTM
は、図18に示すように端子群Td(添字省略)を構成
し基板SUB1の切断線CT1を越えて更に延長され、
製造過程中は静電破壊防止のためその全てが互いに配線
SHdによって短絡される。検査端子TSTdが存在す
る映像信号線DLのマトリクスを挟んで反対側にはドレ
イン接続端子が接続され、逆にドレイン接続端子DTM
が存在する映像信号線DLのマトリクスを挟んで反対側
には検査端子が接続される。
TSTd is an inspection terminal which is not connected to an external circuit, but is wider than a wiring portion so that a probe needle or the like can be contacted. Similarly, the drain terminal D
The TM is also wider than the wiring part so that it can be connected to an external circuit. The inspection terminals TSTd and the external connection drain terminals DTM are alternately arranged in a staggered manner in the vertical direction. The inspection terminals TSTd are terminated without reaching the end of the substrate SUB1 as shown in the figure.
Constitutes a terminal group Td (subscript omitted) as shown in FIG. 18 and is further extended beyond the cutting line CT1 of the substrate SUB1.
During the manufacturing process, all of them are short-circuited to each other by the wiring SHd to prevent electrostatic breakdown. A drain connection terminal is connected to the opposite side of the matrix of the video signal line DL where the inspection terminal TSTd exists, and the drain connection terminal DTM is conversely connected.
An inspection terminal is connected to the opposite side of the matrix of the video signal line DL in which is present.

【0055】ドレイン接続端子DTMは前述したゲート
端子GTMと同様な理由でCr層g1及びITO層d1
の2層で形成されており、ゲート絶縁膜GIを除去した
部分で映像信号線DLと接続されている。ゲート絶縁膜
GIの端部上に形成された半導体層ASはゲート絶縁膜
GIの縁をテーパ状にエッチングするためのものであ
る。端子DTMは外部回路との電気的接続を行うため
保護膜PSV1取り除かれ導電層が露出した電気的接
続部が設けられる。前述した外部接続端子(ゲート端
子)GTMと同様に、ドレイン接続端子DTMはこの導
電層が露出した電気的接続部と保護膜PSV1に覆われ
た部分とで、テープキャリアパッケージTCPと接続さ
れる。AOは前述した陽極酸化マスクでありその境界線
はマトリクス全体を大きく囲むように形成され、図では
その境界線から左側がマスクで覆われるが、この図で覆
われない部分には層g2が存在しないのでこのパターン
は直接は関係しない。
The drain connection terminal DTM is made of the Cr layer g1 and the ITO layer d1 for the same reason as the gate terminal GTM described above.
And is connected to the video signal line DL at a portion where the gate insulating film GI is removed. The semiconductor layer AS formed on the end of the gate insulating film GI is for etching the edge of the gate insulating film GI in a tapered shape. Electrical contact to the conductive layer protective film PSV1 is removed for electrically connecting with an external circuit is exposed to the terminals DTM
A connection is provided. External connection terminal (gate end
D) Like the GTM, the drain connection terminal DTM is
The electric layer is covered with the exposed electric connection portion and the protective film PSV1.
With the tape carrier package TCP
It is. AO is the anodic oxidation mask described above, and its boundary line is formed so as to largely surround the entire matrix. In the figure, the left side from the boundary line is covered with the mask. This pattern has no direct relevance.

【0056】マトリクス部からドレイン端子部DTMま
での引出配線は図19の(C)部にも示されるように、
ドレイン端子部DTMと同じレベルの層d1,g1のす
ぐ上に映像信号線DLと同じレベルの層d2,d3がシ
ールパターンSLの途中まで積層された構造になってい
るが、これは断線の確率を最小限に押さえ、電触し易い
Al層d3を保護膜PSV1やシールパターンSLでで
きるだけ保護する狙いである。
The lead-out wiring from the matrix portion to the drain terminal portion DTM is as shown in FIG.
The structure is such that the layers d2 and d3 of the same level as the video signal line DL are stacked up to the middle of the seal pattern SL immediately above the layers d1 and g1 of the same level as the drain terminal portion DTM. Is minimized, and the Al layer d3 that is easily touched is protected as much as possible by the protective film PSV1 and the seal pattern SL.

【0057】(保持容量素子Caddの構造)透明画素電
極ITO1は、薄膜トランジスタTFTと接続される端
部と反対側の端部において、隣りの走査信号線GLと重
なるように形成されている。この重ね合わせは、図1、
図3からも明らかなように、透明画素電極ITO1を一
方の電極PL2とし、隣りの走査信号線GLを他方の電
極PL1とする保持容量素子(静電容量素子)Caddを
構成する。この保持容量素子Caddの誘電体膜は、薄膜
トランジスタTFTのゲート絶縁膜として使用される絶
縁膜GIおよび陽極酸化膜AOFで構成されている。
(Structure of Storage Capacitance Element Cadd) The transparent pixel electrode ITO1 is formed so as to overlap an adjacent scanning signal line GL at an end opposite to the end connected to the thin film transistor TFT. This superposition is shown in FIG.
As is clear from FIG. 3, a storage capacitance element (capacitance element) Cadd having the transparent pixel electrode ITO1 as one electrode PL2 and the adjacent scanning signal line GL as the other electrode PL1 is formed. The dielectric film of the storage capacitor Cadd is composed of an insulating film GI used as a gate insulating film of the thin film transistor TFT and an anodic oxide film AOF.

【0058】保持容量素子Caddは、図5からも明らか
なように、走査信号線GLの第2導電膜g2の幅を広げ
た部分に形成されている。なお、映像信号線DLと交差
する部分の第2導電膜g2は映像信号線DLとの短絡の
確率を小さくするため細くされている。
As is apparent from FIG. 5, the storage capacitance element Cadd is formed in a portion of the scanning signal line GL where the width of the second conductive film g2 is increased. Note that the portion of the second conductive film g2 that intersects with the video signal line DL is thinned in order to reduce the probability of a short circuit with the video signal line DL.

【0059】保持容量素子Caddの電極PL1の段差部
において透明画素電極ITO1が断線しても、その段差
をまたがるように形成された第2導電膜d2および第3
導電膜d3で構成された島領域によってその不良は補償
される。
Even if the transparent pixel electrode ITO1 breaks at the step of the electrode PL1 of the storage capacitor Cadd, the second conductive film d2 and the third conductive film d2 are formed so as to extend over the step.
The defect is compensated for by the island region constituted by the conductive film d3.

【0060】(表示装置全体等価回路)表示マトリクス
部の等価回路とその周辺回路の結線図を図11に示す。
同図は回路図ではあるが、実際の幾何学的配置に対応し
て描かれている。ARは複数の画素を二次元状に配列し
たマトリクス・アレイである。
(Equivalent Circuit of the Entire Display Device) FIG. 11 shows a connection diagram of an equivalent circuit of the display matrix portion and its peripheral circuits.
Although the figure is a circuit diagram, it is drawn corresponding to an actual geometric arrangement. AR is a matrix array in which a plurality of pixels are two-dimensionally arranged.

【0061】図中、Xは映像信号線DLを意味し、添字
G、BおよびRがそれぞれ緑、青および赤画素に対応し
て付加されている。Yは走査信号線GLを意味し、添字
1,2,3,…,endは走査タイミングの順序に従って
付加されている。
In the figure, X indicates a video signal line DL, and suffixes G, B and R are added corresponding to green, blue and red pixels, respectively. Y indicates the scanning signal line GL, and the suffixes 1, 2, 3,..., End are added according to the order of the scanning timing.

【0062】映像信号線X(添字省略)は交互に上側
(または奇数)映像信号駆動回路He、下側(または偶
数)映像信号駆動回路Hoに接続されている。
The video signal lines X (subscripts omitted) are alternately connected to the upper (or odd) video signal drive circuit He and the lower (or even) video signal drive circuit Ho.

【0063】走査信号線Y(添字省略)は垂直走査回路
Vに接続されている。
The scanning signal line Y (subscript omitted) is connected to the vertical scanning circuit V.

【0064】SUPは1つの電圧源から複数の分圧した
安定化された電圧源を得るための電源回路やホスト(上
位演算処理装置)からのCRT(陰極線管)用の情報を
TFT液晶表示装置用の情報に交換する回路を含む回路
である。
The SUP uses a TFT liquid crystal display device to transmit information for a CRT (cathode ray tube) from a power supply circuit for obtaining a plurality of divided and stabilized voltage sources from one voltage source or a host (upper processing unit). This is a circuit that includes a circuit that exchanges information for use.

【0065】(保持容量素子Caddの等価回路とその動
作)図1に示される画素の等価回路を図12に示す。図
12において、Cgsは薄膜トランジスタTFTのゲート
電極GTとソース電極SD1との間に形成される寄生容
量である。寄生容量Cgsの誘電体膜は絶縁膜GIおよび
陽極酸化膜AOFである。Cpixは透明画素電極ITO
1(PIX)と共通透明画素電極ITO2(COM)と
の間に形成される液晶容量である。液晶容量Cpixの誘
電体膜は液晶LC、保護膜PSV1および配向膜ORI
1、ORI2である。Vlcは中点電位である。
(Equivalent Circuit of Storage Capacitor Cadd and Its Operation) FIG. 12 shows an equivalent circuit of the pixel shown in FIG. In FIG. 12, Cgs is a parasitic capacitance formed between the gate electrode GT and the source electrode SD1 of the thin film transistor TFT. The dielectric film of the parasitic capacitance Cgs is the insulating film GI and the anodic oxide film AOF. Cpix is a transparent pixel electrode ITO
1 (PIX) and a liquid crystal capacitance formed between the common transparent pixel electrode ITO2 (COM). The dielectric film of the liquid crystal capacitor Cpix is a liquid crystal LC, a protective film PSV1, and an alignment film ORI.
1, ORI2. Vlc is a midpoint potential.

【0066】保持容量素子Caddは、薄膜トランジスタ
TFTがスイッチングするとき、中点電位(画素電極電
位)Vlcに対するゲート電位変化ΔVgの影響を低減す
るように働く。この様子を式で表すと、次式のようにな
る。
The storage capacitance element Cadd functions to reduce the influence of the gate potential change ΔVg on the midpoint potential (pixel electrode potential) Vlc when the thin film transistor TFT switches. This situation is expressed by the following equation.

【0067】 ΔVlc={Cgs/(Cgs+Cadd+Cpix)}×ΔVg ここで、ΔVlcはΔVgによる中点電位の変化分を表わ
す。この変化分ΔVlcは液晶LCに加わる直流成分の原
因となるが、保持容量Caddを大きくすればする程、そ
の値を小さくすることができる。また、保持容量素子C
addは放電時間を長くする作用もあり、薄膜トランジス
タTFTがオフした後の映像情報を長く蓄積する。液晶
LCに印加される直流成分の低減は、液晶LCの寿命を
向上し、液晶表示画面の切り替え時に前の画像が残るい
わゆる焼き付きを低減することができる。
ΔVlc = {Cgs / (Cgs + Cadd + Cpix)} × ΔVg where ΔVlc represents a change in the midpoint potential due to ΔVg. The change ΔVlc causes a DC component applied to the liquid crystal LC, but the value can be reduced as the storage capacitance Cadd is increased. Further, the holding capacitance element C
The add function has a function of prolonging the discharge time, and stores video information after the thin film transistor TFT is turned off for a long time. The reduction of the DC component applied to the liquid crystal LC improves the life of the liquid crystal LC, and can reduce so-called burn-in in which a previous image remains when the liquid crystal display screen is switched.

【0068】前述したように、ゲート電極GTはi型半
導体層ASを完全に覆うよう大きくされている分、ソー
ス電極SD1、ドレイン電極SD2とのオーバラップ面
積が増え、従って寄生容量Cgsが大きくなり、中点電位
Vlcはゲート(走査)信号Vgの影響を受け易くなると
いう逆効果が生じる。しかし、保持容量素子Caddを設
けることによりこのデメリットも解消することができ
る。
As described above, since the gate electrode GT is made large so as to completely cover the i-type semiconductor layer AS, the area of overlap with the source electrode SD1 and the drain electrode SD2 increases, and therefore the parasitic capacitance Cgs increases. The midpoint potential Vlc has an adverse effect of being easily affected by the gate (scan) signal Vg. However, this disadvantage can be eliminated by providing the storage capacitor Cadd.

【0069】保持容量素子Caddの保持容量は、画素の
書込特性から、液晶容量Cpixに対して4〜8倍(4・C
pix<Cadd<8・Cpix)、寄生容量Cgsに対して8〜3
2倍(8・Cgs<Cadd<32・Cgs)程度の値に設定す
る。
The storage capacitance of the storage capacitor Cadd is 4 to 8 times (4 · C) the liquid crystal capacitance Cpix due to the writing characteristics of the pixel.
pix <Cadd <8 · Cpix), 8 to 3 for the parasitic capacitance Cgs
The value is set to about twice (8 · Cgs <Cadd <32 · Cgs).

【0070】(保持容量素子Cadd電極線の結線方法)
保持容量電極線としてのみ使用される初段の走査信号線
GL(Y0)は、図11に示すように、共通透明画素電
極ITO2(Vcom)と同じ電位にする。図18の例で
は、初段の走査信号線は端子GT0、引出線INT、端
子DT0及び外部配線を通じて共通電極COMに短絡さ
れる。或いは、初段の保持容量電極線Y0は最終段の走
査信号線Yendに接続、Vcom以外の直流電位点(交流接
地点)に接続するかまたは垂直走査回路Vから1つ余分
に走査パルスY0を受けるように接続してもよい。
(Method of connecting the storage capacitor element Cadd electrode line)
The first-stage scanning signal line GL (Y 0 ) used only as the storage capacitor electrode line is set to the same potential as the common transparent pixel electrode ITO2 (Vcom), as shown in FIG. In the example of FIG. 18, the first-stage scanning signal line is short-circuited to the common electrode COM through the terminal GT0, the lead line INT, the terminal DT0, and the external wiring. Alternatively, the first-stage storage capacitor electrode line Y 0 is connected to the last-stage scanning signal line Yend, connected to a DC potential point (AC ground point) other than Vcom, or one extra scanning pulse Y 0 from the vertical scanning circuit V. May be connected to receive the same.

【0071】(外部回路との接続構造)図21は走査信
号駆動回路Vや映像信号駆動回路He,Hoを構成す
る、集積回路チップCHIがフレキシブル配線基板(通
称TAB、Tape Automated Bonding)に搭載されたテー
プキャリアパッケージTCPの断面構造を示す図であ
り、図22はそれを液晶表示パネルの、本例では映像信
号回路用端子DTMに接続した状態を示す要部断面図で
ある。
(Connection Structure with External Circuit) FIG. 21 shows an integrated circuit chip CHI constituting the scanning signal driving circuit V and the video signal driving circuits He and Ho mounted on a flexible wiring board (TAB, Tape Automated Bonding). FIG. 22 is a cross-sectional view of a main part of a liquid crystal display panel, in this example, connected to a video signal circuit terminal DTM of the liquid crystal display panel.

【0072】同図において、TTBは集積回路CHIの
入力端子・配線部であり、TTMは集積回路CHIの出
力端子・配線部であり、例えばCuから成り、それぞれ
の内側の先端部(通称インナーリード)には集積回路C
HIのボンディングパッドPADがいわゆるフェースダ
ウンボンディング法により接続される。端子TTB,T
TMの外側の先端部(通称アウターリード)はそれぞれ
半導体集積回路チップCHIの入力及び出力に対応し、
半田付け等によりCRT/TFT変換回路・電源回路S
UPに、異方性導電膜ACFによって液晶表示パネルP
NLに接続される。電気的にはパッケージTCPの端子
TTMとパネルPNL側の外部接続端子DTM(GT
M)とが導通することで、集積回路CHIからの信号
が、パネルPNLに供給される。さらに、図9、図10
に示すように外部接続端子DTM(GTM)は、導電層
が露出した電気的接続部だけではなく、導電層が保護膜
PSV1に覆われた部分とからなるが、外部接続端子D
TM(GTM)は異方性導電膜ACFを介し、パッケー
ジTCPの端子TTMと、導電層が露出した電気的接続
部および導電層が保護膜PSV1に覆われた部分とで接
続される。このように、パッケージTCPは、その先端
部がパネルPNL側の接続端子DTMを露出した保護膜
PSV1を覆うようにパネルに接続されており、従っ
て、外部接続端子DTM(GTM)は保護膜PSV1か
パッケージTCPの少なくとも一方で覆われるので電触
に対して強くなる。
In the figure, TTB is an input terminal / wiring portion of the integrated circuit CHI, and TTM is an output terminal / wiring portion of the integrated circuit CHI, which is made of, for example, Cu. ) Is the integrated circuit C
The HI bonding pads PAD are connected by a so-called face-down bonding method. Terminal TTB, T
The outer ends (commonly called outer leads) of the TM correspond to the input and output of the semiconductor integrated circuit chip CHI, respectively.
CRT / TFT conversion circuit / power supply circuit S by soldering
A liquid crystal display panel P is formed on the UP by using an anisotropic conductive film ACF.
NL. Electrically terminals of package TCP
TTM and external connection terminal DTM (GT
M) is electrically connected to the signal from the integrated circuit CHI.
Is supplied to the panel PNL. 9 and FIG.
As shown in the figure, the external connection terminal DTM (GTM)
The conductive layer is not only the exposed electrical connection but also the protective layer
PSV1 and the external connection terminal D
TM (GTM) is packaged via anisotropic conductive film ACF.
Electrical connection with terminal TTM of di-TCP and conductive layer exposed
Part and the part where the conductive layer is covered with the protective film PSV1.
Continued. As described above, the package TCP is connected to the panel so that the tip thereof covers the protection film PSV1 exposing the connection terminal DTM on the panel PNL side. Therefore, the external connection terminal DTM (GTM) is connected to the protection film PSV1. Since at least one of the package TCPs is covered, the package TCP is resistant to electric contact.

【0073】BF1はポリイミド等からなるベースフィ
ルムであり、SRSは半田付けの際半田が余計なところ
へつかないようにマスクするためのソルダレジスト膜で
ある。シールパターンSLの外側の上下ガラス基板の隙
間は洗浄後エポキシ樹脂EPX等により保護され、パッ
ケージTCPと上側基板SUB2の間には更にシリコー
ン樹脂SILが充填され保護が多重化されている。
BF1 is a base film made of polyimide or the like, and SRS is a solder resist film for masking so that solder does not stick to unnecessary portions during soldering. The gap between the upper and lower glass substrates outside the seal pattern SL is washed and protected by an epoxy resin EPX or the like, and the space between the package TCP and the upper substrate SUB2 is further filled with a silicone resin SIL to multiplex protection.

【0074】(製造方法)つぎに、上述した液晶表示装
置の基板SUB1側の製造方法について図13〜図15
を参照して説明する。なお同図において、中央の文字は
工程名の略称であり、左側は図2に示す画素部分、右側
は図9に示すゲート端子付近の断面形状でみた加工の流
れを示す。工程Dを除き工程A〜工程Iは各写真処理に
対応して区分けしたもので、各工程のいずれの断面図も
写真処理後の加工が終わりフォトレジストを除去した段
階を示している。なお、写真処理とは本説明ではフォト
レジストの塗布からマスクを使用した選択露光を経てそ
れを現像するまでの一連の作業を示すものとし、繰返し
の説明は避ける。以下区分けした工程に従って、説明す
る。
(Manufacturing Method) Next, a method of manufacturing the liquid crystal display device on the substrate SUB1 side will be described with reference to FIGS.
This will be described with reference to FIG. In the same figure, the characters at the center are abbreviations of the process names, and the left side shows the flow of processing viewed from the cross-sectional shape near the gate terminal shown in FIG. Except for the process D, the processes A to I are classified according to the respective photographic processes, and any cross-sectional view of each process shows a stage where the processing after the photographic process is completed and the photoresist is removed. In the present description, photographic processing refers to a series of operations from application of a photoresist to selective exposure using a mask to development thereof, and a repeated description will be omitted. A description will be given below according to the divided steps.

【0075】工程A、図13 7059ガラス(商品名)からなる下部透明ガラス基板
SUB1の両面に酸化シリコン膜SIOをディップ処理
により設けたのち、500℃、60分間のベークを行な
う。下部透明ガラス基板SUB1上に膜厚が1100Å
のクロムからなる第1導電膜g1をスパッタリングによ
り設け、写真処理後、エッチング液として硝酸第2セリ
ウムアンモニウム溶液で第1導電膜g1を選択的にエッ
チングする。それによって、ゲート端子GTM、ドレイ
ン端子DTM、ゲート端子GTMを接続する陽極酸化バ
スラインSHg、ドレイン端子DTMを短絡するバスラ
インSHd、陽極酸化バスラインSHgに接続された陽
極酸化パッド(図示せず)を形成する。
Step A, FIG. 13 After a silicon oxide film SIO is provided on both surfaces of a lower transparent glass substrate SUB1 made of 7059 glass (trade name) by dipping, baking is performed at 500 ° C. for 60 minutes. The film thickness is 1100Å on the lower transparent glass substrate SUB1.
The first conductive film g1 made of chromium is provided by sputtering, and after the photographic processing, the first conductive film g1 is selectively etched with a ceric ammonium nitrate solution as an etchant. Thereby, the gate terminal GTM, the drain terminal DTM, the anodized bus line SHg for connecting the gate terminal GTM, the bus line SHd for short-circuiting the drain terminal DTM, and the anodized pad connected to the anodized bus line SHg (not shown) To form

【0076】工程B、図13 膜厚が2800ÅのAl−Pd、Al−Si、Al−S
i−Ti、Al−Si−Cu等からなる第2導電膜g2
をスパッタリングにより設ける。写真処理後、リン酸と
硝酸と氷酢酸との混酸液で第2導電膜g2を選択的にエ
ッチングする。
Step B, FIG. 13 Al-Pd, Al-Si, Al-S having a thickness of 2800 °
Second conductive film g2 made of i-Ti, Al-Si-Cu, or the like
Is provided by sputtering. After the photographic processing, the second conductive film g2 is selectively etched with a mixed acid solution of phosphoric acid, nitric acid, and glacial acetic acid.

【0077】工程C、図13 写真処理後(前述した陽極酸化マスクAO形成後)、3
%酒石酸をアンモニアによりPH6.25±0.05に調
整した溶液をエチレングリコール液で1:9に稀釈した
液からなる陽極酸化液中に基板SUB1を浸漬し、化成
電流密度が0.5mA/cm2になるように調整する(定電流化
成)。次に所定のAl23膜厚が得られるのに必要な化
成電圧125Vに達するまで陽極酸化を行う。その後こ
の状態で数10分保持することが望ましい(定電圧化
成)。これは均一なAl23膜を得る上で大事なことで
ある。それによって、導電膜g2を陽極酸化され、走査
信号線GL、ゲート電極GTおよび電極PL1上に膜厚
が1800Åの陽極酸化膜AOFが形成される 工程D、図14 プラズマCVD装置にアンモニアガス、シランガス、窒
素ガスを導入して、膜厚が2000Åの窒化Si膜を設
け、プラズマCVD装置にシランガス、水素ガスを導入
して、膜厚が2000Åのi型非晶質Si膜を設けたの
ち、プラズマCVD装置に水素ガス、ホスフィンガスを
導入して、膜厚が300ÅのN(+)型非晶質Si膜を設
ける。
Step C, FIG. 13 After photo processing (after the formation of the anodic oxidation mask AO described above), 3
The substrate SUB1 is immersed in an anodic oxidation solution consisting of a solution prepared by diluting a solution obtained by adjusting the pH of the solution to 6.25 ± 0.05% with ammonia by using an ethylene glycol solution at a ratio of 1: 9, and the formation current density is 0.5 mA / cm. 2 so as to adjust (constant current Kasei). Next, anodic oxidation is performed until the formation voltage 125 V necessary for obtaining a predetermined Al 2 O 3 film thickness is reached. Thereafter, it is desirable to hold this state for several tens of minutes (constant voltage formation). This is important for obtaining a uniform Al 2 O 3 film. Thereby, the conductive film g2 is anodized to form an anodic oxide film AOF having a thickness of 1800 ° on the scanning signal line GL, the gate electrode GT, and the electrode PL1. Step D, FIG. After introducing a nitrogen gas, a 2000-nm thick Si nitride film is provided. A silane gas and a hydrogen gas are introduced into a plasma CVD apparatus to provide a 2000-cm thick i-type amorphous Si film. Hydrogen gas and phosphine gas are introduced into the CVD apparatus to form an N (+) type amorphous Si film having a thickness of 300 °.

【0078】工程E、図14 写真処理後、ドライエッチングガスとしてSF6、CC
4を使用してN(+)型非晶質Si膜、i型非晶質Si
膜を選択的にエッチングすることにより、i型半導体層
ASの島を形成する。
Step E, FIG. 14 After photographic processing, SF 6 , CC
Using l 4 , N (+) type amorphous Si film, i type amorphous Si
By selectively etching the film, islands of the i-type semiconductor layer AS are formed.

【0079】工程F、図14 写真処理後、ドライエッチングガスとしてSF6を使用
して、窒化Si膜を選択的にエッチングする。
Step F, FIG. 14 After the photo processing, the Si nitride film is selectively etched using SF 6 as a dry etching gas.

【0080】工程G、図15 膜厚が1400ÅのITO膜からなる第1導電膜d1を
スパッタリングにより設ける。写真処理後、エッチング
液として塩酸と硝酸との混酸液で第1導電膜d1を選択
的にエッチングすることにより、ゲート端子GTM、ド
レイン端子DTMの最上層および透明画素電極ITO1
を形成する。
Step G, FIG. 15 A first conductive film d1 made of an ITO film having a thickness of 1400 ° is provided by sputtering. After the photographic processing, the first conductive film d1 is selectively etched with a mixed acid solution of hydrochloric acid and nitric acid as an etchant, thereby forming the uppermost layer of the gate terminal GTM and the drain terminal DTM and the transparent pixel electrode ITO1.
To form

【0081】工程H、図15 膜厚が600ÅのCrからなる第2導電膜d2をスパッ
タリングにより設け、さらに膜厚が4000ÅのAl−
Pd、Al−Si、Al−Si−Ti、Al−Si−C
u等からなる第3導電膜d3をスパッタリングにより設
ける。写真処理後、第3導電膜d3を工程Bと同様な液
でエッチングし、第2導電膜d2を工程Aと同様な液で
エッチングし、映像信号線DL、ソース電極SD1、ド
レイン電極SD2を形成する。つぎに、ドライエッチン
グ装置にCCl4、SF6を導入して、N(+)型非晶質S
i膜をエッチングすることにより、ソースとドレイン間
のN(+)型半導体層d0を選択的に除去する。
Step H, FIG. 15 A second conductive film d2 made of Cr having a thickness of 600 .ANG. Is provided by sputtering, and a second conductive film d2 having a thickness of 4000 .ANG.
Pd, Al-Si, Al-Si-Ti, Al-Si-C
A third conductive film d3 made of u or the like is provided by sputtering. After the photographic processing, the third conductive film d3 is etched with the same liquid as in the step B, and the second conductive film d2 is etched with the same liquid as in the step A to form the video signal line DL, the source electrode SD1, and the drain electrode SD2. I do. Next, CCl 4 and SF 6 are introduced into a dry etching apparatus to form an N (+) type amorphous S
By etching the i film, the N (+) type semiconductor layer d0 between the source and the drain is selectively removed.

【0082】工程I、図15 プラズマCVD装置にアンモニアガス、シランガス、窒
素ガスを導入して、膜厚が1μmの窒化Si膜を設け
る。写真処理後、ドライエッチングガスとしてSF6
使用した写真蝕刻技術で窒化Si膜を選択的にエッチン
グすることによって、保護膜PSV1を形成する。
Step I, FIG. 15 An ammonia gas, a silane gas, and a nitrogen gas are introduced into a plasma CVD apparatus to form a 1 μm-thick Si nitride film. After the photo processing, the protective film PSV1 is formed by selectively etching the Si nitride film by a photo etching technique using SF 6 as a dry etching gas.

【0083】(変形例)前述の実施例では、保護膜PS
V1はマトリクスARの全体に亘って形成されている
が、マトリクス内では保護膜PSV1はトランジスタ部
のみ覆うようドット状にしたり、電圧の利用率を高める
ため画素電極ITO1部のみ除去した、丁度遮光膜BM
に似た格子状のパターンに形成しても良い。
(Modification) In the above embodiment, the protective film PS
Although V1 is formed over the entire matrix AR, in the matrix, the protective film PSV1 is formed in a dot shape so as to cover only the transistor portion, or just the light-shielding film is removed where only the pixel electrode ITO1 portion is removed in order to increase the voltage utilization rate. BM
May be formed in a lattice-like pattern similar to.

【0084】[0084]

【発明の効果】上記本発明の実施例によれば、Alを含
む外部接続端子部DTMへの引出配線の導電層d3がシ
ール部SLの内側に留められているので、また外部接続
端子DTM,GTMは保護膜PSV1かベースフィルム
BF1の少なくとも一方で覆われているため電触が起き
にくい。
According to the embodiment of the present invention, since the conductive layer d3 of the lead-out line to the external connection terminal portion DTM containing Al is fixed inside the seal portion SL, the external connection terminals DTM, Since the GTM is covered with at least one of the protective film PSV1 and the base film BF1, contact is unlikely to occur.

【図面の簡単な説明】[Brief description of the drawings]

【図1】この発明を適用したアクティブ・マトリックス
方式のカラー液晶表示装置の液晶表示部の一画素とその
周辺を示す要部平面図である。
FIG. 1 is a plan view of a principal part showing one pixel of a liquid crystal display unit and its periphery in an active matrix type color liquid crystal display device to which the present invention is applied.

【図2】図1の2−2切断線における1画素とその周辺
を示す断面図である。
FIG. 2 is a cross-sectional view showing one pixel and a periphery thereof taken along a cutting line 2-2 in FIG. 1;

【図3】図1の3−3切断線における付加容量Caddの
断面図である。
FIG. 3 is a sectional view of the additional capacitance Cadd taken along section line 3-3 in FIG. 1;

【図4】図1に示す画素を複数配置した液晶表示部の要
部平面図である。
FIG. 4 is a plan view of a main part of a liquid crystal display unit in which a plurality of pixels shown in FIG. 1 are arranged.

【図5】図1に示す画素の層g2,ASのみを描いた平
面図である。
FIG. 5 is a plan view illustrating only layers g2 and AS of the pixel illustrated in FIG. 1;

【図6】図1に示す画素の層d1,d2,d3のみを描
いた平面図である。
FIG. 6 is a plan view illustrating only layers d1, d2, and d3 of the pixel illustrated in FIG. 1;

【図7】図1に示す画素の画素電極層、遮光膜およびカ
ラーフィルタ層のみを描いた平面図である。
FIG. 7 is a plan view illustrating only a pixel electrode layer, a light shielding film, and a color filter layer of the pixel illustrated in FIG.

【図8】図6に示す画素配列の画素電極層、遮光膜およ
びカラーフィルタ層のみを描いた要部平面図である。
FIG. 8 is a plan view of an essential part showing only a pixel electrode layer, a light shielding film, and a color filter layer of the pixel array shown in FIG.

【図9】ゲート端子GTMとゲート配線GLの接続部近
辺を示す平面と断面の図である。
FIG. 9 is a plan view and a cross-sectional view showing the vicinity of a connection portion between a gate terminal GTM and a gate wiring GL.

【図10】ドレイン端子DTMと映像信号線DLとの接
続部付近を示す平面と断面の図である。
FIG. 10 is a plan view and a sectional view showing the vicinity of a connection portion between a drain terminal DTM and a video signal line DL.

【図11】アクティブ・マトリックス方式のカラー液晶
表示装置の液晶表示部を示す等価回路図である。
FIG. 11 is an equivalent circuit diagram showing a liquid crystal display unit of an active matrix type color liquid crystal display device.

【図12】図1に示す画素の等価回路図である。FIG. 12 is an equivalent circuit diagram of the pixel shown in FIG.

【図13】基板SUB1側の工程A〜Cの製造工程を示
す画素部とゲート端子部の断面図のフローチャートであ
る。
FIG. 13 is a flowchart of a cross-sectional view of a pixel portion and a gate terminal portion showing a manufacturing process of processes A to C on the substrate SUB1 side.

【図14】基板SUB1側の工程D〜Fの製造工程を示
す画素部とゲート端子部の断面図のフローチャートであ
る。
FIG. 14 is a flowchart of a cross-sectional view of a pixel portion and a gate terminal portion showing a manufacturing process of processes D to F on the substrate SUB1 side.

【図15】基板SUB1側の工程G〜Iの製造工程を示
す画素部とゲート端子部の断面図のフローチャートであ
る。
FIG. 15 is a flowchart of a cross-sectional view of a pixel portion and a gate terminal portion showing a manufacturing process of processes GI on the substrate SUB1 side.

【図16】表示パネルのマトリクス周辺部の構成を説明
するための平面図である。
FIG. 16 is a plan view illustrating a configuration of a matrix peripheral portion of a display panel.

【図17】図16の周辺部をやや誇張し更に具体的に説
明するためのパネル平面図である。
FIG. 17 is a panel plan view for explaining in more detail the peripheral part of FIG. 16 in a slightly exaggerated manner.

【図18】上下基板の電気的接続部を含む表示パネルの
角部の拡大平面図である。
FIG. 18 is an enlarged plan view of a corner portion of the display panel including an electrical connection portion of the upper and lower substrates.

【図19】マトリクスの画素部を中央に、両側にパネル
角付近と映像信号端子部付近を示す断面図である。
FIG. 19 is a cross-sectional view showing the vicinity of a panel corner and the vicinity of a video signal terminal on both sides with the pixel portion of the matrix in the center.

【図20】左側に走査信号端子、右側に外部接続端子の
無いパネル縁部分を示す断面図である。
FIG. 20 is a cross-sectional view showing a scanning signal terminal on the left side and a panel edge portion without an external connection terminal on the right side.

【図21】駆動回路を構成する集積回路チップCHIが
フレキシブル配線基板に搭載されたテープキャリアパッ
ケージTCPの断面構造を示す図である。
FIG. 21 is a diagram showing a cross-sectional structure of a tape carrier package TCP in which an integrated circuit chip CHI constituting a drive circuit is mounted on a flexible wiring board.

【図22】テープキャリアパッケージTCPを液晶表示
パネルPNLの映像信号回路用端子DTMに接続した状
態を示す要部断面図である。
FIG. 22 is a fragmentary cross-sectional view showing a state where the tape carrier package TCP is connected to a video signal circuit terminal DTM of the liquid crystal display panel PNL.

【符号の説明】[Explanation of symbols]

SUB…透明ガラス基板、GL…走査信号線、DL…映
像信号線 GI…絶縁膜、GT…ゲート電極、AS…i型半導体層 SD…ソース電極またはドレイン電極、PSV…保護
膜、BM…遮光膜 LC…液晶、TFT…薄膜トランジスタ、ITO…透明
画素電極 g、d…導電膜、Cadd…保持容量素子、AOF…陽極
酸化膜 AO…陽極酸化マスク、GTM…ゲート端子、DTM…
ドレイン端子
SUB: transparent glass substrate, GL: scanning signal line, DL: video signal line GI: insulating film, GT: gate electrode, AS: i-type semiconductor layer SD: source electrode or drain electrode, PSV: protective film, BM: light shielding film LC: liquid crystal, TFT: thin film transistor, ITO: transparent pixel electrode g, d: conductive film, Cadd: storage capacitor element, AOF: anodized film AO: anodized mask, GTM: gate terminal, DTM ...
Drain terminal

───────────────────────────────────────────────────── フロントページの続き (56)参考文献 特開 昭64−19324(JP,A) 特開 平2−115825(JP,A) (58)調査した分野(Int.Cl.7,DB名) G02F 1/1345 G02F 1/1343 G02F 1/1362 G02F 1/1333 ────────────────────────────────────────────────── ─── Continuation of the front page (56) References JP-A-64-19324 (JP, A) JP-A-2-115825 (JP, A) (58) Fields investigated (Int. Cl. 7 , DB name) G02F 1/1345 G02F 1/1343 G02F 1/1362 G02F 1/1333

Claims (5)

(57)【特許請求の範囲】(57) [Claims] 【請求項1】画素電極と該画素電極と薄膜トランジスタ
とを有する画素を複数個形成したマトリクス部を備えた
第1の基板と、 上記第1の基板に対向する第2の基板と、 液晶層と、 上記第1及び第2の基板間に上記液晶層を閉じ込めるよ
うに上記マトリクス部の周辺に設けられるシールパター
ンと、 上記第1の基板の周辺部に設けられた複数の外部接続端
子と、 上記薄膜トランジスタに信号を供給する複数の信号線
と、 上記外部接続端子と上記信号線の各々を接続する複数の
引出配線と、 上記外部接続端子に接続され上記信号を供給する外部回
路とを具備して成り、上記外部回路は上記外部接続端子と接続される端子部と
端子部端部とを有し、 上記引出配線は第1の導電層からなり、 上記液晶層が閉
じ込められたシールパターンの内側から外側に跨って形
成され、 上記シールパターンの外側で上記引出配線は保護膜で覆
われ、 上記外部接続端子は第1の導電層が上記保護膜で覆われ
た第1の接続部と、上記第1の導電層に第2の導電層で
ある透明導電膜が重なった第2の接続部とを有し、上記外部接続端子 と上記外部回路との接続は、上記第2の接続部と上記外部回路の端子部とが接続さ
れ、 上記第1の接続部と上記外部回路の端子部端部とが重な
ことを特徴とする液晶表示装置。
1. A pixel electrode, said pixel electrode and a thin film transistor
And a matrix portion formed with a plurality of pixels having
A first substrate, a second substrate facing the first substrate, a liquid crystal layer, and confining the liquid crystal layer between the first and second substrates.
Seal putters provided around the matrix section
And a plurality of external connection terminals provided on the periphery of the first substrate.
And a plurality of transistors for supplying a signal to the thin film transistor.Signal line
And the external connection terminal and theSignal lineMultiple connecting each of
Lead wiring and an external circuit connected to the external connection terminal and supplying the signal
And a road,The external circuit has a terminal portion connected to the external connection terminal.
Having a terminal end, The lead wiring is made of a first conductive layer, The liquid crystal layer is closed
Formed from inside to outside of the sealed seal pattern
Outside of the seal pattern, and the lead wiring is covered with a protective film.
The external connection terminal isA first conductive layer covered with the protective film;
A first connection part, and a second conductive layer on the first conductive layer.
A second connection portion where a certain transparent conductive film overlaps;Has,External connection terminal And the connection with the external circuit,The second connection part is connected to the terminal part of the external circuit.
And The first connection portion and the terminal end of the external circuit overlap each other.
To A liquid crystal display device characterized by the above-mentioned.
【請求項2】複数の画素を有する画素部を備えた第1の
基板と、 上記第1の基板に対向する第2の基板と、 液晶層と、 上記画素部の周辺に設けられるシールパターンと、 上記第1の基板の周辺部に設けられた複数の外部接続端
子と、 上記画素部に設けられた複数の信号配線と、 上記外部接続端子と上記信号配線を接続する複数の引出
配線と、 上記外部接続端子に接続されるフレキシブル回路基板と
を具備して成り、上記フレキシブル回路基板は上記外部接続端子と接続さ
れる端子部と端子部端部とを有し、 上記引出配線は第1の導電層からなり、 シールパターン
をはさみ画素部側と外部接続端子側とに形成され、 上記外部接続端子側で上記引出配線は保護膜で覆われ、 上記外部接続端子は第1の導電層が上記保護膜で覆われ
第1の接続部と、上記第1の導電層に第2の導電層で
ある透明導電膜が重なった第2の接続部とを有し、上記外部接続端子 と上記フレキシブル回路基板との接続
は、上記第2の接続部と上記外部回路の端子部とが接続さ
上記第1の接続部と上記外部回路の端子部端部とが重な
ことを特徴とする液晶表示装置。
2. A first device comprising a pixel portion having a plurality of pixels.
A substrate, a second substrate facing the first substrate, a liquid crystal layer, a seal pattern provided around the pixel portion, and a plurality of external connection terminals provided around the first substrate.
A plurality of signal lines provided in the pixel portion; and a plurality of leads for connecting the external connection terminals and the signal lines.
Wiring, a flexible circuit board connected to the external connection terminal, and
ComprisingThe flexible circuit board is connected to the external connection terminals.
Terminal portion and a terminal portion end portion, The lead wiring is made of a first conductive layer, Seal pattern
Are formed on the pixel portion side and the external connection terminal side, the lead-out wiring is covered with a protective film on the external connection terminal side, and the external connection terminal isFirstThe conductive layer is covered with the above protective film.
WasA first connection part, a second conductive layer on the first conductive layer,
A second connection portion where a certain transparent conductive film overlaps;Has,External connection terminal And connection with the above flexible circuit board
IsThe second connection part is connected to the terminal part of the external circuit.
Re ,The first connection portion and the terminal end of the external circuit overlap each other.
To A liquid crystal display device characterized by the above-mentioned.
【請求項3】画素電極と該画素電極と薄膜トランジスタ
とを有する画素を複数個形成したマトリクス部を備えた
第1の基板と、 上記第1の基板に対向する第2の基板と、 液晶層と、 上記第1及び第2の基板間に上記液晶層を閉じ込めるよ
うに上記マトリクス部の周辺に設けられるシールパター
ンと、 上記第1の基板の周辺部に設けられた複数の外部接続端
子と、 上記薄膜トランジスタに信号を供給する複数の信号線
と、 上記外部接続端子と上記信号線の各々を接続する複数の
引出配線と、 上記外部接続端子に接続され上記信号を供給する外部回
路が搭載されたフレキシブル回路基板とを具備して成
り、上記外部回路は上記外部接続端子と接続される端子部と
端子部端部とを有し、 上記引出配線は第1の導電層と第2の導電層とからな
り、上記液晶層が閉じ込められたシールパターンの内側
から外側に跨って形成され、 上記シールパターンの外側で上記引出配線の第1の導電
層は保護膜で覆われ、 上記外部接続端子は第1の導電層が上記保護膜で覆われ
第1の接続部と、上 記第1の導電層に第2の導電層で
ある透明導電膜が重なった第2の接続部とを有し、上記外部接続端子 と上記フレキシブル回路基板との接続
は、上記第2の接続部と上記フレキシブル回路基板の端子部
とが接続され上記第1の接続部と上記フレキシブル回路基板の端子部
端部とが重なる ことを特徴とする液晶表示装置。
3. A pixel electrode, said pixel electrode and a thin film transistor
And a matrix portion formed with a plurality of pixels having
A first substrate, a second substrate facing the first substrate, a liquid crystal layer, and confining the liquid crystal layer between the first and second substrates.
Seal putters provided around the matrix section
And a plurality of external connection terminals provided on the periphery of the first substrate.
And a plurality of transistors for supplying a signal to the thin film transistor.Signal line
And the external connection terminal and theSignal lineMultiple connecting each of
Lead wiring and an external circuit connected to the external connection terminal and supplying the signal
And a flexible circuit board on which the circuit is mounted.
AndThe external circuit has a terminal portion connected to the external connection terminal.
Having a terminal end,  The lead wiring is composed of a first conductive layer and a second conductive layer.
Inside the seal pattern where the liquid crystal layer is confined.
And the first conductive material of the lead-out wiring outside the seal pattern.
The layer is covered with a protective film, and the external connection terminal is connected to the first conductive layer.LayerCovered with the above protective film
WasThe first connection and the top The first conductive layer and the second conductive layer
A second connection portion where a certain transparent conductive film overlaps;Has,External connection terminal And connection with the above flexible circuit board
IsThe second connection part and the terminal part of the flexible circuit board
Is connected to ,The first connection portion and a terminal portion of the flexible circuit board
Overlap with the end A liquid crystal display device characterized by the above-mentioned.
【請求項4】上記外部回路は駆動信号を供給する集積回4. The integrated circuit according to claim 1, wherein said external circuit supplies a drive signal.
路が搭載されたテープキャリアパッケージからなり、上Consists of a tape carrier package with
記外部回路の端部はフレキシブル回路基板の端部であるThe end of the external circuit is the end of the flexible circuit board
ことを特徴とする請求項1記載の液晶表示装置。The liquid crystal display device according to claim 1, wherein:
【請求項5】上記第1の導電層はクロム層からなること
を特徴とする請求項1乃至3記載の液晶表示装置。 【請求項6上記外部接続端子と上記フレキシブル回路基
板との接続は異方性導電膜で行われ、上記第1の接続部
と上記端子部端部との間に異方性導電膜を挟んで重なる
ことを特徴とする請求項1乃至3記載の液晶表示装置。
5. The method according to claim 1, wherein the first conductive layer comprises a chromium layer.
4. The liquid crystal display device according to claim 1, wherein: 6. The flexible circuit board according to claim 6, wherein the external connection terminal is connected to the flexible circuit board.
The connection to the plate is made by an anisotropic conductive film, and the first connection portion
Overlaps with the end of the terminal part with an anisotropic conductive film in between.
4. The liquid crystal display device according to claim 1, wherein:
JP04034743A 1992-02-21 1992-02-21 Liquid crystal display Expired - Lifetime JP3125411B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP04034743A JP3125411B2 (en) 1992-02-21 1992-02-21 Liquid crystal display

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP04034743A JP3125411B2 (en) 1992-02-21 1992-02-21 Liquid crystal display

Publications (2)

Publication Number Publication Date
JPH05232494A JPH05232494A (en) 1993-09-10
JP3125411B2 true JP3125411B2 (en) 2001-01-15

Family

ID=12422807

Family Applications (1)

Application Number Title Priority Date Filing Date
JP04034743A Expired - Lifetime JP3125411B2 (en) 1992-02-21 1992-02-21 Liquid crystal display

Country Status (1)

Country Link
JP (1) JP3125411B2 (en)

Families Citing this family (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5834327A (en) 1995-03-18 1998-11-10 Semiconductor Energy Laboratory Co., Ltd. Method for producing display device
JP3638656B2 (en) * 1995-03-18 2005-04-13 株式会社半導体エネルギー研究所 Display device and manufacturing method thereof
JP2001075118A (en) * 1999-09-07 2001-03-23 Seiko Epson Corp Liquid crystal device and production therefor, and electronic equipment
JP2001257350A (en) 2000-03-08 2001-09-21 Semiconductor Energy Lab Co Ltd Semiconductor device and its preparation method
JP2003098543A (en) * 2001-09-21 2003-04-03 Seiko Epson Corp Electro-optical panel, manufacturing method therefor, and electronic equipment
KR101006438B1 (en) * 2003-11-12 2011-01-06 삼성전자주식회사 Liquid crystal display
JP4387258B2 (en) * 2004-07-06 2009-12-16 株式会社半導体エネルギー研究所 Semiconductor integrated circuit and manufacturing method thereof
JP2008209931A (en) * 2008-03-12 2008-09-11 Semiconductor Energy Lab Co Ltd Liquid crystal display device
JP2016057616A (en) * 2014-09-05 2016-04-21 株式会社半導体エネルギー研究所 Display panel, input/output device, and data processor

Also Published As

Publication number Publication date
JPH05232494A (en) 1993-09-10

Similar Documents

Publication Publication Date Title
JP3184853B2 (en) Liquid crystal display
JP3205373B2 (en) Liquid crystal display
JPH07146481A (en) Liquid crystal display substrate
JPH11183904A (en) Liquid crystal display device
JPH06102534A (en) Thin-film transistor array
JP3125411B2 (en) Liquid crystal display
JP3272848B2 (en) Liquid crystal display device
JPH0794744A (en) Mis transistor
JPH06347825A (en) Liquid crystal display device and its production
JPH08190087A (en) Transparent insulating substrate for producing liquid crystal display panel and method for inspecting its various characteristics
JPH06250221A (en) Production of liquid crystal display substrate
JPH0720463A (en) Liquid crystal display device
JP4674293B2 (en) Manufacturing method of MOS transistor
JP3311838B2 (en) Liquid crystal display
JPH05224196A (en) Liquid crystal display device and its production
JPH06265869A (en) Substrate having black matrix and its production and liquid crystal display device
JPH0792489A (en) Liquid crystal display device
JPH06258667A (en) Liquid crystal display device
JPH0720487A (en) Liquid crystal display element
JPH06265919A (en) Liquid crystal display device
JPH06242465A (en) Liquid crystal display substrate
JPH0736052A (en) Substrate provided with al alloy layer as wiring layer and its production
JPH06308529A (en) Thin-film transistor substrate, liquid crystal display panel and liquid crystal display device
JPH06268218A (en) Manufacture of thin film transistor
JPH0720464A (en) Liquid crystal display device

Legal Events

Date Code Title Description
FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20071102

Year of fee payment: 7

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20081102

Year of fee payment: 8

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20091102

Year of fee payment: 9

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20101102

Year of fee payment: 10

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20101102

Year of fee payment: 10

S111 Request for change of ownership or part of ownership

Free format text: JAPANESE INTERMEDIATE CODE: R313121

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20101102

Year of fee payment: 10

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20111102

Year of fee payment: 11

S111 Request for change of ownership or part of ownership

Free format text: JAPANESE INTERMEDIATE CODE: R313115

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20111102

Year of fee payment: 11

R350 Written notification of registration of transfer

Free format text: JAPANESE INTERMEDIATE CODE: R350

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20121102

Year of fee payment: 12

EXPY Cancellation because of completion of term
FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20121102

Year of fee payment: 12