JP3017133B2 - Level shifter circuit - Google Patents

Level shifter circuit

Info

Publication number
JP3017133B2
JP3017133B2 JP9169726A JP16972697A JP3017133B2 JP 3017133 B2 JP3017133 B2 JP 3017133B2 JP 9169726 A JP9169726 A JP 9169726A JP 16972697 A JP16972697 A JP 16972697A JP 3017133 B2 JP3017133 B2 JP 3017133B2
Authority
JP
Japan
Prior art keywords
inverter
conductivity type
mos transistor
level
mos transistors
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP9169726A
Other languages
Japanese (ja)
Other versions
JPH1117520A (en
Inventor
康文 鈴木
Original Assignee
日本電気アイシーマイコンシステム株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 日本電気アイシーマイコンシステム株式会社 filed Critical 日本電気アイシーマイコンシステム株式会社
Priority to JP9169726A priority Critical patent/JP3017133B2/en
Publication of JPH1117520A publication Critical patent/JPH1117520A/en
Application granted granted Critical
Publication of JP3017133B2 publication Critical patent/JP3017133B2/en
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Landscapes

  • Logic Circuits (AREA)

Description

【発明の詳細な説明】DETAILED DESCRIPTION OF THE INVENTION

【0001】[0001]

【発明の属する技術分野】本発明は、改良されたレベル
シフタ回路に関するものである。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to an improved level shifter circuit.

【0002】[0002]

【従来の技術】半導体集積回路は、用途などにより自由
な回路構成とすることが容易であり、電源電圧も最適な
ものが選択される。さらに、低消費電力部と高スピード
動作部が同一システムに組み込まれるなど、電源電圧の
多様化が進んできている。
2. Description of the Related Art A semiconductor integrated circuit can easily have a free circuit configuration depending on the application and the like, and an optimum power supply voltage is selected. Further, the diversification of power supply voltages has been progressing, for example, a low power consumption section and a high speed operation section are incorporated in the same system.

【0003】従って、複数の半導体集積回路を組み合わ
せ、任意の装置を構成する場合、しばしば異なる電源系
において、集積回路で信号処理を行うべき入力信号や、
集積回路で信号処理を行われた出力信号のレベルが、そ
れぞれの回路により大幅に食い違ったものとなる。ま
た、要求特性や製造条件などにより、通常、回路間は直
接接続される。従って、回路間にレベルシフタ回路を用
いてレベル合わせを行っている。
Therefore, when an arbitrary device is configured by combining a plurality of semiconductor integrated circuits, input signals to be processed by the integrated circuits in different power supply systems,
The level of the output signal that has been subjected to signal processing in the integrated circuit greatly differs depending on each circuit. Usually, circuits are directly connected depending on required characteristics and manufacturing conditions. Therefore, level adjustment is performed using a level shifter circuit between the circuits.

【0004】従来のレベルシフタ回路について説明す
る。図5は、従来のレベルシフタ回路の一例を示す図で
あり、図6および図7は、従来のレベルシフタ回路の各
ノードの波形図である。
A conventional level shifter circuit will be described. FIG. 5 is a diagram showing an example of a conventional level shifter circuit, and FIGS. 6 and 7 are waveform diagrams of each node of the conventional level shifter circuit.

【0005】INは入力端子、OUTは出力端子、VD
D1は第1の電源、VSSは第2の電源で接地電源、V
DD2は第3の電源、INV11,INV12はインバ
ータ、11,12はPチャネル型MOSトランジスタ、
13,14はNチャネル型MOSトランジスタ、15
1,152,153,154はノードである。ここで、
VDD1は、入力信号INへの入力信号を発生する回路
の電源と同じ電位をもち、VDD2に比べ低い電位の電
源である。たとえば、VDD1は2.0V、VDD2は
5.0Vの電位を供給する。
[0005] IN is an input terminal, OUT is an output terminal, VD
D1 is a first power supply, VSS is a second power supply and is a ground power supply,
DD2 is a third power supply, INV11 and INV12 are inverters, 11 and 12 are P-channel MOS transistors,
13 and 14 are N-channel MOS transistors;
1, 152, 153 and 154 are nodes. here,
VDD1 has the same potential as the power supply of the circuit that generates the input signal to the input signal IN, and has a lower potential than VDD2. For example, VDD1 supplies a potential of 2.0V, and VDD2 supplies a potential of 5.0V.

【0006】従来のレベルシフタ回路の回路構成を図5
により説明する。まず、入力端INに入力信号を波形整
形するインバータINV11を設け、インバータINV
11の出力端に反転信号を生成するためのインバータI
NV12を接続する。そして、各々のインバータの出力
信号により相補の信号を形成する。さらに、2つのPチ
ャネル型MOSトランジスタ11,12のゲートとドレ
インをたすき掛けにし、各々のドレインにソースを接地
したNチャネル型MOSトランジスタ13,14のドレ
インを接続する。
FIG. 5 shows a circuit configuration of a conventional level shifter circuit.
This will be described below. First, an inverter INV11 for shaping the waveform of an input signal is provided at the input terminal IN, and the inverter INV11 is provided.
11 for generating an inverted signal at the output terminal
Connect NV12. Then, a complementary signal is formed by the output signal of each inverter. Further, the gates and drains of the two P-channel MOS transistors 11 and 12 are crossed, and the drains are connected to the drains of N-channel MOS transistors 13 and 14 whose sources are grounded.

【0007】この2つのNチャネル型MOSトランジス
タ13,14のゲートに前述の相補信号を入力し、Pチ
ャネル型MOSトランジスタ11,12のドレインとN
チャネル型MOSトランジスタ13,14のドレインと
を共通接続した2つの接点のうち、入力信号の反転信号
をゲートに接続したNチャネル型MOSトランジスタ1
4のドレインを接続した側を出力端OUTとする構成に
なっている。
The aforementioned complementary signal is input to the gates of the two N-channel MOS transistors 13 and 14, and the drains of the P-channel MOS transistors 11 and 12 and the N
An N-channel MOS transistor 1 in which an inverted signal of an input signal is connected to a gate among two contacts commonly connected to the drains of the channel-type MOS transistors 13 and 14.
4 is connected to the output terminal OUT.

【0008】このとき、インバータINV11,INV
12にはVDD1を接続し、たすき掛けした2つのPチ
ャネル型MOSトランジスタのソースにはVDD2を接
続することでレベルシフタ回路を実現できる。
At this time, the inverters INV11, INV11
A level shifter circuit can be realized by connecting VDD1 to 12 and connecting VDD2 to the sources of the two crossed P-channel MOS transistors.

【0009】次に、図6、図7の各ノードの波形図を用
いて、その動作について説明する。入力信号は、VSS
レベル(以下、Lレベルと略す)とVDD1のレベル
(以下、Hレベルと略す)の間を推移する。まず、入力
信号INが、Lレベルであるときの各ノード、トランジ
スタの状態を説明する。
Next, the operation will be described with reference to the waveform diagrams of the respective nodes in FIGS. The input signal is VSS
Level (hereinafter abbreviated as L level) and VDD1 level (hereinafter abbreviated as H level). First, the state of each node and transistor when the input signal IN is at the L level will be described.

【0010】ノード153はHレベル、ノード154は
Lレベルとなり、Nチャネル型MOSトランジスタ14
はOFF、Nチャネル型MOSトランジスタ13はON
となり、ノード151はLレベルとなり、Pチャネル型
MOSトランジスタ12はONとなり、ノード152は
VDD2のレベル(以下、HHレベルと略す)となり、
Pチャネル型MOSトランジスタ11はOFFとなり、
出力信号OUTはHHレベルとなる。
The node 153 goes high, the node 154 goes low, and the N-channel MOS transistor 14
Is OFF, N-channel MOS transistor 13 is ON
And the node 151 goes to the L level, the P-channel MOS transistor 12 turns ON, and the node 152 goes to the VDD2 level (hereinafter abbreviated to the HH level).
The P-channel MOS transistor 11 is turned off,
The output signal OUT becomes HH level.

【0011】また、入力信号INがHレベルであると
き、各ノード、トランジスタの状態は、ノード153は
Lレベル、ノード154はHレベルとなり、Nチャネル
型MOSトランジスタ14はON、Nチャネル型MOS
トランジスタ13はOFFとなり、ノード152はLレ
ベルとなり、Pチャネル型MOSトランジスタ11はO
Nとなり、ノード151はHHレベルとなり、Pチャネ
ル型MOSトランジスタ12はOFFとなり、出力信号
OUTはLレベルとなる。
When the input signal IN is at the H level, the state of each node and transistor is L level at the node 153, H level at the node 154, the N-channel MOS transistor 14 is ON, and the N-channel MOS transistor is ON.
The transistor 13 is turned off, the node 152 becomes L level, and the P-channel MOS transistor 11
N, the node 151 goes to the HH level, the P-channel MOS transistor 12 turns off, and the output signal OUT goes to the L level.

【0012】次に、図6を参照して入力信号INがHレ
ベルからLレベルヘ変化する場合の各ノードの電位の変
化、トランジスタの状態の変化を説明する。
Next, a change in the potential of each node and a change in the state of the transistor when the input signal IN changes from the H level to the L level will be described with reference to FIG.

【0013】ノード153はLレベルからHレベルへ推
移し、ノード154はHレベルからLレベルへ推移し、
Nチャネル型MOSトランジスタ13はOFFからON
に推移し、Nチャネル型MOSトランジスタ14はON
からOFFへ推移する。
The node 153 changes from L level to H level, the node 154 changes from H level to L level,
N-channel MOS transistor 13 is turned on from OFF
And the N-channel MOS transistor 14 is turned on.
To OFF.

【0014】このときノード151は、Pチャネル型M
OSトランジスタ11がノード152の電位を受けてO
NからOFFへNチャネル型MOSトランジスタ13の
推移に比べ遅れて推移するため、Nチャネル型MOSト
ランジスタ13のONへの推移と共に徐々に電圧値が下
がり、Pチャネル型MOSトランジスタ12をOFFか
らONに推移し、ノード152はLレベルからHHレベ
ルに推移し、Pチャネル型MOSトランジスタ11をO
NからOFFへ推移し、出力信号OUTをLレベルから
HHレベルへ推移する。
At this time, node 151 is a P-channel type M
The OS transistor 11 receives the potential of the node 152 and
Since the transition from N to OFF is delayed with respect to the transition of the N-channel MOS transistor 13, the voltage value gradually decreases with the transition of the N-channel MOS transistor 13 to ON, and the P-channel MOS transistor 12 is turned from OFF to ON. The node 152 changes from the L level to the HH level, and the P-channel MOS transistor 11
The signal changes from N to OFF, and the output signal OUT changes from L level to HH level.

【0015】また、図7を参照して入力信号INがLレ
ベルからHレベルへ変化する場合の各ノードの電位の変
化、トランジスタの状態の変化を説明する。
A change in the potential of each node and a change in the state of the transistor when the input signal IN changes from the L level to the H level will be described with reference to FIG.

【0016】ノード153はHレベルからLレベルへ推
移し、ノード154はLレベルからHレベルへ推移し、
Nチャネル型MOSトランジスタ13はONからOFF
に推移し、Nチャネル型MOSトランジスタ14はOF
FからONへ推移する。
The node 153 changes from H level to L level, the node 154 changes from L level to H level,
N-channel type MOS transistor 13 is turned off from ON
And the N-channel MOS transistor 14
The state changes from F to ON.

【0017】このときノード152は、Pチャネル型M
OSトランジスタ12がノード151の電位を受けてO
NからOFFへNチャネル型MOSトランジスタ14の
推移に比べ遅れて推移するため、Nチャネル型MOSト
ランジスタ14のONへの推移と共に徐々に電圧値が下
がり、Pチャネル型MOSトランジスタ11をOFFか
らONに推移し、ノード151はLレベルからHHレベ
ルに推移し、Pチャネル型MOSトランジスタ12をO
NからOFFへ推移し、出力信号OUTをHHレベルか
らLレベルへ推移する。
At this time, the node 152 is a P-channel type M
The OS transistor 12 receives the potential of the node 151 and
Since the transition from N to OFF is delayed with respect to the transition of the N-channel MOS transistor 14, the voltage value gradually decreases with the transition of the N-channel MOS transistor 14 to ON, and the P-channel MOS transistor 11 changes from OFF to ON. The node 151 changes from the L level to the HH level, and the P-channel MOS transistor 12
The signal changes from N to OFF, and the output signal OUT changes from HH level to L level.

【0018】すなわち、従来構成のレベルシフタ回路で
は、上記で説明したように、Nチャネル型MOSトラン
ジスタ13,14のON状態をVDD1の電位で行い、
Pチャネル型MOSトランジスタ11,12のOFF状
態への推移は、前記VDD1の電位でON状態となった
Nチャネル型MOSトランジスタ13,14のドレイン
であるノード151,152の電位をゲートに受けて行
われ、Pチャネル型MOSトランジスタ11,12がO
FF状態へ推移するまで、ノード151、152は、P
チャネル型MOSトランジスタ11,12とNチャネル
型MOSトランジスタ13,14のON抵抗値で決定さ
れ、Nチャネル型MOSトランジスタ13,14の抵抗
値が小さい程、ノード151、152はLレベルに推移
しやすく、Pチャネル型MOSトランジスタ11,12
がOFF状態へ推移しやすく、出力信号OUTの推移が
速くなる。
That is, in the conventional level shifter circuit, as described above, the N-channel MOS transistors 13 and 14 are turned ON at the potential of VDD1,
The transition of the P-channel MOS transistors 11 and 12 to the OFF state is performed by receiving the potentials of the nodes 151 and 152, which are the drains of the N-channel MOS transistors 13 and 14 turned on at the potential of the VDD1, at the gates. The P-channel type MOS transistors 11 and 12 are
Until transition to the FF state, the nodes 151 and 152
It is determined by the ON resistance values of the channel type MOS transistors 11 and 12 and the N channel type MOS transistors 13 and 14, and the smaller the resistance value of the N channel type MOS transistors 13 and 14, the more easily the nodes 151 and 152 shift to L level. , P-channel MOS transistors 11 and 12
Easily transition to the OFF state, and the transition of the output signal OUT becomes faster.

【0019】[0019]

【発明が解決しようとする課題】上述した従来のレベル
シフタ回路は、多様化する多電源化のなかで、VDD1
とVDD2の電圧値の差が大きくなってきている。する
と出力信号OUTの推移が遅れるという問題があった。
The above-mentioned conventional level shifter circuit has been developed in accordance with the diversification of the number of power supplies.
And the voltage value of VDD2 is increasing. Then, there is a problem that the transition of the output signal OUT is delayed.

【0020】それは以下のような理由からである。ノー
ド151あるいは152の電位の推移は、まずNチャネ
ル型MOSトランジスタ13あるいは14がONし、そ
のONしたNチャネル型MOSトランジスタ13あるい
は14のドレインと接続されているPチャネル型MOS
トランジスタ11あるいは12のON抵抗値との抵抗分
割により決定され、そのノード151あるいは152の
電位によりPチャネル型MOSトランジスタ11あるい
は12がONし出力が確定するため、Nチャネル型MO
Sトランジスタ13、14のON抵抗値が低いほどノー
ド151あるいは152の電位か確定しやすい。しか
し、VDD1が低電圧となったとき、VDD1の電位で
ON状態に推移するNチャネル型MOSトランジスタ1
3,14はON抵抗値が大きくなり、Pチャネル型MO
Sトランジスタ11、12のON抵抗値との差が大きく
なり、抵抗分割により決定するノード151、152の
レベルの推移が遅れ、レベルシフタ出力が遅れる。
The reason is as follows. The transition of the potential of the node 151 or 152 is as follows. First, the N-channel MOS transistor 13 or 14 is turned on, and the P-channel MOS transistor connected to the drain of the turned-on N-channel MOS transistor 13 or 14.
It is determined by the resistance division of the ON resistance value of the transistor 11 or 12 and the potential of the node 151 or 152 turns on the P-channel MOS transistor 11 or 12 to determine the output.
The lower the ON resistance value of the S transistors 13 and 14 is, the easier it is to determine the potential of the node 151 or 152. However, when VDD1 becomes a low voltage, the N-channel MOS transistor 1 transitions to the ON state at the potential of VDD1.
3 and 14 have a large ON resistance value, and have a P-channel type MO.
The difference between the ON resistances of the S transistors 11 and 12 increases, and the transition of the levels of the nodes 151 and 152 determined by the resistance division is delayed, and the output of the level shifter is delayed.

【0021】本発明の目的は、VDD1とVDD2の電
圧値の差が大きくなった時、ノード151,152のH
Hレベルへの推移またはLレベルへの推移を制御し、出
力信号OUTの推移を高速化するレベルシフタ回路を提
供することにある。
An object of the present invention is to provide a circuit in which when the difference between the voltage values of VDD1 and VDD2 becomes large, the H level of the nodes 151 and 152 becomes high.
It is an object of the present invention to provide a level shifter circuit that controls a transition to an H level or a transition to an L level to speed up the transition of the output signal OUT.

【0022】[0022]

【課題を解決するための手段】以上の目的を達成するた
め、本発明は、第1の電源の電圧を供給され入力信号を
波形整形する第1のインバータを入力端子に接続し、第
1の電源の電圧を供給され反転信号を生成する第2のイ
ンバータを第1のインバータの出力端に接続し、第1の
導電型の第1および第2のMOSトランジスタのソース
に第2の電源を接続し、第1の導電型の第1および第2
のMOSトランジスタのゲートとドレインをたすき掛け
にし、各々のドレインにソースを接地した第2の導電型
の第1および第2のMOSトランジスタのドレインを接
続し、前記第1のインバータの出力端に第2の導電型の
第1のMOSトランジスタのゲートを接続し、前記第2
のインバータの出力端に第2の導電型の第2のMOSト
ランジスタのゲートを接続し、第1の導電型の第1およ
び第2のMOSトランジスタのドレインと第2の導電型
の第1および第2のMOSトランジスタのドレインとを
共通接続した2つの接点のうち、第2の導電型の第2の
MOSトランジスタのドレインを接続した側を出力端子
とするレベルシフタ回路において、第1の電源の電圧を
供給され、入力が第2のインバータの出力端に接続さ
れ、出力が第1の容量を介して第1の導電型の第1のM
OSトランジスタのゲートに接続された第3のインバー
タと、第1の電源の電圧を供給され、入力が第1のイン
バータの出力端に接続され、出力が第2の容量を介して
第1の導電型の第2のMOSトランジスタのゲートに接
続された第4のインバータと、を備えることを特徴とす
る。
In order to achieve the above object, the present invention provides a first inverter connected to an input terminal, which is supplied with a voltage of a first power supply and shapes a waveform of an input signal. A second inverter supplied with a power supply voltage and generating an inverted signal is connected to an output terminal of the first inverter, and a second power supply is connected to sources of first and second MOS transistors of the first conductivity type. And a first and a second of the first conductivity type.
The gate and drain of the MOS transistor are crossed, and the drains of first and second MOS transistors of the second conductivity type, the sources of which are grounded, are connected to the respective drains, and the output terminal of the first inverter is connected to the output terminal of the first inverter. The gate of the first MOS transistor of the second conductivity type is connected to the second MOS transistor.
, The gate of a second MOS transistor of the second conductivity type is connected to the output terminal of the inverter, and the drains of the first and second MOS transistors of the first conductivity type are connected to the first and second MOS transistors of the second conductivity type. In a level shifter circuit having, as an output terminal, the side connected to the drain of the second MOS transistor of the second conductivity type, of the two contacts commonly connected to the drains of the two MOS transistors, the voltage of the first power supply is changed. And an input connected to the output of the second inverter, and an output connected to the first capacitor of the first conductivity type through the first capacitor.
A third inverter connected to the gate of the OS transistor; a first power supply voltage; an input connected to the output terminal of the first inverter; and an output connected to the first conductive element via the second capacitor. And a fourth inverter connected to the gate of the second MOS transistor of the type.

【0023】本発明は、入力信号によりOFFすべきP
チャネル型MOSトランジスタのゲートを積極的に加圧
し、ONすべきPチャネル型MOSトランジスタのゲー
トを積極的に減圧して、このPチャネル型MOSトラン
ジスタのドレインと接続されたNチャネル型MOSトラ
ンジスタの抵抗値に対してPチャネル型MOSトランジ
スタの抵抗値の推移を補助する。
According to the present invention, P
The gate of the channel MOS transistor is positively pressurized, the gate of the P-channel MOS transistor to be turned on is positively depressurized, and the resistance of the N-channel MOS transistor connected to the drain of the P-channel MOS transistor is increased. It assists the transition of the resistance value of the P-channel MOS transistor with respect to the value.

【0024】より具体的には、出力の状態を決定するP
チャネル型MOSトランジスタのゲート電位をミラー効
果により加圧または減圧するための容量と、その容量の
ミラー効果による加圧または減圧を効果的に作用させる
ための遅延値をもたせたインバータを有する。
More specifically, P which determines the state of the output
It has a capacitor for increasing or decreasing the gate potential of the channel type MOS transistor by the Miller effect, and an inverter having a delay value for effectively applying the pressure increasing or decreasing by the Miller effect of the capacitance.

【0025】[0025]

【発明の実施の形態】次に、本発明の実施の形態につい
て図面を参照して説明する。
Next, embodiments of the present invention will be described with reference to the drawings.

【0026】図1および図2は、本発明のレベルシフタ
回路の実施の形態を示す回路図であり、図3および図4
は、レベルシフタ回路の各ノードの波形図である。
FIGS. 1 and 2 are circuit diagrams showing an embodiment of the level shifter circuit of the present invention.
6 is a waveform diagram of each node of the level shifter circuit.

【0027】INは入力端子、OUTは出力端子、VD
D1は第1の電源、VSSは第2の電源で接地電源、V
DD2は第3の電源、1,2はPチャネル型MOSトラ
ンジスタ、3、4はNチャネル型MOSトランジスタ、
C1,C2は容量、100,101,102,103,
104,105はノードである。
IN is an input terminal, OUT is an output terminal, VD
D1 is a first power supply, VSS is a second power supply and is a ground power supply,
DD2 is a third power supply, 1 and 2 are P-channel MOS transistors, 3 and 4 are N-channel MOS transistors,
C1, C2 are capacities, 100, 101, 102, 103,
104 and 105 are nodes.

【0028】本発明の第1の実施の形態を図1を参照し
て説明する。
A first embodiment of the present invention will be described with reference to FIG.

【0029】基本となる回路構成は従来技術で述べたも
のと同じである。異なる点は、入力信号より生成した相
補の信号を各々分岐させ、微小な遅延値を持たせるため
のVDD1を与えられるインバータINV3,INV4
を接続する。そして、インバータINV3,1NV4の
出力端と、2つのPチャネル型MOSトランジスタ1,
2のゲートとを容量C1,C2を介して接続する構成を
とっている点である。
The basic circuit configuration is the same as that described in the prior art. The difference is that the inverters INV3 and INV4 are provided with VDD1 for branching complementary signals generated from input signals and providing a minute delay value.
Connect. Then, the output terminals of the inverters INV3 and 1NV4 and the two P-channel MOS transistors 1 and 2
2 is connected to the second gate via capacitors C1 and C2.

【0030】このとき、容量C1,C2の接続は、2つ
のNチャネル型MOSトランジスタ3,4のドレインと
2つのPチャネル型MOSトランジスタ1,2のドレイ
ンの接点であるノード100,101とも接続されてい
る。
At this time, the connection between the capacitors C1 and C2 is also connected to nodes 100 and 101 which are the contacts between the drains of the two N-channel MOS transistors 3 and 4 and the drains of the two P-channel MOS transistors 1 and 2. ing.

【0031】ここで、インバータINV3,INV4の
微小な遅延値は、ノード100,101の電位が不安定
となるタイミングにあわせており、容量C1,C2のカ
ップリング効果により効率的にレベルシフタの遅延値を
高速化する値をとっている。
Here, the minute delay value of the inverters INV3 and INV4 is adjusted to the timing at which the potentials of the nodes 100 and 101 become unstable, and the delay value of the level shifter is efficiently increased by the coupling effect of the capacitors C1 and C2. It has a value to speed up.

【0032】次に、本発明の第2の実施の形態を図2を
参照して説明する。
Next, a second embodiment of the present invention will be described with reference to FIG.

【0033】前述した第1の実施の形態に対し異なる点
は、インバーターINV3,INV4のを入力信号より
生成した相補の信号の内一方の信号に対し直列に接続
し、容量C1,C2のカップリング効果により効率的に
レベルシフタの遅延値を高速化するためのインバータI
NV3,INV4の遅延値を実現する接続方法の例であ
る。
The difference from the first embodiment is that the inverters INV3 and INV4 are connected in series to one of the complementary signals generated from the input signals, and the coupling of the capacitors C1 and C2. Inverter I for speeding up the delay value of the level shifter more efficiently by the effect
It is an example of a connection method for realizing the delay values of NV3 and INV4.

【0034】以下、図3および図4の各ノードの波形図
を用い、各ノード、トランジスタの状態を説明する。入
力信号は、第1の信号はVSSレベルのLレベルとVD
D1レベルのHレベルの間を推移する。まず、入力信号
INがLレベルであるときの各ノード、トランジスタの
状態を説明する。
The state of each node and transistor will be described below with reference to the waveform diagrams of each node in FIGS. The input signal is such that the first signal is the L level of the VSS level and VD.
It changes between H levels of D1 level. First, the state of each node and transistor when the input signal IN is at the L level will be described.

【0035】ノード104はHレベル、ノード105は
Lレベル、ノード103はLレベル、ノード102はH
レベルとなり、Nチャネル型MOSトランジスタ4はO
FF、Nチャネル型MOSトランジスタ3はONとな
り、ノード100はLレベルとなり、Pチャネル型MO
Sトランジスタ2はONとなり、ノード101はHHレ
ベルとなり、Pチャネル型MOSトランジスタ1はOF
Fとなり、出力信号OUTはHHレベルとなる。
Node 104 is at H level, node 105 is at L level, node 103 is at L level, and node 102 is at H level.
Level, and the N-channel MOS transistor 4
The FF and N-channel MOS transistor 3 are turned on, the node 100 is at L level, and the P-channel
The S transistor 2 is turned on, the node 101 is at the HH level, and the P-channel type MOS transistor 1 is
F, and the output signal OUT becomes HH level.

【0036】また、入力信号INがHレベルであるとき
の各ノード、トランジスタの状態を説明する。
The state of each node and transistor when the input signal IN is at the H level will be described.

【0037】ノード104はLレベル、ノード105は
Hレベル、ノード103はHレベル、ノード102はL
レベルとなり、Nチャネル型MOSトランジスタ4はO
N、Nチャネル型MOSトランジスタ3はOFFとな
り、ノード101はLレベルとなり、Pチャネル型MO
Sトランジスタ1はONとなり、ノード100はHHレ
ベルとなり、Pチャネル型MOSトランジスタ2はOF
Fとなり、出力信号OUTはLレベルとなる。
Node 104 is at L level, node 105 is at H level, node 103 is at H level, and node 102 is at L level.
Level, and the N-channel MOS transistor 4
The N- and N-channel MOS transistors 3 are turned off, the node 101 is at L level, and the P-channel
The S transistor 1 is turned ON, the node 100 is at the HH level, and the P-channel MOS transistor 2 is
F, and the output signal OUT becomes L level.

【0038】次に、図3を参照して、入力信号INがH
レベルからLレベルへ変化する場合の各ノードの電位の
変化、トランジスタの状態の変化を説明する。
Next, referring to FIG.
A change in the potential of each node and a change in the state of the transistor when the level changes from the L level to the L level will be described.

【0039】ノード104はLレベルからHレベルへ推
移し、ノード105はHレベルからLレベルへ推移し、
Nチャネル型MOSトランジスタ3はOFFからONに
推移し、Nチャネル型MOSトランジスタ4はONから
OFFへ推移する。
The node 104 changes from L level to H level, the node 105 changes from H level to L level,
The N-channel MOS transistor 3 changes from OFF to ON, and the N-channel MOS transistor 4 changes from ON to OFF.

【0040】このときノード100は、Pチャネル型M
OSトランジスタ1がノード101の電位を受けてON
からOFFへ、Nチャネル型MOSトランジスタ3の推
移に比べ遅れて推移するため、Nチャネル型MOSトラ
ンジスタ3のONへの推移と共に徐々に電圧値が下が
り、Pチャネル型MOSトランジスタ2をOFFからO
Nに推移し、ノード101はLレベルからHHレベルに
推移し、Pチャネル型MOSトランジスタ1をONから
OFFへ推移し、出力信号OUTをLレベルからHHレ
ベルへ推移する。
At this time, the node 100 is a P-channel type M
OS transistor 1 is turned on in response to the potential of node 101
From OFF to the OFF state, the voltage value gradually decreases as the N-channel MOS transistor 3 changes to ON, and the P-channel MOS transistor 2 changes from OFF to O.
The node 101 changes from L level to HH level, the P-channel MOS transistor 1 changes from ON to OFF, and the output signal OUT changes from L level to HH level.

【0041】このときノード103は、ノード104の
推移した後に遅れてHレベルからLレベルに推移するこ
とにより容量C2の一端の電位を変化し、容量のカップ
リング効果により他端が接続されているノード100の
電位を降圧することによりPチャネル型MOSトランジ
スタ2のONへの推移を補助する。
At this time, the node 103 changes from the H level to the L level with a delay after the transition of the node 104, thereby changing the potential at one end of the capacitor C2, and the other end is connected due to the coupling effect of the capacitor. By lowering the potential of node 100, the transition of P-channel MOS transistor 2 to ON is assisted.

【0042】また、ノード102はノード105の推移
した後に遅れてLレベルからHレベルに推移することに
より容量C1の一端の電位を変化し、容量のカップリン
グ効果により他端が接続されているノード101の電位
を昇圧することによりPチャネル型MOSトランジスタ
1のOFFへの推移を補助する。
The node 102 changes the potential at one end of the capacitor C1 from the L level to the H level with a delay after the transition of the node 105, and changes the potential at one end of the capacitor C1 due to the coupling effect of the capacitor. By boosting the potential of 101, the transition of the P-channel MOS transistor 1 to OFF is assisted.

【0043】さらに、図4を参照して、入力信号INが
LレベルからHレベルへ変化する場合の各ノードの電位
の変化、トランジスタの状態の変化を説明する。
Further, with reference to FIG. 4, a change in the potential of each node and a change in the state of the transistor when the input signal IN changes from the L level to the H level will be described.

【0044】ノード104はHレベルからLレベルへ推
移し、ノード105はLレベルからHレベルへ推移し、
Nチャネル型MOSトランジスタ4はOFFからONに
推移し、Nチャネル型MOSトランジスタ3はONから
OFFへ推移する。
The node 104 changes from H level to L level, the node 105 changes from L level to H level,
The N-channel MOS transistor 4 changes from OFF to ON, and the N-channel MOS transistor 3 changes from ON to OFF.

【0045】このときノード101は、Pチャネル型M
OSトランジスタ2がノード100の電位を受けてON
からOFFへNチャネル型MOSトランジスタ4の推移
に比べ遅れて推移するため、Nチャネル型MOSトラン
ジスタ4のONへの推移と共に徐々に電圧値が下がり、
Pチャネル型MOSトランジスタ1をOFFからONに
推移し、ノード100はLレベルからHHレベルに推移
し、Pチャネル型MOSトランジスタ2をONからOF
Fへ推移し、出力信号OUTをLレベルからHHレベル
へ推移する。
At this time, the node 101 is a P-channel type M
OS transistor 2 is turned on in response to the potential of node 100
From OFF to later than the transition of the N-channel MOS transistor 4, the voltage value gradually decreases with the transition of the N-channel MOS transistor 4 to ON,
The P-channel MOS transistor 1 changes from OFF to ON, the node 100 changes from L level to HH level, and the P-channel MOS transistor 2 changes from ON to OF.
The output signal OUT changes from L level to HH level.

【0046】このときノード103は、ノード104の
推移した後に遅れてLレベルからHレベルに推移するこ
とにより容量C2の一端の電位を変化し、容量のカップ
リング効果により他端が接続されているノード100の
電位を昇圧することによりPチャネル型MOSトランジ
スタ2のOFFへの推移を補助する。
At this time, the node 103 changes from the L level to the H level with a delay after the transition of the node 104 to change the potential at one end of the capacitor C2, and the other end is connected due to the coupling effect of the capacitor. By boosting the potential of the node 100, the transition of the P-channel MOS transistor 2 to OFF is assisted.

【0047】また、ノード102は、ノード105の推
移した後に遅れてHレベルからLレベルに推移すること
により容量C1の一端の電位を変化し、容量のカップリ
ング効果により他端が接続されているノード101の電
位を降圧することによりPチャネル型MOSトランジス
タ1のONへの推移を補助する。
Further, the node 102 changes the potential at one end of the capacitance C1 by transitioning from the H level to the L level with a delay after the transition of the node 105, and the other end is connected due to the coupling effect of the capacitance. By lowering the potential of the node 101, the transition of the P-channel MOS transistor 1 to ON is assisted.

【0048】すなわち、ノード100、ノード101の
電位がPチャネル型MOSトランジスタ1,2とNチャ
ネル型MOSトランジスタ3,4との抵抗値分割により
不安定状態である時に容量C1,C2の一端をノード1
00,101の推移するのと同じ方向に変化させ、Pチ
ャネル型MOSトランジスタ1,2の推移を補助するこ
とにより出力信号OUTの推移を高速化する。
That is, when the potentials of the nodes 100 and 101 are in an unstable state due to resistance division of the P-channel MOS transistors 1 and 2 and the N-channel MOS transistors 3 and 4, one ends of the capacitors C1 and C2 are connected to the nodes. 1
The transition of the output signal OUT is accelerated by changing the direction of the output signal OUT in the same direction as that of the transition of 00 and 101 to assist the transition of the P-channel MOS transistors 1 and 2.

【0049】なお、前記容量C1,C2は、トランジス
タのゲート容量、配線容量等半導体製造可能な容量素子
にて形成される。たとえば、WELLとゲート間のチャ
ネル容量やゲートと拡散層間の容量、同層配線間による
容量、異層配線間による容量を用いることで容易に形成
される。
The capacitances C1 and C2 are formed of a capacitor capable of manufacturing a semiconductor such as a gate capacitance and a wiring capacitance of a transistor. For example, it is easily formed by using the channel capacitance between the WELL and the gate, the capacitance between the gate and the diffusion layer, the capacitance between the same-layer wirings, and the capacitance between the different-layer wirings.

【0050】以上、本発明の実施の形態を図面を参照し
て説明してきたが、本発明は、この実施の形態に限られ
るものではなく、本発明の要旨を逸脱しない範囲で種々
変形して実施が可能である。例えば、インバータINV
3とインバータINV4を複数段カスケード接続し、そ
の段数により遅延量を設定することも本発明に含まれる
ものとする。
Although the embodiment of the present invention has been described with reference to the drawings, the present invention is not limited to this embodiment, and various modifications can be made without departing from the spirit of the present invention. Implementation is possible. For example, the inverter INV
The present invention also includes a case where a plurality of stages 3 and the inverter INV4 are connected in cascade, and the delay amount is set according to the number of stages.

【0051】[0051]

【発明の効果】以上説明したように本発明は、ノード1
00と101が不安定となりやすい、VDD1とVDD
2の電位差の大きい動作を必要とするレベルシフタにお
いて、容量C1,C2とインバータINV3,INV4
によりノード100と101を安定状態となるように推
移を補助することでレベルシフタ回路の高速化をする。
As described above, according to the present invention, the node 1
VDD1 and VDD, where 00 and 101 tend to be unstable
In a level shifter that requires an operation with a large potential difference between the capacitors C1 and C2 and the inverters INV3 and INV4
Assists the transition so that the nodes 100 and 101 become stable, thereby speeding up the level shifter circuit.

【0052】ここで、VDD1を2V、VDD2を5V
とし、レベルシフタ回路を設計すると、各MOSトラン
ジスタのディメンジョンは例えば、インバータINV
1,INV2,INV11,INV12を構成するPチ
ャネル型MOSトランジスタはL=0.5um、W=1
6um、Nチャネル型MOSトランジスタはL=0.5
um、W=16um、インバータINV3,INV4を
構成するPチャネル型MOSトランジスタはL=0.8
um、W=5um、Nチャネル型MOSトランジスタは
L=0.5um、W=5um、Pチャネル型MOSトラ
ンジスタ1,2,11,12はL=0.8um、W=5
um、Nチャネル型MOSトランジスタ3,4,13,
14はL=0.8um、W=10um、容量C1,C2
は0.02pFとし、従来例のレベルシフタ回路と本発
明のレベルシフタ回路で遅延値を比較すると、シミュレ
ーションの結果、従来例が5.3NSに対し、本発明で
は4.0NSと約25%の遅延値が高速化する効果を有
している。
Here, VDD1 is 2 V, VDD2 is 5 V
When designing the level shifter circuit, the dimensions of each MOS transistor are, for example, the inverter INV
1, INV2, INV11, and INV12 have L = 0.5 μm and W = 1
6 μm, L = 0.5 for N-channel type MOS transistor
um, W = 16 um, and the P-channel MOS transistors constituting the inverters INV3 and INV4 have L = 0.8
um, W = 5 um, L = 0.5 um, W = 5 um for N-channel type MOS transistors, L = 0.8 um, W = 5 for P-channel type MOS transistors 1, 2, 11, and 12
um, N-channel MOS transistors 3, 4, 13,
14 is L = 0.8 um, W = 10 um, capacity C1, C2
Is 0.02 pF. When the delay values of the conventional level shifter circuit and the level shifter circuit of the present invention are compared with each other, simulation results show that the conventional example is 5.3 NS, whereas the present invention has a delay value of 4.0 NS and about 25% of the delay value. Has the effect of speeding up.

【図面の簡単な説明】[Brief description of the drawings]

【図1】本発明の第1の実施の形態を示すレベルシフタ
回路図である。
FIG. 1 is a level shifter circuit diagram showing a first embodiment of the present invention.

【図2】本発明の第2の実施の形態を示すレベルシフタ
回路図である。
FIG. 2 is a level shifter circuit diagram showing a second embodiment of the present invention.

【図3】図1、2における各ノードの波形図である。FIG. 3 is a waveform diagram of each node in FIGS.

【図4】図1、2における各ノードの波形図である。FIG. 4 is a waveform diagram of each node in FIGS.

【図5】従来のレベルシフタ回路図である。FIG. 5 is a conventional level shifter circuit diagram.

【図6】図5における各ノードの波形図である。FIG. 6 is a waveform chart of each node in FIG. 5;

【図7】図5における各ノードの波形図である。FIG. 7 is a waveform chart of each node in FIG. 5;

【符号の説明】[Explanation of symbols]

1,2,11,12 Pチャネル型MOSトランジスタ 3,4,13,14 Nチャネル型MOSトランジスタ 100〜105,151〜154 ノード INV1,INV2,INV3,INV4,INV1
1,INV12 インバータ C1,C2 容量 IN 入力端子 OUT 出力端子 VDD1,VDD2 電源 VSS 接地電源
1, 2, 11, 12 P-channel MOS transistors 3, 4, 13, 14 N-channel MOS transistors 100 to 105, 151 to 154 Nodes INV1, INV2, INV3, INV4, INV1
1, INV12 Inverter C1, C2 Capacity IN Input terminal OUT Output terminal VDD1, VDD2 Power supply VSS Ground power supply

Claims (7)

(57)【特許請求の範囲】(57) [Claims] 【請求項1】2つの第1導電型のMOSトランジスタの
一端とゲートとを互いにたすき掛け接続した出力部を有
するレベルシフタ回路において、入力信号から生成され
る正転信号および反転信号を用いて前記2つの第1導電
型のMOSトランジスタのゲートをプルアップまたはプ
ルダウンする手段を有することを特徴とするレベルシフ
タ回路。
1. A level shifter circuit having an output section in which one end and a gate of two first conductivity type MOS transistors are cross-connected to each other, using a normal signal and an inverted signal generated from an input signal. A level shifter circuit comprising means for pulling up or pulling down the gates of two first conductivity type MOS transistors.
【請求項2】第1の電源の電圧を供給され入力信号を波
形整形する第1のインバータを入力端子に接続し、第1
の電源の電圧を供給され反転信号を生成する第2のイン
バータを前記第1のインバータの出力端に接続し、第1
の導電型の第1および第2のMOSトランジスタのソー
スに第2の電源を接続し、第1の導電型の第1および第
2のMOSトランジスタのゲートとドレインをたすき掛
けにし、各々のドレインにソースを接地した第2の導電
型の第1および第2のMOSトランジスタのドレインを
接続し、前記第1のインバータの出力端に第2の導電型
の第1のMOSトランジスタのゲートを接続し、前記第
2のインバータの出力端に第2の導電型の第2のMOS
トランジスタのゲートを接続し、第1の導電型の第1お
よび第2のMOSトランジスタのドレインと第2の導電
型の第1および第2のMOSトランジスタのドレインと
を共通接続した2つの接点のうち、第2の導電型の第2
のMOSトランジスタのドレインを接続した側を出力端
子とするレベルシフタ回路において、 第1の電源の電
圧を供給され、入力が前記第2のインバータの出力端に
接続され、出力が第1の容量を介して前記第1の導電型
の第1のMOSトランジスタのゲートに接続された第3
のインバータと、 第1の電源の電圧を供給され、入力が前記第1のインバ
ータの出力端に接続され、出力が第2の容量を介して前
記第1の導電型の第2のMOSトランジスタのゲートに
接続された第4のインバータと、を備えることを特徴と
するレベルシフタ回路。
2. A first inverter, which is supplied with a voltage of a first power supply and shapes a waveform of an input signal, is connected to an input terminal.
A second inverter supplied with a power supply voltage and generating an inverted signal is connected to an output terminal of the first inverter;
The second power supply is connected to the sources of the first and second MOS transistors of the first conductivity type, the gate and the drain of the first and second MOS transistors of the first conductivity type are crossed, and each drain is connected to each drain. Connecting the drains of the first and second MOS transistors of the second conductivity type whose source is grounded, connecting the gate of the first MOS transistor of the second conductivity type to the output terminal of the first inverter; A second MOS transistor of a second conductivity type is connected to an output terminal of the second inverter;
Of the two contacts that connect the gates of the transistors and commonly connect the drains of the first and second MOS transistors of the first conductivity type and the drains of the first and second MOS transistors of the second conductivity type , A second of the second conductivity type
In the level shifter circuit having an output terminal connected to the drain connected to the drain of the MOS transistor, the voltage of the first power supply is supplied, the input is connected to the output terminal of the second inverter, and the output is connected via the first capacitor. A third MOS transistor connected to the gate of the first MOS transistor of the first conductivity type.
, A voltage of a first power supply, an input connected to the output terminal of the first inverter, and an output connected to the second MOS transistor of the first conductivity type through a second capacitor. And a fourth inverter connected to the gate.
【請求項3】請求項2記載のレベルシフタ回路におい
て、前記第3のインバータと前記第4のインバータと前
記第1の容量および第2の容量のディメンジョンにより
遅延量を設定することを特徴とするレベルシフタ回路。
3. A level shifter according to claim 2, wherein a delay amount is set by the dimensions of said third inverter, said fourth inverter, and said first and second capacitors. circuit.
【請求項4】請求項2記載のレベルシフタ回路におい
て、前記第3のインバータと前記第4のインバータを複
数段カスケード接続し、その段数により遅延量を設定す
ることを特徴とするレベルシフタ回路。
4. The level shifter circuit according to claim 2, wherein the third inverter and the fourth inverter are cascade-connected in a plurality of stages, and a delay amount is set according to the number of stages.
【請求項5】第1の電源の電圧を供給され入力信号を波
形整形する第1のインバータを入力端子に接続し、第1
の電源の電圧を供給され反転信号を生成する第2のイン
バータを前記第1のインバータの出力端に接続し、第1
の導電型の第1および第2のMOSトランジスタのソー
スに第2の電源を接続し、第1の導電型の第1および第
2のMOSトランジスタのゲートとドレインをたすき掛
けにし、各々のドレインにソースを接地した第2の導電
型の第1および第2のMOSトランジスタのドレインを
接続し、前記第1のインバータの出力端に第2の導電型
の第1のMOSトランジスタのゲートを接続し、前記第
2のインバータの出力端に第2の導電型の第2のMOS
トランジスタのゲートを接続し、第1の導電型の第1お
よび第2のMOSトランジスタのドレインと第2の導電
型の第1および第2のMOSトランジスタのドレインと
を共通接続した2つの接点のうち、第2の導電型の第2
のMOSトランジスタのドレインを接続した側を出力端
子とするレベルシフタ回路において、 第1の電源の電
圧を供給され、入力が前記第2のインバータの出力端に
接続され、出力が第1の容量を介して前記第1の導電型
の第1のMOSトランジスタのゲートに接続された第3
のインバータと、 第1の電源の電圧を供給され、入力が前記第3のインバ
ータの出力端に接続され、出力が第2の容量を介して前
記第1の導電型の第2のMOSトランジスタのゲートに
接続された第4のインバータと、を備えることを特徴と
するレベルシフタ回路。
5. A first inverter, supplied with a voltage of a first power supply and shaping the waveform of an input signal, is connected to an input terminal.
A second inverter supplied with a power supply voltage and generating an inverted signal is connected to an output terminal of the first inverter;
The second power supply is connected to the sources of the first and second MOS transistors of the first conductivity type, the gate and the drain of the first and second MOS transistors of the first conductivity type are crossed, and the respective drains are connected to the respective drains. Connecting the drains of the first and second MOS transistors of the second conductivity type whose source is grounded, connecting the gate of the first MOS transistor of the second conductivity type to the output terminal of the first inverter; A second MOS transistor of a second conductivity type is connected to an output terminal of the second inverter;
Of the two contacts that connect the gates of the transistors and commonly connect the drains of the first and second MOS transistors of the first conductivity type and the drains of the first and second MOS transistors of the second conductivity type , A second of the second conductivity type
In the level shifter circuit having an output terminal connected to the drain connected to the drain of the MOS transistor, the voltage of the first power supply is supplied, the input is connected to the output terminal of the second inverter, and the output is connected via the first capacitor. A third MOS transistor connected to the gate of the first MOS transistor of the first conductivity type.
And a first power supply voltage, an input of which is connected to an output terminal of the third inverter, and an output of which is connected to the second MOS transistor of the first conductivity type via a second capacitor. And a fourth inverter connected to the gate.
【請求項6】請求項5記載のレベルシフタ回路におい
て、第3のインバータと第4のインバータと前記第1の
容量および第2の容量のディメンジョンにより遅延量を
設定することを特徴とするレベルシフタ回路。
6. The level shifter circuit according to claim 5, wherein the delay amount is set by the dimensions of a third inverter, a fourth inverter, and the first capacitance and the second capacitance.
【請求項7】請求項5記載のレベルシフト回路におい
て、前記第3のインバータと前記第4のインバータを複
数段カスケード接続し、その段数により遅延量を設定す
ることを特徴とするレベルシフタ回路。
7. The level shifter circuit according to claim 5, wherein the third inverter and the fourth inverter are cascaded in a plurality of stages, and a delay amount is set according to the number of stages.
JP9169726A 1997-06-26 1997-06-26 Level shifter circuit Expired - Lifetime JP3017133B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP9169726A JP3017133B2 (en) 1997-06-26 1997-06-26 Level shifter circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP9169726A JP3017133B2 (en) 1997-06-26 1997-06-26 Level shifter circuit

Publications (2)

Publication Number Publication Date
JPH1117520A JPH1117520A (en) 1999-01-22
JP3017133B2 true JP3017133B2 (en) 2000-03-06

Family

ID=15891721

Family Applications (1)

Application Number Title Priority Date Filing Date
JP9169726A Expired - Lifetime JP3017133B2 (en) 1997-06-26 1997-06-26 Level shifter circuit

Country Status (1)

Country Link
JP (1) JP3017133B2 (en)

Families Citing this family (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB2349997A (en) * 1999-05-12 2000-11-15 Sharp Kk Voltage level converter for an active matrix LCD
JP3717781B2 (en) * 2000-10-30 2005-11-16 株式会社ルネサステクノロジ Level conversion circuit and semiconductor integrated circuit
CN1258878C (en) 2002-02-26 2006-06-07 三菱电机株式会社 Amplitude converting circuit
US6985014B2 (en) * 2002-03-01 2006-01-10 Broadcom Corporation System and method for compensating for the effects of process, voltage, and temperature variations in a circuit
JP2004048377A (en) * 2002-07-11 2004-02-12 Renesas Technology Corp Level shifter circuit
US7746121B2 (en) 2004-04-20 2010-06-29 Nxp B.V. Ultra low power LVDS driver with built in impedance termination to supply and ground rails
US7443202B2 (en) 2006-06-02 2008-10-28 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and electronic apparatus having the same
JP5069950B2 (en) * 2006-06-02 2012-11-07 株式会社半導体エネルギー研究所 Semiconductor device, display device, liquid crystal display device, display module, and electronic apparatus
KR101230313B1 (en) 2006-07-05 2013-02-06 재단법인서울대학교산학협력재단 LEVEL SHIFTER and DRIVING MATHOD thereof
US8111088B2 (en) 2010-04-26 2012-02-07 Qualcomm Incorporated Level shifter with balanced duty cycle
TWI633556B (en) 2011-05-13 2018-08-21 半導體能源研究所股份有限公司 Semiconductor device
CN108933592A (en) * 2018-06-25 2018-12-04 成都锐成芯微科技股份有限公司 high-speed level conversion circuit, level conversion method and data transmission device

Also Published As

Publication number Publication date
JPH1117520A (en) 1999-01-22

Similar Documents

Publication Publication Date Title
JP3178799B2 (en) MOS logic circuit and semiconductor device provided with the MOS logic circuit
KR100271633B1 (en) Delay circuit
US4445051A (en) Field effect current mode logic gate
JP3017133B2 (en) Level shifter circuit
JP3586612B2 (en) Delay circuit
US7471122B2 (en) Shift register
JPH04245714A (en) Phase-shifting clock signal generator
US4472645A (en) Clock circuit for generating non-overlapping pulses
JP2001244804A (en) Level converter circuit
JP2968826B2 (en) Current mirror type amplifier circuit and driving method thereof
JP2000021179A (en) Boosting circuit and semiconductor device using the same
JP2005151068A (en) Power-on reset circuit
WO2023073904A1 (en) Level-shifting circuit
KR100311973B1 (en) Logic interface circuit and semiconductor memory device using this circuit
US11271549B2 (en) Semiconductor device for controlling voltage at an input node of a circuit during a low power mode
WO2006087845A1 (en) Level shift circuit and semiconductor integrated circuit having the same
US4859882A (en) Sense amplifier
JP2000059204A (en) Dynamic logic circuit and semiconductor integrated circuit device
KR100299050B1 (en) Complementary gate-source clock driver and flip-flop driven thereby
KR100596748B1 (en) Dynamic cmos logic
JPH05259893A (en) Semiconductor integrated circuit
US7573334B2 (en) Bias control circuitry for amplifiers and related systems and methods of operation
JPH04145720A (en) Logic circuit
JP3586099B2 (en) Semiconductor logic circuit
KR19980074438A (en) Data output buffer