JP2866263B2 - Semiconductor substrate manufacturing method - Google Patents

Semiconductor substrate manufacturing method

Info

Publication number
JP2866263B2
JP2866263B2 JP4273750A JP27375092A JP2866263B2 JP 2866263 B2 JP2866263 B2 JP 2866263B2 JP 4273750 A JP4273750 A JP 4273750A JP 27375092 A JP27375092 A JP 27375092A JP 2866263 B2 JP2866263 B2 JP 2866263B2
Authority
JP
Japan
Prior art keywords
bonding
substrate
oxide film
grinding
semiconductor substrate
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP4273750A
Other languages
Japanese (ja)
Other versions
JPH06104413A (en
Inventor
慎介 酒井
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Mitsubishi Materials Silicon Corp
Mitsubishi Materials Corp
Original Assignee
Mitsubishi Materials Silicon Corp
Mitsubishi Materials Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mitsubishi Materials Silicon Corp, Mitsubishi Materials Corp filed Critical Mitsubishi Materials Silicon Corp
Priority to JP4273750A priority Critical patent/JP2866263B2/en
Publication of JPH06104413A publication Critical patent/JPH06104413A/en
Application granted granted Critical
Publication of JP2866263B2 publication Critical patent/JP2866263B2/en
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Landscapes

  • Element Separation (AREA)
  • Mechanical Treatment Of Semiconductor (AREA)

Description

【発明の詳細な説明】DETAILED DESCRIPTION OF THE INVENTION

【0001】[0001]

【産業上の利用分野】本発明は、半導体基板上に単結晶
・多結晶若しくは非晶質シリコン層を鏡面状態で形成す
る半導体基板の製造方法に関し、特に、薄膜SOI構造
基板や誘電体分離基板の接合を容易にするための接合層
の形成工程と研削・研磨工程を簡略化し、機械的な研削
と研磨だけで鏡面状態の接合面を作製することができる
半導体基板の製造方法に関する。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a method of manufacturing a semiconductor substrate in which a single crystal, polycrystalline or amorphous silicon layer is formed on a semiconductor substrate in a mirror state, and more particularly to a thin film SOI structure substrate and a dielectric isolation substrate The present invention relates to a method for manufacturing a semiconductor substrate, which simplifies a bonding layer forming step and a grinding / polishing step for facilitating bonding of a semiconductor substrate, and can produce a mirror-finished bonding surface only by mechanical grinding and polishing.

【0002】[0002]

【従来の技術】集積回路を形成するにあたり、この集積
回路をバルク状の半導体基板につくり込む手法に比べる
と、酸化膜絶縁層上に設けられた薄膜半導体層に各種素
子(デバイス)を形成する手法の方が、α線障害の特性
や動作速度などの素子特性に優れ、しかも、素子間分離
の点でも有利となる。
2. Description of the Related Art In forming an integrated circuit, various elements (devices) are formed on a thin film semiconductor layer provided on an oxide insulating layer, as compared with a method of forming the integrated circuit on a bulk semiconductor substrate. The method is superior in element characteristics such as α-ray obstruction characteristics and operation speed, and is also advantageous in terms of element separation.

【0003】この種の半導体基板は、SOI(シリコン
・オン・インシュレータ)ウーハと称されているが、
かかるSOIウェーハにおいては、素子を形成するシリ
コン層を薄くすればするほど、pn接合の寄生容量を減
少させ素子の動作速度を高めることができるため、シリ
コン層の超薄膜化が検討されている。また、集積度を高
めるためには3次元構造を実現することが効果的である
が、その一手法として、酸化膜と半導体層とを重ね合わ
せた基本構造が構成できるSOIウェーハが注目されて
いる。
[0003] The semiconductor substrate of this type, have been referred to as an SOI (silicon-on-insulator) U E Doha,
In such an SOI wafer, the thinner the silicon layer that forms the element, the smaller the parasitic capacitance of the pn junction and the higher the operation speed of the element. Therefore, ultra-thin silicon layers are being studied. In order to increase the degree of integration, it is effective to realize a three-dimensional structure. As one of the techniques, an SOI wafer capable of forming a basic structure in which an oxide film and a semiconductor layer are stacked has been attracting attention. .

【0004】ところで、SOI構造基板を得るための手
法として、いわゆる張り合わせ法が知られている。従来
の張り合わせ法は、まず、シリコン基板1(以下、活性
層基板1あるいは活性層基板Aともいう)の一面にSi
2 からなる酸化膜3を形成し(図7(a)参照)、こ
の酸化膜3上にポリシリコンからなる接合層4を形成す
る(図7(b)参照)。次に、この接合層4の表面をメ
カノケミカル研磨して、平坦化したのち(図7(c)参
照)、この研磨面4aに別のシリコン基板5(以下、支
持体基板5あるいは支持体基板Bともいう)を張り合わ
せて(図9(g)参照)、最後に、活性層基板1の表面
を、酸化膜3が露出するまで研削および研磨する(図9
(h)参照)。
Incidentally, a so-called laminating method is known as a technique for obtaining an SOI structure substrate. In a conventional bonding method, first, a silicon substrate 1 (hereinafter, also referred to as an active layer substrate 1 or an active layer substrate A) is
An oxide film 3 made of O 2 is formed (see FIG. 7A), and a bonding layer 4 made of polysilicon is formed on the oxide film 3 (see FIG. 7B). Next, after the surface of the bonding layer 4 is planarized by mechanochemical polishing (see FIG. 7C), another silicon substrate 5 (hereinafter referred to as a support substrate 5 or a support substrate) is formed on the polished surface 4a. B) (see FIG. 9 (g)), and finally, the surface of the active layer substrate 1 is ground and polished until the oxide film 3 is exposed (FIG. 9).
(H)).

【0005】ところが、このような張り合わせ法による
SOI基板の製造方法においては、フォトリソグラフィ
ー技術やエッチング技術によって予めパターニング2
(図7(a)参照)を施した活性層基板Aを用い、この
上に酸化膜3を形成すると、接合層4を構成するポリシ
リコンの表面が、グレインサイズの関係で、研削および
研磨によっても平滑にならないという問題があった。
However, in a method of manufacturing an SOI substrate by such a bonding method, a patterning method is previously performed by a photolithography technique or an etching technique.
When the oxide film 3 is formed on the active layer substrate A on which the active layer substrate A (see FIG. 7A) has been applied, the surface of the polysilicon forming the bonding layer 4 is ground and polished due to the grain size. However, there was a problem that the surface was not smoothed.

【0006】すなわち、本発明者が探求したところによ
れば、接合層4を構成するポリシリコン層は、一般に導
電性、不純物の拡散速度、膜の安定性、酸化速度等の特
性を高めるために高温の反応温度で成長させるが、ポリ
シリコンのグレインサイズは反応温度が高いほど大きく
なるため、得られる接合層4の粒径は比較的大きくな
り、しかも、結晶成長は表面に垂直な方向に生じること
から、酸化膜3の凹凸部分では異なる方向にポリシリコ
ンの結晶が成長し、これらが衝突する界面が形成されて
しまう。これに加えて、メカノケミカル研磨などの化学
的研磨を行うと、その研磨速度は結晶の粒径、面方位、
成長方向などの影響を受け易いため、ポリシリコンの表
面をメカノケミカル研磨すると全体的には選択的な研磨
が行われたような状況となる。そのため、接合面4aは
目的とする平坦性を得ることができず、支持体基板Bを
張り合わせても、予定する接合強度が得られないという
問題があった。
That is, according to what the inventor has searched for, the polysilicon layer forming the bonding layer 4 is generally required to improve properties such as conductivity, impurity diffusion speed, film stability, and oxidation speed. Although the crystal is grown at a high reaction temperature, the grain size of polysilicon increases as the reaction temperature increases, so that the grain size of the bonding layer 4 obtained is relatively large, and crystal growth occurs in a direction perpendicular to the surface. Therefore, polysilicon crystals grow in different directions in the uneven portions of the oxide film 3, and an interface where these crystals collide is formed. In addition to this, when chemical polishing such as mechanochemical polishing is performed, the polishing rate is the crystal grain size, plane orientation,
Since the surface of the polysilicon is mechanochemically polished because of the susceptibility to the growth direction and the like, the overall condition is such that selective polishing is performed. For this reason, there is a problem in that the desired flatness cannot be obtained on the bonding surface 4a, and the desired bonding strength cannot be obtained even when the support substrate B is bonded.

【0007】そこで、酸化膜3を形成した上に高温反応
により成長させたポリシリコンからなる第1の接合層4
を形成し、この第1の接合層4を研削・研磨して表面を
ある程度平滑にしたのち(図7(c)参照)、さらにこ
の第1の接合層4の表面に、低温反応により成長させた
ポリシリコン層(第2の接合層)6を形成して(図8
(d)参照)、これを研磨し、所定の平滑性を得るよう
にしている(図8(e)参照)。
Therefore, a first bonding layer 4 made of polysilicon formed by forming a high-temperature reaction on the oxide film 3 is formed.
After the first bonding layer 4 is ground and polished to make the surface thereof somewhat smooth (see FIG. 7C), it is further grown on the surface of the first bonding layer 4 by a low-temperature reaction. Forming a polysilicon layer (second bonding layer) 6 (FIG. 8)
This is polished to obtain a predetermined smoothness (see FIG. 8E).

【0008】かかる手法によれば、接合面6aとなる第
2の接合層6は、グレインサイズが小さいポリシリコン
から形成されているため、メカノケミカル研磨を施して
も、選択的な研磨は相対的に(見かけ上)減少し、その
結果、支持体基板Bを張り合わせた場合の接合強度が高
まり、剥がれを防止することができる。
According to this method, the second bonding layer 6 serving as the bonding surface 6a is formed of polysilicon having a small grain size. Therefore, even if mechanochemical polishing is performed, selective polishing is relatively performed. (Apparently), and as a result, the bonding strength when the support substrate B is bonded is increased, and peeling can be prevented.

【0009】なお、集積度を高めるために接合面6aに
SiO2 からなる第2の酸化膜7を形成し(図8(f)
参照)、この酸化膜7に支持基板5を張り合わせること
も行われている。
In order to increase the degree of integration, a second oxide film 7 made of SiO 2 is formed on the bonding surface 6a (FIG. 8F).
Reference), and the supporting substrate 5 is bonded to the oxide film 7.

【0010】[0010]

【発明が解決しようとする課題】しかしながら、接合層
表面の平滑性を高めるために、接合層を多層構造(上述
した例では、第1の接合層4と第2の接合層6)にする
と、製造工程が増加し、製造コストや品質管理の点で問
題があった。
However, in order to improve the smoothness of the surface of the bonding layer, if the bonding layer has a multilayer structure (in the above-described example, the first bonding layer 4 and the second bonding layer 6), The number of manufacturing processes increased, and there were problems in terms of manufacturing cost and quality control.

【0011】本発明は、このような従来技術の問題点に
鑑みてなされたものであり、SOI構造基板の接合面を
平坦化するにあたり、その接合層の形成工程および研削
・研磨工程を簡略化することにより、製造コストの低減
を図るとともに品質管理を容易にすることを目的とす
る。
The present invention has been made in view of such problems of the prior art, and simplifies a bonding layer forming step and a grinding / polishing step in flattening a bonding surface of an SOI structure substrate. By doing so, the object is to reduce the manufacturing cost and to facilitate the quality control.

【0012】[0012]

【課題を解決するための手段】上記目的を達成するため
に、本発明の半導体基板の製造方法は、一方の半導体基
板の少なくとも片面に接合層を形成し、この接合層に他
方の半導体基板を張り合わせてSOI構造の半導体基板
を作製する半導体基板の製造方法であって、上記接合層
を延性モード研削により研削して鏡面状態の研削面を形
成したのち、この研削面に酸化膜を形成することを特
徴としている。
In order to achieve the above object, a method of manufacturing a semiconductor substrate according to the present invention comprises forming a bonding layer on at least one surface of one semiconductor substrate, and bonding the other semiconductor substrate to the bonding layer. bonding a semiconductor substrate manufacturing method for manufacturing a semiconductor substrate of SOI structure, after forming the ground surface of the mirror state on the Symbol bonding layer was ground by ductile mode grinding, to form an oxide film on the ground surface , Is characterized.

【0013】[0013]

【作用】硬脆材料であるシリコンを研削すると、一般的
には、クラックをともなう脆性破壊加工となり、研削面
は破砕面となる。しかしながら、このような硬脆材料で
あっても、0.1μmオーダーの微小切込みなど、加工
単位を十分微少な範囲に限定すると、脆性破壊ではなく
塑性域での鏡面研削が可能となる。
When grinding silicon which is a hard and brittle material, generally, it becomes brittle fracture processing with cracks, and the ground surface becomes a crushed surface. However, even if such a hard and brittle material is used, if the processing unit is limited to a sufficiently small range such as a minute cut on the order of 0.1 μm, mirror grinding can be performed in a plastic region instead of a brittle fracture.

【0014】かかる硬脆材料の塑性域における研削は、
特に延性モード研削あるいは塑性流動型研削と呼ばれ、
この延性モード研削を実現するために最も重要なパラメ
ータは、脆性破壊と塑性変形破断との遷移点を表わす臨
界加工単位dc(延性・脆性圧力遷移点Pcともいう)
である。
Grinding of such a hard and brittle material in a plastic region is as follows.
Especially called ductile mode grinding or plastic flow type grinding,
The most important parameter for realizing this ductile mode grinding is a critical working unit dc (also called ductile-brittle pressure transition point Pc) representing a transition point between brittle fracture and plastic deformation fracture.
It is.

【0015】そして、この臨界加工単位は、材料固有の
値であって、臨界加工単位以下の押し込み荷重で制御し
ながら研削を行うと、脆性破壊を生じ易い硬脆材料であ
っても塑性的挙動を示すことになる。
The critical working unit is a value inherent to the material. If the grinding is performed while controlling the indentation load to be equal to or less than the critical working unit, even if the material is hard and brittle, brittle fracture is likely to occur. Will be shown.

【0016】したがって、本発明では、研削・研磨しよ
うとする一方の半導体基板に形成した接合層を、少なく
とも研削・研磨の最終工程で、既述した延性モード研削
を行い、その結果得られる研削面を鏡面状態とし、この
研削面にさらに酸化膜を形成して、この面を接合面とし
ている。
Therefore, in the present invention, the bonding layer formed on one semiconductor substrate to be ground and polished is subjected to the above-described ductile mode grinding at least in the final step of grinding and polishing, and the resulting ground surface is obtained. Are mirror-finished, an oxide film is further formed on the ground surface, and this surface is used as a bonding surface.

【0017】これにより、従来、接合面を平坦化するた
めに形成していた接合層を多層構造とする必要がなくな
る。例えば、一方の半導体基板に、高温反応によってポ
リシリコンを成長させて接合層を形成し、この接合層を
延性モード研削すれば、それだけで鏡面状態の研削面を
得ることができ、この研削面にさらに酸化膜を形成して
接合面としたのち、他方の半導体基板を張り合わせてS
OI構造の半導体基板を作製することができる。
This eliminates the need for a bonding layer, which has been conventionally formed for flattening the bonding surface, to have a multilayer structure. For example, on one semiconductor substrate, polysilicon is grown by a high-temperature reaction to form a bonding layer, and if this bonding layer is subjected to ductile mode grinding, a mirror-like ground surface can be obtained by itself, and this ground surface Further, after forming an oxide film to form a bonding surface, the other semiconductor substrate is bonded and S
A semiconductor substrate having an OI structure can be manufactured.

【0018】得られる接合面は、下層を構成する接合層
の研削面がきわめて平滑な面であり、これに加えて、こ
の平滑な面にさらに酸化膜を形成しているので、研削面
に生じる研削ダメージを酸化膜で緩和することができ、
これによって接合面の平滑性がさらに助長される。した
がって、張り合わせのための接合層の形成工程と、研削
・研磨工程を簡略化することが可能となり、製造コスト
の低減と品質管理の容易化を実現することができる。
The obtained bonding surface has an extremely smooth ground surface of the bonding layer constituting the lower layer. In addition to this, an oxide film is further formed on this smooth surface. Grinding damage can be mitigated by the oxide film,
This further promotes the smoothness of the joint surface. Therefore, it is possible to simplify the step of forming a bonding layer for bonding and the steps of grinding and polishing, thereby realizing a reduction in manufacturing cost and facilitation of quality control.

【0019】[0019]

【実施例】本発明の半導体基板の製造方法について、好
ましい一実施例を挙げ、図面に基づいて具体的に説明す
る。ただし、以下に説明する実施例は、本発明の理解を
容易にするために記載されたものであって、本発明を限
定するために記載されたものではない。したがって、以
下の実施例に開示された各要素は、本発明の技術的範囲
に属する全ての設計変更や均等物をも含む趣旨である。
DESCRIPTION OF THE PREFERRED EMBODIMENTS A preferred embodiment of the method for manufacturing a semiconductor substrate according to the present invention will be described in detail with reference to the drawings. However, the embodiments described below are described for facilitating the understanding of the present invention, and are not described for limiting the present invention. Therefore, each element disclosed in the following embodiments is intended to include all design changes and equivalents belonging to the technical scope of the present invention.

【0020】図1〜図3は、本発明の一実施例に係る半
導体基板の製造方法を説明する断面図であり、図1
(a)は酸化膜形成工程、図1(b)は接合層形成工
程、図1(c)は研削工程、図2(d)は延性モード研
削工程、図2(e)は第2の酸化膜の形成工程、図2
(f)は張り合わせ工程、図3(g)は活性層基板の研
工程をそれぞれ説明する断面図である。
1 to 3 are cross-sectional views illustrating a method for manufacturing a semiconductor substrate according to one embodiment of the present invention.
1A shows an oxide film forming step, FIG. 1B shows a bonding layer forming step, FIG. 1C shows a grinding step, FIG. 2D shows a ductile mode grinding step, and FIG. Film forming process, FIG. 2
(F) is a laminating step, and (g) of FIG.
It is sectional drawing explaining each polishing process.

【0021】まず、図1(a)に示すように、単結晶シ
リコンからなる半導体基板1(以下、活性層基板A、あ
るいは活性層基板1ともいう)の片面に、フォトリソグ
ラフィ技術やエッチング技術を用いて、例えば深さが
0.1μmの溝2を10μmの間隔で形成する。この表
面を熱酸化して、厚さ0.01μmのSiO2 膜を形成
し、さらに、この熱酸化によるSiO2 膜上に、CVD
法によって厚さ0.9μmのSiO2 膜を形成する。こ
れら1.0μmのSiO2 膜が、活性層基板の表面層3
(以下、酸化膜3ともいう)を構成するが、酸化膜3は
パターニングされた活性層基板Aの表面形状にしたがっ
て図示するように凹凸をもった膜として形成される。
First, as shown in FIG. 1A, a photolithography technique or an etching technique is applied to one surface of a semiconductor substrate 1 made of single crystal silicon (hereinafter also referred to as an active layer substrate A or an active layer substrate 1). For example, grooves 2 having a depth of 0.1 μm are formed at intervals of 10 μm. This surface is thermally oxidized to form a SiO 2 film having a thickness of 0.01 [mu] m, further, the SiO 2 film by the thermal oxidation, CVD
An SiO 2 film having a thickness of 0.9 μm is formed by the method. These 1.0 μm SiO 2 films form the surface layer 3 of the active layer substrate.
(Hereinafter, also referred to as an oxide film 3), and the oxide film 3 is formed as a film having irregularities as shown in the figure according to the surface shape of the active layer substrate A patterned.

【0022】図1(a)に示す構造に、さらにこの酸化
膜3の表面に接合層としてのポリシリコン膜4を形成す
る(図1(b)参照)。このポリシリコン膜4は、例え
ば、CVD法により、反応温度を800℃〜1200℃
として、厚さ5μmだけ成長させる。高温で反応させて
ポリシリコン膜4を形成するのは、該ポリシリコン膜の
導電性、不純物の拡散速度、膜の安定性、酸化速度等の
特性を高めるためであるが、このポリシリコン層4も、
酸化膜3と同様に、酸化膜3の凹凸形状にしたがって僅
かに凹凸をもった膜として形成される。
In the structure shown in FIG. 1A, a polysilicon film 4 as a bonding layer is formed on the surface of the oxide film 3 (see FIG. 1B). The polysilicon film 4 is formed, for example, at a reaction temperature of 800 ° C. to 1200 ° C. by a CVD method.
Is grown by a thickness of 5 μm. The reason why the polysilicon film 4 is formed by reacting at a high temperature is to enhance the conductivity of the polysilicon film, the diffusion speed of impurities, the stability of the film, the oxidation speed, and the like. Also,
Like the oxide film 3, it is formed as a film having slightly irregularities according to the irregularities of the oxide film 3.

【0023】次に、図1(c)に示すように、ポリシリ
コン膜4の表面を研削して、該表面の凹凸を除去する。
この研は、いわゆるプロダクト・モード研削(PM
G)である。
Next, as shown in FIG. 1C, the surface of the polysilicon film 4 is ground to remove irregularities on the surface.
This research work is, so-called product-mode grinding (PM
G) Ru Der.

【0024】図1(c)に示すようにして、ポリシリコ
ン膜4の表面にプロダクト・モード研削を施してある程
度平坦化すると、研削ダメージが数μm発生する。この
研削ダメージを除去して、張り合わせの接合面を構成す
るポリシリコン膜4の表面4aを鏡面状態にするため
に、図2(d)に示すように、さらに延性モード研削
(ダクタイル・モード研削、DMG)を施す。
As shown in FIG. 1C, when the surface of the polysilicon film 4 is subjected to product mode grinding to be flattened to some extent, grinding damage occurs by several μm. In order to remove the grinding damage and bring the surface 4a of the polysilicon film 4 forming the bonding surface of bonding into a mirror state, as shown in FIG. DMG).

【0025】本研削工程では、プロダクト・モード研削
により発生した研削ダメージを除去するだけでよいの
で、その研削量は、数μmである。
In the present grinding step, the grinding amount generated by the product mode grinding only needs to be removed, so that the grinding amount is several μm.

【0026】硬脆材料であるポリシリコンを研削する
と、一般的には、クラックをともなう脆性破壊加工とな
り、研削面は破砕面となって鏡面状態の接合面を得るこ
とはできない。しかしながら、このような硬脆材料であ
っても、0.1μmオーダーの微小切込みなど、加工単
位(具体的には加工圧力に起因する)を十分微少な範囲
に限定すると、脆性破壊ではなく塑性域での鏡面研削が
可能となる。
Grinding polysilicon, which is a hard and brittle material, generally results in brittle fracture with cracks, and the ground surface becomes a crushed surface, making it impossible to obtain a mirror-finished joint surface. However, even with such a hard and brittle material, if the processing unit (specifically, due to the processing pressure) is limited to a sufficiently small range, such as a minute cut on the order of 0.1 μm, it is not a brittle fracture but a plastic region. Mirror grinding is possible.

【0027】この延性モード研削を実現するために最も
重要なパラメータは、脆性破壊と塑性変形破断との遷移
点を表わす臨界加工単位dc(延性・脆性圧力遷移点P
cともいう)であり、かつ、この臨界加工単位は、材料
固有の値である。したがって、まず延性モード研削を施
そうとするポリシリコン膜4の臨界加工単位を求めてお
き、この臨界加工単位以下の押し込み荷重で研削装置を
制御しながら研削を行う。これにより、脆性破壊を生じ
易いポリシリコンであっても塑性的挙動を示すことにな
る。
The most important parameter for realizing this ductile mode grinding is a critical working unit dc (transition point between ductile and brittle pressure P, which represents a transition point between brittle fracture and plastic deformation fracture).
c), and the critical processing unit is a value specific to the material. Therefore, first, a critical processing unit of the polysilicon film 4 to be subjected to ductile mode grinding is determined, and the grinding is performed while controlling the grinding apparatus with an indentation load equal to or less than the critical processing unit. As a result, even if polysilicon is apt to cause brittle fracture, it will exhibit plastic behavior.

【0028】このような延性モード研削を施すと、研削
面4bの研削ダメージは、僅か、0.05μm〜0.2
μm(=500〜2000オングストローム)となる。
When such ductile mode grinding is performed, the grinding damage on the grinding surface 4b is only 0.05 μm to 0.2 μm.
μm (= 500-2000 angstroms).

【0029】本発明では、集積度を高めるために、およ
び、この研削面に生じる研削ダメージをさらに緩和する
ために、図2(e)に示すように、研削面4bに第2の
酸化膜7を形成している。この酸化膜7は、例えば、C
VD法または熱酸化法によるSOI絶縁層とするか、ま
たは熱酸化により破砕層を酸化した後、この酸化膜をエ
ッチオフする犠牲酸化膜とする。以上の工程により、S
OI構造ウェ−ハを構成する一方の基板である活性層基
板Aを得る。このとき、SOI構造を構成する接合面7
aは、鏡面状態の研削面4b上に酸化膜7が形成された
構造となっているので、鏡面状態よりさらに平滑性に優
れた面となっている。
In the present invention, as shown in FIG. 2 (e), the second oxide film 7 is formed on the ground surface 4b in order to increase the degree of integration and further reduce the grinding damage occurring on the ground surface. Is formed. This oxide film 7 is made of, for example, C
The SOI insulating layer is formed by a VD method or a thermal oxidation method, or the crushed layer is oxidized by thermal oxidation, and then the oxide film is formed as a sacrificial oxide film to be etched off. Through the above steps, S
An active layer substrate A, which is one of the substrates constituting the OI structure wafer, is obtained. At this time, the bonding surface 7 constituting the SOI structure
Since a has a structure in which the oxide film 7 is formed on the ground surface 4b in the mirror state, the surface a is more excellent in smoothness than the mirror state.

【0030】図2(e)に示す状態で鏡面状態の接合面
7aを得ると、次に、この接合面7aに支持基板Bとな
る他の半導体基板5(以下、支持基板5ともいう)を密
着させ、水素結合により熱接合させて両者を張り合わせ
る(図2(f)参照)。張り合わせ強度は、例えば20
0kg/cm2 以上、張り合わせ温度は1100℃と
し、また、熱膨張差によるSOIウェーハのソリを防止
するために、支持基板5として活性層基板1と同一のシ
リコン基板を用いることが好ましい。
After the mirror-finished bonding surface 7a is obtained in the state shown in FIG. 2E, another semiconductor substrate 5 (hereinafter, also referred to as the supporting substrate 5) serving as the supporting substrate B is next placed on the bonding surface 7a. The two members are brought into close contact with each other and bonded together by thermal bonding by hydrogen bonding (see FIG. 2 (f)). The bonding strength is, for example, 20
0 kg / cm 2 or more, bonding temperature was 1100 ° C., also in order to prevent the warpage of the SOI wafer due to thermal expansion difference, it is preferable to use the same silicon substrate and the active layer substrate 1 as the support substrate 5.

【0031】図2(f)に示すように活性層基板Aと支
持基板Bとを張り合わせたのちに、側周部分の面取りな
どを施すとともに、活性層基板1の厚さが約2μmとな
るように予め研削を施しておく。
As shown in FIG. 2 (f), after the active layer substrate A and the supporting substrate B are bonded to each other, chamfering of the peripheral portion is performed, and the thickness of the active layer substrate 1 is reduced to about 2 μm. Is ground in advance.

【0032】最後に、図3(g)に示すように、活性層
基板1の選択研を行う。この選択研は、例えば、表
面粗さが0.01μmの高純度酸化アルミ製定盤を回転
させ、この定盤の表面に粒度が0.02μmの高純度シ
リカの微粒子を5.0wt%分散させたpH10.5の
アルカリ溶液(研磨液)を滴下しつつ、この定盤表面に
活性層基板1を100g/cm2 の圧力で圧着摩擦させ
ることにより行われる。
[0032] Finally, as shown in FIG. 3 (g), performing a selection Migaku Ken the active layer substrate 1. The selection Migaku Ken, for example, the surface roughness is to rotate the high-purity oxide aluminum plate of 0.01 [mu] m, was 5.0 wt% dispersing fine particles of high purity silica particle size 0.02μm on the surface of the platen The active layer substrate 1 is pressed and rubbed against the surface of the surface plate at a pressure of 100 g / cm 2 while dropping an alkaline solution (polishing liquid) having a pH of 10.5.

【0033】選択研を行うと、活性層基板1が徐々に
されてゆくが、定盤がSiO2からなる酸化膜3ま
で達すると、該酸化膜3は活性層基板1に比べてメカノ
ケミカル研磨され難いので、研速度が急速に低下す
る。この研速度を検出することにより、図3(g)に
示すような酸化膜3が活性層基板1の表面から露出した
状態、すなわち、活性層6が酸化膜3で分離され、しか
も、その下層に第2の酸化膜7が積層された状態のSO
I構造ウェーハを得ることができる。
[0033] When performing the selection Migaku Ken, although the active layer substrate 1 Yuku is gradually <br/> Migaku Ken, the platen reaches the oxide film 3 made of SiO 2, the oxide film 3 is an active layer substrate since hard to be polished mechanochemical compared to 1, Migaku Ken speed decreases rapidly. By detecting this Migaku Ken rate, state of the oxide film 3 as shown in FIG. 3 (g) is exposed from the surface of the active layer substrate 1, i.e., the active layer 6 is separated by the oxide film 3, moreover, the SO in the state where the second oxide film 7 is laminated on the lower layer
An I-structure wafer can be obtained.

【0034】本発明の半導体基板の製造方法は、上述し
た薄膜SOI構造以外にも、例えば、張り合わせ誘電体
分離基板の製造にも適用することができる。
The method of manufacturing a semiconductor substrate according to the present invention can be applied to, for example, manufacturing of a bonded dielectric separation substrate in addition to the above-mentioned thin film SOI structure.

【0035】図4〜図6は、本発明の他の実施例に係る
半導体基板の製造方法を説明する断面図であり、図4
(a)は酸化膜形成工程、図4(b)は接合層形成工
程、図4(c)は研削工程、図5(d)は延性モード研
削工程、図5(e)は第2の酸化膜の形成工程、図5
(f)は張り合わせ工程、図5(g)は活性層基板の研
工程をそれぞれ説明する断面図である。
FIGS. 4 to 6 are sectional views for explaining a method of manufacturing a semiconductor substrate according to another embodiment of the present invention.
4 (a) is an oxide film forming step, FIG. 4 (b) is a bonding layer forming step, FIG. 4 (c) is a grinding step, FIG. 5 (d) is a ductile mode grinding step, and FIG. Film forming process, FIG.
(F) is a laminating step, and (g) of FIG.
It is sectional drawing explaining each polishing process.

【0036】素子間の絶縁耐圧が数十V〜数百Vといっ
た高耐圧のLSIでは、それぞれの素子を酸化膜のよう
な誘電体膜で完全に分離する必要があり、このような技
術分野ではいわゆる誘電体分離基板が広く用いられてい
る。本実施例では、かかる誘電体分離基板の製造方法に
本発明を適用した具体例を示している。
In an LSI having a high withstand voltage of several tens of volts to several hundreds of volts between elements, it is necessary to completely separate each element by a dielectric film such as an oxide film. So-called dielectric isolation substrates are widely used. This embodiment shows a specific example in which the present invention is applied to the method for manufacturing a dielectric isolation substrate.

【0037】まず、単結晶シリコンからなる半導体基板
1(以下、活性層基板A、あるいは活性層基板1ともい
う)の片面を酸化して、全面にSiO2 膜を形成したの
ち、このSiO2 膜の予定の箇所を開口し、SiO2
をマスクとして例えば異方性エッチングなどによって、
例えば深さが約60μmの分離溝8を形成する。つい
で、マスクとして利用したSiO2 膜を除去したのち、
再び、半導体基板1の表面を酸化して、その全面に厚さ
1.2μmの絶縁用酸化膜3を形成する(図4(a)参
照)。この酸化膜3は分離溝8が形成された活性層基板
Aの表面形状にしたがって図示するように凹凸をもった
膜として形成される。
Firstly, a semiconductor substrate 1 made of single crystal silicon by oxidizing the one surface (hereinafter, also referred to the active layer substrate A, or an active layer substrate 1), after forming the SiO 2 film on the entire surface, the SiO 2 film Is opened, and using an SiO 2 film as a mask, for example, by anisotropic etching or the like,
For example, the separation groove 8 having a depth of about 60 μm is formed. Then, after removing the SiO 2 film used as a mask,
Again, the surface of the semiconductor substrate 1 is oxidized to form an insulating oxide film 3 having a thickness of 1.2 μm on the entire surface (see FIG. 4A). The oxide film 3 is formed as a film having irregularities as shown in the figure according to the surface shape of the active layer substrate A in which the separation groove 8 is formed.

【0038】図4(a)に示す構造に、さらにこの酸化
膜3の表面に接合層としてのポリシリコン膜4を形成す
る(図4(b)参照)。このポリシリコン膜4は、例え
ば、CVD法により、反応温度を800℃〜1200℃
として、少なくとも分離溝8が完全に埋まるまで(例え
ば、厚さ100μm)成長させる。このポリシリコン層
4も、酸化膜3と同様に、酸化膜3の凹凸形状にしたが
って僅かに凹凸をもった膜として形成される。
In addition to the structure shown in FIG. 4A, a polysilicon film 4 as a bonding layer is formed on the surface of the oxide film 3 (see FIG. 4B). The polysilicon film 4 is formed, for example, at a reaction temperature of 800 ° C. to 1200 ° C. by a CVD method.
Is grown until at least the separation groove 8 is completely filled (for example, with a thickness of 100 μm). This polysilicon layer 4 is also formed as a film having slightly irregularities according to the irregularities of the oxide film 3, similarly to the oxide film 3.

【0039】次に、図4(c)に示すように、ポリシリ
コン膜4の表面を研削して、該表面の凹凸を除去する。
この研は、いわゆるプロダクト・モード研削(PM
G)である。
Next, as shown in FIG. 4C, the surface of the polysilicon film 4 is ground to remove irregularities on the surface.
This research work is, so-called product-mode grinding (PM
G) Ru Der.

【0040】図4(c)に示すようにして、ポリシリコ
ン膜4の表面にプロダクト・モード研削を施してある程
度平坦化すると、研削ダメージが数μm発生する。この
研削ダメージを除去して、張り合わせの接合面を構成す
るポリシリコン膜4の表面4aを鏡面状態にするため
に、図5(d)に示すように、さらに延性モード研削
(ダクタイル・モード研削、DMG)を施す。
As shown in FIG. 4C, when the surface of the polysilicon film 4 is subjected to product mode grinding to be flattened to some extent, grinding damage occurs by several μm. In order to remove the grinding damage and bring the surface 4a of the polysilicon film 4 forming the bonding surface of bonding into a mirror state, as shown in FIG. DMG).

【0041】本研削工程では、プロダクト・モード研削
により発生した研削ダメージを除去するだけでよいの
で、その研削量は、少なくとも数μmである。
In the present grinding process, it is only necessary to remove the grinding damage caused by the product mode grinding, so that the grinding amount is at least several μm.

【0042】本実施例では、集積度を高めるために、お
よび、この研削面に生じる研削ダメージをさらに緩和す
るために、図5(e)に示すように、研削面4bに第2
の酸化膜7を形成している。この酸化膜7は、例えば、
CVD法または熱酸化法によるSOI絶縁層とするか、
または熱酸化により破砕層を酸化した後、この酸化膜を
エッチオフする犠牲酸化膜とする。以上の工程により、
SOI構造ウェ−ハを構成する一方の基板である活性層
基板Aを得る。このとき、SOI構造を構成する接合面
7aは、鏡面状態の研削面4b上に酸化膜7が形成され
た構造となっているので、鏡面状態よりさらに平滑性に
優れた面となっている。
In this embodiment, in order to increase the degree of integration and further reduce the grinding damage generated on the ground surface, as shown in FIG.
Oxide film 7 is formed. This oxide film 7 is, for example,
An SOI insulating layer formed by CVD or thermal oxidation,
Alternatively, after the crushed layer is oxidized by thermal oxidation, this oxide film is used as a sacrificial oxide film to be etched off. Through the above steps,
An active layer substrate A which is one of the substrates constituting the SOI structure wafer is obtained. At this time, since the bonding surface 7a constituting the SOI structure has a structure in which the oxide film 7 is formed on the mirror-finished ground surface 4b, the bonding surface 7a is a surface having more excellent smoothness than the mirror-finished surface.

【0043】なお、図5(d)に示すように、本実施例
ではポリシリコン膜4を酸化膜3の表面から僅かに残す
ようにプロダクト・モード研削とダクタイル・モード研
削を行うが、目的とする誘電体分離ウェーハによって
は、ポリシリコン膜4を酸化膜3の表面が露出するまで
研削するようにしてもよい。
As shown in FIG. 5D, in this embodiment, the product mode grinding and the ductile mode grinding are performed so that the polysilicon film 4 is slightly left from the surface of the oxide film 3. Depending on the dielectric isolation wafer to be formed, the polysilicon film 4 may be ground until the surface of the oxide film 3 is exposed.

【0044】図5(e)に示す状態で鏡面状態の接合面
7bを得ると、次に、この接合面7bに支持基板Bとな
る他の半導体基板5(以下、支持基板5ともいう)を密
着させ、水素結合により熱接合させて両者を張り合わせ
る(図6(f)参照)。張り合わせ強度は、例えば20
0kg/cm2 以上、張り合わせ温度は1100℃と
し、また、熱膨張差によるSOIウェーハのソリを防止
するために、支持基板5として活性層基板1と同一のシ
リコン基板を用いることが好ましい。
When the mirror-finished bonding surface 7b is obtained in the state shown in FIG. 5 (e), another semiconductor substrate 5 (hereinafter, also referred to as the supporting substrate 5) serving as the supporting substrate B is formed on the bonding surface 7b. The two are brought into close contact and thermally bonded by hydrogen bonding to bond them together (see FIG. 6 (f)). The bonding strength is, for example, 20
0 kg / cm 2 or more, bonding temperature was 1100 ° C., also in order to prevent the warpage of the SOI wafer due to thermal expansion difference, it is preferable to use the same silicon substrate and the active layer substrate 1 as the support substrate 5.

【0045】図6(f)に示すように活性層基板Aと支
持基板Bとを張り合わせたのちに、側周部分の面取りな
どを施すとともに、活性層基板1の厚さが約2μmとな
るように予め研削を施しておく。
As shown in FIG. 6 (f), after the active layer substrate A and the supporting substrate B are bonded to each other, chamfering of the peripheral portion is performed, and the thickness of the active layer substrate 1 is reduced to about 2 μm. Is ground in advance.

【0046】最後に、図(g)に示すように、活性層
基板1の選択研を行う。この選択研は、例えば、表
面粗さが0.01μmの高純度酸化アルミ製定盤を回転
させ、この定盤の表面に粒度が0.02μmの高純度シ
リカの微粒子を5.0wt%分散させたpH10.5の
アルカリ溶液(研磨液)を滴下しつつ、この定盤表面に
活性層基板1を100g/cm2 の圧力で圧着摩擦させ
ることにより行われる。
[0046] Finally, as shown in FIG. 6 (g), performing a selection Migaku Ken the active layer substrate 1. The selection Migaku Ken, for example, the surface roughness is to rotate the high-purity oxide aluminum plate of 0.01 [mu] m, was 5.0 wt% dispersing fine particles of high purity silica particle size 0.02μm on the surface of the platen The active layer substrate 1 is pressed and rubbed against the surface of the surface plate at a pressure of 100 g / cm 2 while dropping an alkaline solution (polishing liquid) having a pH of 10.5.

【0047】選択研を行うと、活性層基板1が徐々に
されてゆくが、定盤がSiO2からなる酸化膜3ま
で達すると、該酸化膜3は活性層基板1に比べてメカノ
ケミカル研磨され難いので、研速度が急速に低下す
る。この研速度を検出することにより、図(g)に
示すような酸化膜3が活性層基板1の表面から露出した
状態、すなわち、活性層が誘電体である酸化膜3で完
全に分離された状態の誘電体分離ウェーハを得ることが
できる。
[0047] When performing the selection Migaku Ken, although the active layer substrate 1 Yuku is gradually <br/> Migaku Ken, the platen reaches the oxide film 3 made of SiO 2, the oxide film 3 is an active layer substrate since hard to be polished mechanochemical compared to 1, Migaku Ken speed decreases rapidly. By detecting this Migaku Ken rate, state of the oxide film 3 as shown in FIG. 6 (g) is exposed from the surface of the active layer substrate 1, i.e., fully oxide film 3 active layer 1 is a dielectric A separated dielectric isolation wafer can be obtained.

【0048】なお、上述した実施例は、本発明を説明す
るための一つの具体例であって、説明中に示された製造
条件等の諸条件は、本発明の技術的範囲を減縮させるも
のではない。
The embodiment described above is one specific example for explaining the present invention, and various conditions such as manufacturing conditions shown in the description may reduce the technical scope of the present invention. is not.

【0049】[0049]

【発明の効果】以上述べたように本発明によれば、活性
層基板と支持基板とを張り合わせるための接合層を延性
モード研削により研削し、この研削面に酸化膜を形成し
て鏡面状態の接合面を形成するようにしているので、従
来、接合面を平坦化するために形成していた接合層を多
層構造とする必要がなく、これによって、張り合わせの
ための接合層の形成工程と、この接合層の研削・研磨工
程を簡略化することが可能となる。その結果、半導体基
板の製造コストを低減することができるとともに、工程
の簡略化にともなって品質管理も容易になる。
As described above, according to the present invention, the bonding layer for bonding the active layer substrate and the supporting substrate is ground by ductile mode grinding, and an oxide film is formed on the ground surface to form a mirror surface. Since the bonding surface of the bonding layer is formed, it is not necessary to form the bonding layer, which has been conventionally formed for flattening the bonding surface, into a multilayer structure. This makes it possible to simplify the grinding and polishing steps of the bonding layer. As a result, the manufacturing cost of the semiconductor substrate can be reduced, and the quality control is facilitated as the process is simplified.

【図面の簡単な説明】[Brief description of the drawings]

【図1】(a)〜(c)は本発明の一実施例に係る半導
体基板の製造方法を説明する断面図である。
FIGS. 1A to 1C are cross-sectional views illustrating a method for manufacturing a semiconductor substrate according to an embodiment of the present invention.

【図2】(d)〜(f)は図1に示す製造方法の続きを
示す断面図である。
FIGS. 2D to 2F are cross-sectional views showing a continuation of the manufacturing method shown in FIG.

【図3】(g)は図2に示す製造方法の続きを示す断面
図である。
FIG. 3 (g) is a cross-sectional view showing a continuation of the manufacturing method shown in FIG.

【図4】(a)〜(c)は本発明の他の実施例に係る半
導体基板の製造方法を説明する断面図である。
FIGS. 4A to 4C are cross-sectional views illustrating a method for manufacturing a semiconductor substrate according to another embodiment of the present invention.

【図5】(d)〜(e)は図4に示す製造方法の続きを
示す断面図である。
5D to 5E are cross-sectional views showing a continuation of the manufacturing method shown in FIG.

【図6】(f)〜(g)は図5に示す製造方法の続きを
示す断面図である。
6 (f) to 6 (g) are cross-sectional views showing a continuation of the manufacturing method shown in FIG.

【図7】(a)〜(c)は従来の半導体基板の製造方法
を説明する断面図である。
FIGS. 7A to 7C are cross-sectional views illustrating a conventional method for manufacturing a semiconductor substrate.

【図8】(d)〜(f)は図7に示す製造方法の続きを
示す断面図である。
8 (d) to (f) are cross-sectional views showing a continuation of the manufacturing method shown in FIG.

【図9】(g)〜(h)は図8に示す製造方法の続きを
示す断面図である。
9 (g) to 9 (h) are cross-sectional views showing a continuation of the manufacturing method shown in FIG.

【符号の説明】[Explanation of symbols]

A…活性層基板 B…支持基板 1…活性層基板側のシリコン基板 3…表面層(酸化膜) 4…接合層 5…支持基板側のシリコン基板 6…活性層 7…第2の酸化膜 7a…接合面 8…分離溝 A: Active layer substrate B: Support substrate 1: Silicon substrate on active layer substrate side 3: Surface layer (oxide film) 4: Bonding layer 5: Silicon substrate on support substrate side 6: Active layer 7: Second oxide film 7a ... joining surface 8 ... separation groove

フロントページの続き (58)調査した分野(Int.Cl.6,DB名) H01L 27/12 H01L 21/304 H01L 21/762Continuation of the front page (58) Field surveyed (Int.Cl. 6 , DB name) H01L 27/12 H01L 21/304 H01L 21/762

Claims (1)

(57)【特許請求の範囲】(57) [Claims] 【請求項1】一方の半導体基板の少なくとも片面に接合
層を形成し、前記接合層に他方の半導体基板を張り合わ
せてSOI構造の半導体基板を作製する半導体基板の
造方法であって、 前記接合層を延性モード研削により研削して鏡面状態の
研削面を形成したのち、この研削面に酸化膜を形成する
ことを特徴とする半導体基板の製造方法。
1. A method of manufacturing a semiconductor substrate , comprising: forming a bonding layer on at least one surface of one semiconductor substrate; and bonding the other semiconductor substrate to the bonding layer to manufacture a semiconductor substrate having an SOI structure. Forming a mirror-finished ground surface by grinding the bonding layer by ductile mode grinding, and then forming an oxide film on the ground surface.
JP4273750A 1992-09-17 1992-09-17 Semiconductor substrate manufacturing method Expired - Fee Related JP2866263B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP4273750A JP2866263B2 (en) 1992-09-17 1992-09-17 Semiconductor substrate manufacturing method

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP4273750A JP2866263B2 (en) 1992-09-17 1992-09-17 Semiconductor substrate manufacturing method

Publications (2)

Publication Number Publication Date
JPH06104413A JPH06104413A (en) 1994-04-15
JP2866263B2 true JP2866263B2 (en) 1999-03-08

Family

ID=17532059

Family Applications (1)

Application Number Title Priority Date Filing Date
JP4273750A Expired - Fee Related JP2866263B2 (en) 1992-09-17 1992-09-17 Semiconductor substrate manufacturing method

Country Status (1)

Country Link
JP (1) JP2866263B2 (en)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH08340046A (en) * 1995-06-13 1996-12-24 Nec Corp Manufacture of semiconductor device
JP5532680B2 (en) * 2009-05-27 2014-06-25 信越半導体株式会社 Manufacturing method of SOI wafer and SOI wafer

Also Published As

Publication number Publication date
JPH06104413A (en) 1994-04-15

Similar Documents

Publication Publication Date Title
US5152857A (en) Method for preparing a substrate for semiconductor devices
JPH01315159A (en) Dielectric-isolation semiconductor substrate and its manufacture
US5238865A (en) Process for producing laminated semiconductor substrate
JP2831745B2 (en) Semiconductor device and manufacturing method thereof
US5459104A (en) Process for production of semiconductor substrate
JPH07263541A (en) Dielectric separation substrate and manufacture thereof
JPH0770589B2 (en) Method for manufacturing dielectric isolation substrate
JP3480480B2 (en) Method for manufacturing SOI substrate
JP2866263B2 (en) Semiconductor substrate manufacturing method
US5686364A (en) Method for producing substrate to achieve semiconductor integrated circuits
JP2866262B2 (en) Semiconductor substrate manufacturing method
JP2961522B2 (en) Substrate for semiconductor electronic device and method of manufacturing the same
JP2552936B2 (en) Dielectric isolation substrate and semiconductor integrated circuit device using the same
JP3175619B2 (en) Semiconductor substrate manufacturing method
JP2002057309A (en) Method of forming soi substrate
JP3160966B2 (en) Method for manufacturing SOI substrate
JP2754295B2 (en) Semiconductor substrate
JP2855639B2 (en) Method for manufacturing semiconductor device
JPH04181755A (en) Dielectric isolation substrate and its manufacture
JPS6362252A (en) Manufacture of dielectric isolation substrate
JPH02260442A (en) Dielectric isolation type semiconductor substrate
JPH06151572A (en) Dielectric-isolation substrate and its manufacture
JPH08330554A (en) Semiconductor substrate and its manufacture
JP2778114B2 (en) Semiconductor substrate manufacturing method
CN115513123A (en) Silicon-on-insulator structure and forming method thereof

Legal Events

Date Code Title Description
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 19981201

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20071218

Year of fee payment: 9

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20081218

Year of fee payment: 10

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20091218

Year of fee payment: 11

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20091218

Year of fee payment: 11

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20101218

Year of fee payment: 12

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20111218

Year of fee payment: 13

LAPS Cancellation because of no payment of annual fees