JP2783191B2 - Semiconductor device protection circuit - Google Patents

Semiconductor device protection circuit

Info

Publication number
JP2783191B2
JP2783191B2 JP7148553A JP14855395A JP2783191B2 JP 2783191 B2 JP2783191 B2 JP 2783191B2 JP 7148553 A JP7148553 A JP 7148553A JP 14855395 A JP14855395 A JP 14855395A JP 2783191 B2 JP2783191 B2 JP 2783191B2
Authority
JP
Japan
Prior art keywords
type
region
protection circuit
semiconductor device
well region
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP7148553A
Other languages
Japanese (ja)
Other versions
JPH098147A (en
Inventor
俊雄 坪田
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NEC Corp
Original Assignee
Nippon Electric Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Nippon Electric Co Ltd filed Critical Nippon Electric Co Ltd
Priority to JP7148553A priority Critical patent/JP2783191B2/en
Publication of JPH098147A publication Critical patent/JPH098147A/en
Application granted granted Critical
Publication of JP2783191B2 publication Critical patent/JP2783191B2/en
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Landscapes

  • Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
  • Insulated Gate Type Field-Effect Transistor (AREA)
  • Semiconductor Integrated Circuits (AREA)

Description

【発明の詳細な説明】DETAILED DESCRIPTION OF THE INVENTION

【0001】[0001]

【産業上の利用分野】本発明は半導体装置の分野におい
て半導体装置を静電気の放電(Electro Static Dischar
ge, 以下「ESD」という)による高電圧の過渡現象か
ら保護するための保護回路に関する。
BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to the field of semiconductor devices.
ge, hereinafter referred to as “ESD”).

【0002】[0002]

【従来の技術】半導体デバイスが取り扱われるフィール
ドや製造工程で生じる可能性の高い静電気放電(ES
D)現象は次の3つが考えられる。(1)半導体デバイ
スを取り扱う人体が外部静電気帯電物体となり、人体に
蓄えられた静電気がデバイスの端子に放出されて破壊を
起こす。(2)デバイスの近傍にある金属などの物体が
静電気を帯電している場合、デバイスの端子とこれらの
物体が接触してESD破壊に至る。(3)デバイス自身
(デバイス導体部あるいは封入プラスチックパッケー
ジ)が静電気を帯電し、デバイスの端子から他の導体へ
静電気が放出され破壊が生じる。従来このような静電気
によるサージから集積回路の内部(回路)を保護するた
めの各種の保護回路が実用化されている。
2. Description of the Related Art Electrostatic discharge (ES) which is likely to occur in a field in which a semiconductor device is handled or in a manufacturing process.
D) The following three phenomena can be considered. (1) The human body handling the semiconductor device becomes an externally charged object, and the static electricity stored in the human body is released to the terminals of the device and causes destruction. (2) When an object such as a metal in the vicinity of the device is charged with static electricity, the terminal of the device comes into contact with the object, resulting in ESD destruction. (3) The device itself (device conductor portion or encapsulated plastic package) is charged with static electricity, and the static electricity is discharged from the terminal of the device to another conductor to cause destruction. Conventionally, various protection circuits for protecting the inside (circuit) of an integrated circuit from such surge due to static electricity have been put to practical use.

【0003】図3および図4に従来の保護装置の構造を
示す。
FIGS. 3 and 4 show the structure of a conventional protection device.

【0004】図3は特公平2−52426号に開示され
た保護回路であり、pチャネルMOSトランジスタTP
33及びnチャネルMOSトランジスタTN34は入力
段のCMOSインバータIを構成しており、このインバ
ータIの共通ゲートは信号入力端子INに、共通ドレイ
ンは図示しない次段の回路にそれぞれ接続されている。
図中、断面構造で示されている回路は保護回路である。
この保護回路では、1×1013/cm3 程度の濃度でp
型不純物を含むp+ 型エピタキシャル層12を成長させ
たものを出発基板13として用いており、この基板13
上には深さが約2μmのnウエル領域14が選択的に形
成されている。
FIG. 3 shows a protection circuit disclosed in Japanese Patent Publication No. 2-52626, which is a p-channel MOS transistor TP.
The inverter 33 and the n-channel MOS transistor TN34 form an input-stage CMOS inverter I. The common gate of the inverter I is connected to the signal input terminal IN, and the common drain is connected to the next-stage circuit (not shown).
In the figure, a circuit shown in a sectional structure is a protection circuit.
In this protection circuit, at a concentration of about 1 × 10 13 / cm 3 , p
A substrate obtained by growing ap + -type epitaxial layer 12 containing a p-type impurity is used as a starting substrate 13.
An n-well region 14 having a depth of about 2 μm is selectively formed thereon.

【0005】p型基板13上には、この基板13(p型
エピタキシャル層12)に対してコンタクトをとるため
の1×1019/cm3 程度の濃度でp型不純物を含むコ
ンタクト領域15と、1×1019/cm3 以上の濃度で
n型不純物を含むn型半導体領域16とが形成されてい
る。
A contact region 15 containing a p-type impurity at a concentration of about 1 × 10 19 / cm 3 for contacting the substrate 13 (p-type epitaxial layer 12) is formed on the p-type substrate 13; An n-type semiconductor region 16 containing an n-type impurity at a concentration of 1 × 10 19 / cm 3 or more is formed.

【0006】また、nウエル領域14の境界をはさんで
領域15、16の反対側に位置するnウエル領域14上
には、1×1019/cm3 以上の濃度でp型不純物を含
むp型半導体領域17と、nウエル領域14に対してコ
ンタクトをとるための1×1019/cm3 程度の濃度で
n型不純物を含むコンタクト領域18とが形成されてい
る。
On the n-well region 14 located on the opposite side of the regions 15 and 16 across the boundary of the n-well region 14, a p-type impurity containing p-type impurity at a concentration of 1 × 10 19 / cm 3 or more is formed. A type semiconductor region 17 and a contact region 18 containing an n-type impurity at a concentration of about 1 × 10 19 / cm 3 for making contact with the n-well region 14 are formed.

【0007】そして、p型のコンタクト領域15、n型
半導体領域16及びp型基板13は低電位電源Vssに接
続され、p型半導体領域17及びn型のコンタクト領域
18は上記信号入力端子INに接続されている。
The p-type contact region 15, the n-type semiconductor region 16, and the p-type substrate 13 are connected to a low potential power supply V ss , and the p-type semiconductor region 17 and the n-type contact region 18 are connected to the signal input terminal IN. It is connected to the.

【0008】この従来例の相補型MOS半導体装置の保
護回路では、第1の半導体領域16をエミッタ、基板1
3をベース、nウエル領域14をコレクタとする第1極
性のバイポーラトランジスタと、第2の半導体領域17
をエミッタ、nウエル領域14をベース、基板13をコ
レクタとする第2極性のバイポーラトランジスタがそれ
ぞれ等価的に構成され、信号入力端子INもしくは信号
出力端子に高電圧が印加された際に上記第1極性及び第
2極性のバイポーラトランジスタからなる回路でラッチ
アップを生じさせて高電圧による電流をバイパスするよ
うにしている。
In this conventional protection circuit for a complementary MOS semiconductor device, the first semiconductor region 16 is used as an emitter,
And a second semiconductor region 17 having a first polarity as a base and an n-well region 14 as a collector.
, An emitter, an n-well region 14 as a base, and a substrate 13 as a collector, the bipolar transistors of the second polarity are equivalently configured. When a high voltage is applied to the signal input terminal IN or the signal output terminal, the first Latch-up is caused in a circuit composed of bipolar transistors of a polarity and a second polarity to bypass a high-voltage current.

【0009】図4は1991年 EOS/ESD SY
MPOSIUM PROCEEDINGSの第88頁か
ら第97頁に記載されたもう1つの従来例を示す。図4
においては図3と同一の領域は同一の記号で示した。こ
の従来例と前述した図3の従来例との相違は、第2の半
導体領域17(エミッタ)がn型の半導体領域41と隣
接し、かつn型の半導体領域41がnウェル(ベース)
領域14とp型エピタキシャル層12とにまたがって形
成されている点である。この従来例の相補型MOS半導
体装置の保護回路も図3に示した保護回路と同様に第1
極性のバイポーラトランジスタと第2極性のバイポーラ
トランジスタとからなり、ラッチアップを生じさせて高
電圧による電流をバイパスする。この場合図3の保護回
路と比較して、図4の保護回路ではラッチアップの起動
の源泉となるトリガー電圧VT(以下「ターンオン電
圧」という)が低くできる。
FIG. 4 shows the 1991 EOS / ESD SY
Another conventional example described on pages 88 to 97 of MPOSIUM PROCEEDINGS is shown. FIG.
In FIG. 7, the same regions as those in FIG. 3 are indicated by the same symbols. The difference between this conventional example and the conventional example of FIG. 3 is that the second semiconductor region 17 (emitter) is adjacent to the n-type semiconductor region 41 and the n-type semiconductor region 41 is an n-well (base).
The point is that it is formed over the region 14 and the p-type epitaxial layer 12. The protection circuit of this conventional complementary MOS semiconductor device also has the first protection circuit in the same manner as the protection circuit shown in FIG.
It comprises a bipolar transistor having a polarity and a bipolar transistor having a second polarity, and causes a latch-up to bypass a current caused by a high voltage. In this case, the trigger voltage VT (hereinafter, referred to as “turn-on voltage”) serving as a source of latch-up activation can be reduced in the protection circuit of FIG. 4 as compared with the protection circuit of FIG.

【0010】[0010]

【発明が解決しようとする課題】図3に示したサイリス
タ型ESD保護回路では、ターンオンする電圧VTがn
ウエルのブレイクダウン電圧によってきまるため通常は
50Vと高く内部素子の保護という意味で十分ではな
い。一般に保護回路設計の基本的考え方として、(1)
ESDチャージを被保護素子の破壊電圧、電流以下で保
護素子によって吸収する、(2)保護素子が破壊しな
い、(3)保護素子は製品の動作範囲で製品特性を損な
わない、が基本である、が特に(1)において保護素子
の耐圧設計は保護の要である。すなわち保護素子の耐圧
BV設計は、 最大定格<BV<被保護素子の耐圧、ゲート破壊電圧 としなければならない。ゲート破壊電圧はトランジスタ
の微細化(高速化)に伴い15V程度と小さくなってき
ているので、図4に示した従来例の低圧設計(この場合
ターンオン電圧VTは50Vが相当)では被保護素子を
十分保護できないという問題がある。
In the thyristor type ESD protection circuit shown in FIG. 3, the turn-on voltage VT is n.
Since it is determined by the breakdown voltage of the well, it is usually as high as 50 V, which is not sufficient to protect the internal elements. Generally, the basic concept of protection circuit design is (1)
The ESD charge is absorbed by the protection element below the breakdown voltage and current of the element to be protected, (2) the protection element is not destroyed, and (3) the protection element does not impair the product characteristics within the operating range of the product. However, particularly in (1), the withstand voltage design of the protection element is the key to protection. That is, the withstand voltage BV design of the protection element must satisfy the following relation: maximum rating <BV <withstand voltage and gate breakdown voltage of the protected element. Since the gate breakdown voltage has been reduced to about 15 V with the miniaturization (higher speed) of the transistor, the protected element is not used in the low-voltage design of the conventional example shown in FIG. There is a problem that it cannot be sufficiently protected.

【0011】このような欠点を改善したのが図4の従来
例である。この場合、n型の半導体領域41(n+ )と
p型のエピタキシャル層12(p- )で耐圧VTが決ま
るので、耐圧VTは10数Vと低く設定できるメリット
がある。
FIG. 4 shows a conventional example in which such a disadvantage is improved. In this case, since the withstand voltage VT is determined by the n-type semiconductor region 41 (n + ) and the p-type epitaxial layer 12 (p ), there is an advantage that the withstand voltage VT can be set as low as ten and several volts.

【0012】しかしながら実際の製品に本構造の保護素
子を適用しようすると、製造条件のゆらぎに対して必ず
しも保護素子の特性が安定しているという保証はない。
つまり保護素子を構成する寄生バイポーラがノイズに対
してOFFを保つ特性はdv/dt特性(臨界オフ電圧
上昇率特性)と呼ばれるが、このdv/dtは保護素子
自身が誤動作しない程度に大きく設定されなければなら
ない。図4の従来例では基板13の寄生ベース抵抗が大
きいため信頼性を含めて安定したdv/dt特性の設計
が困難であり、製造条件のゆらぎに対して影響を受けや
すいという問題がある。
However, if the protection element having this structure is applied to an actual product, there is no guarantee that the characteristics of the protection element are always stable against fluctuations in manufacturing conditions.
That is, the characteristic that the parasitic bipolar constituting the protection element keeps OFF against noise is called a dv / dt characteristic (critical off-voltage rise rate characteristic). This dv / dt is set to be large enough to prevent the protection element itself from malfunctioning. There must be. In the conventional example shown in FIG. 4, since the parasitic base resistance of the substrate 13 is large, it is difficult to design a stable dv / dt characteristic including reliability, and there is a problem that it is easily affected by fluctuations in manufacturing conditions.

【0013】本発明は上記の点にかんがみてなされたも
ので、製造条件のゆらぎに対する影響を受けにくい静電
気の放電による高電圧の過渡現像から半導体装置を保護
する保護回路を提供することを目的とする。
The present invention has been made in view of the above points, and has as its object to provide a protection circuit for protecting a semiconductor device from high-voltage transient development caused by electrostatic discharge which is not easily affected by fluctuations in manufacturing conditions. I do.

【0014】[0014]

【課題を解決するための手段】本発明は上記の目的を達
成するために、p型半導体基板に形成されたn型領域を
有する半導体装置の保護回路において、前記p型半導体
基板には低電位電源に接続されたn型コンタクト領域を
形成し、前記n型領域には入力端子あるいは出力端子に
接続されたp型コンタクト領域を形成し、前記p型半導
体基板より高濃度のp型領域を前記n型領域を囲むよう
に形成して半導体装置の保護回路を構成した。
According to the present invention, there is provided a protection circuit for a semiconductor device having an n-type region formed on a p-type semiconductor substrate, wherein the p-type semiconductor substrate has a low potential. An n-type contact region connected to a power supply is formed, a p-type contact region connected to an input terminal or an output terminal is formed in the n-type region, and a p-type region having a higher concentration than the p-type semiconductor substrate is formed. The protective circuit of the semiconductor device was formed so as to surround the n-type region.

【0015】更に、前記p型領域は、前記n型コンタク
ト領域と前記p型コンタクト領域の間に形成した。
Further, the p-type region is formed between the n-type contact region and the p-type contact region.

【0016】[0016]

【実施例】以下、本発明を図面を参照して説明する。DETAILED DESCRIPTION OF THE PREFERRED EMBODIMENTS The present invention will be described below with reference to the drawings.

【0017】図1(a)は本発明による保護回路の一実
施例の断面図、図1(b)はその等価回路図を示す。
FIG. 1A is a sectional view of an embodiment of a protection circuit according to the present invention, and FIG. 1B is an equivalent circuit diagram thereof.

【0018】図1に示した実施例は本発明に係る保護回
路を特に信号入力端子の保護を図る半導体装置に適用し
たものであり、pチャネルMOSトランジスタTP33
およびnチャネルMOSトランジスタTN34は、入力
段のCMOSインバータIを構成しており、このインバ
ータIの共通ゲートは信号入力端子INに、共通ドレイ
ンは図示しない次段の回路にそれぞれ接続されている。
図中、図3と同じ構成部分は同じ記号で示されている。
この保護回路では、1×1015/cm3 程度の濃度でp
型不純物を含むp型基板13を用いており、この基板1
3上には深さが約2μmのnウエル領域14が選択的に
形成されている。
The embodiment shown in FIG. 1 is one in which the protection circuit according to the present invention is applied particularly to a semiconductor device for protecting a signal input terminal, and includes a p-channel MOS transistor TP33.
The n-channel MOS transistor TN34 forms an input-stage CMOS inverter I. The common gate of the inverter I is connected to a signal input terminal IN, and the common drain is connected to a next-stage circuit (not shown).
In the figure, the same components as those in FIG. 3 are indicated by the same symbols.
In this protection circuit, p is applied at a concentration of about 1 × 10 15 / cm 3.
A p-type substrate 13 containing type impurities is used.
An n-well region 14 having a depth of about 2 μm is selectively formed on 3.

【0019】上記P型基板13上には、この基板13に
対してコンタクトをとるため1×1019/cm3 程度の
濃度でP型不純物を含むコンタクト領域15と、1×1
19/cm3 以上の濃度でn型不純物を含むn型半導体
領域16とが形成されている。
[0019] On the P-type substrate 13, a contact region 15 containing P-type impurity at a concentration of about 1 × 10 19 / cm 3 for making contact against the substrate 13, 1 × 1
An n-type semiconductor region 16 containing an n-type impurity at a concentration of 0 19 / cm 3 or more is formed.

【0020】また、上記のnウエル領域14の境界をは
さんで領域15、16の反対側に位置するnウエル領域
14上には、1×1019/cm3 以上の濃度でp型不純
物を含むP型半導体領域17とnウエル領域14に対し
てコンタクトをとるための1×1019/cm3 程度の濃
度でn型不純物を含むコンタクト領域18とが形成され
ている。
On the n-well region 14 located on the opposite side of the regions 15 and 16 across the boundary of the n-well region 14, a p-type impurity at a concentration of 1 × 10 19 / cm 3 or more is doped. A contact region 18 containing an n-type impurity at a concentration of about 1 × 10 19 / cm 3 for making contact with the P-type semiconductor region 17 and the n-well region 14 is formed.

【0021】さらに、nウエル領域14の周りに1×1
17/cm3 以上の濃度でP型不純物を含むpウエル領
域22が前記n型半導体領域16と接して形成されてい
る。
Further, 1 × 1 around the n-well region 14
A p-well region 22 containing a P-type impurity at a concentration of 0 17 / cm 3 or more is formed in contact with the n-type semiconductor region 16.

【0022】そして、p型のコンタクト領域15、n型
半導体領域16及びP型基板13は低電位電源Vssに接
続され、p型半導体領域17及びn型のコンタクト領域
18は信号入力端子INに接続されている。
The p-type contact region 15, the n-type semiconductor region 16 and the P-type substrate 13 are connected to a low potential power supply V ss , and the p-type semiconductor region 17 and the n-type contact region 18 are connected to the signal input terminal IN. It is connected.

【0023】図1(b)は上記実施例による保護回路の
等価回路図である。図中のpnp型のバイポーラトラン
ジスタ31は、P型半導体領域17をエミッタ、nウエ
ル領域14をベース、P型基板13をコレクタとして寄
生的に形成されているものである。一方npn型のバイ
ポーラトランジスタ32は、n型半導体領域16をエミ
ッタ、P型基板13およびPウエル領域22をベース、
nウエル領域14をコレクタとして寄生的に形成されて
いるものである。そしてトランジスタ31のエミッタ及
びベースは端子INに共に接続され、トランジスタ32
のコレクタ及びベースはトランジスタ31のベース、コ
レクタにそれぞれ接続され、トランジスタ32のベース
及びエミッタは低電位電源Vssに接続されている。
FIG. 1B is an equivalent circuit diagram of the protection circuit according to the above embodiment. The pnp bipolar transistor 31 in the figure is formed parasitically with the P-type semiconductor region 17 as the emitter, the n-well region 14 as the base, and the P-type substrate 13 as the collector. On the other hand, an npn-type bipolar transistor 32 has an n-type semiconductor region 16 as an emitter, a p-type substrate 13 and a p-well region 22 as bases,
It is formed parasitically using the n-well region 14 as a collector. The emitter and base of the transistor 31 are both connected to the terminal IN, and the transistor 32
Are connected to the base and the collector of the transistor 31, respectively, and the base and the emitter of the transistor 32 are connected to the low potential power supply V ss .

【0024】本実施例は通常のMOS製造技術を用いて
容易に製作できる。まずp型基板13の保護回路形成領
域にpウエル領域22を選択的に形成する。一般にはボ
ロンイオン注入後熱処理押込みにより所望のプロファイ
ルを形成する。続いてnウエル領域14を選択形成す
る。通常nウエル領域14はpチャネルMOSトランジ
スタTP33のnウエル領域と同時に形成される。以下
慣用のシリコンMOS製造方法と何ら変わる点はない。
すなわちコンタクト領域15、p型半導体領域17はP
チャネルMOSトランジスタTP33のソース、ドレイ
ンと同時に形成される。またn型半導体領域16、コン
タクト領域18はNチャネルトランジスタTN34のソ
ース、ドレインと同時に形成される。トリガー電圧VT
(ターンオン電圧)はnウエル領域14とp+ ウエル領
域22の接合の降伏電圧で決定される。
This embodiment can be easily manufactured by using ordinary MOS manufacturing technology. First, the p-well region 22 is selectively formed in the protection circuit formation region of the p-type substrate 13. In general, a desired profile is formed by heat treatment after boron ion implantation. Subsequently, the n-well region 14 is selectively formed. Normally, n-well region 14 is formed simultaneously with the n-well region of p-channel MOS transistor TP33. There is no difference from the conventional silicon MOS manufacturing method.
That is, the contact region 15 and the p-type semiconductor region 17
It is formed simultaneously with the source and drain of the channel MOS transistor TP33. The n-type semiconductor region 16 and the contact region 18 are formed simultaneously with the source and drain of the N-channel transistor TN34. Trigger voltage VT
(Turn-on voltage) is determined by the breakdown voltage of the junction between the n-well region 14 and the p + well region 22.

【0025】図2は保護回路のチップ占有面積を減らす
手段を講じた本発明のさらに他の実施例を示す。図中図
1と同じ構成部分には同じ参照数字を付して示してあ
り、本実施例では従来を1としたときにチップ占有面積
を0.25とすることができる。
FIG. 2 shows still another embodiment of the present invention in which means for reducing the chip occupation area of the protection circuit is taken. In the drawing, the same components as those in FIG. 1 are denoted by the same reference numerals, and in this embodiment, the chip occupation area can be set to 0.25 when the conventional one is set to 1.

【0026】[0026]

【発明の効果】以上説明したように、本発明において
は、nウエル領域14の周りにp+ ウエル領域22が形
成されているので、サイリスタ型ESD保護素子のター
ンオン電圧VTはp+ ウエル領域22のドース量を調整
することにより低く設定できる。このため図1(c)に
示すDC特性図に示すように、nウエル領域14とp+
ウエル領域22の接合の降伏電圧で決定されるVTは1
5〜20V程度に設定できる。
As described above, in the present invention, since the p + well region 22 is formed around the n well region 14, the turn-on voltage VT of the thyristor type ESD protection element is reduced to the p + well region 22. Can be set low by adjusting the dose amount of. Therefore, as shown in the DC characteristic diagram of FIG. 1C, the n-well region 14 and the p +
VT determined by the breakdown voltage of the junction of the well region 22 is 1
It can be set to about 5 to 20V.

【0027】また、p+ ウエル領域22によって寄生ベ
ース抵抗を小さくすることができるので、寄生バイポー
ラトランジスタのベース抵抗をブレークダウン電流が流
れ、寄生バイポーラトランジスタにターンオンを引き起
こす誤動作を防止できる。従って本実施例では、長期信
頼性を含め安定したdv/dt特性を有し、製造条件の
ゆらぎに対して影響の少ない高性能な保護回路を供給で
きる。
Further, since the parasitic base resistance can be reduced by the p + well region 22, a breakdown current flows through the base resistance of the parasitic bipolar transistor, and a malfunction that causes the parasitic bipolar transistor to turn on can be prevented. Therefore, in this embodiment, it is possible to supply a high-performance protection circuit having stable dv / dt characteristics including long-term reliability and having little influence on fluctuations in manufacturing conditions.

【0028】ところで、本発明を半導体装置の入力端子
の保護に適用することにより、MIL規格で2KV以
上、パッケージ帯電法で2KV以上の良好な耐量を得る
ことができる。
By applying the present invention to the protection of the input terminal of a semiconductor device, it is possible to obtain a good withstand voltage of 2 KV or more by the MIL standard and 2 KV or more by the package charging method.

【図面の簡単な説明】[Brief description of the drawings]

【図1】(a)は本発明による保護回路の一実施例の断
面構造を示す図、(b)は等価回路図、/(c)は同回
路のDC特性図である。
1A is a diagram showing a sectional structure of an embodiment of a protection circuit according to the present invention, FIG. 1B is an equivalent circuit diagram, and FIG. 1C is a DC characteristic diagram of the circuit.

【図2】本発明による保護回路の他の実施例の断面構造
を示す。
FIG. 2 shows a sectional structure of another embodiment of the protection circuit according to the present invention.

【図3】従来の保護回路の一例の断面構造を示す図であ
る。
FIG. 3 is a diagram illustrating a cross-sectional structure of an example of a conventional protection circuit.

【図4】従来の保護回路の他の例の断面構造を示す図で
ある。
FIG. 4 is a diagram showing a cross-sectional structure of another example of a conventional protection circuit.

【符号の説明】 11 p+ 型エピタキシャル基板 12 出発基板 15 p型のコンタクト領域 17 p型半導体領域 22 p+ ウエル 31 pnp型のバイポーラトランジスタ 32 npn型のバイポーラトランジスタ 41 n型半導体領域 12 p型エピタキシャル層 14 nウエル領域 16 n型半導体領域 18 n型コンタクト領域 33 pチャネルMOSトランジスタ(TP) 34 nチャネルMOSトランジスタ(TN)DESCRIPTION OF SYMBOLS 11 p + -type epitaxial substrate 12 starting substrate 15 p-type contact region 17 p-type semiconductor region 22 p + well 31 pnp-type bipolar transistor 32 npn-type bipolar transistor 41 n-type semiconductor region 12 p-type epitaxial Layer 14 n-well region 16 n-type semiconductor region 18 n-type contact region 33 p-channel MOS transistor (TP) 34 n-channel MOS transistor (TN)

Claims (2)

(57)【特許請求の範囲】(57) [Claims] 【請求項1】 p型半導体基板に形成されたn型領域を
有する半導体装置の保護回路において、 前記p型半導体基板には低電位電源に接続されたn型コ
ンタクト領域を形成し、前記n型領域には入力端子ある
いは出力端子に接続されたp型コンタクト領域を形成
し、前記p型半導体基板より高濃度のp型領域を前記n
型領域を囲むように形成したことを 特徴とする半導体装
置の保護回路。
1. An n-type region formed on a p-type semiconductor substrate.
In the protection circuit for a semiconductor device having the same, the p-type semiconductor substrate has an n-type capacitor connected to a low potential power supply.
A contact area, and the n-type area has an input terminal.
Or p-type contact region connected to output terminal
The p-type region having a higher concentration than the p-type semiconductor substrate is
A protection circuit for a semiconductor device, wherein the protection circuit is formed so as to surround a mold region .
【請求項2】 p型半導体基板に形成されたn型領域を
有する半導体装置の保護回路において、 前記p型半導体基板には低電位電源に接続されたn型コ
ンタクト領域を形成し、前記n型領域には入力端子ある
いは出力端子に接続されたp型コンタクト領域を形成
し、前記p型半導体基板より高濃度のp型領域を前記n
型コンタクト領域と前記p型コンタクト領域の間に形成
した ことを特徴とする半導体装置の保護回路。
2. An n-type region formed on a p-type semiconductor substrate.
In the protection circuit for a semiconductor device having the same, the p-type semiconductor substrate has an n-type capacitor connected to a low potential power supply.
A contact area, and the n-type area has an input terminal.
Or p-type contact region connected to output terminal
The p-type region having a higher concentration than the p-type semiconductor substrate is
Formed between the p-type contact region and the p-type contact region
Protection circuit for a semiconductor device, characterized in that the.
JP7148553A 1995-06-15 1995-06-15 Semiconductor device protection circuit Expired - Lifetime JP2783191B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP7148553A JP2783191B2 (en) 1995-06-15 1995-06-15 Semiconductor device protection circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP7148553A JP2783191B2 (en) 1995-06-15 1995-06-15 Semiconductor device protection circuit

Publications (2)

Publication Number Publication Date
JPH098147A JPH098147A (en) 1997-01-10
JP2783191B2 true JP2783191B2 (en) 1998-08-06

Family

ID=15455340

Family Applications (1)

Application Number Title Priority Date Filing Date
JP7148553A Expired - Lifetime JP2783191B2 (en) 1995-06-15 1995-06-15 Semiconductor device protection circuit

Country Status (1)

Country Link
JP (1) JP2783191B2 (en)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6479869B1 (en) 1999-10-01 2002-11-12 Rohm Co., Ltd. Semiconductor device with enhanced protection from electrostatic breakdown
JP3422313B2 (en) 2000-06-08 2003-06-30 セイコーエプソン株式会社 Semiconductor device with built-in electrostatic protection circuit
KR100638456B1 (en) * 2004-12-30 2006-10-24 매그나칩 반도체 유한회사 Esd protection circuit and method for manufacturing the same
JP2006269902A (en) 2005-03-25 2006-10-05 Oki Electric Ind Co Ltd Semiconductor integrated circuit
JP5458720B2 (en) * 2009-07-25 2014-04-02 株式会社リコー Semiconductor device
CN103199090B (en) * 2013-03-31 2016-06-01 无锡中感微电子股份有限公司 Electrostatic discharge protective circuit and battery protecting circuit thereof

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS51124385A (en) * 1975-04-23 1976-10-29 Hitachi Ltd Complementary type mis semiconductor integrated circuit
JPS58116762A (en) * 1982-12-20 1983-07-12 Hitachi Ltd Complementary mis semiconductor integrated circuit device
JPH0638475B2 (en) * 1986-02-07 1994-05-18 日本電気株式会社 Complementary field effect transistor device

Also Published As

Publication number Publication date
JPH098147A (en) 1997-01-10

Similar Documents

Publication Publication Date Title
US6573566B2 (en) Low-voltage-triggered SOI-SCR device and associated ESD protection circuit
EP0324185B1 (en) Input protecting circuit in use with a MOS semiconductor device
US5925922A (en) Depletion controlled isolation stage
JP3851001B2 (en) ESD protection circuit
JPH0151070B2 (en)
US20080013233A1 (en) Electrostatic breakdown protection circuit
US4609931A (en) Input protection MOS semiconductor device with zener breakdown mechanism
KR960009992B1 (en) Latch-up protection circuit for integrated circuits
US5949094A (en) ESD protection for high density DRAMs using triple-well technology
US7217980B2 (en) CMOS silicon-control-rectifier (SCR) structure for electrostatic discharge (ESD) protection
JP3320872B2 (en) CMOS integrated circuit device
EP0538752B1 (en) Semiconductor input protective device against external surge voltage
JPH10242400A (en) Circuit for protecting static electricity discharge
JP2783191B2 (en) Semiconductor device protection circuit
JP2000208779A (en) Silicon-on-insulator field effect transistor for electrostatic discharge protection and its manufacture
EP0822596A2 (en) Improvements in or relating to integrated circuits
EP0292327A2 (en) Electrostatic breakdown protection circuits
US6707653B2 (en) Semiconductor controlled rectifier for use in electrostatic discharge protection circuit
JP4457620B2 (en) ESD protection circuit
JP2753191B2 (en) Semiconductor device
JPH06236965A (en) Semiconductor device
JPS6237549B2 (en)
JPS6220376A (en) Semiconductor integrated circuit device
US7279753B1 (en) Floating base bipolar ESD devices
JP3114338B2 (en) Semiconductor protection device

Legal Events

Date Code Title Description
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 19980421