JP2634603B2 - カード利用システム - Google Patents

カード利用システム

Info

Publication number
JP2634603B2
JP2634603B2 JP62227713A JP22771387A JP2634603B2 JP 2634603 B2 JP2634603 B2 JP 2634603B2 JP 62227713 A JP62227713 A JP 62227713A JP 22771387 A JP22771387 A JP 22771387A JP 2634603 B2 JP2634603 B2 JP 2634603B2
Authority
JP
Japan
Prior art keywords
card
cpu
memory
connector
memory card
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
JP62227713A
Other languages
English (en)
Other versions
JPS6470893A (en
Inventor
敏昭 神代
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Ricoh Co Ltd
Original Assignee
Ricoh Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ricoh Co Ltd filed Critical Ricoh Co Ltd
Priority to JP62227713A priority Critical patent/JP2634603B2/ja
Publication of JPS6470893A publication Critical patent/JPS6470893A/ja
Application granted granted Critical
Publication of JP2634603B2 publication Critical patent/JP2634603B2/ja
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Description

【発明の詳細な説明】 (産業上の利用分野) 本発明はカード利用システムに関し、詳細にはメモリ
ーカードとCPUカードの両方のカードの利用性の向上を
図ったカード利用システムに関する。
(従来の技術) 近日、キャッシュカードやテレホンカード等の磁気カ
ードが普及しているが、情報量の増加と多様化のため、
磁気カードではメモリー容量が不足する一方で、情報の
セキュリティ対策が要望されている。
このような要求に答えるものとして、近時ICカードが
出現している。ICカードとしては大きく分けて、メモリ
ーのみを内蔵したメモリーカードと、メモリーの他にCP
Uを内蔵したCPUカードと、がある。メモリーカードはEP
ROM(Erasable and Programmable ROM)やEEPROM(Elec
trical Erasable and Programmable ROM)さらにはリチ
ウム電池などでバックアップしたRAM等のメモリーのみ
を内蔵し、ゲーム等のプログラムを記憶させたり、ワー
ドプロセッサの拡張メモリーとして使用したりされる。
CPUカードはメモリーの他にCPU(Central Processing U
nit)を内蔵し、メモリーの管理をCPUで行ってセキュリ
ティ対策がとられている。
(発明が解決しようとする問題点) しかしながら、このような従来のカード利用システム
にあっては、カードに統一規格がなく、カード利用上不
便であった。
すなわち、ICカードのうち、CPUカードについてはISO
(国際標準化機構)が定めた統一規格があるが、これは
個人情報の管理を目的としたもので、厚さの薄いカード
でその表面に接点をもつものである。これに対して、メ
モリーカードについては何ら統一規格がない。
したがって、これらCPUカードとメモリーカードの双
方をファクシミリ装置、パーソナルコンピュータ、ワー
ドプロセッサ、プリンター、さらにはFA(Factory Auto
mation)等に利用しようとすると、CPUカードとメモリ
ーカードのコネクタ部のサイズピン配列、ピン位置等が
異なるため、各カード用のコネクタ部とインターフェー
スを必要とし、装置が煩雑化して使用上不便であるとと
もに、コストが高くなるという問題点があった。
(発明の目的) そこで、本発明は、メモリーカードとCPUカードのコ
ネクタ部を同一形状とし、これらカードの使用されるシ
ステム本体に、このコネクタ部と接続可能なコネクタ部
を形成するとともに、カードの種類を判別してピン出力
を切り換えることにより、システム本体に設けられた1
つのコネクタ部でメモリーカードとCPUカードの双方を
ご利用できるようにして、カード利用システムの便利性
を向上させるとともに、コストを低減させることを目的
としている。
(発明の構成) 本発明は、上記目的を達成するため、コネクタ部を有
したカード状のパッケージにメモリーのみを内蔵したメ
モリーカードと、コネクタ部を有したカード状のパッケ
ージにCPUとメモリーを内蔵しCPUによりメモリー管理を
行うCPUカードと、これらメモリーカードおよびCPUカー
ドとデータの交換を行うシステム本体と、を備えたカー
ド利用システムにおいて、前記メモリーカードのコネク
タ部とCPUカードのコネクタ部を同一の形状に形成し、
前記システム本体にこれら両カードのコネクタ部と接続
可能なコネクタ部を形成するとともに、システム本体
に、メモリーカードとCPUカードを判別する判別手段
と、該判別手段の判別結果によりインターフェースをメ
モリーカード用とCPUカード用とに切換える切換手段
と、を設けたことを特徴とするものである。
以下、本発明の実施例に基づいて具体的に説明する。
第1図〜第4図は本発明の一実施例を示す図である。
第1図はカード利用システムを示す図である。
第1図において、1はパーソナルコンピュータ等カー
ドを使用するシステム2の本体であり、システム本体1
にはコネクタ部3が設けられている。コネクタ部3には
メモリーカード4およびCPUカード5が択一的に挿入さ
れ、メモリーカード4およびCPUカード5のコネクタ部4
a、5aと接続される。コネクタ部3は市販のメモリーカ
ードのコネクタ用のオスコネクタであり、第2図に示す
ように、38ピンを備えている。
メモリーカード4は市販のメモリーカードと同様の形
状をしており、そのコネクタ部4aも市販のメモリーカー
ドと同様のコネクタが使用されている。したがって、コ
ネクタ部4aはコネクタ部3に適確に嵌合し、接続され
る。メモリーカード4はEPROM、EEPROMあるいはRAM等の
メモリー素子のみを内蔵しており、コネクタ部4aのピン
仕様は内蔵素子に対応して、例えば、第3図に示すよう
なものとなっている。
また、CPUカード5はメモリーカード4と同様の形状
に形成されており、そのコネクタ部5aもコネクタ部4aと
同様のコネクタが使用されている。コネクタ部5aはコネ
クタ部4aと同一形状をし、同一のピン配列となってい
る。したがって、コネクタ部5aはコネクタ部3に挿入さ
れると、コネクタ部3と適確に嵌合し、接続される。CP
Uカード5はメモリー素子の他にCPUを内蔵しており、コ
ネクタ部5aのピン仕様はこの内蔵素子に対応して、例え
ば、第3図に示すようなものとなっている。このピン配
列で分かるように、CPUカード5はシステム本体1との
間でデータのやりとりをシリアル転送にて行う。
一方、システム本体1には、第4図に示すように、カ
ードの挿入を検出するセンサ6と、挿入されたカードの
種類に応じてインターフェースピン出力を切り換える切
換手段7と、が設けられている。
センサ6は、例えば、マイクロスイッチが使用され、
メモリーカード4あるいはCPUカード5のコネクタ部3
への挿入を検知して判別手段8に出力する。判別手段8
としては、入力ポートが使用され、コネクタ部3にセッ
トされたカードがメモリーカード4であるかCPUカード
5であるかを判別する。判別手段8は、カードの種別を
判別すると、その結果をシステム本体1のCPU9に出力す
るとともに、ゲート回路10、マルチプレクサ11、12に切
換信号CSを出力する。ゲート回路10は、判別手段8から
の切換信号ESがメモリーカード4を表示しているとき
は、ゲートを開けてCPU9からのI/O7の信号をコネクタ部
3の15番ピンに出力し、切換信号ESがCPUカード5を表
示しているときは、ゲートを閉じる。このコネクタ部3
の15番ピンには双方向シリアル転送回路13が接続されて
おり、双方向シリアル転送回路13にはCPU9からI/Oデー
タ、▲▼、▲▼、▲▼信号およびクロック
信号(CLK)が入力されている。双方向シリアル転送回
路13はコネクタ部3にセットされたカードがCPUカード
5のとき、CPU9からのI/Oデータを15番ピンに出力す
る。マルチプレクサ11は、判別手段8からの切換信号ES
がメモリーカード4を表示しているとき、CPU9からのA1
8信号(アドレス信号)を34番ピンに出力し、切換信号E
SがCPUカード5を表示しているとき、クロック信号(CL
K)を34番ピンに出力する。マルチプレクサ12は、判別
手段8からの切換信号ESがメモリーカード4を表示して
いるとき、CPU9からのA19信号(アドレス信号)を35番
ピンに出力し、切換信号ESがCPUカード5を表示してい
るとき、リセット信号(RST)を35番ピンに出力する。
上記判別手段8、ゲート回路10、マルチプレクサ11、12
は全体として切換手段7を構成している。
次に、作用を説明する。
システム2ではシステム本体1にメモリーカード4や
CPUカード5をセットし、メモリーカード4やCPUカード
5に記憶されているデータを活用して種々のワーク処理
を行う。
本実施例では、メモリーカード4とCPUカード5に同
一形状で同一ピン配列のコネクタ部4a、5aが設けられて
おり、システム2には1つのコネクタ部3のみが形成さ
れている。システム2にはコネクタ部3へのカードのセ
ットを検出し、セットされたカードがメモリーカード4
であるかCPUカード5であるかを判別してこれらとのイ
ンターフェースを切り換える切換手段7が設けられてい
る。すなわち、メモリーカード4あるいはCPUカード5
がコネクタ部3にセットされると、このセットをセンサ
6が検知し、判別手段8でその種類を判別する。判別手
段8はその判別結果をCPU9に出力するとともに、ゲート
回路10、マルチプレクサ11、12に出力する。
コネクタ部3にメモリーカード4がセットされた場合
には、ゲート回路10はゲートを開き、15番ピンにはCPU9
からのI/Oデータが出力される。また、マルチプレクサ1
1、12はそれぞれCPU9からのA18信号およびA19信号を34
番ピンおよび35番ピンに出力する。したがって、コネク
タ部3にはメモリーカード4からのデータの読み出し、
メモリーカード4へのデータの書き込みに必要な信号が
出力あるいは入力され、メモリーカード4を有効に活用
することができる。
一方、コネクタ部3にCPUカード5がセットされた場
合には、ゲート回路10はゲートを閉じ、15番ピンには双
方向シリアル転送回路13からのI/Oデータが出力され、
マルチプレクサ11、12はそれぞれクロック信号(CLK)
およびリセット信号(RST)を34番ピンおよび35番ピン
に出力する。したがって、コネクタ部3にはCPUカード
5をアクセスしてシステム本体1との間でデータのやり
とりをするのに必要な信号が出力および入力され、CPU
カード5を有効に活用することができる。
このように、本実施例によれば、システム本体1に1
つだけ設けたコネクタ部3にメモリーカード4およびCP
Uカード5を択一的にセットして、メモリーカード4お
よびCPUカード5を有効に活用することができる。した
がって、システム本体1にメモリーカード4およびCPU
カード5それぞれに専用のコネクタを設ける必要がな
く、システム本体1の構造を簡単にし、コストを低減す
ることができるとともに、カード利用の便宜性を向上さ
せてカード利用システムの利用性を向上させることがで
きる。
なお、上記実施例においては、コネクタを市販のメモ
リーカードのコネクタに統一した場合について述べた
が、これに限るものでないことは言うまでもない。た
だ、市販のメモリーカードのコネクタに統一すると、コ
ネクタを特別に注文する必要がなく、コストをさらに低
減させることができる。
(効果) 本発明によれば、システム本体に設けられた1つのコ
ネクタ部で、メモリーカードとCPUカードの双方を利用
することができ、カード利用システムの便利性を向上さ
せるとともに、コストを低減させることができる。
【図面の簡単な説明】
第1図〜第4図は本発明のカード利用システムの一実施
例を示す図であり、第1図はそのカード利用システムの
要部斜視図、第2図はそのコネクタのピン配列を示す正
面図、第3図はそのメモリーカードとCPUカードのコネ
クタのピン配列を比較して示した図、第4図はそのシス
テム本体の切換手段のブロック図である。 1……システム本体、 2……システム、 3……コネクタ部、 4……メモリーカード、 4a……コネクタ部、 5……CPUカード、 5a……コネクタ部、 6……センサ、 7……切換手段、 8……判別手段、 9……CPU、 10……ゲート回路、 11……マルチプレクサ、 12……マルチプレクサ、 13……双方向シリアル転送回路。

Claims (1)

    (57)【特許請求の範囲】
  1. 【請求項1】コネクタ部を有したカード状のパッケージ
    にメモリーのみを内蔵したメモリーカードと、コネクタ
    部を有したカード状のパッケージにCPUとメモリーを内
    蔵しCPUによりメモリー管理を行うCPUカードと、これら
    メモリーカードおよびCPUカードとデータの交換を行う
    システム本体と、を備えたカード利用システムにおい
    て、前記メモリーカードのコネクタ部とCPUカードのコ
    ネクタ部を同一の形状に形成し、前記システム本体にこ
    れら両カードのコネクタ部と接続可能なコネクタ部を形
    成するとともに、システム本体に、メモリーカードとCP
    Uカードを判別する判別手段と、該判別手段の判別結果
    によりインターフェースをメモリーカード用とCPUカー
    ド用とに切換える切換手段と、を設けたことを特徴とす
    るカード利用システム。
JP62227713A 1987-09-10 1987-09-10 カード利用システム Expired - Fee Related JP2634603B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP62227713A JP2634603B2 (ja) 1987-09-10 1987-09-10 カード利用システム

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP62227713A JP2634603B2 (ja) 1987-09-10 1987-09-10 カード利用システム

Publications (2)

Publication Number Publication Date
JPS6470893A JPS6470893A (en) 1989-03-16
JP2634603B2 true JP2634603B2 (ja) 1997-07-30

Family

ID=16865183

Family Applications (1)

Application Number Title Priority Date Filing Date
JP62227713A Expired - Fee Related JP2634603B2 (ja) 1987-09-10 1987-09-10 カード利用システム

Country Status (1)

Country Link
JP (1) JP2634603B2 (ja)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2745689B2 (ja) * 1989-06-13 1998-04-28 松下電器産業株式会社 Icカード装置
JPH05210769A (ja) * 1992-01-30 1993-08-20 Oki Electric Ind Co Ltd Icカードリーダライタ
FR2701133B1 (fr) * 1993-02-04 1995-03-10 Gemplus Card Int Procédé de communication avec un support portatif.
DE69729664T2 (de) * 1996-11-04 2004-11-11 Mobility Electronics, Inc., Scottsdale System und verfahren zum anpassen von rechnerperipherievorrichtungen
CN102129730A (zh) * 2010-01-14 2011-07-20 上海峥创电子有限公司 非接触cpu卡门禁读卡器

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS61148588A (ja) * 1984-12-22 1986-07-07 Tokyo Tatsuno Co Ltd Icカ−ド読取り・書込み装置

Also Published As

Publication number Publication date
JPS6470893A (en) 1989-03-16

Similar Documents

Publication Publication Date Title
US7162549B2 (en) Multimode controller for intelligent and “dumb” flash cards
US6832281B2 (en) Flashtoaster for reading several types of flash memory cards with or without a PC
US7493437B1 (en) Flashtoaster for reading several types of flash memory cards with or without a PC
US6304248B1 (en) Coordinate input device
US20050051626A1 (en) 7-in-1 card reader for PCMCIA interface
US20030154326A1 (en) Multi-functional electronic card capable of detecting removable cards
WO1998034696A9 (en) Hand held video game
WO1998034696A1 (en) Hand held video game
JPH10302030A (ja) 接続装置、および情報処理装置
CN1938719A (zh) 具有主机连接器的信用卡大小的存储卡
JPH10334205A (ja) Icカードおよびメモリパッケージ
JP2004213574A (ja) データ記憶装置
US20030116624A1 (en) Memory card reading device
JP2634603B2 (ja) カード利用システム
IE912524A1 (en) Personal computer with connector assembly having integral¹retainer
JPH0258666B2 (ja)
JP2837645B2 (ja) メモリカードまたはチップカードの読み取り機システム
CN101221547B (zh) 具有多个接口的存储卡及其复位控制方法
JPWO2003105079A1 (ja) Icチップ並びにそれに接続するカード及び携帯端末装置
US20030168511A1 (en) Card reader system for installed in a personal computer
KR100872046B1 (ko) 카드형 유에스비 메모리 장치
KR200286125Y1 (ko) 단일화 메모리 카드 판독 및 레코딩 장치
JPS59116838A (ja) カ−ド情報の読出し書込み制御方式
US20060185006A1 (en) Flash card capable of enabling or disabling CPRM function
JP3130077B2 (ja) 情報処理装置

Legal Events

Date Code Title Description
LAPS Cancellation because of no payment of annual fees