JP2573417Y2 - デジタル受信機 - Google Patents

デジタル受信機

Info

Publication number
JP2573417Y2
JP2573417Y2 JP8740291U JP8740291U JP2573417Y2 JP 2573417 Y2 JP2573417 Y2 JP 2573417Y2 JP 8740291 U JP8740291 U JP 8740291U JP 8740291 U JP8740291 U JP 8740291U JP 2573417 Y2 JP2573417 Y2 JP 2573417Y2
Authority
JP
Japan
Prior art keywords
circuit
signal
digital
time
voltage
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
JP8740291U
Other languages
English (en)
Other versions
JPH0531413U (ja
Inventor
俊一 松本
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Casio Computer Co Ltd
Original Assignee
Casio Computer Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Casio Computer Co Ltd filed Critical Casio Computer Co Ltd
Priority to JP8740291U priority Critical patent/JP2573417Y2/ja
Publication of JPH0531413U publication Critical patent/JPH0531413U/ja
Application granted granted Critical
Publication of JP2573417Y2 publication Critical patent/JP2573417Y2/ja
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Landscapes

  • Digital Transmission Methods That Use Modulated Carrier Waves (AREA)
  • Dc Digital Transmission (AREA)
  • Mobile Radio Communication Systems (AREA)
  • Manipulation Of Pulses (AREA)

Description

【考案の詳細な説明】
【0001】
【産業上の利用分野】本考案はデジタル受信機に関す
る。
【0002】
【従来の技術】従来のデジタル受信機では、検波器から
の出力信号は波形整形回路に送られ、この波形整形回路
で矩形波に整形されたデジタル信号とされる。この波形
整形回路は、積分回路と比較回路とからなり、積分回路
は、上記検波器からの出力信号を積分して当該出力信号
の時間平均に相当する電圧を出力し、また比較回路は、
上記積分回路からの出力電圧を基準電圧とし、これと上
記検波器の出力信号を比較して波形整形されたデジタル
信号を出力する。ところで、上記積分回路により基準電
圧を得る場合に、検波器の出力信号の内容に偏りがあ
り、Hレベル又はLレベルの信号が連続したり、或いは
受信状態の悪化により受信信号が途切れたりしたとき
は、適正な基準電圧(平均電圧)が得られなくなる。こ
のような事情により、デジタル受信機では一般に上記積
分回路による積分動作を上述の如き不都合が考えられな
いタイミングを予め定め、このタイミングでのみ行なう
ようになっており、例えば、ページング受信機では、H
レベルとLレベルの信号の交互繰返すプリアンブル信号
の着信時に行なわれる。
【0003】
【考案が解決しようとする課題】上述の如き波形整形回
路を備えるデジタル受信機が、警報用スピーカ等のよう
に非継続的に駆動する強負荷回路部を有している場合、
この強負荷回路部の駆動および駆動停止により、電源に
いわゆるリップルノイズが発生する。このとき、このノ
イズより前述の検波器の出力信号の中心電圧は変化する
が、積分回路からの基準電圧はその変化前の出力信号の
中心電圧を保持するので、上述の比較回路からは正しい
デジタル信号が送出されなくなることがある。本考案
は、上述の如き事情に鑑みてなされたもので強負荷回路
部の駆動およびその停止に伴なうリップルノイズすなわ
ち電源ノイズがあっても適正なデジタル信号が得られる
波形整形回路を備えるデジタル受信機の提供を目的とす
る。
【0004】
【課題を解決するための手段】本考案は、上記目的を達
成するために強負荷回路部の駆動およびその停止に同期
して、積分回路がその時点の検波器からの出力信号の平
均電圧を出力する動作を行なうようにした。
【0005】
【実施例】以下、図面に示す一実施例に基づき本考案を
具体的に説明する。受信部2は、アンテナ1からの受信
信号を増幅および周波数変換した上で検波器3に送出す
る回路部である。検波器3は、受信部2から送られてき
た周波数変調されている受信信号をデジタル信号に復調
する回路である。波形整形回路4は検波器3で復調され
たデジタル信号の波形を矩形波に整形する回路部であ
る。この波形整形回路4において、LPF4aは上記デ
ジタル受信信号中の高周波ノイズ成分を除去する回路
で、このLPF4aの出力は比較回路4bのマイナス入
力端子に与えられると共に、抵抗R1およびスイッチン
グトランジスタTを介してこの抵抗R1と並列接続され
た抵抗R2を介して、一方の極が接地されているコンデ
ンサCの他の極に与えられる。また、コンデンサCの上
記他の極の電圧は基準電圧として上記比較回路4bのプ
ラス入力端子に与えられる。そして、比較回路4bはマ
イナス入力端子に与えられたLPF4aの出力とプラス
入力端子に与えられた前記基準電圧を比較し、波形整形
がなされたデジタル信号をデータ処理回路5に出力す
る。
【0006】データ処理回路5は、後述の電源電池Eか
ら波形整形回路4等に電源が供給されているときに、こ
れを信号Dにより検出し、比較回路4bからのデジタル
信号を処理、加工および解読し、受信データ等を表示部
6に送出し、また負荷制御信号LCを送って負荷を駆動
せしめると共に、この駆動等に同期して一定時間、波形
整形回路4のスイッチングトランジスタTに信号を送
り、これをオン状態にする回路である。表示部6は液晶
表示パネルを備え、これにデータ処理回路5からの受信
データ等を表示する回路部である。負荷7はデータ処理
回路5からの負荷制御信号LCを受けて駆動する強負荷
回路部である。
【0007】キー入力部8は多数のキースイッチを備
え、それらのいずれかが操作されたときに対応するキー
入力をデータ処理回路5に送出する回路部である。マニ
ュアルスイッチSWは電源電池Eから受信部2、検波器
3、波形整形回路4への電源供給を断続するスイッチで
ある。
【0008】次に以上の如くに構成された本実施例の動
作を、図2を参照して説明する。例えば、同図のP1
時点では負荷制御信号LCはLレベルであり、負荷7は
駆動されておらず、電源電圧VEに電源ノイズも発生し
ていない。また、データ処理回路5からスイッチングト
ランジスタTへ切替信号CS1も送られておらず、スイ
ッチングトランジスタTはオフ状態となっている。この
場合、LPF4aで高周波ノイズを除去されたデジタル
受信信号は、比較回路4bのマイナス入力端子に与えら
れると共に抵抗R1を介してコンデンサCに与えられ
て、このコンデンサCにおいて積分され、略一定値の時
間平均電圧が得られ、これが基準電圧として比較回路4
bのプラス入力端子に与えられている。
【0009】また、図2のP2の時点において、同図に
示すように負荷制御信号LCがHレベルとなり負荷7が
駆動されたとすると、これに伴ない同図に示すように電
源電圧VEに電源ノイズが発生し、電源電池Eから電源
供給を受けている受信部2、検波器3等にも影響があ
り、LPF4aから比較回路4bのマイナス入力端子に
与えられるデジタル受信信号にも一律にレベル変化が生
ずる。従って、上記信号の時間平均とコンデンサCの電
圧(電源ノイズ発生前の上記信号の時間平均)との間に
相異が発生する。しかし、このとき、上記負荷制御信号
Cの立上りに同期して、データ処理回路5からスイッ
チングトランジスタTに切替信号CS1が、一定時間送
出されて(図2参照)、その間、スイッチングトランジ
スタTはオン状態となり、上記の間、コンデンサCへの
充放電は抵抗R1およびR2を介して行なわれ(すなわち
抵抗R1とR2の並列回路を介して行なわれ)、上述のP
1の時点の場合よりも小さな時定数で迅速に行なわれる
ことになる。このため急速にコンデンサCの電圧すなわ
ち比較回路4bの基準電圧もその時点のデジタル受信信
号の時間平均になり、比較回路4bからは適正に整形さ
れたデジタル信号が送出されることになる。
【0010】また、図2のP2の時点において、同図に
示すように、負荷制御信号LCがLレベルになり負荷7
の駆動が停止した場合は、上述の電源ノイズも停止し、
これは、受信部2、検波器3にも影響があり、LPF4
aからデジタル受信信号の時間平均も変化し、これまで
の上記デジタル受信信号の時間平均であるコンデンサC
の電圧すなわち比較回路4bの基準電圧との間に相異が
発生する。しかし、この場合も、上述の場合と同様に上
記負荷制御信号LCの立下りに同期して切替信号CS1
一定時間、データ処理回路5からスイッチングトランジ
スタTに送られ(図2参照)、スイッチングトランジス
タTは、その間、オン状態となり、コンデンサCは小さ
な時定数で充放電され、コンデンサCの電圧は急速にそ
の時点でのLPF4aからのデジタル受信信号の時間平
均に変化し、コンデンサCの電圧(すなわち比較回路4
bの基準電圧)と比較回路4bのマイナス入力端子に与
えられるデジタル受信信号の時間平均との間には差がな
くなり比較回路4bからは適正に整形されたデジタル信
号が送出されることになる。
【0011】以下、同様にして、負荷制御信号LCの立
上り、立下りに同期し切替信号CS1が一定時間、送出
され、これに伴ないスイッチングトランジスタTが一定
時間オン状態となり、その都度、電源ノイズの有無に応
じた適正な基準電圧が迅速に比較回路4bのプラス入力
端子に与えられていくことになる。
【0012】なお、この考案は上記実施例に限定され
ず、この考案を逸脱しない範囲内において種々変形応用
可能である。
【0013】例えばデータ処理回路5からスイッチング
トランジスタTに送られ、該スイッチングトランジスタ
Tをオン状態とする切替信号を、図2の切替信号CS2
の如く、負荷制御信号LCの立上りおよび立下りに際
し、それぞれその前後に亘り、一定時間、送出するよう
にしてもよい。このようにした場合、電源ノイズの有無
によるデジタル受信信号の時間平均の変化に対するコン
デンサCによる基準電圧の追従をより一層迅速なものと
することができる。
【0014】
【考案の効果】本考案は、以上詳述したように、強負荷
回路部の駆動およびその停止に同期して、波形整形回路
中の積分回路がその時点の検波器からの出力信号の平均
電圧を出力する動作を行なうようにしたデジタル受信機
に係るものであるから、強負荷回路部の駆動およびその
停止に伴なう電源ノイズがあっても適正なデジタル信号
が得られる波形整形回路を備えるデジタル受信機の提供
を可能とする。
【図面の簡単な説明】
【図1】本考案の一実施例の回路構成を示す図。
【図2】上記実施例の動作を説明する図。
【符号の説明】
1 アンテナ 2 受信部 3 検波器 4 波形整形回路 4a LPF 4b 比較回路 5 データ処理回路 7 負荷 R1、R2 抵抗 T スイッチングトランジスタ C コンデンサ E 電源電池 LC 負荷制御信号
フロントページの続き (58)調査した分野(Int.Cl.6,DB名) H04L 25/03 H03K 5/08 H04L 27/00 H04Q 7/16

Claims (1)

    (57)【実用新案登録請求の範囲】
  1. 【請求項1】 デジタル信号で変調された送信信号を受
    信し検波する受信検波部と、 この受信検波部の出力を積分する積分回路と、 この積分回路の出力電圧を基準電圧として前記受信検波
    部の出力を波形整形し、波形整形されたデジタル信号を
    出力する比較回路と、 この比較回路からのデジタル信号を入力し、送られてき
    た各種データを処理・加工すると共に、各回路にデータ
    或いは制御信号を送出するデータ処理回路と、 このデータ処理回路により、駆動される負荷回路とを有
    するデジタル受信機において、 上記負荷回路の駆動に同期して上記積分回路の時定数を
    切換える手段を設けたことを特徴とするデジタル受信
    機。
JP8740291U 1991-09-30 1991-09-30 デジタル受信機 Expired - Lifetime JP2573417Y2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP8740291U JP2573417Y2 (ja) 1991-09-30 1991-09-30 デジタル受信機

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP8740291U JP2573417Y2 (ja) 1991-09-30 1991-09-30 デジタル受信機

Publications (2)

Publication Number Publication Date
JPH0531413U JPH0531413U (ja) 1993-04-23
JP2573417Y2 true JP2573417Y2 (ja) 1998-05-28

Family

ID=13913885

Family Applications (1)

Application Number Title Priority Date Filing Date
JP8740291U Expired - Lifetime JP2573417Y2 (ja) 1991-09-30 1991-09-30 デジタル受信機

Country Status (1)

Country Link
JP (1) JP2573417Y2 (ja)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2011188264A (ja) * 2010-03-09 2011-09-22 Alps Electric Co Ltd 受信機

Also Published As

Publication number Publication date
JPH0531413U (ja) 1993-04-23

Similar Documents

Publication Publication Date Title
US4903335A (en) Power-saving type receiver
US4479261A (en) Battery saving circuit for paging receiver
US4419765A (en) Signal absence detector
US4575863A (en) Fast recovery bias circuit
US5303420A (en) Circuit for stabilizing the bias of a paging receiver with power saving functions
AU657047B2 (en) Paging receiver having data speed detector for continuing address receiving mode
GB2308247A (en) Communication apparatus
JP2573417Y2 (ja) デジタル受信機
US6216385B1 (en) Radio calling receiver with means to control reception based on service area, time zone, and/or electric field strength
KR100203609B1 (ko) 전원 전압 검출 기능을 갖는 무선 선택 호출 수신기
JP4580511B2 (ja) 時計装置
CN1035915C (zh) 寻呼接收机
EP0409142B1 (en) FSK data waveform shaping circuit
US6215979B1 (en) Apparatus and method for generating alert in radio paging receiver
JP2830115B2 (ja) ヘテロダイン式fm受信回路
JPS59823Y2 (ja) 受信機
US4380825A (en) Automatic sweep digital tuning circuit
JP3067203B2 (ja) 波形整形回路およびデジタル無線受信機
KR100451709B1 (ko) 오에프디엠(ofdm)의자동이득조정장치
JPS6025172Y2 (ja) 信号受信装置
JPH0652857B2 (ja) オ−トチユ−ニング回路
JPH082085B2 (ja) 同期検出装置
JPH0399598A (ja) ラジオコントロール送受信システム
JPH0773195B2 (ja) オ−トチユ−ニング回路
JPH04157892A (ja) Bsチューナ