JP2024041227A - 液晶表示装置および液晶表示装置の制御方法 - Google Patents

液晶表示装置および液晶表示装置の制御方法 Download PDF

Info

Publication number
JP2024041227A
JP2024041227A JP2022145913A JP2022145913A JP2024041227A JP 2024041227 A JP2024041227 A JP 2024041227A JP 2022145913 A JP2022145913 A JP 2022145913A JP 2022145913 A JP2022145913 A JP 2022145913A JP 2024041227 A JP2024041227 A JP 2024041227A
Authority
JP
Japan
Prior art keywords
gate
signal
liquid crystal
crystal display
display device
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2022145913A
Other languages
English (en)
Inventor
孝志 野島
Takashi Nojima
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sharp Display Technology Corp
Original Assignee
Sharp Display Technology Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sharp Display Technology Corp filed Critical Sharp Display Technology Corp
Priority to JP2022145913A priority Critical patent/JP2024041227A/ja
Priority to US18/233,910 priority patent/US11978419B2/en
Publication of JP2024041227A publication Critical patent/JP2024041227A/ja
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • G09G3/3677Details of drivers for scan electrodes suitable for active matrices only
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0286Details of a shift registers arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0289Details of voltage level shifters arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2340/00Aspects of display data processing
    • G09G2340/04Changes in size, position or resolution of an image
    • G09G2340/0407Resolution change, inclusive of the use of different resolutions for different screen areas
    • G09G2340/0435Change or adaptation of the frame rate of the video stream

Landscapes

  • Engineering & Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Liquid Crystal (AREA)

Abstract

Figure 2024041227000001
【課題】高リフレッシュレートに対応し、高い表示品位で画像を表示することのできる低消費電力の表示装置および表示装置の制御方法を提供する。
【解決手段】液晶表示装置は、複数のゲートバスラインを含む液晶表示パネルと、制御装置50とを備える。制御装置50は、複数のゲートバスラインGLの一端に接続された第1ゲートドライバ71と、複数のゲートバスラインの他端に接続された第2ゲートドライバ72とを含み、映像信号を受け取り、映像信号に基づいてゲート信号を生成し、映像信号のリフレッシュレートに応じて、ゲート信号を第1ゲートドライバのみ、または、第1ゲートドライバおよび第2ゲートドライバへ入力する。
【選択図】図4

Description

本開示は、液晶表示装置および液晶表示装置の制御方法に関する。
動画を滑らかに表示するなど、画像の表示品位を高めるために、高リフレッシュレートで画像を表示することが可能な液晶表示装置が求められている。一方、液晶表示装置の消費電力を低減することも求められており、特に、ノートパソコン、タブレット端末、スマートフォンなどの携帯デバイスに用いられる表示装置では、消費電力を低減し、駆動時間を長くする改善が求められている。例えば、特許文献1は、可変リフレッシュレートに対応し、消費電力を低減することのできるディスプレイ装置を開示している。
特開2016-508239号公報
本開示は、高リフレッシュレートに対応し、高い表示品位で画像を表示することのできる低消費電力の液晶表示装置および液晶表示装置の制御方法を提供することを目的とする。
本開示の一実施形態に係る液晶表示装置は、複数のゲートバスラインを含む液晶表示パネルと、制御装置と、を備え、前記制御装置は、前記複数のゲートバスラインの一端に接続された第1ゲートドライバと、前記複数のゲートバスラインの他端に接続された第2ゲートドライバと、を含み、前記制御装置は、映像信号を受け取り、前記映像信号に基づいてゲート信号を生成し、前記映像信号のリフレッシュレートに応じて、前記ゲート信号を前記第1ゲートドライバのみ、または、前記第1ゲートドライバおよび前記第2ゲートドライバへ入力する。
本開示の一実施形態によれば、高リフレッシュレートに対応し、高い表示品位で画像を表示することのできる低消費電力の液晶表示装置および液晶表示装置の制御方法を提供される。
図1は、第1実施形態の液晶表示装置の一構成例を示す模式的な断面図である。 図2は、TFT基板の構成を示す模式図である。 図3は、TFT基板の画素を拡大して示す模式図である 図4は、制御装置の構成例を示すブロック図である。 図5は、ゲート信号の波形を説明する模式図である。 図6は、第2実施形態の液晶表示装置におけるタイミングコントローラの構成例を示すブロック図である。 図7は、リフレッシュレートの計測方法を説明する模式図である。
(第1実施形態)
以下、本開示の実施形態を図面に基づいて説明する。本開示は、以下の実施形態に限定されず、本開示の構成を充足する範囲内で、適宜設計変更を行うことが可能である。また、以下の説明において、同一部分または同様な機能を有する部分には同一の符号を異なる図面間で共通して用い、その繰り返しの説明は省略する場合がある。また、実施形態および変形例に記載された各構成は、本開示の要旨を逸脱しない範囲において適宜組み合わされてもよいし、変更されてもよい。説明を分かりやすくするために、以下で参照する図面においては、構成が簡略化または模式化して示されていたり、一部の構成部材が省略されていたりする場合がある。また、各図に示された構成部材間の寸法比は、必ずしも実際の寸法比を示すものではない。
図1は、本実施形態の液晶表示装置100の一構成例を示す模式的な断面図である。本実施形態では、液晶表示装置100は、液晶表示パネル10と、制御装置50とを備える。液晶表示パネル10は、TFT基板20と、対向基板30と、液晶層40とを含む。
液晶層40は、TFT基板20と対向基板30との間に位置しており、シール41によって、TFT基板20と対向基板30との間で封止されている。液晶表示装置100は、さらに一対の偏光板42を備えていてもよい。一対の偏光板42は、液晶表示パネル10を挟む状態で、クロスニコルに配置されている。
制御装置50は、ソースドライバ60と、第1ゲートドライバ71と、第2ゲートドライバ72と、タイミングコントローラ80とを含む。
図2は、TFT基板20の構成を示す模式図である。TFT基板20は、基板21と、複数のソースバスラインSLと、複数のゲートバスラインGLと、複数の画素PXとを含む。
基板21は、表示領域21hおよび表示領域21h以外の領域である非表示領域21gを含む主面21aを有している。複数のゲートバスラインGL、複数のソースバスラインSLおよび複数の画素PXは、表示領域21hに配置されている。具体的には、複数のゲートバスラインGLは、行方向(x方向)に伸びており、列方向(y方向)に所定の間隔で配置されている。また、複数のソースバスラインSLは、列方向(y方向)に伸びており、行方向(x方向)に所定の間隔で配置されている。隣接する一対のゲートバスラインGLおよび隣接する一対のソースバスラインSLに囲まれる領域に画素PXが配置される。複数の画素PXは、行および列方向の2次元に配列されている。ソースバスラインSLおよびゲートバスラインGLは非表示領域21gに引き伸ばされている。
図3は、TFT基板20の画素PXを拡大して示す模式図である。各画素PXは、画素電極PEとスイッチング素子SWとを含む。スイッチング素子SWは、例えば、3端子素子であり、3つの端子にゲートバスラインGL、ソースバスラインSLおよび画素電極PEが接続されている。例えばスイッチング素子はTFTであり、ゲート電極GがゲートバスラインGLに接続され、ソース電極SがソースバスラインSLに接続され、ドレイン電極Dが画素電極PEに接続されている。
各ゲートバスラインはGL、複数の画素PXのうち、行方向に配列された画素PXのTFTのゲート電極Gに接続されている。また、各ソースバスラインSLは、複数の画素PXのうち、列方向に配列された画素PXのTFTのソース電極Sに接続されている。
図2に示すように、基板21の非表示領域21gには、ソースドライバ60、第1ゲートドライバ71および第2ゲートドライバ72が配置されている。第1ゲートドライバ71および第2ゲートドライバ72は、非表示領域21gにおいて、複数のゲートバスラインGLの両端にそれぞれ接続されている。具体的には、ゲートバスラインGLの一端GLaが第1ゲートドライバ71に接続され、ゲートバスラインGLの他端GLbが第2ゲートドライバ72に接続されている。
また、ソースバスラインSLが、非表示領域21gにおいて、ソースドライバ60と接続されている。ソースドライバ60、第1ゲートドライバ71および第2ゲートドライバ72は、タイミングコントローラ80と、フレキシブル基板(FPC)90で接続されている。
なお、図2では、第1ゲートドライバ71および第2ゲートドライバ72は、それぞれ1つのICとして示しているが、第1ゲートドライバ71および第2ゲートドライバ72は、それぞれ複数のICで構成されていてもよい。また、ソースドライバ60は、複数のICとして示しているが、1つのICで構成されていてもよい。
ソースドライバ60、第1ゲートドライバ71および第2ゲートドライバ72は、樹脂等に覆われたパッケージの部品、あるいは、ベアチップであり、TFT基板20の基板21の非表示領域21gに実装されていてもよい。あるいは、ソースドライバ60、第1ゲートドライバ71および第2ゲートドライバ72は、基板21の非表示領域21gに作製された複数のTFTなどによって構成されたモノリシックドライバであってもよい。
図4は、制御装置50の概略的な構成を示すブロック図である。制御装置50は、液晶表示装置100が搭載され、CPUやGPUなどの演算装置201を含むホスト機器200から、映像信号を受け取り、液晶表示パネル10のゲートバスラインGLおよびソースバスラインSLを駆動する。本開示の液晶表示装置100は、少なくとも2つの異なるリフレッシュレートに対応しており、異なる2つのリフレッシュレートで画像を表示することが可能である。例えば、液晶表示装置100は、プログレッシブ走査で30Hzおよび240Hzのリフレッシュレートに対応している。
制御装置50は、タイミングコントローラ80と、レベルシフト回路81と、ゲート回路82と、前述したソースドライバ60、第1ゲートドライバ71および第2ゲートドライバ72とを備える。
タイミングコントローラ80は、ホスト機器200から映像信号および制御信号を受け取る。制御信号には、映像信号のリフレッシュレートに関する情報が含まれる。例えば、EDID(Extended Display Identification Data)のフォーマットに従ったリフレッシュレートに関する情報を受け取る。ホスト機器200は、上述した少なくとも2つの異なるリフレッシュレートで画像を表示できるように映像信号を生成することが可能である。また、ホスト機器200は、生成した映像信号のリフレッシュレートに関する情報を生成する。
タイミングコントローラ80は、メモリを備え、ホスト機器200から受け取ったリフレッシュレートに関する情報を記憶する。また、タイミングコントローラ80は、ホスト機器200から受け取った映像信号から、ゲート信号および表示データ信号を生成する。
タイミングコントローラ80は、さらに、リフレッシュレートに応じて、ゲート信号を第1ゲートドライバ71、または、第1ゲートドライバ71および第2ゲートドライバ72に入力する。より具体的には、タイミングコントローラ80は、メモリに記憶したリフレッシュレートが所定の値未満である場合、第1ゲートドライバ71にのみゲート信号を入力し、リフレッシュレートが所定の値以上である場合、第1ゲートドライバ71および第2ゲートドライバ72にゲート信号を入力する。このために、タイミングコントローラ80は、リフレッシュレートが所定の値以上である場合にゲート回路制御信号を生成する。例えば、タイミングコントローラ80は、リフレッシュレートが120Hz以上である場合にゲート回路制御信号を生成する。
タイミングコントローラ80で生成された表示データ信号は、ソースドライバ60に入力される。ソースドライバ60は、前述したようにソースバスラインSLに接続されており、受け取った表示データ信号をソースバスラインSLへ出力する。
一方ゲート信号は、ハイレベルを調節するためのレベルシフト回路81を介して第1ゲートドライバ71およびゲート回路82に入力される。
ゲート回路82は、例えば、AND回路であり、さらに、タイミングコントローラ80からゲート回路制御信号を受け取る。ゲート回路82は、ゲート回路制御信号を受け取っている場合にのみ、論理積条件が成立するため、ゲート信号を第2ゲートドライバ72へ出力する。
つまり、ゲート回路制御信号が生成されている期間は、第1ゲートドライバ71および第2ゲートドライバ72からゲート信号が出力され、ゲート回路制御信号が生成されていない期間は、第2ゲートドライバ72からゲート信号が出力されず、第1ゲートドライバ71からのみゲート信号が出力される。
前述したように、ゲートバスラインGLの一端GLaは、第1ゲートドライバ71に接続され、他端GLbは第2ゲートドライバ72に接続される。このため、制御装置50は、ゲート回路制御信号を生成しているか否か、つまり、映像信号のリフレッシュレートに応じて、ゲート信号をゲートバスラインGLの片側、または、両側に入力する。特に、リフレッシュレートが高い場合に、ゲート信号をゲートバスラインGLの両側から入力する。
液晶表示装置100を動作させる場合、操作者は、まず、ホスト機器200が対応可能なリフレッシュレートの中から1つを選択し、選択したリフレッシュレートをホスト機器200に入力する。ホスト機器200は、入力されたリフレッシュレートに適合した映像信号を生成し、制御装置50へ出力する。また、ホスト機器200は、入力されたリフレッシュレートを含む制御信号を制御装置50へ出力する。
制御装置50のタイミングコントローラ80は、制御信号に含まれるリフレッシュレートを記憶し、リフレッシュレートに応じてゲート回路制御信号を生成する。例えば、リフレッシュレートが30Hzである場合には、ゲート回路制御信号を生成せず、リフレッシュレートが240Hzである場合には、ゲート回路制御信号を生成する。これにより、制御装置50は、映像信号のリフレッシュレートが所定の値未満である場合、例えば、30Hzである場合、第1ゲートドライバ71にのみゲート信号を入力し、リフレッシュレートが所定の値以上である場合、例えば240Hzである場合、第1ゲートドライバ71および第2ゲートドライバ72にゲート信号を入力する。
本実施形態の液晶表示装置100によれば、上述した構成を備えることによって、高リフレッシュレートに対応し、高い表示品位で画像を表示することができる。また、低リフレッシュレートで画像を表示する場合に消費電力を低減することができる。この理由を説明する。
図5は、ゲートバスラインの一端にゲートドライバが接続されている液晶表示装置に、ゲートドライバからパルス状のゲート信号をゲートバスラインに印加した場合において、1つのゲートバスライン上の3つの位置で観測されるゲート信号の波形を示す。実線は、ゲートバスライン上でゲートドライバに最も近い位置で観測される波形P1を示し、破線は、前記ゲートバスラインの中間の位置で観測される波形P2を示し、一点鎖線は、前記ゲートバスラインでゲートドライバが接続された一端とは反対側の端部で観測される波形P3を示す。
図5の波形P1に示されるように、ゲートドライバに近い位置では、ゲート信号のパルス形状が維持されるが、ゲートドライバからの距離が長くなるにつれて、波形P2、P3に表れているように波形がなまる。また、信号に遅れが生じる。これは、ゲートバスラインの抵抗およびゲートバスラインに接続された画素の容量等による分布定数回路に起因していると考えられる。
このため、例えば、ゲート信号の1/2の電圧が画素のTFTに印加されるタイミングでTFTがONとなると仮定すると、波形P1、P2、P3のそれぞれについてTFTがONとなるのは時刻t1、t2、t3である。つまり、1つのゲートライン上において、画素がONとなるタイミングは、ゲートドライバからの距離が長くなるほど遅れる。
画素がONとなるタイミングの遅れは、高リフレッシュレートで画像を表示しており、1フレーム期間が短い場合に、特に表示品位の低下の原因となる。このため、本実施形態の液晶表示装置では、リフレッシュレートが高い場合に、第1ゲートドライバ71および第2ゲートドライバ72を用いて、ゲート信号をゲートバスラインGLの両側から入力する。これによって、ゲート信号の遅延を抑制し、画像の表示品位を高めている。
一方、低リフレッシュレートで画像を表示している場合には、同じ画像を表示している期間が相対的に長いため、画素がONとなるタイミングが多少遅れても表示品位に与える影響は小さい。このため、第1ゲートドライバ71を用い、第2ゲートドライバ72を休止させることによって、ゲート信号をゲートバスラインGLの片側からのみ入力する。これによって、低リフレッシュレート時に消費する電力を低減させる。
このように本実施形態の液晶表示装置によれば、リフレッシュレートに応じて使用するゲートドライバの数を変更するため、ゲート信号の遅延による表示品位の低下を抑制しつつ、消費電力の低減を図ることができる。
(第2実施形態)
図6は本実施形態の液晶表示装置のタイミングコントローラ90の構成例を示すブロック図である。本実施形態の液晶表示装置は、可変リフレッシュレート(VRR)に対応している点で、第1実施形態の液晶表示装置と異なる。タイミングコントローラ90は、例えば、インターフェース91と、メモリ92と、画像処理部93と、タイミング制御部94と、リフレッシュレート判定部95と、制御信号生成部96とを含む。タイミングコントローラ90は、全体として例えば、eDP(Embedded Display Port)規格に適合している。
インターフェース91は、映像信号を受け取り、各画素のRGBデータや各種クロック信号などの信号を取得し、メモリ92へ出力する。メモリ92は、パネルセルフリフレッシュなどのためにRGBデータを記憶する。画像処理部93は、カラーマネージメント、ガンマ補正などの処理をRGBデータに施す。タイミング制御部94は、各種クロック信号からソースバスラインSLおよびゲートバスラインGLを駆動するためのクロック信号を生成する。具体的には、タイミング制御部94は、ソーススタートパルス信号SSP、ソースクロック信号SCK、ゲートスタートパルス信号GSP、ゲートクロック信号GCKなどを生成する。
リフレッシュレート判定部95は、映像信号のリフレッシュレートを判定する。例えば、リフレッシュレート判定部95は、ゲートスタートパルス信号GSPおよびゲートクロック信号GCKを受け取り、ゲートスタートパルス信号GSPをトリガとして、ゲートクロック信号GCKのパルス数をカウントすることによって、リフレッシュレートを判定する。例えば図7は、ゲートスタートパルス信号GSPの間隔が異なる2つのリフレッシュレートの例を示しており、上に示す例が60Hzであり、下に示す例が120Hzである。
制御信号生成部96は、判定したリフレッシュレートを受け取り、リフレッシュレートが所定の値以上である場合にゲート回路制御信号を生成する。例えば、所定の値は60Hzであり、リフレッシュレートが30Hzである場合には、制御信号生成部96は、ゲート回路制御信号を生成せず、リフレッシュレートが60Hz以上である場合には、制御信号生成部96は、ゲート回路制御信号を生成する。
図4を参照して第1実施形態で説明したように、ゲート回路82は、ゲート回路制御信号を受け取っている間、ゲート信号を第2ゲートドライバ72へ出力する。
本実施形態の液晶表示装置によれば、タイミングコントローラ90がリフレッシュレートを判定することによって、高リフレッシュレートで画像を表示している場合に、第1ゲートドライバ71および第2ゲートドライバ72を用いて、ゲート信号をゲートバスラインGLの両側から入力する。これによって、ゲート信号の遅延を抑制し、画像の表示品位を高めている。また、低リフレッシュレートで画像を表示している場合には、第1ゲートドライバ71を用い、第2ゲートドライバ72を休止させることによって、ゲート信号をゲートバスラインGLの片側からのみ入力する。これによって、低リフレッシュレート時に消費する電力を低減させることができる。動作させるゲートドライバの数を動的に変化させることによって、画像の表示品位を高めながら、より適切に消費電力を低減させることが可能となる。
本実施形態の液晶表示装置および液晶表示装置の制御方法には種々の改変が可能である。例えば、リフレッシュレートを検出する構成は上記実施形態に限られず他の制御信号などを利用してもよい。また、液晶表示パネル10の構造および駆動方法に制限はなく、種々の構造を備え、種々の駆動方法で駆動される液晶表示パネルを本実施形態の液晶表示装置および液晶表示装置の制御方法に用いることができる。
本開示の液晶表示装置および液晶表示装置の制御方法は、以下のようにも説明することができる。
第1の構成に係る液晶表示装置は、複数のゲートバスラインを含む液晶表示パネルと、制御装置と、を備え、制御装置は、映像信号を受け取り、映像信号に基づいてゲート信号を生成し、映像信号のリフレッシュレートに応じて、ゲート信号を複数のゲートバスラインに片側、または、両側から入力する。具体的には、制御装置は、複数のゲートバスラインの一端に接続された第1ゲートドライバと、複数のゲートバスラインの他端に接続された第2ゲートドライバと、映像信号からゲート信号を生成するタイミングコントローラと、を含んでおり、映像信号のリフレッシュレートに応じて、ゲート信号を第1ゲートドライバ、または、第1ゲートドライバおよび第2ゲートドライバに入力してもよい。
第1の構成によれば、リフレッシュレートに応じて使用するゲートドライバの数を変更することができるため、ゲート信号の遅延による表示品位の低下を抑制しつつ、消費電力の低減を図ることができる。
第2の構成に係る液晶表示装置は、第1の構成において、制御装置は、映像信号からゲート信号を生成するタイミングコントローラをさらに含んでいてもよい。タイミングコントローラは、少なくとも2つの異なるリフレッシュレートに対応しており、リフレッシュレートに応じて、ゲート信号を第1ゲートドライバ、または、第1ゲートドライバおよび第2ゲートドライバに入力してもよい。
第3の構成に係る液晶表示装置は、第2の構成において、タイミングコントローラは、リフレッシュレートが所定の値未満である場合、第1ゲートドライバにゲート信号を入力し、リフレッシュレートが所定の値以上である場合、第1ゲートドライバおよび第1ゲートドライバにゲート信号を入力してもよい。
第4の構成に係る液晶表示装置は、第3の構成において、制御装置はゲート回路をさらに備え、タイミングコントローラは、リフレッシュレートが所定の値以上である場合にゲート回路制御信号をさらに生成し、タイミングコントローラは、ゲート信号を第1ゲートドライバおよびゲート回路にゲート信号を入力し、ゲート回路は、ゲート回路制御信号を受け取った場合にゲート信号を第2ゲートドライバへ出力してもよい。
第5の構成に係る液晶表示装置は、第2~第4のいずれか1つの構成において、タイミングコントローラは、外部からリフレッシュレートを指定する信号を受け取ってもよい。
第6の構成に係る液晶表示装置は、第2~第4のいずれか1つの構成において、タイミングコントローラは、映像信号からゲートクロック信号およびゲートスタートパルス信号を生成し、ゲートクロック信号およびゲートスタートパルス信号からリフレッシュレートを判定してもよい。
第7の構成に係る液晶表示装置は、第1~第5のいずれか1つの構成において、液晶表示パネルは、それぞれがTFTを含み、行および列方向の2次元に配列された複数の画素を含み、各ゲートバスラインは、複数の画素のうち、行方向に配列された画素のTFTのゲート電極を接続していてもよい。
第8の構成に係る液晶表示装置の制御方法は、複数のゲートバスラインを含む液晶表示パネルと、制御装置とを備えた液晶表示装置の制御方法であって、制御装置は、映像信号を受け取り、映像信号に基づいてゲート信号を生成し、映像信号のリフレッシュレートに応じて、ゲート信号を複数のゲートバスラインに片側、または、両側から入力する。
第8の構成によれば、リフレッシュレートに応じて使用するゲートドライバの数を変更することができるため、ゲート信号の遅延による表示品位の低下を抑制しつつ、消費電力の低減を図ることができる。
本開示の液晶表示装置および液晶表示装置の制御方法は、2以上のリフレッシュレートに対応した、あるいは、可変リフレッシュレートに適合した液晶表示装置およびその制御方法に好適に用いられる。
10…液晶表示パネル、20…TFT基板、21…基板、21a…主面、21g…非表示領域、21h…表示領域、30…対向基板、40…液晶層、41…シール、42…偏光板
50…制御装置、60…ソースドライバ、71…第1ゲートドライバ、72…第2ゲートドライバ、80,90…タイミングコントローラ、81…レベルシフト回路、82…ゲート回路、85…リフレッシュレート判定部、86…駆動能力決定部、91…インターフェース、92…メモリ、93…画像処理部、94…タイミング制御部、95…リフレッシュレート判定部、96…制御信号生成部、100…液晶表示装置、200…ホスト機器、201…演算装置

Claims (8)

  1. 複数のゲートバスラインを含む液晶表示パネルと、
    制御装置と、
    を備え、
    前記制御装置は、
    前記複数のゲートバスラインの一端に接続された第1ゲートドライバと、
    前記複数のゲートバスラインの他端に接続された第2ゲートドライバと、
    を含み、
    前記制御装置は、映像信号を受け取り、前記映像信号に基づいてゲート信号を生成し、前記映像信号のリフレッシュレートに応じて、前記ゲート信号を前記第1ゲートドライバのみ、または、前記第1ゲートドライバおよび前記第2ゲートドライバへ入力する、液晶表示装置。
  2. 前記制御装置は、前記映像信号から前記ゲート信号を生成するタイミングコントローラをさらに含み、
    前記タイミングコントローラは、少なくとも2つの異なるリフレッシュレートに対応しており、前記リフレッシュレートに応じて、前記ゲート信号を前記第1ゲートドライバ、または、前記第1ゲートドライバおよび前記第2ゲートドライバに入力する、請求項1に記載の液晶表示装置。
  3. 前記タイミングコントローラは、前記リフレッシュレートが所定の値未満である場合、前記第1ゲートドライバに前記ゲート信号を入力し、前記リフレッシュレートが所定の値以上である場合、前記第1ゲートドライバおよび前記第1ゲートドライバに前記ゲート信号を入力する、請求項2に記載の液晶表示装置。
  4. 前記制御装置はゲート回路をさらに備え、
    前記タイミングコントローラは、前記リフレッシュレートが前記所定の値以上である場合にゲート回路制御信号をさらに生成し、
    前記タイミングコントローラは、前記ゲート信号を前記第1ゲートドライバおよび前記ゲート回路に前記ゲート信号を入力し、
    前記ゲート回路は、前記ゲート回路制御信号を受け取った場合に前記ゲート信号を前記第2ゲートドライバへ出力する、請求項3に記載の液晶表示装置。
  5. 前記タイミングコントローラは、外部から前記リフレッシュレートを指定する信号を受け取る、請求項2から4のいずれか1項に記載の液晶表示装置。
  6. 前記タイミングコントローラは、前記映像信号からゲートクロック信号およびゲートスタートパルス信号を生成し、前記ゲートクロック信号および前記ゲートスタートパルス信号から前記リフレッシュレートを判定する、請求項2から4のいずれか1項に記載の液晶表示装置。
  7. 前記液晶表示パネルは、それぞれがTFTを含み、行および列方向の2次元に配列された複数の画素を含み、
    各ゲートバスラインは、前記複数の画素のうち、前記行方向に配列された画素のTFTのゲート電極を接続している、請求項1に記載の液晶表示装置。
  8. 複数のゲートバスラインを含む液晶表示パネルと、制御装置とを備えた液晶表示装置の制御方法であって、前記制御装置は、映像信号を受け取り、前記映像信号に基づいてゲート信号を生成し、前記映像信号のリフレッシュレートに応じて、前記ゲート信号を前記複数のゲートバスラインに片側、または、両側から入力する、液晶表示装置の制御方法。
JP2022145913A 2022-09-14 2022-09-14 液晶表示装置および液晶表示装置の制御方法 Pending JP2024041227A (ja)

Priority Applications (2)

Application Number Priority Date Filing Date Title
JP2022145913A JP2024041227A (ja) 2022-09-14 2022-09-14 液晶表示装置および液晶表示装置の制御方法
US18/233,910 US11978419B2 (en) 2022-09-14 2023-08-15 Liquid crystal display device and method for controlling liquid crystal display device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2022145913A JP2024041227A (ja) 2022-09-14 2022-09-14 液晶表示装置および液晶表示装置の制御方法

Publications (1)

Publication Number Publication Date
JP2024041227A true JP2024041227A (ja) 2024-03-27

Family

ID=90141392

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2022145913A Pending JP2024041227A (ja) 2022-09-14 2022-09-14 液晶表示装置および液晶表示装置の制御方法

Country Status (2)

Country Link
US (1) US11978419B2 (ja)
JP (1) JP2024041227A (ja)

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
AU2014205135B2 (en) 2013-01-14 2016-04-21 Apple Inc. Low power display device with variable refresh rate
US10607554B2 (en) * 2018-02-28 2020-03-31 Panasonic Liquid Crystal Display Co., Ltd. Display device for displaying a marked image field
US20230047265A1 (en) * 2021-08-11 2023-02-16 Scioteq Bv Fault tolerant display
US11996049B2 (en) * 2022-05-16 2024-05-28 Samsung Display Co., Ltd. Pixel and display apparatus including the same

Also Published As

Publication number Publication date
US20240087541A1 (en) 2024-03-14
US11978419B2 (en) 2024-05-07

Similar Documents

Publication Publication Date Title
KR102169169B1 (ko) 표시장치와 그 구동방법
JP4668892B2 (ja) 液晶表示装置及びその駆動方法
KR100895303B1 (ko) 액정 표시 장치 및 그 구동 방법
US8035610B2 (en) LCD and display method thereof
US10497327B2 (en) Display apparatus and method of driving the same
KR102202128B1 (ko) 액정표시장치와 그 구동방법
KR101902562B1 (ko) 액정표시장치 및 그 구동방법
JP2007241029A (ja) 液晶表示装置
WO2015114683A1 (ja) 液晶表示装置
KR101336851B1 (ko) 액정표시장치 및 그 구동방법
JP2006133673A (ja) 表示駆動装置、表示装置及び表示駆動装置の駆動制御方法
JP2024041227A (ja) 液晶表示装置および液晶表示装置の制御方法
JP5306067B2 (ja) 液晶表示装置
KR100951358B1 (ko) 액정 표시 장치 및 그 구동 장치
JP2014098863A (ja) 表示装置及び表示方法
KR101177581B1 (ko) 액정표시장치 및 그의 구동 방법
JP2006201315A (ja) 液晶表示装置
KR20160035142A (ko) 액정표시장치와 이의 구동방법
JP2012173499A (ja) 液晶表示装置の駆動装置
KR102013378B1 (ko) 액정표시장치
KR101151286B1 (ko) 액정표시장치의 구동방법
JP2003223152A (ja) アクティブマトリックス液晶表示装置及びそれを用いた画像表示応用装置
KR20070115537A (ko) 액정표시장치 및 그의 구동 방법
JP2010186136A (ja) 液晶表示装置
KR20080061914A (ko) 액정패널 구동장치