JP2023076515A - 表示装置 - Google Patents

表示装置 Download PDF

Info

Publication number
JP2023076515A
JP2023076515A JP2023044906A JP2023044906A JP2023076515A JP 2023076515 A JP2023076515 A JP 2023076515A JP 2023044906 A JP2023044906 A JP 2023044906A JP 2023044906 A JP2023044906 A JP 2023044906A JP 2023076515 A JP2023076515 A JP 2023076515A
Authority
JP
Japan
Prior art keywords
drive
electrodes
detection
electrode
time constant
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2023044906A
Other languages
English (en)
Inventor
勉 高林
Tsutomu Takabayashi
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Japan Display Inc
Original Assignee
Japan Display Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Japan Display Inc filed Critical Japan Display Inc
Priority to JP2023044906A priority Critical patent/JP2023076515A/ja
Publication of JP2023076515A publication Critical patent/JP2023076515A/ja
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1343Electrodes
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/01Input arrangements or combined input and output arrangements for interaction between user and computer
    • G06F3/03Arrangements for converting the position or the displacement of a member into a coded form
    • G06F3/041Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F3/00Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
    • G06F3/01Input arrangements or combined input and output arrangements for interaction between user and computer
    • G06F3/03Arrangements for converting the position or the displacement of a member into a coded form
    • G06F3/041Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means
    • G06F3/044Digitisers, e.g. for touch screens or touch pads, characterised by the transducing means by capacitive means
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09FDISPLAYING; ADVERTISING; SIGNS; LABELS OR NAME-PLATES; SEALS
    • G09F9/00Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09FDISPLAYING; ADVERTISING; SIGNS; LABELS OR NAME-PLATES; SEALS
    • G09F9/00Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements
    • G09F9/30Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements in which the desired character or characters are formed by combining individual elements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals

Abstract

【課題】表示むらを改善可能な表示装置を提供することにある。【解決手段】表示装置は、複数の駆動回路と、前記複数の駆動回路の出力に各々接続される複数の駆動電極と、を含む。前記複数の駆動電極内の少なくとも1つ駆動電極の面積は、他より小さい。面積が小さい前記少なくとも1つの駆動電極に対応する駆動回路の出力の時定数を調整するための時定数調整回路を有する。【選択図】図13

Description

本発明は表示装置に関し、特に、タッチセンサを備えた表示装置に適用可能である。
液晶表示パネルの内部にタッチパネルを内蔵したインセル方式の液晶表示装置が提案されている(たとえば、特開2014-102665号公報)。インセル方式の場合、複数の共通電極は、映像表示期間には共通して所定の電圧が印加され、タッチ検出期間にはパルス状の駆動パルスが印加される。そのため、検出期間においては、共通電極はタッチ検出用の駆動電極として利用される。
特開2014-102665号公報
表示装置等の携帯機器において複数の駆動電極内の1部の駆動電極は、その面積を小さくする場合がある。面積が小さい駆動電極の時定数は、他の駆動電極の時定数と比較して、小さくなる。映像表示期間において、複数の駆動電極(共通電極)には、共通して所定の電圧(VCOM)が印加される。複数の共通電極間においてその時定数が異なると、表示パネルの表示品質が低下するという課題がある。
本発明の目的は、表示むらを改善可能な表示装置を提供することにある。
その他の課題と新規な特徴は、本明細書の記述および添付図面から明らかになるであろう。
本発明のうち代表的なものの概要を簡単に説明すれば下記の通りである。
すなわち、表示装置は、複数の駆動回路と、前記複数の駆動回路の出力に各々接続される複数の駆動電極と、を含む。前記複数の駆動電極内の少なくとも1つ駆動電極の面積は、他より小さい。面積が小さい前記少なくとも1つの駆動電極に対応する駆動回路の出力の時定数を調整するための時定数調整回路を有する。
実施の形態のセンサ付き表示装置における表示装置の概略の構成を示す図である。 実施の形態のセンサ付き表示装置の構造を示す断面図である。 実施の形態に係るセンサ付き表示装置のミューチャル検出方式の代表的な基本構成を示す図である。 実施の形態に係るセルフ(Self)検出方式の代表的な基本構成を示す図である。 実施の形態のセンサ付き表示装置のミューチャル検出方式の駆動方法を説明するための図である。 実施の形態のセンサ付き表示装置のセルフ検出方式との駆動方法を説明するための図である。 実施の形態に係るセンサ付き表示装置におけるセンサの構成例を概念的に示す平面図である。 実施の形態に係るセンサ付き表示装置におけるセンサの他の構成例を概念的に示す平面図である。 比較例に係る入出力回路を示す図である。 実施の態様に係る面積の異なる駆動電極を説明する図である。 映像表示期間におけるタイミングチャートを示す図である。 図9の共有電極の電位変化を、駆動電極の面積に基づいて示した波形図である。 面積の異なる駆動電極を有する表示パネルの表示例を示す図である。 検出期間における面積の異なる駆動電極の駆動パルスの波形の違いを説明する図である。 実施の態様に係る時定数調整回路を備えた入出力回路を示す図である。 時定数調整回路を用いた場合の映像表示期間における共有電極の電位変化を説明する波形図である。 時定数調整回路を用いた場合の検出期間における駆動電極の駆動パルスの波形図である。 図8に示す駆動電極を駆動する場合の時定数調整回路の状態とその等価回路とを示す図である。 変形例1に係る時定数調整回路を示す図である。 変形例2に係る時定数調整回路を示す図である。 表示パネルの上部側に1つのノッチ部が設けられた場合の駆動電極の平面図である。 表示パネルの上部側に1つのホール部が設けられた場合の駆動電極の平面図である。 網掛けで示される駆動電極およびそれ以外の駆動電極に対する回路構成を示す図である。
以下に、本発明の実施の形態および変形例について、図面を参照しつつ説明する。
なお、開示はあくまで一例にすぎず、当業者において、発明の主旨を保っての適宜変更について容易に想到し得るものについては、当然に本発明の範囲に含有されるものである。また、図面は説明をより明確にするため、実際の態様に比べ、各部の幅、厚さ、形状等について模式的に表される場合があるが、あくまで一例であって、本発明の解釈を限定するものではない。
また、本明細書と各図において、既出の図に関して前述したものと同様の要素には、同一の符号を付して、詳細な説明を適宜省略することがある。
本実施形態においては、表示装置の一例として、液晶表示装置を開示する。この液晶表示装置は、例えば、スマートフォン、タブレット端末、携帯電話端末、パーソナルコンピュータ、テレビ受像装置、車載装置、ゲーム機器等の種々の装置に用いることができる。
「表示装置」とは、表示パネルを用いて映像を表示する表示装置全般を指す。「表示パネル」とは、電気光学層を用いて映像を表示する構造体を指す。例えば、表示パネルという用語は、電気光学層を含む表示セルを指す場合もあるし、表示セルに対して他の光学部材(例えば、偏光部材、バックライト、タッチパネル等)を装着した構造体を指す場合もある。ここで、「電気光学層」には、技術的な矛盾を生じない限り、液晶層、エレクトロクロミック(EC)層などが含まれ得る。したがって、後述する実施形態について、表示パネルとして、液晶層を含む液晶パネルを例示して説明するが、上述した他の電気光学層を含む表示パネルへの適用を排除するものではない。
(実施形態)
図1は、実施の形態のセンサ付き表示装置における表示装置の概略の構成を示す図である。なお、実施の形態において、表示装置は液晶表示装置である。
センサ付き表示装置DSPは、表示パネルPNLと、表示パネルPNLを背面側から照明するバックライトBLTと、を備えている。そして表示パネルPNLには、マトリクス状に配置された表示画素PXを含む表示部が設けられている。
図1に示すように、表示部においては、複数の表示画素PXが配列する行に沿って延びるゲート線G(G1、G2…)と、複数の表示画素PXが配列する列に沿って延びるソース線S(S1、S2…)と、ゲート線(走査線)Gとソース線(信号線)Sが交差する位置近傍に配置された画素スイッチSWとが備えられている。複数の表示画素PXの各々は共通電極COMEに対向した画素電極PEを有し、対向する画素電極PEと共通電極COMEの間に液晶層を有する。共通電極COMEは複数の共通電極Come(Come1,Come2,Come3・・・・)を含む。複数の行方向(X方向)に延在された複数の共通電極Comeは列方向(Y方向)に配置される。尚、複数の列方向(Y方向)に延在された複数の共通電極Comeを行方向(X方向)に配置する構成としてもよい。また、複数の共通電極を複数の行方向(X方向)と複数の行方向(X方向)にマトリックス状に配置してもよい。
画素スイッチSWは薄膜トランジスタ(TFT:Thin Film Transistor)を備えている。画素スイッチSWのゲート電極は対応するゲート線Gと電気的に接続されている。画素スイッチSWのソース電極は対応するソース線Sと電気的に接続されている。画素スイッチSWのドレイン電極は対応する画素電極PEと電気的に接続されている。
また、複数の表示画素PXを駆動する駆動手段として、ゲートドライバGD(左側GD-Lおよび右側GD-R)、ソースドライバSD、共通電極駆動回路CDとが設けられている。複数のゲート線Gは各々ゲートドライバGDの出力部と電気的に接続されている。複数のソース線Sは各々ソースドライバSDの出力部と電気的に接続されている。複数の共通電極Comeは共通電極駆動回路CDの出力部と電気的に接続されている。図1においては、ソースドライバSDと共通電極駆動回路CDとが、駆動回路(Driver circuit)内に設けられるように描かれている。各々のゲートドライバGD、ソースドライバSD、共通電極駆動回路CD、およびバックライトBLTの制御信号を生成する制御回路CTR(Control circuit)も駆動回路(Driver circuit)内に設けられる。尚、駆動回路(Driver circuit)は1チップの半導体集積回路(IC)に含まれるが、複数のチップで構成されるようにしてもよい。また、制御回路CTR(Control circuit)は表示パネルPNLの外部に設けるようにしてもよい。
ゲートドライバGDとソースドライバSDと共通電極駆動回路CDとは、表示部の周囲の周辺領域(額縁領域)あるいは表示パネルPNLに接続されたフレキシブル基板上に配置される。ゲートドライバGDは複数のゲート線Gにオン電圧を順次印加して、選択されたゲート線Gに電気的に接続された画素スイッチSWのゲート電極にオン電圧を供給する。ゲート電極にオン電圧が供給された画素スイッチSWの、ソース電極-ドレイン電極間が導通する。ソースドライバSDは、複数のソース線Sのそれぞれに対応する出力信号を供給する。ソース線Sに供給された信号は、ソース電極-ドレイン電極間が導通した画素スイッチSWを介して対応する画素電極PEに供給される。
表示パネルPNLの外部に設けられたホスト装置(Host)から画像信号、制御信号等が制御回路CTR(Control circuit)に入力され、ゲートドライバGDとソースドライバSDと共通電極駆動回路CDは、表示パネルPNLの外部あるいは内部に配置された制御回路CTR(Control circuit)により動作を制御される。バックライトBLTは制御回路CTR(Control circuit)で生成されたバックライト制御信号に基づいてバックライト用駆動回路(BL drive circuit)にてバックライトBLTの駆動を行う。バックライト用駆動回路(BL drive circuit)は表示パネルPNLの内部に配置されてもよいし、表示パネルPNLの外部に配置されてもよい。
図2は、実施の形態のセンサ付き表示装置の構造を示す断面図である。
センサ付き表示装置DSPは、インセル型のタッチセンサを有するものであり、表示パネルPNL、バックライトBLT、第1光学素子OD1及び第2光学素子OD2を備えている。図示した例では、表示パネルPNLは、液晶表示パネルであるが、有機エレクトロルミネッセンス表示パネル、マイクロLED表示パネルなどの他のフラットパネルであっても良い。また、図示した表示パネルPNLは、表示モードとして横電界モードに対応した構成を有しているが、他の表示モードに対応した構成を有していても良い。
表示パネルPNLは、第1基板SUB1、第2基板SUB2、及び、液晶層LQを備えている。第1基板SUB1と第2基板SUB2とは所定のセルギャップを形成した状態で貼り合わされている。液晶層LQは、第1基板SUB1と第2基板SUB2との間のセルギャップに保持されている。
第1基板SUB1は、ガラス基板や樹脂基板などの光透過性を有する第1絶縁基板10を用いて形成されている。第1基板SUB1は、第1絶縁基板10の第2基板SUB2に対向する側に、ソース線S、共通電極COME、画素電極PE、第1絶縁膜11、第2絶縁膜12、第3絶縁膜13、第1配向膜AL1などを備えている。
ここで、画素電極PE及び共通電極COMEは、これら電極間に配置される液晶層の画素領域とともに表示画素を構成し、表示画素は表示パネルPNLにマトリクス状に配置されている。
第1絶縁膜11は、第1絶縁基板10の上に配置されている。なお、詳述しないが、第1絶縁基板10と第1絶縁膜11との間には、ゲート線G、スイッチング素子のゲート電極や半導体層などが配置されている。ソース線Sは、第1絶縁膜11の上に形成されている。また、スイッチング素子のソース電極やドレイン電極なども第1絶縁膜11の上に形成されている。図示した例では、ソース線Sは、複数の共通電極Comeと平行して第2方向Yに延出している。
第2絶縁膜12は、ソース線S及び第1絶縁膜11の上に配置されている。共通電極COMEは、第2絶縁膜12の上に形成されている。図示した例では、共通電極COMEは、複数のセグメント(複数の共通電極Come)に分割されている。共通電極COMEの各セグメントは、それぞれ第2方向Yに延出し、間隔をおいて第1方向Xに並んでいる。このような共通電極COMEは、インジウム・ティン・オキサイド(ITO)やインジウム・ジンク・オキサイド(IZO)などの透明な導電材料によって形成されている。なお、図示した例では、共通電極COMEの上に金属層MLが形成され、共通電極COMEを低抵抗化しているが、金属層MLは省略しても良い。
第3絶縁膜13は、共通電極COME、金属層ML、及び第2絶縁膜12の上に配置されている。画素電極PEは、第3絶縁膜13の上に形成されている。各画素電極PEは、隣接するソース線Sの間にそれぞれ位置し、共通電極COMEと対向している。また、各画素電極PEは、共通電極COMEと対向する位置にスリットSLを有している。このような画素電極PEは、例えば、ITOやIZOなどの透明な導電材料によって形成されている。第1配向膜AL1は、画素電極PE及び第3絶縁膜13を覆っている。
一方、第2基板SUB2は、ガラス基板や樹脂基板などの光透過性を有する第2絶縁基板20を用いて形成されている。第2基板SUB2は、第2絶縁基板20の第1基板SUB1に対向する側に、ブラックマトリクスBM、カラーフィルタCFR、CFG、CFB、オーバーコート層OC、第2配向膜AL2などを備えている。
ブラックマトリクスBMは、第2絶縁基板20の内面に形成され、各画素を区画している。カラーフィルタCFR、CFG、CFBは、それぞれ第2絶縁基板20の内面に形成され、それらの一部がブラックマトリクスBMに重なっている。カラーフィルタCFRは例えば赤色カラーフィルタであり、カラーフィルタCFGは例えば緑色カラーフィルタであり、カラーフィルタCFBは例えば青色カラーフィルタである。オーバーコート層OCは、カラーフィルタCFR、CFG、CFBを覆っている。オーバーコート層OCは、透明な樹脂材料によって形成されている。第2配向膜AL2は、オーバーコート層OCを覆っている。
検出電極DETEは、第2絶縁基板20の外面に形成されている。この検出電極DETEは、共通電極COMEの各セグメントと交差する方向に延出しており、図示した例では、第1方向Xに延出している。このような検出電極DETEは、例えば、ITOやIZOなどの透明な導電材料によって形成されている。
バックライトBLTは、表示パネルPNLの背面側に配置されている。バックライトBLTとしては、種々の形態が適用可能であり、光源として発光ダイオード(LED)を利用したものや冷陰極管(CCFL)を利用したものなどのいずれでも適用可能である。
第1光学素子OD1は、第1絶縁基板10とバックライトBLTとの間に配置されている。第2光学素子OD2は、検出電極DETEの上に配置されている。第1光学素子OD1及び第2光学素子OD2は、それぞれ少なくとも偏光板を含んでおり、必要に応じて位相差板を含んでいても良い。
次に、センサ付き表示装置DSPに用いられるタッチセンサについて説明する。タッチセンサにおいて、タッチパネルに対して利用者の指或いはペン等の外部近接物体が触れていること、或いは近接していることを検出する方式として、ミューチャル(Mutual)検出方式と、セルフ(Self)検出方式と、がある。
<ミューチャル(Mutual)検出方式>
図3Aは、実施の形態に係るセンサ付き表示装置のミューチャル検出方式の代表的な基本構成を示す図である。センサとしては、共通電極COMEと検出電極DETEとが利用される。
共通電極COMEは、複数の共通電極Come(Come1,Come2,Come3・・・・)を含む。複数の共通電極Comeは、例えば、ストライプ状とされる。この複数の共通電極Come(Come1,Come2,Come3・・・・)が走査(駆動)方向(Y方向またはX方向)に配列されている。
一方、検出電極DETEは、複数の検出電極Dete(Dete1,Dete2,Dete3,・・・・)(共通電極よりも細い)を含む。複数の検出電極Deteは、例えば、ストライプ状とされる。この複数の検出電極Dete(Dete1,Dete2,Dete3,・・・・)は、複数の共通電極Comeと直交あるいは交差する方向(X方向またはY方向)に配列されている。
共通電極COMEと検出電極DETEは、間隔を置いて配置される。このために、複数の共通電極Comeと、複数の検出電極Deteとの間には、基本的に静電容量としての容量Cc(Baseline容量)が存在する。
複数の共通電極Comeは映像表示期間(表示期間)には共通して所定の電圧が印加され、タッチ検出期間(検出期間)にはパルス状の駆動パルスが印加される。そのため、検出期間においては、複数の共通電極Comeの各々は駆動電極(Tx)ということもできる。複数の検出電極Deteは複数の共通電極Comeからの信号を受信するため、Rx(Rx1、Rx2、Rx3、・・・・)と表記することもできる。
複数の共通電極Come、すなわち、ミューチャル検出方式のタッチ検出時の駆動電極Tx(Tx1,Tx2,Tx3・・・・)は所定の周期で交流電圧の様な駆動パルス(Sig)により走査される。今、ユーザの指が検出電極Rx2と駆動電極Tx2の交差部に近接して存在するものとする。この時、駆動電極Tx2に駆動パルス(Sig)が供給されると検出電極Rx(Rx1、Rx2、Rx3、・・・・)にはパルス状の波形が得られ、検出電極Rx2からは、他の検出電極から得られるパルスよりも振幅レベルの低いパルスが得られる。検出電極Rx(Rx1、Rx2、Rx3、・・・・)は駆動電極Tx(Tx1,Tx2,Tx3・・・・)からのフリンジ電界を監視しており、指のような導電物が近接すると、このフリンジ電界を遮蔽する効果がある。フリンジ電界が遮蔽されることで、検出電極Rxの検出電位が低下する。
ミューチャル検出では、この検出電位の差を、ポジションDETPの検出パルスとして取り扱うことができる。図示される容量Cxは、ユーザの指が検出電極DETEに近い場合と、遠い場合とで異なる。このために検出パルスのレベルもユーザの指が検出電極DETEに近い場合と、遠い場合とで異なる。よって、タッチパネルの平面に対する指の近接度を検出パルスの振幅レベルで判断することができる。駆動パルスSigによる電極駆動タイミングと、検出パルスの出力タイミングにより、タッチパネルの平面上の指の2次元上の位置を検出することができる。
<セルフ(Self)検出方式>
図3Bは、実施の形態に係るセルフ(Self)検出方式の代表的な基本構成を示す図である。セルフ(Self)検出方式では、複数の検出電極Dete及び複数の共通電極Comeにパルス状の自己検出用駆動パルスを順次供給して、外部近接物体であるユーザの指の位置や座標を検出する。図3Bには、例示的に、検出電極Dete2と共通電極Come2を示しており、また、検出電極Dete2と共通電極Come2との交点部分に、ユーザの指O1が接近または接触している場合を示している。ユーザの指O1により、検出電極Dete2の静電容量は、Dete2の自己容量とユーザの指O1による容量Cx1とが加算された値となる。同様に、共通電極Come2の静電容量は、共通電極Come2の自己容量とユーザの指O1による容量Cx2とが加算された値となる。この状態において、例えば、最初に、検出電極Dete2が所定のインピーダンスR1を介して交流電圧の様な自己検出用駆動パルスSig1により駆動され、検出電極Dete2の増加された静電容量が自己検出用駆動パルスSig1により充電される。検出回路DET1は、容量Cx1により増加した充電電圧の値に基づいて検出電極Dete2にユーザの指O1が有ることを検出する。次に、共通電極Come2が所定のインピーダンスR2を介して交流電圧の様な自己検出用駆動パルスSig2により駆動され、共通電極Come2の増加された静電容量が自己検出用駆動パルスSig2により充電される。検出回路DET2は、容量Cx2により増加した充電電圧の値に基づいて検出電極Dete2にユーザの指O1が有ることを検出する。これにより、検出電極Dete2と共通電極Come2との交点にユーザの指O1が有ることが検出され、タッチパネルの平面上のユーザの指O1の位置や座標が検出される。
図3Bには図示されないが、図3Aと同様に、センサとしては、共通電極COMEと検出電極DETEとが利用される。自己検出用駆動パルスSig2により順次駆動(走査)される複数の共通電極Comeは、図3Aと同様に、複数のストライプ状の共通電極(Come1,Come2,Come3・・・・)を含む。この複数の共通電極ComeがY方向またはX方向に配列されている。同様に、自己検出用駆動パルスSig1により順次駆動(走査)される検出電極DETEは、複数のストライプ状の検出電極(Dete1,Dete2,Dete3,・・・・)(実際には、図3Aと同様に、ストライプ状の共通電極よりも細い)を含む。この複数の検出電極Deteは、複数の共通電極Comeと直交または交差する方向(X方向またはY方向)に配列されている。図3Bに示されるような構成を用いて、複数の検出電極Deteと複数の共通電極Comeの両方をセルフ検出方式で順次駆動(走査)することにより、複数の検出電極Deteと複数の共通電極Comeの交点における外部近接物体O1の位置を検出できる。なお、セルフ検出方式における検出期間において、複数の検出電極Deteと複数の共通電極Comeとは、いずれも検出電極と見做すことが出来る。
また、このようなセルフ検出方式はタッチセンサが低消費電力モード時において検出電極DETEのみを自己検出用駆動パルスSig1により駆動し、指等の外部近接物体の有無のみを検出し、ミューチュアル検出に切り替え外部近接物体の座標を検出するようにしてもよい。また、検出電極DETEを設けないで、複数の共通電極Comeを個別に行方向(X方向)と列方向(Y方向)にマトリックス状に配置し、複数の共通電極Comeのみのよるセルフ検出方式にて指等の外部近接物体の座標を検出するようにしてもよい。
尚、図3A、図3Bには図示されないが、スイッチ等によりミューチャル(Mutual)検出方式と、セルフ(Self)検出方式とを切り替え可能な構成にしてもよい。また、図3Bに示すセルフ検出方式の構成は一例であり、これに限定されるものではない。
図4A、図4Bは実施の形態のセンサ付き表示装置のミューチャル検出方式とセルフ検出方式との駆動方法を説明するための図である。上述のように、映像表示に使用される共通電極COMEがタッチ位置検知用の電極としても共用されているため、映像表示動作とタッチ位置検知動作とを時分割(タイムシェアリング)で駆動する。
図4Aに示すミューチャル検出方式では、映像を表示する期間とタッチ位置を検出する期間とをそれぞれ分割し、分割された映像表示期間と分割されたタッチ位置検出期間とを交互に繰り返して1フレーム表示期間を構成する。即ち、RGBの3色を選択する信号(SELR/G/B)に対応して色毎の映像信号(SIGn)を出力する動作を分割された複数の表示行について実行した後、分割された複数の駆動電極Txに駆動パルスSigを入力するミューチャル検出動作を実行する。そして、この動作を分割された複数の表示行と複数の駆動電極Txについて順次繰り返して実行する。この例では、1フレーム表示期間に、2フレームのタッチ検出が行われる。1フレームのタッチ検出期間には、駆動電極Tx1,Tx2,Tx3・・・・が順次、駆動パルスSigにより走査され、タッチ位置の検出が行われる。
図4Bに示すセルフ検出方式では、1フレームの映像を表示した後、全検出電極DETEに自己検出用駆動パルス(Sig1)を入力してセルフ検出動作を実行する。即ち、RGBの3色を選択する信号(SELR/G/B)に対応して色毎の映像信号(SIGn)を出力する動作を全表示行について実行した後、全検出電極DETEを対象として自己検出用駆動パルス(Sig1)を入力してセルフ検出動作を実行する。なお、全検出電極DETE(Rx)を自己検出用駆動パルス(Sig1)で走査し、その後、全共通電極COME(Tx)を自己検出用駆動パルス(Sig2)で走査してセルフ検出動作を実行してもよい。セルフ検出方式で分割せずに一括してセンシング動作を行うのは、まとめてセンシングデータを取得することでセンシングの感度を高めることができるからである。尚、セルフ検出方式はミューチャル検出方式よりも高感度でセンシングすることができる方式である。また、図4Bの方式に限定されず図4Aに示す検出期間にセルフセンシングしても良い(分割方式)。
次に、図面を用いて、実施の形態に係るセンサの構成の概略を説明する。なお、以下の説明において、複数の共通電極Come1,Come2,Come3・・・・は、駆動電極Tx1、Tx2、Tx3、・・・・の記号を付して示す。また、複数の検出電極Dete1,Dete2,Dete3,・・・・は、Rx1、Rx2、Rx3、・・・・の記号を付して示す。また、理解を容易とするためおよび図面を見やすくするため、駆動電極(Tx1、Tx2等)は点線で描かれ、検出電極(Rx1、Rx2等)は実線で描かれている。また、引き出し線(W11、W12等)は細い実線で描かれている。
図5は、実施の形態に係るセンサ付き表示装置におけるセンサの構成例を概念的に示す平面図である。センサ付き表示装置DSPは、センサの活性領域(タッチ検出領域)AAとその周りに設けられた周辺領域(額縁領域)とを含む表示パネルPNLを有する。表示パネルPNLは、図面において、第1辺(左辺)と、第1辺に対向する第2辺(右辺)と、第1辺および第2辺との間に設けられた第3辺(上辺)と、第3辺に対向する第4辺(下辺)と、有する。センサの活性領域(タッチ検出領域)AAの周りの周辺領域(額縁領域)には、左側の額縁領域E1と右側の額縁領域E2が例示される。
センサの活性領域AAには、例示的に示されるように、Y方向に並走して設けられた複数の駆動電極Tx1、Tx2、Tx3、・・・、Tx8、および、Y方向と交差するX方向に並走して設けられた複数の検出電極Rx1、Rx2、Rx3、・・・・、Rx8が設けられる。
図5において、左側の額縁領域E1には、複数の検出電極Rx1、Rx2、Rx3、・・・・、Rx8にそれぞれ結合された複数の引き出し配線W11、W12,W13、W14、・・・・、W18が設けられる。複数の引き出し配線W11、W12,W13、W14、・・・・、W18は、タッチ検出回路(タッチコントローラ、制御回路)TCに接続される。
複数の駆動電極Tx1、Tx2、Tx3、・・・、Tx8は、複数の引き出し配線W2及び共通電極駆動回路CD(図示されない)を介して表示制御装置DIに接続されており、タッチセンサの検出期間において、表示制御装置DIからの指示に従って共通電極駆動回路CDから駆動パルスSigにより順次駆動されるようになっている。なお、タッチ検出回路TCは、表示制御装置DI内に設けられてもよい。
図6は、実施の形態に係るセンサ付き表示装置におけるセンサの他の構成例を概念的に示す平面図である。図6は、セルフ(Self)検出方式に利用可能なセンサ付き表示装置DSPであり、センサ用の複数の電極Sx11、Sx12、Sx13,Sx21,Sx22、Sx23、...、Sx81,Sx82、Sx83が、マトリクス状に、センサの活性領域(タッチ検出領域)AA上に配置された個別電極として形成される。センサ用の複数の電極Sx11~Sx83は、映像表示期間において、表示用の共通電極COMEとして機能し、タッチセンサの検出期間においては、駆動電極および検出電極の機能を有する。以下では、センサ用の電極Sx11~Sx83を、駆動電極として説明することとする。
駆動電極Sx11~Sx83と対向して、複数の画素PXが形成されている。駆動電極Sx11~Sx83は、複数の引き出し配線W11、W12、W13,W21,W22、W23、...、W81,W82、W83によって表示制御装置DIに接続される。駆動電極Sx11~Sx83は、タッチセンサの検出期間において、表示制御装置DIからの指示に従って共通電極駆動回路CDから駆動パルスにより順次駆動される。駆動電極Sx11~Sx83の各個別電極からの検出信号は、引き出し配線W11、W12、W13,W21,W22、W23、...、W81,W82、W83を介して表示制御装置DI内に設けられたタッチ検出回路TCに供給され、直ちに、タッチ位置を割り出すことが出来る。一方、駆動電極Sx11~Sx83は、映像表示期間において、共通電極COMEとして機能し、所定の電圧(VCOM)が印加される。
次に、図面を用いて、課題を説明する。
図7は、比較例に係る入出力回路を示す図である。図8は、実施の態様に係る面積の異なる駆動電極を説明する図である。図9は、映像表示期間におけるタイミングチャートを示す図である。図10は、図9の共有電極の電位変化を、駆動電極の面積に基づいて示した波形図である。図11は、面積の異なる駆動電極を有する表示パネルの表示例を示す図である。図12は、検出期間における面積の異なる駆動電極の駆動パルスの波形の違いを説明する図である。
図7には、図6における1つの駆動電極に接続される入出力回路IOCが代表例として示される。この例では、駆動電極Sx11に接続される入出力回路IOCが示される。入出力回路IOCは、抵抗素子Ro、外部端子Tex、および、引出し配線W11を介して駆動電極Sx11に接続される。外部端子Texは、表示制御装置DIに設けられた外部接続パッドである。入出力回路IOCは、駆動回路AMP1、駆動回路AMP2、検出回路DET、スイッチSW1~SW3と、を含む。
映像表示期間において、スイッチSW1が選択的に閉じられ(オン)、駆動回路AMP1は、閉じられたスイッチSW1を介して、駆動電極Sx11へ所定の電圧(VCOM)を出力する。映像表示期間において、スイッチSW2、SW3は開放(オフ)となる。検出期間において、スイッチSW2、SW3が選択的に閉じられ(オン)、スイッチSW1は開放(オフ)となる。駆動回路AMP2は、閉じられたスイッチSW2を介して、駆動電極Sx11へ駆動パルスを出力する。一方、検出回路DETは、閉じられたスイッチSW3を介して、駆動電極Sx11の容量変化を検出電圧として検出する。
図8は、カメラ等を備えた携帯端末の駆動電極を示す平面図である。携帯端末の表示パネルPNLは、平面視において、矩形形状を有する。携帯端末の表示パネルPNLには、カメラを搭載するめ、ノッチ部NTCやホール部HOLが設けられる場合がある。この場合、図8に示されるように、ノッチ部NTCやホール部HOLを形成するため、ノッチ部NTCに設けられた2つの駆動電極SxNの面積(S1)やホール部HOLの周りに設けられた4つの駆動電極SxHの面積(S2、S2>S1)は、ノッチ部NTCやホール部HOLが設けられていない通常の駆動電極Sxnの面積(S3)より、少なくなる(S1<S2<S3)。また、表示パネルの表示領域の4つのコーナー部(角部)に丸みをつける場合に、4つのコーナー部に設けられた駆動電極SxCの形状も、表示パネルの表示部の形状に対応させる。この場合、駆動電極SxCの面積(S4)は通常の駆動電極Sxnの面積(S3)より、小さくなる(S4<S3)。つまり、面積の異なる複数の駆動電極(SxN、SxH、SxC、Sxn)が1つの表示パネルに設けられることになる。なお、この例では、駆動電極の面積の関係が、S1<S2<S4<S3であるものとして説明するが、これに限定されるものではない。
図9に示す様に、映像表示期間において、時刻t1に、ゲート電極Gがロウレベルからハイレベルへ遷移すると、画素スイッチSWがオン状態となり、ソース線Sに供給された映像信号SIGが表示画素PXの画素電極PEに供給される。この時、共通電極COMEの電位VCOMは、ソース線Sと画素電極PEの少なくとも一方と共通電極COMEとのカップリング容量により、映像信号SIGの電位の上昇に基づいて、一時的に上昇した後、徐々に下降する。その後、時刻t2に、ゲート電極Gがハイレベルからロウレベルへ遷移すると、画素スイッチSWがオフ状態となり、この時点における映像信号SIGの電位VSigと共通電極COMEの電位VCOMgとの電位差が表示画素PXに映像信号として蓄積されることになる。なお、ゲート電極Gがハイレベルからロウレベルへ遷移した時点において、共通電極COMEの電位VCOMgは、元の電位へ完全に戻るわけではなく、いくらか電位を有しており、この電位は未収束電位Vrと言うことがある。
図10は駆動電極Sx(Sx11、Sx12、Sx13、・・・)の波形である。タッチ検出のための駆動電極Sx(Sx11、Sx12、Sx13、・・・)は表示のための複数の共通電極Comeとされる。図10において、駆動電極Sxの面積が大きい場合、駆動電極Sxの電位VCOMは、実線LL示す様に変化する。一方、駆動電極Sxの面積が小さい場合、点線LSで示す様に変化する。これは、駆動電極Sxの面積が大きい場合と小さい場合とで、駆動電極Sxに寄生する容量値の違いにより、時定数が異なるためと考えられる。つまり、ノッチ部NTCに設けられた2つの駆動電極SxN、ホール部HOLの周りに設けられた4つの駆動電極SxH、および、表示パネルの4つのコーナーに設けられた駆動電極SxCは、面積が小さい分、時定数が小さくなる。時定数が小さい分、駆動電極Sxの電位VCOMgsは、面積が大きい駆動電極Sxnの電位VCOMglと比べ、低くなる。その結果、面積が大きい駆動電極Sxnに対応する表示画素PXは暗くなり(DK)、面積が小さい駆動電極(SxN、SxN、SxC)に対応する表示画素PXは、面積が大きい駆動電極Sxnに対応する表示画素PXと比較して、明るくなる(BR)。その結果、図11に示す様に、表示パネルPNLにおいて、面積が小さい駆動電極(SxN、SxN、SxC)に対応する表示画素PXが明るく(BR)なって、ブロック状に見えてしまう場合がある。
面積が小さい駆動電極(SxN、SxN、SxC)の時定数と、面積が大きい駆動電極(Sxn)の時定数の違いから、検出期間における駆動パルスの波形が異なってしまう。つまり、図12に示す様に、面積が小さい駆動電極(SxN、SxN、SxC)に対する駆動パルスによる電荷量Qの波形は、点線LS2で示す様に、早く変化する。一方、面積が大きい駆動電極(Sxn)に対する駆動パルスによる電荷量Qの波形は、実線LL2で示す様に、点線LS2と比較して、遅く変化する。この結果、検出期間において、タッチ検出の誤判定を起こす場合がある。
次に、図を用いて、上記課題を解決するための、回路構成を説明する。
図13は、実施の態様に係る時定数調整回路を備えた入出力回路を示す図である。図13が図7と異なる点は、入出力回路IOCと外部端子Texとの間に、時定数調整回路TCCが設けられている点である。時定数調整回路TCCは、複数のスイッチ素子SWa、SWb、SWc、SWdと、複数の抵抗素子Rb、Rc、Rdと、を含む。スイッチ素子SWaは、抵抗素子を介することなく、入出力回路IOCと外部端子Texとの間に設けられる。スイッチ素子SWbと抵抗素子Rbとは、入出力回路IOCと外部端子Texとの間に、直列に接続されている。スイッチ素子SWcと抵抗素子Rcとは、入出力回路IOCと外部端子Texとの間に、直列に接続されている。スイッチ素子SWdと抵抗素子Rdとは、入出力回路IOCと外部端子Texとの間に、直列に接続されている。
図13には、さらに、表示制御装置DIに設けられたレジスタREGが示される。レジスタREGは、複数のスイッチ素子SWa、SWb、SWc、SWdのそれぞれのオン状態およびオフ状態を制御するため制御データを、命令により設定可能である。レジスタREGに設定された制御データによって、複数のスイッチ素子SWa、SWb、SWc、SWdのそれぞれのオン状態およびオフ状態が制御される。
したがって、複数のスイッチ素子SWa、SWb、SWc、SWdのオン状態およびオフ状態を制御することにより、入出力回路IOCと外部端子Texとの間における抵抗値が時定数調整回路TCCによって調整できるので、入出力回路IOCと駆動電極Sx11との間における時定数の調整を行うことが可能である。この例では、入出力回路IOCと面積が大きい駆動電極(Sxn)との間における時定数に、入出力回路IOCと面積が小さい駆動電極(SxN、SxN、SxC)との間における時定数をあわせるように、時定数調整回路TCCによって時定数が調整される。
図13では、例示的に、駆動電極Sx11をコーナー部の駆動電極SxCとした場合における時定数調整回路TCCの状態を示している。この場合、スイッチ素子SWaはオフ状態、スイッチ素子SWb、SWc、SWdはオン状態になっている。これにより、駆動電極SxCには、抵抗素子Rb、Rc、Rdに対応する時定数が加算されることになる。抵抗素子Rb、Rc、Rdの値を同一の値Rと考えた場合、時定数調整回路TCCによって、R/3の時定数が入出力回路IOCと駆動電極Sx11との間に付加される。
なお、図13では、図6や図8に示す駆動電極Sx11~Sx83、SxN、SxN、SxC、Sxnについて説明したが、これに限定されない。図5に示す駆動電極Tx1~TX8、検出電極Rx1~Rx8に対する駆動回路にも、適用可能である。
図14は、時定数調整回路を用いた場合の映像表示期間における共通電極Comeの電位変化を説明する波形図である。図15は、時定数調整回路を用いた場合の検出期間における駆動電極の駆動パルスの波形図である。タッチ検出のための駆動電極Sx(Sx11、Sx12、Sx13、・・・)は表示のための複数の共通電極Comeとされる。
図14に示す様に、入出力回路IOCと面積が小さい駆動電極(SxN、SxN、SxC)との間における時定数を調整時定数調整回路TCCにより調整すると、駆動電極(SxN、SxN、SxC)の面積が小さい場合の波形LSが、駆動電極Sxnの面積が大きい場合の波形LLに一致するように、波形LSと波形LLとの間の電位レベルの差分が改善される。これにより、面積が小さい駆動電極(SxN、SxN、SxC)の電位VCOMgsと面積が大きい駆動電極Sxnの電位VCOMglとの電位レベルの差分が改善される。したがって、面積が大きい駆動電極Sxnに対応する表示画素PXの明るさと、面積が小さい駆動電極(SxN、SxN、SxC)に対応する表示画素PXの明るさと、をほぼ均等にできる。つまり、ブロック状に見えてしまうことを防止できる。
図15に示す様に、入出力回路IOCと面積が小さい駆動電極(SxN、SxN、SxC)との間における時定数を調整時定数調整回路TCCにより調整すると、タッチ検出時に、面積が小さい駆動電極(SxN、SxN、SxC)の場合の波形LS2が、面積が大きい駆動電極Sxnの場合の波形LL2に一致するように、波形LS2と波形LL2との間の電位レベルの差分が改善される。これにより、検出期間において、タッチ検出の誤判定を起こす可能性を低減することができる。
図16は、図8に示す駆動電極を駆動する場合の時定数調整回路の状態とその等価回路とを示す図である。図16において、左側には、各駆動電極に対する時定数調整回路TCCのスイッチ素子SWa、SWb、SWc、SWdのオン状態およびオフ状態が示される。また、図16において、右側には、各駆動電極に対する時定数調整回路TCCによって付加される時定数の等価回路が示される。なお、以下では、抵抗素子Rb、Rc、Rdの値を同一の値Rと考えた場合について説明する。
表示パネルPNLの4つのコーナーに設けられた駆動電極SxCに対応する時定数調整回路TCCにおいて、スイッチ素子SWa、SWb、SWc、SWdは、オフ状態、オン状態、オン状態、オン状態にされる。したがって、この場合、時定数調整回路TCCによって、R/3の時定数が付加される。
ホール部HOLの周りに設けられた4つの駆動電極SxHに対応する時定数調整回路TCCにおいて、スイッチ素子SWa、SWb、SWc、SWdは、オフ状態、オフ状態、オン状態、オン状態にされる。したがって、この場合、時定数調整回路TCCによって、R/2の時定数が付加される。
通常の駆動電極Sxnに対応する時定数調整回路TCCにおいて、スイッチ素子SWa、SWb、SWc、SWdは、オン状態、オフ状態、オフ状態、オフ状態にされる。したがって、この場合、時定数調整回路TCCによって、時定数が付加されない(0)。
ノッチ部NTCに設けられた2つの駆動電極SxNに対応する時定数調整回路TCCにおいて、スイッチ素子SWa、SWb、SWc、SWdは、オフ状態、オン状態、オフ状態、オフ状態にされる。したがって、この場合、時定数調整回路TCCによって、Rの時定数が付加される。
図13および図16では、図8に示す様に、面積の異なる4つの駆動電極(SxN、SxN、SxC、Sxn)が表示パネルPNLに存在することを前提として、時定数調整回路TCCが4種類の時定数(0、R、R/2、R/3)を調整可能に構成されている。表示パネルPNLに面積の異なるN個の駆動電極が存在する場合、時定数調整回路TCCは、N種類の時定数を調整可能に構成すればよい。また、異なるN個の駆動電極の面積あるいは面積比に応じて、時定数が略同一に設定できるように、抵抗素子Rb、Rc、Rdの値は異なる値としてもよい。
実施態様によれば、次の1または複数の効果を得ることができる。
1)駆動電極の面積に応じて、時定数調整回路TCCによって付加される時定数を調整することにより、ブロック状に見えてしまうことを防止できる。したがって、表示パネルの表示品質を向上させることができる。
2)駆動電極の面積に応じて、時定数調整回路TCCによって付加される時定数を調整することにより、タッチ検出の誤判定を起こす可能性を低減することができる。
3)時定数調整回路TCCは、表示パネルPNLに設けられたすべての駆動電極に対応する駆動回路(IOC)に設けた。そのため、表示パネルPNLに設けられる、ノッチ部NTCの個数および配置位置、ホール部HOLの個数および配置位置に柔軟に対応することが可能である。
(変形例)
次に、いくつかの変形例を説明する。
(変形例1)
図17は、変形例1に係る時定数調整回路を示す図である。図13に示す時定数調整回路TCCは、抵抗素子Rb、Rc、Rdによって、時定数を調整した。図17の時定数調整回路TCCでは、複数の容量素子Cb、Cc、Cdによって、時定数を調整する。容量素子Cb、Cc、Cdは、スイッチ素子SWb、SWc、SWdのそれぞれのオン状態およびオフ状態を制御することにより、入出力回路IOCと外部端子Texとの間における容量値が時定数調整回路TCCによって調整できる。これにより、入出力回路IOCと駆動電極Sx11との間における時定数の調整を行うことが可能である。
(変形例2)
図18は、変形例2に係る時定数調整回路を示す図である。図18に示される時定数調整回路TCCには、図13に示された複数のスイッチ素子SWa、SWb、SWc、SWdおよび複数の抵抗素子Rb、Rc、Rdに追加して、図17で示したようなスイッチ素子SWe、SWfおよび容量素子Ce、Cfが設けられる。つまり、スイッチ素子SWa、SWb、SWc、SWdSWe、SWfのそれぞれのオン状態およびオフ状態を制御することにより、抵抗素子(Rb、Rc、Rd)による時定数と容量素子(Ce、Cf)による時定数とを調整することが可能である。
(変形例3)
図16に示す構成では、表示パネルPNLに設けられたすべての駆動電極に対して時定数調整回路TCCを設けた構成例を示した。しかしながら、すべての駆動電極に対して時定数調整回路TCCを設けると、表示制御装置DIのチップ面積が増加してしまうと考えられる。変形例3では、特定の駆動電極に対してのみ時定数調整回路TCCを設ける構成例を説明する。
図19は、表示パネルPNLの上部側に1つのノッチ部NTCが設けられた場合の駆動電極の平面図である。図20は、表示パネルPNLの上部側に1つのホール部HOLが設けられた場合の駆動電極の平面図である。図19および図20からわかるように、ノッチ部NTCやホール部HOLは、表示パネルPNLの上部側に設けられることが多い。言い方を変えれば、ノッチ部NTCやホール部HOLは、表示パネルPNLをY方向に、たとえば、5等分した場合において、上方の1/5の領域に主に設けられる可能性が高く、下方の4/5の領域には設けられない可能性が高い。
また、表示パネルPNLの4つのコーナー部に位置する駆動電極SxCは、表示パネルPNLの外形に合わせて、駆動電極Sxnの面積と比較して、面積の少ない駆動電極とされる可能性が高い。
したがって、図19および図20において、網掛けで示される駆動電極(表示パネルPNLの上方の1/5の領域に設けられる駆動電極、および、下方の2つコーナー部の駆動電極SxC)に対して、時定数制御回路TCCを付加し、それ以外の網掛けのない白色の駆動電極に対しては、時定数制御回路TCCを付加しない構成とすることができる。
図21は、網掛けで示される駆動電極およびそれ以外の駆動電極に対する回路構成を示す図である。図21に示す様に、網掛けで示される駆動電極(表示パネルPNLの上方の1/5の領域に設けられる駆動電極(SxC、Sxn、SxNまたはSxH)、および、下方の2つコーナー部の駆動電極(SxC))に対しては、時定数制御回路TCCが設けられる。一方、それ以外の網掛けのない白色の駆動電極(Sxn)に対しては、時定数制御回路TCCが付加されていない。時定数制御回路TCCは、図13、図17または図18に示す時定数制御回路TCCを利用することが可能である。
したがって、図16と比較して、表示制御装置DIに設けられる時定数調整回路TCCの数をほぼ1/5にできるので、表示制御装置DIのチップ面積の増加を低減することができる。
この場合、さらに、表示制御装置DIに設けられる時定数調整回路TCCを制御するレジスタREGのビット数も、図16と比較して、ほぼ1/5にできる。したがって、命令によるレジスタREGへの制御データのセット動作も、短時間に行うことができる。
さらに、ノッチ部NTCやホール部HOLは、表示パネルPNLの上方の1/5の領域内において、配置位置や個数を任意に決定できるので、表示パネルPNLの設計の自由度を妨げることもない。
変形例3では、表示パネルPNLの上方の1/5の領域としたが、これに限定されない。少なくとも4つのコーナー部の駆動電極(SxC)と、ノッチ部NTCやホール部HOLが形成されると予想される領域内の駆動電極に対して、時定数調整回路TCCによって時定数を付加できるようにすればよい。
本発明の実施の形態として上述した表示装置を基にして、当業者が適宜設計変更して実施し得る全ての表示装置も、本発明の要旨を包含する限り、本発明の範囲に属する。
本発明の思想の範疇において、当業者であれば、各種の変更例及び修正例に想到し得るものであり、それら変更例及び修正例についても本発明の範囲に属するものと了解される。例えば、上述の各実施形態に対して、当業者が適宜、構成要素の追加、削除もしくは設計変更を行ったもの、又は、工程の追加、省略若しくは条件変更を行ったものも、本発明の要旨を備えている限り、本発明の範囲に含まれる。
また、本実施形態において述べた態様によりもたらされる他の作用効果について本明細書記載から明らかなもの、又は当業者において適宜想到し得るものについては、当然に本発明によりもたらされるものと解される。
上記実施形態に開示されている複数の構成要素の適宜な組み合せにより種々の発明を形成できる。例えば、実施形態に示される全構成要素から幾つかの構成要素を削除してもよい。更に、異なる実施形態に亘る構成要素を適宜組み合せてもよい。
DSP:表示装置
PNL:表示パネル
DI:表示制御装置
IOC:入出力回路
AMP1、AMP2:駆動回路
DET:検出回路
NTC:ノッチ部
HOL:ホール部
Sx、SxN、SxH、SxC、Sxn:駆動電極
TCC:時定数調整回路
Rb、Rc、Rd:抵抗素子
SWa、SWb、SWc、SWd:スイッチ素子
Cb、Cc、Cd、Ce、Cf:容量素子
REG:レジスタ

Claims (9)

  1. 複数の駆動回路と、
    複数の時定数調整回路と、
    コーナー部がカーブ形状の検出領域と、を有し、
    前記検出領域の内部に、前記複数の駆動回路の出力に各々接続される複数の駆動電極と、を含み、
    前記複数の時定数調整回路のおのおのは、前記複数の駆動回路の1つと前記複数の駆動電極の1つとの間に設けられ、
    前記複数の駆動電極は、
    四角形の複数の第1駆動電極と、
    前記検出領域の前記コーナー部に配置され、前記コーナー部に対応するように1つの角がカーブとなっている第2駆動電極と、を含み、
    前記第2駆動電極の面積は、前記第1駆動電極の面積より小さく、
    前記複数の時定数調整回路の時定数は、対応する駆動回路と前記第1駆動電極との間の抵抗値を第1抵抗値(R1)、対応する駆動回路と前記第2駆動電極との間の抵抗値を第2抵抗値(R2)とすると、R1<R2となるように調整されている、
    表示装置。
  2. 複数の駆動回路と、
    複数の時定数調整回路と、
    コーナー部がカーブ形状の検出領域と、を有し、
    前記検出領域の内部に、前記複数の駆動回路の出力に各々接続される複数の駆動電極と、を含み、
    前記複数の時定数調整回路のおのおのは、前記複数の駆動回路の1つと前記複数の駆動電極の1つとの間に設けられ、
    前記複数の駆動電極は、
    四角形の複数の第1駆動電極と、
    少なくとも1つの角を切り欠いている、少なくとも1つの第3駆動電極と、を含み、
    前記第3駆動電極の面積は、前記第1駆動電極の面積より小さく、
    前記複数の時定数調整回路の時定数は、対応する駆動回路と前記第1駆動電極との間の抵抗値を第1抵抗値(R1)、対応する駆動回路と前記第3駆動電極との間の抵抗値を第3抵抗値(R3)とすると、R1<R3となるように調整されている、
    表示装置。
  3. 前記第3駆動電極は1つの角のみが切り欠きを有する、請求項2に記載の表示装置。
  4. 前記第3駆動電極は3つの角が切り欠きを有する、請求項2に記載の表示装置。
  5. 前記複数の駆動電極と対向した複数の画素電極を有し、
    前記複数の駆動電極と前記複数の画素電極との間に液晶層を有し、
    表示期間において、前記複数の駆動電極と前記複数の画素電極との間に所定の電圧が印加され、
    前記表示期間と異なるタッチ検出期間において、前記複数の駆動電極に外部近接物体を検出するための交流電圧が印加される、請求項1から4のいずれか一項に記載の表示装置。
  6. 前記複数の駆動電極は、マトリクス状に配置され、
    前記複数の駆動電極は、セルフ検出により駆動される、請求項5に記載の表示装置。
  7. 前記複数の駆動電極に対向する複数の検出電極を含み、
    前記複数の駆動電極と前記複数の検出電極は、ミューチャル検出により駆動される、請求項5に記載の表示装置。
  8. レジスタを含み、
    前記時定数の調整は、前記レジスタへの設定によって行われる、請求項1から4のいずれか一項に記載の表示装置。
  9. 前記複数の駆動電極を含み、平面視において、矩形形状の表示パネルを有し、
    前記第3駆動電極は、前記表示パネルの上部の1/5より上に配置される、請求項2から4のいずれか一項に記載の表示装置。
JP2023044906A 2018-12-13 2023-03-22 表示装置 Pending JP2023076515A (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2023044906A JP2023076515A (ja) 2018-12-13 2023-03-22 表示装置

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2018233197A JP7250500B2 (ja) 2018-12-13 2018-12-13 表示装置
JP2023044906A JP2023076515A (ja) 2018-12-13 2023-03-22 表示装置

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
JP2018233197A Division JP7250500B2 (ja) 2018-12-13 2018-12-13 表示装置

Publications (1)

Publication Number Publication Date
JP2023076515A true JP2023076515A (ja) 2023-06-01

Family

ID=71076990

Family Applications (2)

Application Number Title Priority Date Filing Date
JP2018233197A Active JP7250500B2 (ja) 2018-12-13 2018-12-13 表示装置
JP2023044906A Pending JP2023076515A (ja) 2018-12-13 2023-03-22 表示装置

Family Applications Before (1)

Application Number Title Priority Date Filing Date
JP2018233197A Active JP7250500B2 (ja) 2018-12-13 2018-12-13 表示装置

Country Status (2)

Country Link
JP (2) JP7250500B2 (ja)
WO (1) WO2020121762A1 (ja)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20220345604A1 (en) * 2021-04-27 2022-10-27 Apple Inc. Camera integration for portable electronic devices

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH03107188A (ja) * 1989-09-20 1991-05-07 Olympus Optical Co Ltd El表示装置
US8941640B2 (en) * 2012-06-08 2015-01-27 Apple Inc. Differential VCOM resistance or capacitance tuning for improved image quality
JP6045891B2 (ja) * 2012-11-29 2016-12-14 シナプティクス・ジャパン合同会社 半導体装置及び電子機器
CN106462280A (zh) * 2014-05-28 2017-02-22 夏普株式会社 触摸面板装置
US9933872B2 (en) * 2014-12-01 2018-04-03 Semiconductor Energy Laboratory Co., Ltd. Touch panel
JP6588852B2 (ja) * 2016-03-28 2019-10-09 株式会社ジャパンディスプレイ センサ及びセンサ付き表示装置

Also Published As

Publication number Publication date
JP7250500B2 (ja) 2023-04-03
WO2020121762A1 (ja) 2020-06-18
JP2020095491A (ja) 2020-06-18

Similar Documents

Publication Publication Date Title
EP2698689B1 (en) In-cell touch panel
US20170344183A1 (en) Display device
US9013415B2 (en) Information input device including a detection electrode with an aperture
EP3796594A1 (en) Integrated touch and display architectures for self-capacitive touch sensors
US20150192814A1 (en) Liquid crystal display device
US10248238B2 (en) Display device
US8766892B2 (en) Display device with display panel having sensors therein
US11175784B2 (en) Touch panel driving circuit
US20150103048A1 (en) Display device
US20170220153A1 (en) Display apparatus
US20150153767A1 (en) Display device
US11703968B2 (en) Display device and circuit board
JP2023076515A (ja) 表示装置
KR20210083876A (ko) 터치 디스플레이 장치, 및 디스플레이 패널
JP7466030B2 (ja) 表示装置
US20200234674A1 (en) Display device
JP7466015B2 (ja) 表示装置
US20150103278A1 (en) Liquid crystal display device
US10216306B2 (en) Touch panel-equipped display device
US20150160763A1 (en) Input device and liquid crystal display device
CN112748818A (zh) 触摸显示装置和显示面板
JP2017146438A (ja) 液晶表示装置
US10976581B2 (en) Display device
WO2019021924A1 (ja) 表示パネル

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20230322

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20231129

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20231212