JP2022518340A - 入出力ストア命令をハンドリングする方法、システム、およびプログラム - Google Patents
入出力ストア命令をハンドリングする方法、システム、およびプログラム Download PDFInfo
- Publication number
- JP2022518340A JP2022518340A JP2021532167A JP2021532167A JP2022518340A JP 2022518340 A JP2022518340 A JP 2022518340A JP 2021532167 A JP2021532167 A JP 2021532167A JP 2021532167 A JP2021532167 A JP 2021532167A JP 2022518340 A JP2022518340 A JP 2022518340A
- Authority
- JP
- Japan
- Prior art keywords
- data
- data processing
- input
- asynchronous
- store instruction
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 238000012545 processing Methods 0.000 claims abstract description 159
- 239000000872 buffer Substances 0.000 claims abstract description 95
- 238000000034 method Methods 0.000 claims abstract description 52
- 230000002776 aggregation Effects 0.000 claims abstract description 11
- 238000004220 aggregation Methods 0.000 claims abstract description 11
- 230000006870 function Effects 0.000 claims description 46
- 230000005540 biological transmission Effects 0.000 claims description 35
- 238000012546 transfer Methods 0.000 claims description 32
- 230000007246 mechanism Effects 0.000 claims description 19
- 238000004590 computer program Methods 0.000 claims description 9
- 230000011664 signaling Effects 0.000 claims description 6
- 238000011084 recovery Methods 0.000 claims description 5
- 230000007547 defect Effects 0.000 claims description 3
- 238000010586 diagram Methods 0.000 description 18
- 230000001360 synchronised effect Effects 0.000 description 8
- 230000006266 hibernation Effects 0.000 description 6
- 230000003287 optical effect Effects 0.000 description 6
- 238000004891 communication Methods 0.000 description 5
- 230000008569 process Effects 0.000 description 5
- 230000009471 action Effects 0.000 description 4
- 230000000694 effects Effects 0.000 description 4
- 230000002093 peripheral effect Effects 0.000 description 4
- 238000003491 array Methods 0.000 description 3
- 230000006872 improvement Effects 0.000 description 3
- 230000004044 response Effects 0.000 description 3
- 238000013519 translation Methods 0.000 description 3
- 239000000835 fiber Substances 0.000 description 2
- 230000001902 propagating effect Effects 0.000 description 2
- RYGMFSIKBFXOCR-UHFFFAOYSA-N Copper Chemical compound [Cu] RYGMFSIKBFXOCR-UHFFFAOYSA-N 0.000 description 1
- 230000008901 benefit Effects 0.000 description 1
- 230000008859 change Effects 0.000 description 1
- 238000006243 chemical reaction Methods 0.000 description 1
- 229910052802 copper Inorganic materials 0.000 description 1
- 239000010949 copper Substances 0.000 description 1
- 230000001419 dependent effect Effects 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 230000005055 memory storage Effects 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 230000006855 networking Effects 0.000 description 1
- 239000004065 semiconductor Substances 0.000 description 1
- 230000003068 static effect Effects 0.000 description 1
- 230000001052 transient effect Effects 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F9/00—Arrangements for program control, e.g. control units
- G06F9/06—Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
- G06F9/30—Arrangements for executing machine instructions, e.g. instruction decode
- G06F9/30003—Arrangements for executing specific machine instructions
- G06F9/3004—Arrangements for executing specific machine instructions to perform operations on memory
- G06F9/30043—LOAD or STORE instructions; Clear instruction
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F11/00—Error detection; Error correction; Monitoring
- G06F11/07—Responding to the occurrence of a fault, e.g. fault tolerance
- G06F11/0703—Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation
- G06F11/0766—Error or fault reporting or storing
- G06F11/0772—Means for error signaling, e.g. using interrupts, exception flags, dedicated error registers
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F9/00—Arrangements for program control, e.g. control units
- G06F9/06—Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
- G06F9/30—Arrangements for executing machine instructions, e.g. instruction decode
- G06F9/30145—Instruction analysis, e.g. decoding, instruction word fields
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F9/00—Arrangements for program control, e.g. control units
- G06F9/06—Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
- G06F9/30—Arrangements for executing machine instructions, e.g. instruction decode
- G06F9/38—Concurrent instruction execution, e.g. pipeline, look ahead
- G06F9/3867—Concurrent instruction execution, e.g. pipeline, look ahead using instruction pipelines
- G06F9/3871—Asynchronous instruction pipeline, e.g. using handshake signals between stages
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F9/00—Arrangements for program control, e.g. control units
- G06F9/06—Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
- G06F9/44—Arrangements for executing specific programs
- G06F9/4401—Bootstrapping
- G06F9/4411—Configuring for operating with peripheral devices; Loading of device drivers
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F9/00—Arrangements for program control, e.g. control units
- G06F9/06—Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
- G06F9/44—Arrangements for executing specific programs
- G06F9/451—Execution arrangements for user interfaces
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F9/00—Arrangements for program control, e.g. control units
- G06F9/06—Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
- G06F9/46—Multiprogramming arrangements
- G06F9/54—Interprogram communication
- G06F9/544—Buffers; Shared memory; Pipes
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F9/00—Arrangements for program control, e.g. control units
- G06F9/06—Arrangements for program control, e.g. control units using stored programs, i.e. using an internal store of processing equipment to receive or retain programs
- G06F9/46—Multiprogramming arrangements
- G06F9/54—Interprogram communication
- G06F9/546—Message passing systems or structures, e.g. queues
Landscapes
- Engineering & Computer Science (AREA)
- Software Systems (AREA)
- Theoretical Computer Science (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Physics & Mathematics (AREA)
- Quality & Reliability (AREA)
- Human Computer Interaction (AREA)
- Computer Security & Cryptography (AREA)
- Information Transfer Systems (AREA)
- Debugging And Monitoring (AREA)
- Advance Control (AREA)
- Confectionery (AREA)
- Input From Keyboards Or The Like (AREA)
Abstract
Description
12 コア
14 非同期コア・ネスト・インターフェース(IF)
16 集約バッファ
18 システム・ネスト
20 I/Oバス・コントローラ
22 I/Oバス
24 I/Oステータス・バッファ
26 早期完了ロジック
28 バッファI/Oバス・コントローラ・インターフェース
30 I/Oストア命令
32 非同期I/Oドライバ・コード
34 I/Oセットアップ・コード
36 非同期転送
38 非同期バス
40 ユーザ・インターフェース
50 システム・ハードウェア(HW)/ファームウェア(FW)
210 データ処理システム
212 コンピュータ・システム/サーバ
214 外部デバイス
216 CPU/データ処理ユニット
218 I/Oバス
220 ネットワーク・アダプタ
222 I/Oインターフェース
224 ディスプレイ
228 メモリ
230 RAM
232 キャッシュ
234 ストレージ・システム
240 プログラム/ユーティリティ
242 プログラム・モジュール
Claims (22)
- 入出力ストア命令(30)をハンドリングするためのデータ処理システム(210)であって、入出力バス・コントローラ(20)によって少なくとも1つの入出力バス(22)に通信連結されたシステム・ネスト(18)を備え、
コア(12)、システム・ファームウェア(10)、および非同期コア・ネスト・インターフェース(14)を備えるデータ処理ユニット(216)を少なくともさらに備え、
前記データ処理ユニット(216)が、集約バッファ(16)を介して前記システム・ネスト(18)に通信連結され、
前記システム・ネスト(18)が、前記入出力バス(22)に通信連結された少なくとも1つの外部デバイス(214)からデータを非同期的にロードすること、または前記少なくとも1つの外部デバイス(214)にデータを非同期的にストアすること、あるいはその両方を行うように構成され、
(i)前記データ処理システム(210)上で動くオペレーティング・システムが、アドレスを通じたオフセットを伴う入出力機能、移送されることになるデータ、または移送されることになるデータへのポインタ、あるいはその両方、およびデータの長さを少なくとも指定する前記入出力ストア命令(30)を発行すること、
(ii)前記データ処理ユニット(216)が、前記入出力ストア命令(30)で指定された前記アドレスによって前記入出力機能を識別するように構成されること、
(iii)前記データ処理ユニット(216)が、アドレス空間およびゲスト・インスタンス・レベルで前記入出力機能へのアクセスが許可されるかどうかを検証するように構成され、前記ゲストが前記データ処理システム(210)上で動くこと、
(iv)前記データ処理ユニット(216)が、前記システム・ネスト(18)における前記入出力ストア命令(30)の実行が完了する前に、前記入出力ストア命令(30)を完了させるように構成されること、
(v)前記システム・ファームウェア(10)が、前記入出力ストア命令(30)の前記非同期実行中に前記データ処理ユニット(216)によってエラーが検出された場合、前記失敗した非同期実行の前記データを伝送することを、割込みを通じて前記オペレーティング・システムに通知するように構成されること
である、データ処理システム(210)。 - 前記集約バッファ(16)が、前記非同期コア・ネスト・インターフェース(14)に通信連結される、請求項1に記載のデータ処理システム。
- 前記データが、前記原始データの前記長さが8バイトを超える場合、非同期伝送メカニズムを通じて前記入出力ストア命令(30)によって、早期完了メッセージとともに複数のデータ・パケットで前記集約バッファ(16)に移送され、そうでなければ、前記データが、1つのデータ・パケットで移送される、請求項1または2に記載のデータ処理システム。
- 前記システム・ファームウェア(10)が、前記入出力ストア命令(30)をハンドリングするための非同期入出力ドライバ・コード(32)を含む、請求項1ないし3のいずれか一項に記載のデータ処理システム。
- 前記コア(12)が、前記非同期入出力ドライバ・コード(32)のステータス情報のためのメモリ要件をハンドリングするための非同期セットアップ・コード(34)を備える、請求項4に記載のデータ処理システム。
- 前記非同期コア・ネスト・インターフェース(14)が、ローカル完了に伴い前記データを転送するための非同期コア・ネスト・インターフェース転送構成要素(36)を備える、請求項1ないし5のいずれか一項に記載のデータ処理システム。
- 前記集約バッファ(16)が、リクエストを送信した後、再使用のための空きがあるというメッセージを配信するための早期完了ロジック(26)を備える、請求項1ないし6のいずれか一項に記載のデータ処理システム。
- 前記集約バッファ(16)が、前記非同期コア・ネスト・インターフェース(14)に非同期バス(38)を介して連結される、請求項1ないし7のいずれか一項に記載のデータ処理システム。
- 前記システム・ネスト(18)から、または前記入出力バス・コントローラ(20)から、あるいはその両方から返された状態を、具体的には、前記システム・ネスト(18)から完了メッセージを収集する入出力ステータス・バッファ(24)をさらに備える、請求項1ないし8のいずれか一項に記載のデータ処理システム。
- 前記非同期コア・ネスト・インターフェース(14)が、前記入出力ステータス・バッファ(24)を備える、請求項9に記載のデータ処理システム。
- システム・メッセージが、
- 階層型物理ターゲット・アドレス、
- SMTスレッドまたは集約バッファ識別子の発生源を確認すること、
- データの長さ、
- 入出力バス・アドレス、
- 回復アルゴリズムのためのシーケンス番号
のうちの1つを含む、請求項1ないし10のいずれか一項に記載のデータ処理システム。 - データ処理システム(210)の少なくとも1つの外部デバイス(214)への入出力ストア命令(30)をハンドリングするための方法であって、前記データ処理システム(210)が、
入出力バス・コントローラ(20)によって少なくとも1つの入出力バス(22)に通信連結されたシステム・ネスト(18)を備え、
コア(12)、システム・ファームウェア(10)、および非同期コア・ネスト・インターフェース(14)を備えるデータ処理ユニット(216)を少なくともさらに備え、
前記データ処理ユニット(216)が、集約バッファ(16)を介して前記システム・ネスト(18)に通信連結され、
前記外部デバイス(214)が、前記入出力バス(22)に通信連結され、
前記方法が、
(i)前記データ処理システム(210)上で動くオペレーティング・システムが、アドレスを通じたオフセットを伴う入出力機能、移送されることになるデータ、または移送されることになるデータへのポインタ、あるいはその両方、およびデータの長さを少なくとも指定する前記入出力ストア命令(30)を発行すること、
(ii)前記データ処理ユニット(216)が、前記入出力ストア命令(30)で指定された前記アドレスによって前記入出力機能を識別するように構成されること、
(iii)前記データ処理ユニット(216)が、アドレス空間およびゲスト・インスタンス・レベルで前記入出力機能へのアクセスが許可されるかどうかを検証するように構成され、前記ゲストが前記データ処理システム(210)上で動くこと、
(iv)前記データ処理ユニット(216)が、前記システム・ネスト(18)における前記入出力ストア命令(30)の実行が完了する前に、前記入出力ストア命令(30)を完了させるように構成されること、
(v)前記システム・ファームウェア(10)が、前記入出力ストア命令(30)の前記非同期実行中に前記データ処理ユニット(216)によってエラーが検出された場合、前記失敗した非同期実行の前記データを伝送することを、割込みを通じて前記オペレーティング・システムに通知するように構成されること
を含む、方法。 - (i)前記オペレーティング・システムが、前記入出力ストア命令(30)を発行すること、
(ii)前記データの前記長さに応じて、前記データの長さが8バイトを超える場合、システム・メッセージによって前記データが送信されるまで前記システム・ファームウェア(10)が待つ間、ストア・ブロックの全てのデータが前記集約バッファ(16)に転送されるまで前記集約バッファ(16)にデータ・パケットを送信するために、前記システム・ファームウェア(10)が前記システム・メッセージを繰り返し発行し、そうでなければ、
前記集約バッファ(16)に前記データを送信するために、前記システム・ファームウェア(10)がシステム・メッセージを発行すること、
(iii)前記集約バッファ(16)が完了メッセージを送信するのを待つ間、単一のネスト・メッセージとして前記データを非同期的に前記入出力バス・コントローラ(20)に転送するために、前記システム・ファームウェア(10)が、前記集約バッファ(16)へのシステム・メッセージを発行すること、
(iv)前記集約バッファ(16)が、前記システム・ネスト(18)に前記ネスト・メッセージを投入することであって、前記集約バッファ(16)が、前記送信動作の直後、再使用のための空きがある、投入すること、前記システム・ファームウェア(10)にシグナリングを返すこと、次に、前記集約バッファ(16)が、再使用のための空きがあるというメッセージを送信すること、
(v)前記システム・ネスト(18)が、前記ターゲット位置に前記メッセージを転送すること、
(vi)前記入出力バス・コントローラ(20)が、前記メッセージを受信し、データ・フレーム内のデータを前記入出力バスに転送すること、
(vii)前記入出力バス・コントローラ(20)が、前記システム・ネスト(18)に完了メッセージを送信すること、
(viii)前記システム・ネスト(18)が、前記発信元の集約バッファ(16)に前記完了メッセージを転送すること、
(ix)前記集約バッファ(16)が、前記非同期コア・ネスト・インターフェース(14)に完了を転送すること、
(x)前記非同期コア・ネスト・インターフェース(14)が、前記システム・ファームウェア(10)に動作の完了をシグナリングすること、
(xi)エラーの場合、前記システム・ファームウェア(10)が、前記オペレーティング・システムに欠陥を非同期的にシグナリングすること
をさらに含む、請求項12に記載の方法。 - 前記データの前記長さが8バイトを超える場合、非同期伝送メカニズムを通じて前記入出力ストア命令(30)によって、早期完了メッセージとともに複数のデータ・パケットで前記集約バッファ(16)に前記データをさらに移送する、請求項12または13に記載の方法。
- さらに、前記システム・ファームウェア(10)が、前記入出力ストア命令(30)をハンドリングするための非同期入出力ドライバ・コード(32)を使用する、請求項12ないし14のいずれか一項に記載の方法。
- さらに、前記コア(12)が、前記非同期入出力ドライバ・コード(32)のステータス情報のためのメモリ要件をハンドリングするための非同期セットアップ・コード(34)を使用する、請求項15に記載の方法。
- さらに、前記非同期コア・ネスト・インターフェース(14)が、ローカル完了に伴い前記データを転送するための非同期コア・ネスト・インターフェース転送構成要素(36)を使用する、請求項12ないし16のいずれか一項に記載の方法。
- さらに、前記集約バッファ(16)が、リクエストを送信した後、再使用のための空きがあるというメッセージを配信するための早期完了ロジック(26)を使用する、請求項12ないし17のいずれか一項に記載の方法。
- さらに、入出力ステータス・バッファ(24)が、前記システム・ネスト(18)から、または前記入出力バス・コントローラ(20)から、あるいはその両方から返された状態を、具体的には、前記システム・ネスト(18)から完了メッセージを収集する、請求項12ないし18のいずれか一項に記載の方法。
- システム・メッセージが、
- 階層型物理ターゲット・アドレス、
- SMTスレッドまたは集約バッファ識別子の発生源を確認すること、
- データの長さ、
- 入出力バス・アドレス、
- 回復アルゴリズムのためのシーケンス番号
のうちの1つを含む、請求項12ないし19のいずれか一項に記載の方法。 - データ処理システム(210)の少なくとも1つの外部デバイス(214)への入出力ストア命令(30)をハンドリングするためのコンピュータ・プログラム製品であって、前記データ処理システム(210)が、
入出力バス・コントローラ(20)によって少なくとも1つの入出力バス(22)に通信連結されたシステム・ネスト(18)を備え、
コア(12)、システム・ファームウェア(10)、および非同期コア・ネスト・インターフェース(14)を備えるデータ処理ユニット(216)を少なくともさらに備え、
前記データ処理ユニット(216)が、集約バッファ(16)を介して前記システム・ネスト(18)に通信連結され、
前記外部デバイス(214)が、前記入出力バス(22)に通信連結され、
前記コンピュータ・プログラム製品が、プログラム命令を含むコンピュータ可読ストレージ媒体を備え、前記プログラム命令が、
(i)前記データ処理システム(210)上で動くオペレーティング・システムが、アドレスを通じたオフセットを伴う入出力機能、移送されることになるデータ、または移送されることになるデータへのポインタ、あるいはその両方、およびデータの長さを少なくとも指定する前記入出力ストア命令(30)を発行すること、
(ii)前記データ処理ユニット(216)が、前記入出力ストア命令(30)で指定された前記アドレスによって前記入出力機能を識別するように構成されること、
(iii)前記データ処理ユニット(216)が、アドレス空間およびゲスト・インスタンス・レベルで前記入出力機能へのアクセスが許可されるかどうかを検証するように構成され、前記ゲストが前記データ処理システム(210)上で動くこと、
(iv)前記データ処理ユニット(216)が、前記システム・ネスト(18)における前記入出力ストア命令(30)の実行が完了する前に、前記入出力ストア命令(30)を完了させるように構成されること、
(v)前記システム・ファームウェア(10)が、前記入出力ストア命令(30)の前記非同期実行中に前記データ処理ユニット(216)によってエラーが検出された場合、前記失敗した非同期実行の前記データを伝送することを、割込みを通じて前記オペレーティング・システムに通知するように構成されること
を含む方法を前記コンピュータ・システム(212)に実施させるように前記コンピュータ・システム(212)によって実行可能な、コンピュータ・プログラム製品。 - 請求項12ないし20のいずれか一項に記載の方法を実施するためのコンピュータ可読プログラム命令を含むデータ処理プログラム(240)の実行のためのデータ処理システム(210)。
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
EP19154733.0 | 2019-01-31 | ||
EP19154733 | 2019-01-31 | ||
PCT/EP2020/050755 WO2020156796A1 (en) | 2019-01-31 | 2020-01-14 | Handling an input/output store instruction |
Publications (3)
Publication Number | Publication Date |
---|---|
JP2022518340A true JP2022518340A (ja) | 2022-03-15 |
JPWO2020156796A5 JPWO2020156796A5 (ja) | 2022-06-22 |
JP7461693B2 JP7461693B2 (ja) | 2024-04-04 |
Family
ID=65275982
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2021532167A Active JP7461693B2 (ja) | 2019-01-31 | 2020-01-14 | 入出力ストア命令をハンドリングする方法、システム、およびプログラム |
Country Status (10)
Country | Link |
---|---|
US (2) | US11163566B2 (ja) |
EP (1) | EP3918466A1 (ja) |
JP (1) | JP7461693B2 (ja) |
CN (1) | CN113366433A (ja) |
AU (1) | AU2020214661B2 (ja) |
BR (1) | BR112021015075A2 (ja) |
CA (1) | CA3127852A1 (ja) |
IL (1) | IL284334B2 (ja) |
TW (1) | TWI773959B (ja) |
WO (1) | WO2020156796A1 (ja) |
Families Citing this family (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
SG11202104428PA (en) | 2019-01-31 | 2021-05-28 | Ibm | Handling an input/output store instruction |
TWI767175B (zh) | 2019-01-31 | 2022-06-11 | 美商萬國商業機器公司 | 用於處理輸入輸出儲存指令之資料處理系統、方法及電腦程式產品 |
WO2020157594A1 (en) | 2019-01-31 | 2020-08-06 | International Business Machines Corporation | Handling an input/output store instruction |
TWI773959B (zh) | 2019-01-31 | 2022-08-11 | 美商萬國商業機器公司 | 用於處理輸入輸出儲存指令之資料處理系統、方法及電腦程式產品 |
CN112286466B (zh) * | 2020-11-18 | 2024-05-07 | 合肥沛睿微电子股份有限公司 | 电子装置及空间复用方法 |
US11640270B2 (en) * | 2021-07-27 | 2023-05-02 | Beijing Tenafe Electronic Technology Co., Ltd. | Firmware-controlled and table-based conditioning for flexible storage controller |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH03288934A (ja) * | 1990-04-05 | 1991-12-19 | Fujitsu Ltd | 仮想計算機システムにおけるデータ転送制御方式 |
JPH04195418A (ja) * | 1990-11-28 | 1992-07-15 | Hitachi Ltd | 磁気テープ記憶装置 |
JPH07105126A (ja) * | 1993-09-15 | 1995-04-21 | Internatl Business Mach Corp <Ibm> | インターフェース・システムおよび方法 |
JP2013538378A (ja) * | 2010-06-23 | 2013-10-10 | インターナショナル・ビジネス・マシーンズ・コーポレーション | コンピューティング環境におけるリソース使用を測定するコンピュータ・システム、方法、およびコンピュータ・プログラム |
Family Cites Families (54)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US1052278A (en) | 1910-11-03 | 1913-02-04 | George I Rockwood | Pipe-hanger. |
FR2273317B1 (ja) | 1974-05-28 | 1976-10-15 | Philips Electrologica | |
US4947316A (en) | 1983-12-29 | 1990-08-07 | International Business Machines Corporation | Internal bus architecture employing a simplified rapidly executable instruction set |
US5131081A (en) * | 1989-03-23 | 1992-07-14 | North American Philips Corp., Signetics Div. | System having a host independent input/output processor for controlling data transfer between a memory and a plurality of i/o controllers |
US5317739A (en) * | 1992-03-30 | 1994-05-31 | International Business Machines Corp. | Method and apparatus for coupling data processing systems |
US5553302A (en) | 1993-12-30 | 1996-09-03 | Unisys Corporation | Serial I/O channel having independent and asynchronous facilities with sequence recognition, frame recognition, and frame receiving mechanism for receiving control and user defined data |
JPH07302200A (ja) | 1994-04-28 | 1995-11-14 | Hewlett Packard Co <Hp> | 順次付けロード動作および順序付け記憶動作を強制する命令を有するコンピュータのロード命令方法。 |
US5548788A (en) | 1994-10-27 | 1996-08-20 | Emc Corporation | Disk controller having host processor controls the time for transferring data to disk drive by modifying contents of the memory to indicate data is stored in the memory |
DE19631289A1 (de) | 1996-08-02 | 1998-02-05 | Ibm | Verfahren zum Testen eines Protokollumsetzers und Protokollumsetzer |
US6072781A (en) * | 1996-10-22 | 2000-06-06 | International Business Machines Corporation | Multi-tasking adapter for parallel network applications |
US6085277A (en) * | 1997-10-15 | 2000-07-04 | International Business Machines Corporation | Interrupt and message batching apparatus and method |
US6038646A (en) | 1998-01-23 | 2000-03-14 | Sun Microsystems, Inc. | Method and apparatus for enforcing ordered execution of reads and writes across a memory interface |
US6247097B1 (en) * | 1999-01-22 | 2001-06-12 | International Business Machines Corporation | Aligned instruction cache handling of instruction fetches across multiple predicted branch instructions |
US6189088B1 (en) * | 1999-02-03 | 2001-02-13 | International Business Machines Corporation | Forwarding stored dara fetched for out-of-order load/read operation to over-taken operation read-accessing same memory location |
US6496277B1 (en) * | 1999-07-23 | 2002-12-17 | Xerox Corporation | Data flow control and storage facility for an image reproduction system |
US6725348B1 (en) | 1999-10-13 | 2004-04-20 | International Business Machines Corporation | Data storage device and method for reducing write misses by completing transfer to a dual-port cache before initiating a disk write of the data from the cache |
US6490647B1 (en) * | 2000-04-04 | 2002-12-03 | International Business Machines Corporation | Flushing stale data from a PCI bus system read prefetch buffer |
US6578102B1 (en) * | 2000-04-18 | 2003-06-10 | International Business Machines Corporation | Tracking and control of prefetch data in a PCI bus system |
US7042881B1 (en) | 2001-06-29 | 2006-05-09 | Cisco Technology, Inc. | Asynchronous transfer mode system and method to verify a connection |
US7178019B2 (en) | 2003-11-13 | 2007-02-13 | Hewlett-Packard Development Company, L.P. | Networked basic input output system read only memory |
US7234004B2 (en) | 2003-12-19 | 2007-06-19 | International Business Machines Corporation | Method, apparatus and program product for low latency I/O adapter queuing in a computer system |
US7200626B1 (en) | 2004-01-22 | 2007-04-03 | Unisys Corporation | System and method for verification of a quiesced database copy |
US7079978B2 (en) | 2004-05-24 | 2006-07-18 | International Business Machines Corporation | Apparatus, system, and method for abbreviated library calibration |
US7467325B2 (en) | 2005-02-10 | 2008-12-16 | International Business Machines Corporation | Processor instruction retry recovery |
US7631097B2 (en) | 2005-07-21 | 2009-12-08 | National Instruments Corporation | Method and apparatus for optimizing the responsiveness and throughput of a system performing packetized data transfers using a transfer count mark |
US7827433B1 (en) | 2007-05-16 | 2010-11-02 | Altera Corporation | Time-multiplexed routing for reducing pipelining registers |
US7870351B2 (en) | 2007-11-15 | 2011-01-11 | Micron Technology, Inc. | System, apparatus, and method for modifying the order of memory accesses |
US7991981B2 (en) | 2008-02-01 | 2011-08-02 | International Business Machines Corporation | Completion of asynchronous memory move in the presence of a barrier operation |
US7941627B2 (en) | 2008-02-01 | 2011-05-10 | International Business Machines Corporation | Specialized memory move barrier operations |
JP4623126B2 (ja) | 2008-04-14 | 2011-02-02 | 株式会社日立製作所 | データ処理システム |
US8867344B2 (en) * | 2008-07-21 | 2014-10-21 | Mediatek Inc. | Methods for bus data transmission and systems utilizing the same |
US8566480B2 (en) * | 2010-06-23 | 2013-10-22 | International Business Machines Corporation | Load instruction for communicating with adapters |
JP5680466B2 (ja) | 2011-03-29 | 2015-03-04 | 三菱重工業株式会社 | 並列処理システム及び並列処理システムの動作方法 |
US9652230B2 (en) | 2013-10-15 | 2017-05-16 | Mill Computing, Inc. | Computer processor employing dedicated hardware mechanism controlling the initialization and invalidation of cache lines |
US20150261535A1 (en) | 2014-03-11 | 2015-09-17 | Cavium, Inc. | Method and apparatus for low latency exchange of data between a processor and coprocessor |
US10120681B2 (en) | 2014-03-14 | 2018-11-06 | International Business Machines Corporation | Compare and delay instructions |
US9588914B2 (en) | 2014-04-09 | 2017-03-07 | International Business Machines Corporation | Broadcast and unicast communication between non-coherent processors using coherent address operations |
US9460019B2 (en) * | 2014-06-26 | 2016-10-04 | Intel Corporation | Sending packets using optimized PIO write sequences without SFENCEs |
US9477481B2 (en) | 2014-06-27 | 2016-10-25 | International Business Machines Corporation | Accurate tracking of transactional read and write sets with speculation |
US10489158B2 (en) | 2014-09-26 | 2019-11-26 | Intel Corporation | Processors, methods, systems, and instructions to selectively fence only persistent storage of given data relative to subsequent stores |
GB2531011A (en) | 2014-10-07 | 2016-04-13 | Ibm | Initializing I/O Devices |
US9542201B2 (en) | 2015-02-25 | 2017-01-10 | Quanta Computer, Inc. | Network bios management |
JP6493088B2 (ja) * | 2015-08-24 | 2019-04-03 | 富士通株式会社 | 演算処理装置及び演算処理装置の制御方法 |
US9965187B2 (en) * | 2016-02-18 | 2018-05-08 | Lawrence Livermore National Security, Llc | Near-memory data reorganization engine |
US9971545B1 (en) | 2016-03-23 | 2018-05-15 | Crossbar, Inc. | Non-volatile write and read cache for storage media |
US10248509B2 (en) | 2016-11-16 | 2019-04-02 | International Business Machines Corporation | Executing computer instruction including asynchronous operation |
EP3812900B1 (en) | 2016-12-31 | 2023-11-29 | Intel Corporation | Systems, methods, and apparatuses for heterogeneous computing |
US10452278B2 (en) * | 2017-03-24 | 2019-10-22 | Western Digital Technologies, Inc. | System and method for adaptive early completion posting using controller memory buffer |
US10606591B2 (en) | 2017-10-06 | 2020-03-31 | International Business Machines Corporation | Handling effective address synonyms in a load-store unit that operates without address translation |
WO2020157594A1 (en) | 2019-01-31 | 2020-08-06 | International Business Machines Corporation | Handling an input/output store instruction |
TWI767175B (zh) | 2019-01-31 | 2022-06-11 | 美商萬國商業機器公司 | 用於處理輸入輸出儲存指令之資料處理系統、方法及電腦程式產品 |
SG11202104428PA (en) | 2019-01-31 | 2021-05-28 | Ibm | Handling an input/output store instruction |
TWI773959B (zh) | 2019-01-31 | 2022-08-11 | 美商萬國商業機器公司 | 用於處理輸入輸出儲存指令之資料處理系統、方法及電腦程式產品 |
US11748101B2 (en) * | 2021-07-13 | 2023-09-05 | Arm Limited | Handling of single-copy-atomic load/store instruction with a memory access request shared by micro-operations |
-
2020
- 2020-01-13 TW TW109101028A patent/TWI773959B/zh active
- 2020-01-14 BR BR112021015075-7A patent/BR112021015075A2/pt unknown
- 2020-01-14 CN CN202080011206.8A patent/CN113366433A/zh active Pending
- 2020-01-14 JP JP2021532167A patent/JP7461693B2/ja active Active
- 2020-01-14 IL IL284334A patent/IL284334B2/en unknown
- 2020-01-14 CA CA3127852A patent/CA3127852A1/en active Pending
- 2020-01-14 AU AU2020214661A patent/AU2020214661B2/en active Active
- 2020-01-14 EP EP20700223.9A patent/EP3918466A1/en active Pending
- 2020-01-14 WO PCT/EP2020/050755 patent/WO2020156796A1/en unknown
- 2020-01-29 US US16/775,663 patent/US11163566B2/en active Active
-
2021
- 2021-09-21 US US17/480,337 patent/US11762659B2/en active Active
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH03288934A (ja) * | 1990-04-05 | 1991-12-19 | Fujitsu Ltd | 仮想計算機システムにおけるデータ転送制御方式 |
JPH04195418A (ja) * | 1990-11-28 | 1992-07-15 | Hitachi Ltd | 磁気テープ記憶装置 |
JPH07105126A (ja) * | 1993-09-15 | 1995-04-21 | Internatl Business Mach Corp <Ibm> | インターフェース・システムおよび方法 |
JP2013538378A (ja) * | 2010-06-23 | 2013-10-10 | インターナショナル・ビジネス・マシーンズ・コーポレーション | コンピューティング環境におけるリソース使用を測定するコンピュータ・システム、方法、およびコンピュータ・プログラム |
Also Published As
Publication number | Publication date |
---|---|
TWI773959B (zh) | 2022-08-11 |
US11762659B2 (en) | 2023-09-19 |
IL284334A (en) | 2021-08-31 |
AU2020214661B2 (en) | 2022-09-22 |
BR112021015075A2 (pt) | 2021-09-28 |
WO2020156796A1 (en) | 2020-08-06 |
US20220004387A1 (en) | 2022-01-06 |
TW202032378A (zh) | 2020-09-01 |
AU2020214661A1 (en) | 2021-06-10 |
CN113366433A (zh) | 2021-09-07 |
JP7461693B2 (ja) | 2024-04-04 |
EP3918466A1 (en) | 2021-12-08 |
IL284334B1 (en) | 2023-11-01 |
US20200249943A1 (en) | 2020-08-06 |
US11163566B2 (en) | 2021-11-02 |
CA3127852A1 (en) | 2020-08-06 |
IL284334B2 (en) | 2024-03-01 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP2022518340A (ja) | 入出力ストア命令をハンドリングする方法、システム、およびプログラム | |
JP2022518351A (ja) | 入出力ストア命令をハンドリングする方法、システム、およびプログラム | |
JP7324282B2 (ja) | 入出力ストア命令をハンドリングする方法、システム、およびプログラム | |
JP7379491B2 (ja) | 入出力ストア命令をハンドリングする方法、システム、およびプログラム | |
US10114723B2 (en) | Synchronous input/output measurement data | |
US20110145318A1 (en) | Interactive analytics processing | |
US9678674B2 (en) | Synchronous input/output command with partial completion |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
RD04 | Notification of resignation of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7424 Effective date: 20220512 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20220613 |
|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20220622 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20230704 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20230711 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20231003 |
|
RD12 | Notification of acceptance of power of sub attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7432 Effective date: 20231003 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A821 Effective date: 20231005 |
|
A02 | Decision of refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A02 Effective date: 20231227 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20240119 |
|
RD12 | Notification of acceptance of power of sub attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7432 Effective date: 20240119 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A821 Effective date: 20240119 |
|
A911 | Transfer to examiner for re-examination before appeal (zenchi) |
Free format text: JAPANESE INTERMEDIATE CODE: A911 Effective date: 20240213 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20240305 |
|
RD14 | Notification of resignation of power of sub attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7434 Effective date: 20240307 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20240319 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 7461693 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |