JP2020519933A - 表示パネル、画素駆動回路およびその駆動方法 - Google Patents

表示パネル、画素駆動回路およびその駆動方法 Download PDF

Info

Publication number
JP2020519933A
JP2020519933A JP2019558692A JP2019558692A JP2020519933A JP 2020519933 A JP2020519933 A JP 2020519933A JP 2019558692 A JP2019558692 A JP 2019558692A JP 2019558692 A JP2019558692 A JP 2019558692A JP 2020519933 A JP2020519933 A JP 2020519933A
Authority
JP
Japan
Prior art keywords
switch
terminal
control signal
control
voltage
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2019558692A
Other languages
English (en)
Other versions
JP6942816B2 (ja
Inventor
小龍 陳
小龍 陳
亦謙 温
亦謙 温
明忠 周
明忠 周
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shenzhen China Star Optoelectronics Semiconductor Display Technology Co Ltd
Original Assignee
Shenzhen China Star Optoelectronics Semiconductor Display Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shenzhen China Star Optoelectronics Semiconductor Display Technology Co Ltd filed Critical Shenzhen China Star Optoelectronics Semiconductor Display Technology Co Ltd
Publication of JP2020519933A publication Critical patent/JP2020519933A/ja
Application granted granted Critical
Publication of JP6942816B2 publication Critical patent/JP6942816B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2230/00Details of flat display driving waveforms
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0819Several active elements per pixel in active matrix panels used for counteracting undesired variations, e.g. feedback or autozeroing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0202Addressing of scan or signal lines
    • G09G2310/0205Simultaneous scanning of several lines in flat panels
    • G09G2310/021Double addressing, i.e. scanning two or more lines, e.g. lines 2 and 3; 4 and 5, at a time in a first field, followed by scanning two or more lines in another combination, e.g. lines 1 and 2; 3 and 4, in a second field
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0202Addressing of scan or signal lines
    • G09G2310/0216Interleaved control phases for different scan lines in the same sub-field, e.g. initialization, addressing and sustaining in plasma displays that are not simultaneous for all scan lines
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0233Improving the luminance or brightness uniformity across the screen
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/04Maintaining the quality of display appearance
    • G09G2320/043Preventing or counteracting the effects of ageing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/04Maintaining the quality of display appearance
    • G09G2320/043Preventing or counteracting the effects of ageing
    • G09G2320/045Compensation of drifts in the characteristics of light emitting or modulating elements

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of El Displays (AREA)
  • Electroluminescent Light Sources (AREA)

Abstract

【解決手段】本出願は、画素駆動回路、画素駆動方法および表示パネル(100)に関し、画素駆動回路は、駆動トランジスタ(T0)を含み、駆動トランジスタ(T0)にゲート端(g)、ソース端(s)、およびドレイン端(d)が設けられる。ソース端(s)は、第1スイッチ(T1)および第2スイッチ(T2)によってそれぞれ駆動電圧信号端(OVDD)および充電電圧端(n)に接続され、充電電圧端(n)は、第3スイッチ(T3)によってデータ電圧信号端(VDATA)に接続される。ゲート端(g)は、第4スイッチ(T4)によって初期電圧信号端(VINI)に接続され、ゲート端(g)とドレイン端(d)は、第5スイッチ(T5)によって接続される。第1コンデンサ(C11)は、ゲート端(g)および充電電圧端(n)に接続され、第2コンデンサ(C12)は、ゲート端(g)および接地端(GND)に接続される。【選択図】 図2

Description

本出願について、2017年04月28日付け、出願番号が201710297654.9、出願の名称が「表示パネル、画素駆動回路、およびその駆動方法」の中国特許で出願された優先権を中国特許庁に提出しており、上記の先行出願された内容は引用して本明細書に組み込まれる。
本出願は、表示技術分野に関し、具体的には、画素駆動回路、およびその画素駆動回路の駆動方法、ならびにその画素駆動回路を含む表示パネルに関する。
発光ダイオード(Organic Light Emitting Diode、OLED)表示パネルの製造過程での不安定性と技術的制限などの理由から、OLED表示パネル内の各々の画素ユニットの駆動トランジスタの閾値電圧に差があり、そのため、各々の画素ユニットにおける発光ダイオードの電流が不一致となり、これにより、OLED表示パネルの輝度ムラを生じる。
なお、駆動トランジスタの駆動時間の推移に伴い、駆動トランジスタ材料が老化し、かつ変異してしまうため、駆動トランジスタの閾値電圧がドリフトしてしまうなどの問題を招く。さらに、駆動トランジスタ材料の老化程度が異なり、そのため、OLED表示パネル内の各々の駆動トランジスタの閾値電圧のドリフト量が異なり、OLED表示パネルの表示ムラ現象も引き起こし、それと共に、このような表示ムラ現象は、駆動時間の推移と駆動トランジスタ材料の老化に伴ってより深刻になる。
上記の問題について、本出願は、表示パネルの輝度均一性を向上させる画素駆動回路、およびその駆動方法、ならびにその画素駆動回路を含む表示パネルを提供することを目的とする。
背景技術に存在する問題を解決するために、本出願は、画素駆動回路であって、駆動トランジスタ、第1スイッチ、第2スイッチ、第3スイッチ、第4スイッチ、第5スイッチ、第1コンデンサ、第2コンデンサ、充電電圧端、初期電圧信号端、データ電圧信号端、および駆動電圧信号端を含み、前記駆動トランジスタにゲート端、ソース端、およびドレイン端が設けられ;
前記ソース端は、前記第1スイッチおよび前記第2スイッチによってそれぞれ前記駆動電圧信号端および前記充電電圧端に接続され、前記充電電圧端は、前記第3スイッチによって前記データ電圧信号端に接続され;前記ゲート端は、前記第4スイッチによって前記初期電圧信号端に接続され、前記ゲート端と前記ドレイン端は前記第5スイッチによって接続され;
前記第1コンデンサは、前記ゲート端および前記充電電圧端に接続され、前記第2コンデンサは、前記ゲート端および接地端に接続される画素駆動回路を提供する。
前記画素駆動回路は、第1制御信号端および第2制御信号端をさらに含み、前記第1制御信号端および前記第2制御信号端は、それぞれ前記第1スイッチの制御端および前記第2スイッチの制御端に接続されて、前記第1スイッチおよび前記第2スイッチのオン・オフを制御する。
前記画素駆動回路は、第3制御信号端および第4制御信号端をさらに含み、前記第3制御信号端および前記第4制御信号端は、それぞれ前記第3スイッチの制御端および前記第4スイッチの制御端に接続されて、前記第3スイッチおよび前記第4スイッチのオン・オフを制御する。
前記画素駆動回路は、第5制御信号端をさらに含み、前記第5制御信号端は、前記第5スイッチの制御端に接続されて、前記第5スイッチのオン・オフを制御する。
前記画素駆動回路は、第6スイッチ、発光ダイオード、および負極電圧信号端をさらに含み、前記第1制御信号端は、前記第6スイッチの制御端に接続されて、前記第6スイッチのオン・オフを制御し、前記発光ダイオードは、正極端および負極端を有し、前記第6スイッチは、前記ドレイン端と前記正極端との間に接続されて、前記駆動トランジスタと前記発光ダイオードのオン・オフを制御し、前記負極端は、前記負極電圧信号端に接続される。
本出願の実施例は、上記のいずれか1つの実施形態に記載の画素駆動回路を含む表示パネルを提供する。
本出願の実施例は、画素駆動方法であって、
ゲート端、ソース端、およびドレイン端が設けられる駆動トランジスタ、前記ゲート端および前記充電電圧端に接続される第1コンデンサ、前記ゲート端および接地端に接続される第2コンデンサ、および充電電圧端を含む画素駆動回路を提供すること、
前記ゲート端に初期電圧を負荷し、かつ前記充電電圧端にデータ電圧を負荷して、前記充電電圧端の電位および前記ゲート端の電位をリセットさせるリセット段階、
前記ソース端の電位と前記ゲート端の電位との差がVth(前記駆動トランジスタの閾値電圧である)になるまで、前記ゲート端に前記データ電圧を充電し、かつ前記Vthを前記第1コンデンサ内に格納し、前記ゲート端の電位を前記第2コンデンサ内に格納するように、前記充電電圧端に前記データ電圧を負荷し、前記充電電圧端および前記ソース端をオンにし、かつ前記ゲート端および前記ドレイン端をオンにする格納段階、および
前記ソース端および前記充電電圧端に駆動電圧を負荷して、前記ゲート端の電位を変更し、前記駆動トランジスタの駆動電流を安定させる発光段階を含む画素駆動方法を提供する。
提供する前記画素駆動回路は、第1スイッチ、第2スイッチ、第3スイッチ、第4スイッチ、第5スイッチ、第6スイッチ、発光ダイオード、第1制御信号端、第2制御信号端、第3制御信号端、第4制御信号端、第5制御信号端、初期電圧信号端、データ電圧信号端、および駆動電圧信号端をさらに含み;前記ソース端は、前記第1スイッチおよび前記第2スイッチによってそれぞれ前記駆動電圧信号端および前記充電電圧端に接続され、前記充電電圧端は、前記第3スイッチによって前記データ電圧信号端に接続され;前記ゲート端は、前記第4スイッチによって前記初期電圧信号端に接続され、前記ゲート端と前記ドレイン端は、前記第5スイッチによって接続され;前記第6スイッチは、前記ドレイン端および前記発光ダイオードに接続され;前記第1制御信号端は、前記第1スイッチの制御端および前記第6スイッチの制御端に接続され、前記第2制御信号端は、前記第2スイッチの制御端に接続され、前記第3制御信号端および前記第4制御信号端は、それぞれ前記第3スイッチの制御端および前記第4スイッチの制御端に接続され;前記第5制御信号端は前記第5スイッチの制御端に接続され;
前記リセット段階において、前記第3制御信号端および前記第4制御信号端にローレベル信号を入力し、かつ前記第1制御信号端、前記第2制御信号端、および前記第5制御信号端にハイレベル信号を入力するように設けられ、前記第3スイッチおよび前記第4スイッチをオンにし、かつ前記第1スイッチ、前記第2スイッチ、前記第5スイッチ、および前記第6スイッチをオフにし、前記第3スイッチによって前記充電電圧端に前記データ電圧(Vdata)を負荷し、前記第4スイッチによって前記ゲート端に前記初期電圧を負荷する。
前記格納段階において、前記第2制御信号端、前記第3制御信号端、および前記第5制御信号端にローレベル信号を入力し、かつ前記第4制御信号端および前記第1制御信号端にハイレベル信号を入力するように設けられ、前記第2スイッチ、前記第3スイッチ、および前記第5スイッチをオンにし、かつ前記第1スイッチ、前記第4スイッチ、および前記第6スイッチをオフにし、前記第2スイッチおよび前記第3スイッチによって前記ソース端に前記データ電圧を負荷し、前記ゲート端の電位がVdata−Vthになるまで、前記第3スイッチ、前記第2スイッチ、前記駆動トランジスタおよび前記第5スイッチによって前記ゲート端に前記データ電圧を充電する。
提供する前記画素駆動回路は、負極電圧信号端をさらに含み、前記発光ダイオードは、正極端および負極端を有し、前記第6スイッチは、前記ドレイン端と前記正極端との間に接続され、前記負極端は前記負極電圧信号端に接続され;
前記発光段階において、前記第3制御信号端、前記第5制御信号端、および前記第4制御信号端にハイレベル信号を入力し、かつ前記第1制御信号端および前記第2制御信号端にローレベル信号を入力するように設けられ、前記第3スイッチ、前記第1スイッチ、および前記第6スイッチをオンにし、かつ前記第2スイッチ、前記第5スイッチ、および前記第4スイッチをオフにし;前記第1スイッチによって前記ソース端に前記駆動電圧(Vdd)を負荷し、前記第1スイッチ、前記第3スイッチによって前記充電電圧端に前記駆動電圧を充電し、前記ゲート端の電位をVdata−Vth+δVとし、前記ソース端の電位と前記ゲート端の電位との差をVdd−Vdata+Vth−δVとし、前記δV=(Vdd−Vdata)×C1/(C1+C2)であり、前記C1は前記第1コンデンサの容量値であり、前記C2は前記第2コンデンサの容量値であり、前記駆動電流が前記閾値電圧と無関係になるようにし;前記駆動電流で前記発光ダイオードの発光が駆動されるように、前記第1スイッチ、前記駆動トランジスタ、および前記第6スイッチがオンになり、前記駆動電圧信号端と前記負極電圧信号端をオンにする。
本出願が提供する画素駆動回路は、駆動トランジスタを含み、前記駆動トランジスタにゲート端、ソース端、およびドレイン端が設けられ、前記ソース端は、前記第1スイッチおよび前記第2スイッチによってそれぞれ前記駆動電圧信号端および前記充電電圧端に接続され、前記充電電圧端は、前記第3スイッチによって前記データ電圧信号端に接続され、前記ゲート端は、前記第4スイッチによって前記初期電圧信号端に接続され、前記ゲート端と前記ドレイン端は、前記第5スイッチによって接続され;前記第1コンデンサは、前記ゲート端および前記充電電圧端に接続され、前記第2コンデンサは、前記ゲート端および接地端に接続される。
ソース端とゲート端との電位差が駆動トランジスタの閾値電圧Vthになるまで、前記データ電圧信号端によってゲート端を充電し、さらに、ソース端とゲート端との電位差がVdd−Vdata+Vth−δVになるまで、駆動電圧信号端によって前記充電電圧端を充電し、駆動電流I=k(Vdd−Vdata−δV)とし、駆動電流は前記閾値電圧Vthと無関係であり、これにより、発光ダイオードを流れる電流を安定させ、前記発光ダイオードの発光輝度均一性を保証する。
本出願が提供する画素駆動方法は、リセット段階を設けることによって、充電電圧端およびゲート端をリセットさせ、格納段階において、ソース端とゲート端との電位差が駆動トランジスタの閾値電圧Vthになるまで、前記データ電圧信号端によってゲート端を充電し、さらに、ソース端とゲート端との電位差がVdd−Vdata+Vth−δVになるまで、駆動電圧信号端によって前記充電電圧端を充電し、駆動電流I=k(Vdd−Vdata−δV)とし、駆動電流は前記閾値電圧Vthと無関係であり、これにより、発光ダイオードを流れる電流を安定させ、前記発光ダイオードの発光輝度均一性を保証する。
本出願が提供する表示パネルは、上記画素駆動回路を含み、前記駆動トランジスタに生じる駆動電流が前記駆動トランジスタの閾値電圧と無関係になるようにし、これにより、前記駆動トランジスタに生じる駆動電流を安定させ、画素ユニットにおける駆動トランジスタの老化あるいは製造工程制限による閾値電圧ドリフトの問題を解消することによって、発光ダイオードを流れる電流を安定させ、前記発光ダイオードの発光輝度均一性を保証し、画面の表示効果を改善することができる。
本出願の実施例における技術的解決手段をより明確に説明するため、以下は実施例において使用される図面を簡潔に説明する。明らかに、下記の図面は単に本出願の幾つかの実施例であるとともに、当業者は創造的労力なしに、これらの図面に基づいて他の図面を得ることができる。
図1は、本出願の第1実施例が提供する画素駆動回路の構造模式図である。 図2は、本出願の第2実施例が提供する画素駆動回路の構造模式図である。 図3は、本出願の実施例が提供する表示パネルの構造模式図である。 図4は、本出願の実施例が提供する画素駆動回路のタイミングチャートである。 図5は、本出願の実施例が提供する画素駆動方法のフローチャート図である。 図6は、本出願の実施例が提供する画素駆動回路のリセット段階の状態図である。 図7は、本出願の実施例が提供する画素駆動回路の格納段階の状態図である。 図8は、本出願の実施例が提供する画素駆動回路の発光段階の状態図である。
以下では、本出願の実施例における図面と併せて、本出願の実施例の技術的解決手段を明確にかつ十分に説明する。
図1を参照すれば、図1は本出願の第1実施例が提供する画素駆動回路であって、駆動トランジスタT0、第1スイッチT1、第2スイッチT2、第3スイッチT3、第4スイッチT4、第5スイッチT5、第1コンデンサC11、第2コンデンサC12、充電電圧端n、初期電圧信号端VINI、データ電圧信号端VDATA、および駆動電圧信号端OVDDを含む。前記駆動トランジスタT0にゲート端g、ソース端s、およびドレイン端dが設けられる。
前記ソース端sは、前記第1スイッチT1および前記第2スイッチT2によってそれぞれ前記駆動電圧信号端OVDDおよび前記充電電圧端nに接続され、前記充電電圧端nは、前記第3スイッチT3によって前記データ電圧信号端VDATAに接続されて、前記ソース端sに駆動電圧Vddまたはデータ電圧Vdataを負荷する。前記ゲート端gは、前記第4スイッチT4によって前記初期電圧信号端VINIに接続されて、前記ゲート端gに初期電圧Viniを負荷し、前記ゲート端gと前記ドレイン端dは、前記第5スイッチT5によって接続される。前記第1コンデンサC11は、前記ゲート端gおよび前記充電電圧端nに接続されて、前記ゲート端gと前記充電電圧端nとの間の電位差を格納する。前記第2コンデンサC12は、前記ゲート端gおよび接地端GNDに接続されて、前記ゲート端gの電位を格納する。本実施例に記載のスイッチは、スイッチ回路、薄膜トランジスタなど回路のオン・オフを制御する機能を有するモジュールを含むが、それらに制限されない。
本実施例が提供する画素駆動回路は、駆動方法によって、リセット段階において、前記第3スイッチT3と前記第4スイッチT4がオンになり、かつ前記第1スイッチT1、前記第2スイッチT2、前記第5スイッチT5、および前記第6スイッチT6がオフになり、前記充電電圧端nに前記データ電圧Vdataを負荷し、前記ゲート端gに前記初期電圧Viniを負荷し;前記格納段階において、前記第2スイッチT2、前記第3スイッチT3、および前記第5スイッチT5がオンになり、かつ前記第1スイッチT1、前記第4スイッチT4、および前記第6スイッチT6がオフになり、前記ソース端sに前記データ電圧Vdataを負荷し、前記ゲート端gに前記データ電圧Vdataを充電し;前記発光段階において、前記第3スイッチT3、前記第1スイッチT1、および前記第6スイッチT6がオンになり、かつ前記第2スイッチT2、前記第5スイッチT5、および前記第4スイッチT4がオフになるように制御し、前記駆動トランジスタT0に生じる駆動電流Iが前記駆動トランジスタT0の閾値電圧Vthと無関係になるようにし、これにより、前記駆動トランジスタT0に生じる駆動電流Iを安定させる。
一実施形態において、前記画素駆動回路は、第1制御信号端Scan1および第2制御信号端Scan2をさらに含み、前記第1制御信号端Scan1および前記第2制御信号端Scan2は、それぞれ前記第1スイッチT1の制御端および前記第2スイッチT2の制御端に接続されて、前記第1スイッチT1および前記第2スイッチT2のオン・オフを制御する。
一実施形態において、前記画素駆動回路は、第3制御信号端Scan3および第4制御信号端Scan4をさらに含み、前記第3制御信号端Scan3および前記第4制御信号端Scan4は、それぞれ前記第3スイッチT3の制御端および前記第4スイッチT4の制御端に接続されて、前記第3スイッチT3および前記第4スイッチT4のオン・オフを制御する。
一実施形態において、前記画素駆動回路は、第5制御信号端Scan5をさらに含み、前記第5制御信号端Scan5は、前記第5スイッチT5の制御端に接続されて、前記第5スイッチT5のオン・オフを制御する。
図2を参照すれば、図2は本出願の第2実施例が提供する画素駆動回路であって、第1実施例が提供する画素駆動回路を含み、前記駆動トランジスタT0に生じる駆動電流Iを安定させる。本実施例は、第6スイッチT6、発光ダイオードL、および負極電圧信号端OVSSをさらに含み、前記第1制御信号端Scan1は、前記第6スイッチT6の制御端に接続されて、前記第6スイッチT6のオン・オフを制御し、前記発光ダイオードLは、正極端および負極端を有し、前記第6スイッチT6は、前記ドレイン端dと前記正極端の間に接続されて、前記駆動トランジスタT0と前記発光ダイオードLのオン・オフを制御し、前記負極端は、前記負極電圧信号端OVSSに接続される。前記第1スイッチT1、前記駆動トランジスタT0、および前記第6スイッチT6がオンになる際、前記駆動電圧信号端OVDDと前記負極電圧信号端OVSSがオンになり、前記駆動トランジスタT0に生じる駆動電流Iで前記発光ダイオードLの発光が駆動される。本実施例において、前記駆動電流Iは前記駆動トランジスタT0の閾値電圧Vthと無関係であり、画素ユニットにおける駆動トランジスタT0の老化あるいは製造工程制限による閾値電圧Vthドリフトの問題を解消することによって、発光ダイオードLを流れる電流を安定させ、前記発光ダイオードLの発光輝度均一性を保証し、画面の表示効果を改善する。
一実施形態において、前記第1スイッチT1、前記駆動トランジスタT0、前記第2スイッチT2、前記第4スイッチT4、前記第5スイッチT5、および前記第6スイッチT6はいずれもP型薄膜トランジスタであり、上記スイッチの制御端にローレベル電圧を加える際、スイッチはオン状態になり、上記スイッチの制御端にハイレベル電圧を加える際、スイッチはオフ状態になる。他の実施形態において、前記第1スイッチT1、前記駆動トランジスタT0、前記第2スイッチT2、前記第3スイッチT3、前記第4スイッチT4、前記第5スイッチT5、および前記第6スイッチT6は他のP型および/またはN型薄膜トランジスタの組み合わせであって良く、本出願は制限されない。
本出願の実施例において、画素駆動回路が表示パネルまたは表示装置に応用される際、前記制御信号端は表示パネルまたは表示装置における走査信号線に接続可能である。
図3を参照すれば、本出願の実施例は、上記のいずれか1つの実施例が提供する画素駆動回路を含み、初期電圧信号線V1、データ電圧信号線V2、駆動電圧信号線V3および負極電圧信号線V4をさらに含む表示パネル100をさらに提供する。前記初期電圧信号端VINIは、前記初期電圧信号線V1に接続されて、初期電圧Viniを負荷する。前記データ電圧信号端VDATAは、前記データ電圧信号線V2に接続されて、データ電圧Vdataを負荷する。前記駆動電圧信号端OVDDは、前記駆動電圧信号線V3に接続されて、駆動電圧Vddを負荷する。前記負極電圧信号端OVSSは、前記負極電圧信号線V4に接続されて、負極電圧Vssを負荷する。具体的には、前記表示パネルは、複数の画素アレイを含んでも良く、各々の画素は上記の本例示実施形態のいずれの画素駆動回路に対応する。前記画素駆動回路は、閾値電圧の駆動電流Iに対する影響を解消して、発光ダイオードLの表示を安定させ、表示パネルの表示輝度の均一性を改善するため、表示品質を最大限に高めることができる。
図4〜図8を合わせて参照すれば、図4は本出願の実施例が提供する画素駆動回路のタイミングチャートである。図5は、上記実施例に記載の画素駆動回路を駆動するための、本出願の実施例が提供する画素駆動方法S100であって、以下の工程を含む。
S101は、図2および図3を参照し、駆動トランジスタT0、第1コンデンサC11、第2コンデンサC12、および充電電圧端nを含む画素駆動回路を提供する。前記駆動トランジスタT0にゲート端g、ソース端s、およびドレイン端dが設けられる。前記第1コンデンサC11は、前記ゲート端gおよび前記充電電圧端nに接続され、前記第2コンデンサC12は、前記ゲート端gおよび接地端に接続される。
さらに、前記画素駆動回路は、初期電圧信号端VINI、データ電圧信号端VDATA、および駆動電圧信号端OVDDをさらに含む。前記初期電圧信号端VINIは、初期電圧信号線V1に接続されて、初期電圧Viniを負荷するために用いられる。前記データ電圧信号端VDATAは、データ電圧信号線V2に接続されて、データ電圧Vdataを負荷するために用いられる。前記駆動電圧信号端OVDDは、駆動電圧信号線V3に接続されて、駆動電圧Vddを負荷するために用いられる。
さらに、提供する前記画素駆動回路は、第1スイッチT1、第2スイッチT2、第3スイッチT3、第4スイッチT4、第5スイッチT5、第6スイッチT6、発光ダイオードL、第1制御信号端Scan1、第2制御信号端Scan2、第3制御信号端Scan3、第4制御信号端Scan4、第5制御信号端Scan5、初期電圧信号端VINI、データ電圧信号端VDATA、および駆動電圧信号端OVDDをさらに含む。前記ソース端sは、前記第1スイッチT1および前記第2スイッチT2によってそれぞれ前記駆動電圧信号端OVDDおよび前記充電電圧端nに接続され、前記充電電圧端nは、前記第3スイッチT3によって前記データ電圧信号端VDATAに接続される。前記ゲート端gは、前記第4スイッチT4によって前記初期電圧信号端VINIに接続され、前記ゲート端gと前記ドレイン端dは、前記第5スイッチT5によって接続される。前記第6スイッチT6は、前記ドレイン端dおよび前記発光ダイオードLに接続される。前記第1制御信号端Scan1は、前記第1スイッチT1の制御端および前記第6スイッチT6の制御端に接続される。前記第2制御信号端Scan2は、前記第2スイッチT2の制御端に接続される。前記第3制御信号端Scan3および前記第4制御信号端Scan4は、それぞれ前記第3スイッチT3の制御端および前記第4スイッチT4の制御端に接続される。前記第5制御信号端Scan5は、前記第5スイッチT5の制御端に接続される。
S102は、図4〜図6を合わせて参照すれば、リセット段階t1に入り込み、前記ゲート端gに初期電圧Viniを負荷し、かつ前記充電電圧端nにデータ電圧Vdataを負荷して、前記充電電圧端nの電位と前記ゲート端gの電位をリセットさせる。
一実施形態において、前記第3制御信号端Scan3および前記第4制御信号端Scan4にローレベル信号を入力し、かつ前記第1制御信号端Scan1、前記第2制御信号端Scan2、および前記第5制御信号端Scan5にハイレベル信号を入力するように設けられ、前記第3スイッチT3および前記第4スイッチT4をオンにし、かつ前記第1スイッチT1、前記第2スイッチT2、前記第5スイッチT5、前記第6スイッチT6をオフにする。前記第3スイッチT3によって前記充電電圧端nに前記データ電圧Vdataを負荷し、前記第4スイッチT4によって前記ゲート端gに前記初期電圧Viniを負荷する。
S103は、図4、図5、および図7を合わせて参照すれば、格納段階t2に入り込み、前記ソース端sの電位と前記ゲート端gの電位との差がVth(前記駆動トランジスタの閾値電圧である)になるまで、前記ゲート端gに前記データ電圧Vdataを充電し、かつ前記Vthを前記第1コンデンサC11内に格納し、前記ゲート端gの電位を前記第2コンデンサC12内に格納するように、前記充電電圧端nに前記データ電圧Vdataを負荷し、前記充電電圧端nと前記ソース端sをオンにし、かつ前記ゲート端gと前記ドレイン端dをオンにする。
一実施形態において、前記第2制御信号端Scan2、前記第3制御信号端Scan3、および前記第5制御信号端Scan5にローレベル信号を入力し、かつ前記第4制御信号端Scan4および前記第1制御信号端Scan1にハイレベル信号を入力するように設けられ、前記第2スイッチT2、前記第3スイッチT3、および前記第5スイッチT5をオンにし、かつ前記第1スイッチT1、前記第4スイッチT4、および前記第6スイッチT6をオフにし、前記第2スイッチT2および前記第3スイッチT3によって前記ソース端sに前記データ電圧Vdataを負荷し、前記ゲート端gの電位がVdata−Vthになるまで、前記第3スイッチT3、前記第2スイッチT2、前記駆動トランジスタT0、および前記第5スイッチT5によって前記ゲート端gに前記データ電圧Vdataを充電する。
S104は、図4、図5および図8を合わせて参照すれば、発光段階に入り込み、前記ソース端sおよび前記充電電圧端nに駆動電圧Vddを負荷して、前記ゲート端gの電位を変更し、前記駆動トランジスタT0の駆動電流Iを安定させる。
さらに、提供する前記画素駆動回路は、負極電圧信号端OVSSをさらに含み、前記発光ダイオードLは、正極端および負極端を有し、前記第6スイッチT6は、前記ドレイン端dと前記正極端との間に接続され、前記負極端は、前記負極電圧信号端OVSSに接続される。
一実施形態において、前記第3制御信号端Scan3、前記第5制御信号端Scan5、および前記第4制御信号端Scan4にハイレベル信号を入力し、かつ前記第1制御信号端Scan1および前記第2制御信号端Scan2にローレベル信号を入力するように設けられ、前記第3スイッチT3、前記第1スイッチT1、および前記第6スイッチT6をオンにし、かつ前記第2スイッチT2、前記第5スイッチT5、および前記第4スイッチT4をオフにする。前記駆動電流Iで前記発光ダイオードLの発光が駆動されるように、前記第1スイッチT1、前記駆動トランジスタT0、および前記第6スイッチT6をオンにし、前記駆動電圧信号端OVDDと前記負極電圧信号端OVSSをオンにする。前記第1スイッチT1によって前記ソース端sに前記駆動電圧Vddを負荷し、前記第1スイッチT1、前記第3スイッチT3によって前記充電電圧端nに前記駆動電圧Vddを充電して、前記ゲート端gの電位を変更する。電荷共有原理から分かるように、前記ゲート端gの電位がVdata−Vth+δVである。前記ソース端sの電位と前記ゲート端gの電位との差がVdd−Vdata+Vth−δVであり、前記δV=(Vdd−Vdata)×C1/(C1+C2)であり、前記C1は前記第1コンデンサC11の容量値であり、前記C2は前記第2コンデンサC12の容量値である。トランジスタI−V曲線の方程式I=k(Vsg−Vth)に基づき、前記Vsgは前記ソース端sの電位と前記ゲート端gの電位との差であり、計算により、I=k[(Vdd−Vdata)×C2/(C1+C2)]が得られ、kは駆動トランジスタT0の真性導電率であって、駆動トランジスタT0の自身特性によって決められる。以上から分かるように、駆動電流Iは駆動トランジスタT0の閾値電圧Vthと無関係であり、かつこの駆動電流Iは前記発光ダイオードLを流れる電流である。そのため、本出願の実施例が提供する画素駆動方法によって駆動される画素駆動回路は、閾値電圧Vthの発光ダイオードLに対する影響を解消し、パネルの表示均一性を向上させ、発光効率を高めることができる。
上記のように、本出願は好適な実施例で記載されているが、この好適な実施例は本出願を制限するものではなく、本出願の精神と範囲を遺脱しない限り、当業者はいずれも様々な変更と修正を行うことができ、そのため、本出願の保護範囲は特許請求の範囲を基準とする。

Claims (14)

  1. 画素駆動回路であって、
    駆動トランジスタ、第1スイッチ、第2スイッチ、第3スイッチ、第4スイッチ、第5スイッチ、第1コンデンサ、第2コンデンサ、充電電圧端、初期電圧信号端、データ電圧信号端、および駆動電圧信号端を含み、前記駆動トランジスタにゲート端、ソース端、およびドレイン端が設けられ;
    前記ソース端は、前記第1スイッチおよび前記第2スイッチによってそれぞれ前記駆動電圧信号端および前記充電電圧端に接続され、前記充電電圧端は、前記第3スイッチによって前記データ電圧信号端に接続され;前記ゲート端は、前記第4スイッチによって前記初期電圧信号端に接続され、前記ゲート端と前記ドレイン端は、前記第5スイッチによって接続され;
    前記第1コンデンサは、前記ゲート端および前記充電電圧端に接続され、前記第2コンデンサは、前記ゲート端および接地端に接続される、
    画素駆動回路。
  2. 請求項1に記載の画素駆動回路において、第1制御信号端および第2制御信号端をさらに含み、前記第1制御信号端および前記第2制御信号端は、それぞれ前記第1スイッチの制御端および前記第2スイッチの制御端に接続されて、前記第1スイッチおよび前記第2スイッチのオン・オフを制御する、画素駆動回路。
  3. 請求項2に記載の画素駆動回路において、第3制御信号端および第4制御信号端をさらに含み、前記第3制御信号端および前記第4制御信号端は、それぞれ前記第3スイッチの制御端および前記第4スイッチの制御端に接続されて、前記第3スイッチおよび前記第4スイッチのオン・オフを制御する、画素駆動回路。
  4. 請求項3に記載の画素駆動回路において、第5制御信号端をさらに含み、前記第5制御信号端は、前記第5スイッチの制御端に接続されて、前記第5スイッチのオン・オフを制御する、画素駆動回路。
  5. 請求項4に記載の画素駆動回路において、第6スイッチ、発光ダイオード、および負極電圧信号端をさらに含み、前記第1制御信号端は、前記第6スイッチの制御端に接続されて、前記第6スイッチのオン・オフを制御し、前記発光ダイオードは、正極端および負極端を有し、前記第6スイッチは、前記ドレイン端と前記正極端との間に接続されて、前記駆動トランジスタと前記発光ダイオードのオン・オフを制御し、前記負極端は、前記負極電圧信号端に接続される、画素駆動回路。
  6. 表示パネルであって、
    画素駆動回路を含み、前記画素駆動回路は、駆動トランジスタ、第1スイッチ、第2スイッチ、第3スイッチ、第4スイッチ、第5スイッチ、第1コンデンサ、第2コンデンサ、充電電圧端、初期電圧信号端、データ電圧信号端、および駆動電圧信号端を含み;前記駆動トランジスタにゲート端、ソース端、およびドレイン端が設けられ;
    前記ソース端は、前記第1スイッチおよび前記第2スイッチによってそれぞれ前記駆動電圧信号端および前記充電電圧端に接続され、前記充電電圧端は、前記第3スイッチによって前記データ電圧信号端に接続され;前記ゲート端は、前記第4スイッチによって前記初期電圧信号端に接続され、前記ゲート端と前記ドレイン端は、前記第5スイッチによって接続され;
    前記第1コンデンサは、前記ゲート端および前記充電電圧端に接続され、前記第2コンデンサは、前記ゲート端および接地端に接続される、
    表示パネル。
  7. 請求項6に記載の表示パネルにおいて、第1制御信号端および第2制御信号端をさらに含み、前記第1制御信号端および前記第2制御信号端は、それぞれ前記第1スイッチの制御端および前記第2スイッチの制御端に接続されて、前記第1スイッチおよび前記第2スイッチのオン・オフを制御する、表示パネル。
  8. 請求項7に記載の表示パネルにおいて、第3制御信号端および第4制御信号端をさらに含み、前記第3制御信号端および前記第4制御信号端は、それぞれ前記第3スイッチの制御端および前記第4スイッチの制御端に接続されて、前記第3スイッチおよび前記第4スイッチのオン・オフを制御する、表示パネル。
  9. 請求項8に記載の表示パネルにおいて、第5制御信号端をさらに含み、前記第5制御信号端は、前記第5スイッチの制御端に接続されて、前記第5スイッチのオン・オフを制御する、表示パネル。
  10. 請求項9に記載の表示パネルにおいて、第6スイッチ、発光ダイオード、および負極電圧信号端をさらに含み、前記第1制御信号端は、前記第6スイッチの制御端に接続されて、前記第6スイッチのオン・オフを制御し、前記発光ダイオードは、正極端および負極端を有し、前記第6スイッチは、前記ドレイン端と前記正極端との間に接続されて、前記駆動トランジスタと前記発光ダイオードのオン・オフを制御し、前記負極端は、前記負極電圧信号端に接続される、表示パネル。
  11. 画素駆動方法であって、
    ゲート端、ソース端、およびドレイン端が設けられる駆動トランジスタ、前記ゲート端および前記充電電圧端に接続される第1コンデンサ、前記ゲート端および接地端に接続される第2コンデンサ、および充電電圧端を含む画素駆動回路を提供すること、
    前記ゲート端に初期電圧を負荷し、かつ前記充電電圧端にデータ電圧を負荷して、前記充電電圧端の電位および前記ゲート端端の電位をリセットさせるリセット段階、
    前記ソース端の電位と前記ゲート端の電位との差がVth(前記駆動トランジスタの閾値電圧である)になるまで、前記ゲート端に前記データ電圧を充電し、かつ前記Vthを前記第1コンデンサ内に格納し、前記ゲート端の電位を前記第2コンデンサ内に格納するように、前記充電電圧端に前記データ電圧を負荷し、前記充電電圧端および前記ソース端をオンにし、かつ前記ゲート端および前記ドレイン端をオンにする格納段階、および
    前記ソース端および前記充電電圧端に駆動電圧を負荷して、前記ゲート端の電位を変更し、前記駆動トランジスタの駆動電流を安定させる発光段階
    を含む、画素駆動方法。
  12. 請求項11に記載の画素駆動方法において、提供する前記画素駆動回路は、第1スイッチ、第2スイッチ、第3スイッチ、第4スイッチ、第5スイッチ、第6スイッチ、発光ダイオード、第1制御信号端、第2制御信号端、第3制御信号端、第4制御信号端、第5制御信号端、初期電圧信号端、データ電圧信号端、および駆動電圧信号端をさらに含み、前記ソース端は、前記第1スイッチおよび前記第2スイッチによってそれぞれ前記駆動電圧信号端および前記充電電圧端に接続され、前記充電電圧端は、前記第3スイッチによって前記データ電圧信号端に接続され;前記ゲート端は、前記第4スイッチによって前記初期電圧信号端に接続され、前記ゲート端と前記ドレイン端は、前記第5スイッチによって接続され;前記第6スイッチは、前記ドレイン端および前記発光ダイオードに接続され;前記第1制御信号端は、前記第1スイッチの制御端および前記第6スイッチの制御端に接続され、前記第2制御信号端は、前記第2スイッチの制御端に接続され、前記第3制御信号端および前記第4制御信号端は、それぞれ前記第3スイッチの制御端および前記第4スイッチの制御端に接続され;前記第5制御信号端は、前記第5スイッチの制御端に接続され;
    前記リセット段階において、前記第3制御信号端および前記第4制御信号端にローレベル信号を入力し、かつ前記第1制御信号端、前記第2制御信号端、および前記第5制御信号端にハイレベル信号を入力するように設けられ、前記第3スイッチおよび前記第4スイッチをオンにし、かつ前記第1スイッチ、前記第2スイッチ、前記第5スイッチ、および前記第6スイッチをオフにし、前記第3スイッチによって前記充電電圧端に前記データ電圧(Vdata)を負荷し、前記第4スイッチによって前記ゲート端に前記初期電圧を負荷する、画素駆動方法。
  13. 請求項12に記載の画素駆動方法において、前記格納段階において、前記第2制御信号端、前記第3制御信号端、および前記第5制御信号端にローレベル信号を入力し、かつ前記第4制御信号端および前記第1制御信号端にハイレベル信号を入力するように設けられ、前記第2スイッチ、前記第3スイッチ、および前記第5スイッチをオンにし、かつ前記第1スイッチ、前記第4スイッチ、および前記第6スイッチをオフにし、前記第2スイッチおよび前記第3スイッチによって前記ソース端に前記データ電圧を負荷し、前記ゲート端の電位がVdata−Vthになるまで、前記第3スイッチ、前記第2スイッチ、前記駆動トランジスタおよび前記第5スイッチによって前記ゲート端に前記データ電圧を充電する、画素駆動方法。
  14. 請求項13に記載の画素駆動方法において、提供する前記画素駆動回路は、負極電圧信号端をさらに含み、前記発光ダイオードは、正極端および負極端を有し、前記第6スイッチは、前記ドレイン端と前記正極端との間に接続され、前記負極端は、前記負極電圧信号端に接続され;
    前記発光段階において、前記第3制御信号端、前記第5制御信号端、および前記第4制御信号端にハイレベル信号を入力し、かつ前記第1制御信号端および前記第2制御信号端にローレベル信号を入力するように設けられ、前記第3スイッチ、前記第1スイッチ、および前記第6スイッチをオンにし、前記第2スイッチ、前記第5スイッチ、および前記第4スイッチをオフにし;前記第1スイッチによって前記ソース端に前記駆動電圧(Vdd)を負荷し、前記第1スイッチ、前記第3スイッチによって前記充電電圧端に前記駆動電圧を充電し、前記ゲート端の電位をVdata−Vth+δVとし、前記ソース端の電位と前記ゲート端の電位との差をVdd−Vdata+Vth−δVとし、前記δV=(Vdd−Vdata)×C1/(C1+C2)であり、前記C1は前記第1コンデンサの容量値であり、前記C2は前記第2コンデンサの容量値であり、前記駆動電流が前記閾値電圧と無関係になるようにし;前記駆動電流で前記発光ダイオードの発光が駆動されるように、前記駆動電圧信号端と前記負極電圧信号端がオンになり、前記第1スイッチ、前記駆動トランジスタ、および前記第6スイッチをオンにする、画素駆動方法。
JP2019558692A 2017-04-28 2017-11-30 表示パネル、画素駆動回路およびその駆動方法 Active JP6942816B2 (ja)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
CN201710297654.9 2017-04-28
CN201710297654.9A CN106887210B (zh) 2017-04-28 2017-04-28 显示面板、像素驱动电路及其驱动方法
PCT/CN2017/113927 WO2018196379A1 (zh) 2017-04-28 2017-11-30 显示面板、像素驱动电路及其驱动方法

Publications (2)

Publication Number Publication Date
JP2020519933A true JP2020519933A (ja) 2020-07-02
JP6942816B2 JP6942816B2 (ja) 2021-09-29

Family

ID=59183722

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2019558692A Active JP6942816B2 (ja) 2017-04-28 2017-11-30 表示パネル、画素駆動回路およびその駆動方法

Country Status (7)

Country Link
US (1) US10446080B2 (ja)
EP (1) EP3640929B1 (ja)
JP (1) JP6942816B2 (ja)
KR (1) KR102231534B1 (ja)
CN (1) CN106887210B (ja)
PL (1) PL3640929T3 (ja)
WO (1) WO2018196379A1 (ja)

Families Citing this family (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI596592B (zh) * 2016-10-19 2017-08-21 創王光電股份有限公司 像素補償電路
CN106960659B (zh) * 2017-04-28 2019-09-27 深圳市华星光电半导体显示技术有限公司 显示面板、像素驱动电路及其驱动方法
US10825399B2 (en) * 2018-01-12 2020-11-03 Shenzhen China Star Optoelectronics Semiconductor Display Technology Co., Ltd. Display panel, pixel driving circuit, and drying method thereof
CN106887210B (zh) * 2017-04-28 2019-08-20 深圳市华星光电半导体显示技术有限公司 显示面板、像素驱动电路及其驱动方法
CN107170412B (zh) * 2017-07-11 2018-01-05 深圳市华星光电半导体显示技术有限公司 一种amoled像素驱动电路及像素驱动方法
CN107230451B (zh) * 2017-07-11 2018-01-16 深圳市华星光电半导体显示技术有限公司 一种amoled像素驱动电路及像素驱动方法
CN108564920B (zh) * 2018-04-26 2019-11-05 上海天马有机发光显示技术有限公司 一种像素电路及显示装置
CN108847183B (zh) * 2018-07-04 2020-06-16 深圳市华星光电半导体显示技术有限公司 一种像素驱动电路及显示面板
CN111048044B (zh) * 2019-12-31 2022-05-03 南华大学 电压编程型amoled像素驱动电路及其驱动方法
CN112116897B (zh) * 2020-10-15 2024-08-02 厦门天马微电子有限公司 一种像素驱动电路、显示面板以及驱动方法
US20220358883A1 (en) * 2020-10-15 2022-11-10 Xiamen Tianma Micro-Electronics Co., Ltd. Display panel
WO2024174064A1 (zh) * 2023-02-20 2024-08-29 京东方科技集团股份有限公司 像素电路、显示面板、显示装置及驱动方法

Citations (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005031630A (ja) * 2003-07-07 2005-02-03 Samsung Sdi Co Ltd 有機電界発光表示装置の画素回路及びその駆動方法
JP2009508168A (ja) * 2005-09-13 2009-02-26 イグニス・イノベイション・インコーポレーテッド エレクトロルミナンスデバイスにおける輝度低下補償技術
JP2009258227A (ja) * 2008-04-14 2009-11-05 Toshiba Mobile Display Co Ltd El表示装置
CN102831859A (zh) * 2012-05-24 2012-12-19 友达光电股份有限公司 发光二极管显示器及其像素电路和驱动方法
CN102930824A (zh) * 2012-11-13 2013-02-13 京东方科技集团股份有限公司 像素电路及驱动方法、显示装置
CN103117041A (zh) * 2013-01-31 2013-05-22 华南理工大学 有源有机电致发光显示器的像素电路及其编程方法
CN203192370U (zh) * 2013-04-28 2013-09-11 京东方科技集团股份有限公司 像素电路及显示装置
JP2015011267A (ja) * 2013-07-01 2015-01-19 三星ディスプレイ株式會社Samsung Display Co.,Ltd. 画素回路、駆動方法及びそれを用いた表示装置
CN104464607A (zh) * 2013-09-17 2015-03-25 昆山工研院新型平板显示技术中心有限公司 有机发光显示器的像素电路及其驱动方法
CN104575378A (zh) * 2014-12-23 2015-04-29 北京大学深圳研究生院 像素电路、显示装置及显示驱动方法

Family Cites Families (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7859494B2 (en) * 2004-01-02 2010-12-28 Samsung Electronics Co., Ltd. Display device and driving method thereof
KR101103868B1 (ko) * 2004-07-29 2012-01-12 엘지디스플레이 주식회사 유기 발광표시장치의 구동회로
KR100673760B1 (ko) * 2004-09-08 2007-01-24 삼성에스디아이 주식회사 발광 표시장치
KR100684714B1 (ko) * 2004-09-15 2007-02-20 삼성에스디아이 주식회사 발광 표시 장치 및 그 구동 방법
ITMI20070100A1 (it) * 2007-01-24 2008-07-25 St Microelectronics Srl Circuito di pilotaggio di un diodo oled (diodo organico ed emissione di luce), in particolare per applicazione a display di tipo am-oled
KR101706235B1 (ko) * 2010-10-26 2017-02-15 엘지디스플레이 주식회사 유기발광다이오드 표시장치 및 그 구동방법
CN103050080B (zh) * 2011-10-11 2015-08-12 上海天马微电子有限公司 有机发光显示器的像素电路及其驱动方法
CN102654974B (zh) * 2011-10-31 2015-01-21 京东方科技集团股份有限公司 一种像素单元驱动电路及其驱动方法、显示装置
CN103035201B (zh) * 2012-12-19 2015-08-26 昆山工研院新型平板显示技术中心有限公司 有机发光二极管像素电路、驱动方法及其显示面板
CN103150991A (zh) * 2013-03-14 2013-06-12 友达光电股份有限公司 一种用于amoled显示器的像素补偿电路
CN103198793B (zh) * 2013-03-29 2015-04-29 京东方科技集团股份有限公司 像素电路及其驱动方法、显示装置
CN103839520B (zh) * 2014-02-28 2017-01-18 京东方科技集团股份有限公司 像素电路及其驱动方法、显示面板和显示装置
CN104217679B (zh) * 2014-08-26 2016-08-31 京东方科技集团股份有限公司 像素电路及其驱动方法、显示装置
TWI546795B (zh) * 2014-08-29 2016-08-21 友達光電股份有限公司 有機發光二極體像素電路
CN106297662B (zh) * 2016-09-09 2018-06-01 深圳市华星光电技术有限公司 Amoled像素驱动电路及驱动方法
CN106409227A (zh) 2016-12-02 2017-02-15 武汉华星光电技术有限公司 像素电路及其驱动方法和有机发光显示器
CN106887210B (zh) * 2017-04-28 2019-08-20 深圳市华星光电半导体显示技术有限公司 显示面板、像素驱动电路及其驱动方法

Patent Citations (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2005031630A (ja) * 2003-07-07 2005-02-03 Samsung Sdi Co Ltd 有機電界発光表示装置の画素回路及びその駆動方法
JP2009508168A (ja) * 2005-09-13 2009-02-26 イグニス・イノベイション・インコーポレーテッド エレクトロルミナンスデバイスにおける輝度低下補償技術
JP2009258227A (ja) * 2008-04-14 2009-11-05 Toshiba Mobile Display Co Ltd El表示装置
CN102831859A (zh) * 2012-05-24 2012-12-19 友达光电股份有限公司 发光二极管显示器及其像素电路和驱动方法
CN102930824A (zh) * 2012-11-13 2013-02-13 京东方科技集团股份有限公司 像素电路及驱动方法、显示装置
CN103117041A (zh) * 2013-01-31 2013-05-22 华南理工大学 有源有机电致发光显示器的像素电路及其编程方法
CN203192370U (zh) * 2013-04-28 2013-09-11 京东方科技集团股份有限公司 像素电路及显示装置
JP2015011267A (ja) * 2013-07-01 2015-01-19 三星ディスプレイ株式會社Samsung Display Co.,Ltd. 画素回路、駆動方法及びそれを用いた表示装置
CN104464607A (zh) * 2013-09-17 2015-03-25 昆山工研院新型平板显示技术中心有限公司 有机发光显示器的像素电路及其驱动方法
CN104575378A (zh) * 2014-12-23 2015-04-29 北京大学深圳研究生院 像素电路、显示装置及显示驱动方法

Also Published As

Publication number Publication date
KR20190141757A (ko) 2019-12-24
KR102231534B1 (ko) 2021-03-24
JP6942816B2 (ja) 2021-09-29
WO2018196379A1 (zh) 2018-11-01
US10446080B2 (en) 2019-10-15
CN106887210B (zh) 2019-08-20
EP3640929B1 (en) 2022-08-03
CN106887210A (zh) 2017-06-23
PL3640929T3 (pl) 2022-11-28
US20180374420A1 (en) 2018-12-27
EP3640929A4 (en) 2020-12-16
EP3640929A1 (en) 2020-04-22

Similar Documents

Publication Publication Date Title
JP2020519933A (ja) 表示パネル、画素駆動回路およびその駆動方法
JP6844034B2 (ja) 表示パネル、画素駆動回路及びその駆動方法
WO2018196380A1 (zh) 像素驱动电路和显示面板
KR20190141754A (ko) 디스플레이 패널, 화소 구동회로 및 그 구동 방법
US20210097931A1 (en) Pixel driving circuit, pixel driving method, display panel and display device
CN104575398B (zh) 像素电路及其驱动方法、显示装置
US20200234633A1 (en) Pixel driving circuit and operating method thereof, and display panel
US9262966B2 (en) Pixel circuit, display panel and display apparatus
KR20200057785A (ko) 구동 회로 및 그 구동 방법, 및 디스플레이 장치
WO2018076719A1 (zh) 像素驱动电路及其驱动方法、显示面板和显示装置
US20200342812A1 (en) Pixel driving circuit, driving method thereof, display device
CN104751804A (zh) 一种像素电路、其驱动方法及相关装置
CN110610683B (zh) 像素驱动电路及其驱动方法、显示面板、显示装置
US9318048B2 (en) Pixel circuit and display apparatus
CN109064975B (zh) 像素电路及其驱动方法、显示面板、显示装置
JP7113750B2 (ja) 画素回路及びその駆動方法、表示パネル、表示装置
WO2016201847A1 (zh) 像素电路及其驱动方法、显示装置
US10825399B2 (en) Display panel, pixel driving circuit, and drying method thereof
US11328678B2 (en) Display panel, pixel driving circuit, and drving method thereof

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20191114

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20201228

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20210126

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20210323

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20210824

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20210908

R150 Certificate of patent or registration of utility model

Ref document number: 6942816

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150