JP2019144326A - 表示パネル - Google Patents

表示パネル Download PDF

Info

Publication number
JP2019144326A
JP2019144326A JP2018026451A JP2018026451A JP2019144326A JP 2019144326 A JP2019144326 A JP 2019144326A JP 2018026451 A JP2018026451 A JP 2018026451A JP 2018026451 A JP2018026451 A JP 2018026451A JP 2019144326 A JP2019144326 A JP 2019144326A
Authority
JP
Japan
Prior art keywords
edge
signal line
switching circuit
display panel
scanning signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2018026451A
Other languages
English (en)
Inventor
航平 細谷地
Kohei Hosoyachi
航平 細谷地
尚宏 山口
Naohiro Yamaguchi
尚宏 山口
成 古田
Shigeru Furuta
成 古田
奈美 柳楽
Nami Nagira
奈美 柳楽
村上 祐一郎
Yuichiro Murakami
祐一郎 村上
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sharp Corp
Original Assignee
Sharp Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sharp Corp filed Critical Sharp Corp
Priority to JP2018026451A priority Critical patent/JP2019144326A/ja
Priority to US16/183,768 priority patent/US20190259345A1/en
Priority to CN201811360900.1A priority patent/CN110164388A/zh
Publication of JP2019144326A publication Critical patent/JP2019144326A/ja
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1335Structural association of cells with optical devices, e.g. polarisers or reflectors
    • G02F1/133509Filters, e.g. light shielding masks
    • G02F1/133514Colour filters
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1343Electrodes
    • G02F1/134309Electrodes characterised by their geometrical arrangement
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1345Conductors connecting electrodes to cell terminals
    • G02F1/13454Drivers integrated on the active matrix substrate
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136286Wiring, e.g. gate line, drain line
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • G09G3/3677Details of drivers for scan electrodes suitable for active matrices only
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/1251Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs comprising TFTs having a different architecture, e.g. top- and bottom gate TFTs
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F2201/00Constructional arrangements not provided for in groups G02F1/00 - G02F7/00
    • G02F2201/12Constructional arrangements not provided for in groups G02F1/00 - G02F7/00 electrode
    • G02F2201/121Constructional arrangements not provided for in groups G02F1/00 - G02F7/00 electrode common or background
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F2201/00Constructional arrangements not provided for in groups G02F1/00 - G02F7/00
    • G02F2201/12Constructional arrangements not provided for in groups G02F1/00 - G02F7/00 electrode
    • G02F2201/123Constructional arrangements not provided for in groups G02F1/00 - G02F7/00 electrode pixel
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F2201/00Constructional arrangements not provided for in groups G02F1/00 - G02F7/00
    • G02F2201/56Substrates having a particular shape, e.g. non-rectangular
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0404Matrix technologies
    • G09G2300/0408Integration of the drivers onto the display substrate
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0233Improving the luminance or brightness uniformity across the screen
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/124Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having at least one potential-jump barrier or surface barrier; including integrated passive circuit elements with at least one potential-jump barrier or surface barrier the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or layout of the wiring layers specially adapted to the circuit arrangement, e.g. scanning lines in LCD pixel circuits

Abstract

【課題】異形の表示部の輝度ムラを抑える。【解決手段】表示部のエッジに、曲線状である異形エッジ(RE)が含まれ、信号切り替え回路の端部(SKZ)が異形エッジの外側に位置し、ドライバ(GD1)は、第1方向(D1)にみて信号切り替え回路の端部と重ならないように配され、第n走査信号線(Gn)は、平面視において、異形エッジ(RE)と交差し、異形エッジと信号切り替え回路の端部との間隙を通ってドライバ(GD1)まで引き回される。【選択図】図2

Description

本発明は表示パネルに関する。
特許文献1には、異形(コーナを斜めに切り欠いた形状)の表示部の輝度ムラを抑える技術が開示されている。
日本国公開特許公報「特開2012−103335号公報(2012年5月31日公開)」
特許文献1に記載の技術には、表示部の形状が制限されるのに加え、データ信号の調整が必要になるという問題がある。
本発明の一態様に係る表示パネルは、サブ画素を含む表示部と、前記表示部のエッジの外側に位置する、ドライバおよび信号切り替え回路とを備える表示パネルであって、表示部内において第1方向に延びる、第m走査信号線および第n走査信号線を含み、前記表示部のエッジに、曲線状あるいは前記第1方向に対して斜線状である異形エッジが含まれ、前記信号切り替え回路の端部が前記異形エッジの外側に位置し、前記第n走査信号線は、平面視において、前記異形エッジと交差し、前記異形エッジと前記信号切り替え回路の端部との間隙を通って前記ドライバまで引き回される。
本発明の一態様によれば、異形エッジを有する表示部の輝度ムラを抑えることができる。
(a)は実施形態1の表示デバイスの構成を示す模式図であり、(b)は表示デバイスの構成を示す断面図であり、(c)はサブ画素を示す回路図である。 実施形態1における異形エッジ周辺の構成を示す平面図である。 (a)は信号切り替え回路の各段(スイッチ回路)の構成を示す平面図であり、(b)は、(a)の矢視断面図である。 (a)はゲートドライバ(GD1)の構成を示す模式図であり、(b)は当該ゲートドライバの動作を示すタイミングチャートである。 (a)はゲートドライバ(GD2)の構成を示す模式図であり、(b)は当該ゲートドライバの動作を示すタイミングチャートである。 実施形態1の効果を示す波形図である。 (a)は比較例を示す平面図であり、(b)は比較例に関する波形図である。 実施形態1の変形例を示す平面図である。 実施形態1の変形例を示す平面図である。 実施形態1の変形例を示す平面図である。 実施形態2の液晶パネルの構成を示す平面図である。 実施形態3の液晶パネルの構成を示す平面図である。 実施形態3の変形例を示す平面図である。 実施形態4の液晶パネルの構成を示す平面図である。 実施形態5の液晶パネルの構成を示す平面図である。 (a)は単位回路の構成を示す回路図であり、(b)は制御線およびデータ信号線の電位波形を示すタイミングチャートである。 実施形態6の液晶パネルの構成を示す平面図である。 実施形態6の変形例を示す平面図である。
図1(a)は実施例1の表示デバイスの構成を示す模式図であり、図1(b)は表示デバイスの構成を示す断面図であり、図1(c)はサブ画素を示す回路図である。図1に示すように、表示デバイス2は、バックライトユニットBU、液晶パネルLP(表示パネル)、ソースドライバSD、および表示制御回路DCCを備える。液晶パネルLPには、ゲートドライバGD1・GD2および信号切り替え回路SKがモノリシックに形成される。表示制御回路DCCは、ソースドライバSDおよびゲートドライバGD1・GD2を制御する。信号切り替え回路SKは、R(赤),G(緑),B(青)の階調信号(アナログ電位)の時分割書き込みを行うためのもので、ソースドライバSDに接続される。
液晶パネルLPは、データ信号線DLx・DLz、走査信号線Gm・Gn、ゲートドライバGD1・GD2を含むアクティブマトリクス基板3と、液晶層4と、カラーフィルタを含むカラーフィルタ基板5と、光学フィルム、タッチパネル等が含まれる機能層6とを備える。
液晶パネルLPは、4つのラウンドコーナをもつ異形パネルであり、複数のサブ画素(SPm・SPn・SPM・SPN)が設けられる表示部DAのエッジには、直線エッジTEおよびこれに繋がる円弧状の異形エッジRE(ラウンドコーナエッジ)と、直線エッジTeおよびこれに繋がる円弧状の異形エッジReとが含まれる。
サブ画素SPi(i=m,n,M,N)は、トランジスタTRおよび画素電極PEを含み、走査信号線Gi(i=m,n)およびデータ信号線DLに接続する。具体的には、画素電極PEはトランジスタTRを介してデータ信号線DLx/DLzに接続され、トランジスタTRのゲート電極が走査信号線Giに接続される。また、画素電極PEおよび共通電極com間に液晶容量Clcが形成され、画素電極PEおよび補助容量配線CSi間に補助容量Ccsが形成される。なお、補助容量配線CSiはアクティブマトリクス基板3に形成され、共通電極comはアクティブマトリクス基板3あるいはカラーフィルタ基板5に形成される。トランジスタTRのチャネルには、酸化物半導体(例えばIn−Ga−Zn−O系の半導体)、低温ポリシリコン(LTPS)、アモルファスシリコン等を用いることができる。
〔実施形態1〕
図1では、ゲートドライバGD1・GD2および信号切り替え回路SKが、表示部DA(複数のサブ画素が形成され、映像表示が可能な部分)を取り囲む非表示部NA(サブ画素が形成されない額縁)に設けられる。信号切り替え回路SKは、額縁の横辺(短辺)において第1方向D1に延び、一端部SKZが異形エッジREの外側に位置し、他端部SKzが異形エッジReの外側に位置する。ゲートドライバGD1・GD2は額縁の縦辺(長辺)において第2方向D2(第1方向D1と直交する方向)に延び、ゲートドライバGD1は直線エッジTEの外側に配され、ゲートドライバGD2は直線エッジTeの外側に配される。
走査信号線Gmは、表示部DA内において第1方向D1に延び、その一端は、直線エッジTEを跨いでゲートドライバGD1に接続され、その他端は、直線エッジTeを跨いでゲートドライバGD2に接続される。走査信号線Gnは、表示部DA内において第1方向D1に延び、その一端は異形エッジREを跨いでゲートドライバGD1に接続され、その他端は、異形エッジReを跨いでゲートドライバGD2に接続される。
走査信号線Gnに接続されるサブ画素の数は走査信号線Gmに接続されるサブ画素の数よりも小さいため、各ゲートドライバ(GD1・GD2)からみれば、走査信号線Gmよりも走査信号線Gnの方が低負荷である。
図2は実施形態1における異形エッジ周辺の構成を示す平面図であり、図3(a)は信号切り替え回路の各段(スイッチ回路)の構成を示す平面図であり、図3(b)は、(a)の矢視断面図である。
図1および図2に示すように、信号切り替え回路SKの一端部SKZは異形エッジREと同様の湾曲形状(ラウンド形状)であり、ゲートドライバGD1は、第1方向D1にみて信号切り替え回路SKの一端部SKZと重ならないように配される。同様に、信号切り替え回路SKの他端部SKzは異形エッジReと同様の湾曲形状(ラウンド形状)であり、ゲートドライバGD2は、第1方向D1にみて信号切り替え回路SKの他端部SKzと重ならないように配される。
走査信号線Gnの一端は、平面視において、異形エッジREと交差し、異形エッジREと信号切り替え回路の一端部SKZとの間隙QAを通ってゲートドライバGD1まで引き回され、走査信号線Gnの他端は、平面視において、異形エッジReと交差し、異形エッジReと信号切り替え回路の他端部SKzとの間隙を通ってゲートドライバGD2まで引き回される。
図2および図3(a)に示すように、信号切り替え回路SKは、複数段の単位回路UCで構成され、単位回路UCは、nチャネルトランジスタTaおよびpチャネルトランジスタTnを含むCMOS型のアナログスイッチが3つ並置された構成である。単位回路UCは、6本の制御線に接続される。例えば、アナログスイッチASRについては、入力端がアナログ入力線Iwに接続され、出力端がデータ信号線DLz(R)に接続され、2つの制御端(トランジスタTa・Tbのゲート端子)が制御線CWR・CWrに接続される。
例えば、アナログスイッチASRがONの期間(例えば、1水平走査期間の1/3期間)は、他の2つアナログスイッチがOFFとなり、R(赤)の階調信号(アナログ電位)が、アナログ入力線Iwからデータ信号線DLz(R)を介して赤のサブ画素SPnに供給される。このように、時分割用の信号切り替え回路SKを設けることでアナログ入力線Iwの数を1/3に減らすことができる。なお、3色(赤・緑・青)のサブ画素によって図2の画素PX(ピクセル)が構成される。
図3(b)に示すように、図1のアクティブマトリクス基板3においては、基板10上に、半導体膜SCと、半導体膜SCよりも上層の無機絶縁膜14と、無機絶縁膜14よりも上層のゲート電極GEと、ゲート電極GEよりも上層の無機絶縁膜16と、無機絶縁膜16よりも上層のデータ信号線DLz(R)と、データ信号線DLzよりも上層の無機絶縁膜18と、無機絶縁膜18よりも上層の有機絶縁膜20と、有機絶縁膜20よりも上層の画素電極PEと、画素電極PEよりも上層の無機絶縁膜21と、無機絶縁膜21よりも上層の共通電極comと、共通電極comよりも上層の無機絶縁膜22と、無機絶縁膜22よりも上層の配向膜(図示せず)とが積層される。
無機絶縁膜14・16・18・21・22には、例えば窒化シリコン、酸化シリコンを用いることができ、有機絶縁膜(平坦化膜)20には、例えば、ポリイミド、アクリル等の塗布可能な感光性有機材料を用いることができる。画素電極PEおよび共通電極comには、ITO、IZO等の光透過性の導電膜を用いることができる。ゲート電極GE、データ信号線DLzには、例えば、アルミニウムAl)、タングステン(W)、モリブデン(Mo)、タンタル(Ta)、クロム(Cr)、チタン(Ti)、銅(Cu)を用いることができる。
ゲート電極GEおよび半導体膜SCを含むようにトランジスタTRが構成される。例えば、走査信号線Gnは同層のゲート電極GEに繋がり、データ信号線DLx/DLzはコンタクトホールを介して半導体膜SCのソース領域(低抵抗領域)に接続され、サブ画素SPnの画素電極PEはコンタクトホールを介して半導体膜SCのドレイン領域(低抵抗領域)に接続される。なお、画素電極PEと共通電極PEとの間に生じる横電界によって液晶層4(図1)の配向が制御される。
図4(a)はゲートドライバ(GD1)の構成を示す模式図であり、(b)は当該ゲートドライバの動作を示すタイミングチャートである。図5(a)はゲートドライバ(GD2)の構成を示す模式図である。図6は実施形態1の効果を示す波形図であり、図7(a)は比較例を示す平面図であり、図7(b)は比較例に関する波形図である。
図4・図5に示すように、ゲートドライバGD1は、複数段のフリップフロップおよび複数段の出力回路を含み、第m段のフリップフロップFmに接続する出力回路Xmは、走査信号線Gmに接続し、第n段のフリップフロップFnに接続する出力回路Xnは、走査信号線Gnに接続する。
また、ゲートドライバGD2は、複数段のフリップフロップおよび複数段の出力回路を含み、第m段のフリップフロップFMに接続する出力回路XMは、走査信号線Gmに接続し、第n段のフリップフロップFNに接続する出力回路XNは、走査信号線Gnに接続する。
実施形態1では、走査信号線Gmよりも低負荷である(サブ画素駆動の負荷が小さい)走査信号線Gnについて、その一端を、異形エッジREと信号切り替え回路の一端部SKZとの間隙QAを通るようにゲートドライバGD1の出力回路Xnまで引き回し、その他端を、平面視において、異形エッジReと信号切り替え回路の他端部SKzとの間隙を通るようにゲートドライバGD2の出力回路XNまで引き回している。このように、低負荷である走査信号線Gnの長さ(表示部および非表示部を通る部分のトータル長)を、高負荷である走査信号線Gmの長さ(表示部および非表示部を通る部分のトータル長)よりも小さくする(走査信号線Gnにより大きな配線抵抗を付加する)ことで、走査信号線Gm・Gnの時定数を揃えることができ、図4(b)、図4(b)および図6に示すように、出力回路Xn・XNから走査信号線Gnに出力される走査パルスPnの戻り波形(図中にて破線で囲まれた立ち下がり波形)を、出力回路Xm・XMから走査信号線Gmに出力される走査パルスPmの戻り波形に揃えることができる。これにより、異形エッジRE・Re間の領域と、直線エッジTE・Te間の領域との輝度ムラを低減することができる。
図6に示すように、走査信号線Gmについては、走査パルスPmの戻り(立ち下がり)のタイミングで、画素電極PEの電圧VpがΔVmだけマイナス方向に引き込まれ、走査信号線Gnについては、走査パルスPnの戻り(立ち下がり)のタイミングで、画素電極PEの電圧VpがΔVnだけマイナス方向に引き込まれる。引き込み電圧ΔVm・ΔVnは、Cgd(走査信号線および画素電極間の寄生容量)に起因する。共通電極の電圧Vcomの最適値は引き込み電圧ΔVm・ΔVnに依存し、引き込み電圧ΔVm・ΔVnは走査パルスPm・Pnの戻り波形に依存するため、走査パルスPm・Pnの戻り波形を揃えることで、異形エッジRE・Re間の領域と、直線エッジTE・Te間の領域とでVcomの最適値が合致し、輝度ムラが抑制される。
なお、図7(a)のように、信号切り替え回路skを一文字状とし、直線エッジを跨ぐ走査信号線GMと、異形エッジを跨ぐ走査信号線GNとを同じ長さにした比較例では、図7(b)のように、走査信号線GNに出力される走査パルスpnが、走査信号線GMに出力される走査パルスPmよりも急峻に戻る(ドロップする)ため、ΔVn>ΔVmとなり、異形エッジ間の領域のVcomの最適値が、直線エッジ間の領域よりもマイナス方向にズレ、輝度ムラの発現、焼き付き(信頼性低下)のおそれがある。また、ゲートドライバgd1・gd2が長くなるため、額縁(非表示部)が広くなるという問題もある。
なお、Vcomの最適値のズレは画素電極PEに書き込む階調信号側で調整することもできるが、この場合はソースドライバSDのカスタマイズが必要になるというデメリットがある。実施形態1ではアクティブマトリクス基板3の走査信号線Gnの引き回しによって輝度ムラ対策ができるというメリットがある。
また、図1・図2に示す実施形態1の構成では、走査信号線Gn−1、走査信号線Gn、走査信号線Gn+1の順に(信号切り替え回路SKに近づくにつれて)接続サブ画素が少なくなるのに応じて、走査信号線の長さが増えるため、異形エッジRE・Reで挟まれた下端領域内においても負荷が均一化され、輝度ムラが生じ難くなる。
図2では、信号切り替え回路の端部SKZが、先に向けて異形エッジREとの距離が大きくなる形状であるため、異形エッジREと信号切り替え回路の端部SKZとの間隙QAに走査信号線を複数引き回すのに好都合である。
図8は実施形態1の変形例を示す模式図である。図1では、走査信号線Gm・GnそれぞれをゲートドライバGD1・GD2に接続しているがこれに限定されない。図8(a)のように、例えば、奇数番目の走査信号線GnはゲートドライバGD1にだけ接続し、偶数番目の走査信号線Gn+1はゲートドライバGD2にだけ接続する構成でもよい。また図3では、単位回路UCに、nチャネルトランジスタおよびpチャネルトランジスタで構成されたCMOS型のアナログスイッチを設けているがこれに限定されない。図8(b)のように、nチャネルトランジスタTaでスイッチを構成してもよいし、図8(c)のように、pチャネルトランジスタTbでスイッチを構成してもよい。
図9は実施形態1の変形例を示す平面図である。図9のように、走査信号線Gnを、切り替え回路の端部SKZと交差する(例えば、隣り合う単位回路の間隙を通る)ように引き回すこともできる。こうすれば、異形エッジREおよび切り替え回路の端部SKZ間の間隙を狭くすることができ、パネルレイアウトの自由度が高まる。
図10は実施形態1のさらなる変形例を示す平面図である。図1・2では、第1方向D1にみて、ゲートドライバGD1・GD2が異形エッジRE・Reに重ならない構成であるが、これに限定されない。図10のように、第1方向D1にみて、ゲートドライバGD1の端部が異形エッジREに重なる構成でもよい(ゲートドライバGD2についても同様)。こうすれば、パネルレイアウトの自由度が高まる。また、額縁サイズを小さくすることができる。
〔実施形態2〕
図11は実施形態2の液晶パネルの構成を示す平面図である。図11では信号切り替え回路の端部SKZに接続する制御線を省略している。図11に示すように、信号切り替え回路SKの端部SKZ・SKz(異形エッジREに沿う部分)については、隣り合う単位回路UC間のピッチPtを、信号切り替え回路の非端部SKH(第1方向D1に平行な部分)における隣り合う単位回路間のピッチPTよりも小さくすることもできる。こうすれば、非表示部(額縁)を小さくすることができ、パネルレイアウトの自由度を向上させることができる。
〔実施形態3〕
図12は実施形態3の液晶パネルの構成を示す平面図である。図12に示すように、少なくとも一部が異形エッジREの外側に位置し、表示に寄与しないダミーサブ画素SPd(例えば、カラーフィルタが黒色とされるサブ画素)を設け、ダミーサブ画素SPdを、異形エッジREを跨ぐ走査信号線Gnと、異形エッジREを跨ぐデータ信号線DLzに接続することもできる。こうすれば、負荷の小さな、走査信号線Gnおよびデータ信号線DLzにダミーサブ画素の負荷を追加することができ、横縞状の輝度ムラ(図7参照)および縦縞状の輝度ムラ(表示部において、ラウンドコーナを含む左右端部とこれらに挟まれた中央部とで生じる輝度ムラ)それぞれを抑制することができる。なお、ダミーサブ画素SPdにはダミー信号を供給する。
図13は実施形態3の変形例を示す平面図である。図13では信号切り替え回路の端部SKZに接続する制御線を省略している。図13に示すように、ダミーサブ画素SPdを設けつつ、信号切り替え回路SKの端部SKZ・SKz(異形エッジREに沿う部分)については、隣り合う単位回路UC間のピッチPtを、信号切り替え回路の非端部SKH(第1方向D1に平行な部分)における隣り合う単位回路間のピッチPTよりも小さくすることもできる。
〔実施形態4〕
図14は実施形態4の液晶パネルの構成を示す平面図である。図14に示すように、ゲートドライバGD1の端部を異形エッジREに沿う湾曲形状とすることもできる。こうすれば、額縁を小さくすることができ、パネルレイアウトの自由度を向上させることができる。
〔実施形態5〕
図15は実施形態5の液晶パネルの構成を示す平面図である。図15では信号切り替え回路の端部SKZに接続する制御線を省略している。図15に示すように、信号切り替え回路SKの端部SKZ・SKzに含まれる単位回路ucのサイズを、非端部SKHに含まれる単位回路UCのサイズよりも小さくすることもできる。こうすれば、額縁を小さくすることができ、パネル外形の自由度を向上させることができる。
さらに、異形エッジREを跨ぐデータ信号線DLzは、第1方向D1に平行な直線エッジを跨ぐデータ信号線DLx(図1参照)よりも低負荷である(データ信号線DLxと比較して接続するサブ画素が少ない)ため、データ信号線DLzに接続するアナログスイッチの駆動能力は、データ信号線DLxに接続するアナログスイッチの駆動能力よりも小さい方が望ましい。例えば、単位回路Ucに含まれるトランジスタTa・Tbのサイズを、単位回路UCに含まれるトランジスタTa・Tbのサイズよりも小さくすることで、縦縞状の輝度ムラ(表示部において、ラウンドコーナを含む左右端部とこれらに挟まれた中央部とで生じうる輝度ムラ)を抑制することができる。
データ信号線DLzに接続する単位回路のアナログスイッチの駆動能力と、データ信号線DLxに接続する単位回路のアナログスイッチの駆動能力とが等しい場合、データ信号線DLx・DLz間の負荷の差に起因して、同階調かつ同極性のソース波形(データ信号線の電位波形)がデータ信号線DLx・DLz間で異なる(データ信号線DLz方が急峻に変化する)。そこで、データ信号線DLzに接続するアナログスイッチの駆動能力を、データ信号線DLxに接続するアナログスイッチの駆動能力よりも小さくすることで、データ信号線DLx・DLz間で電位波形のなまり(急峻度合)を揃えることができる。
図16(a)は単位回路UCの構成を示す回路図であり、図16(b)は制御線およびデータ信号線の電位波形を示すタイミングチャートである。前記のような縦縞状の輝度ムラは、走査信号線DLx(図1参照)の配線容量Cpxと、走査信号線DLxに接続するアナログスイッチの寄生容量(トランジスタTaのゲート・ソース間寄生容量Ca、トランジスタTbのゲート・ソース間寄生容量Cb)との比(容量比)が、走査信号線DLzの配線容量Cpzと、走査信号線DLzに接続するアナログスイッチの寄生容量(トランジスタTaのゲート・ソース間寄生容量Ca、トランジスタTbのゲート・ソース間寄生容量Cb)との比(容量比)に相違する場合にも生じうる。これは、制御線のパルス信号Ks・KBsが戻る(スイッチがOFFする)タイミングで生じるデータ信号線DLx・DLzの電位変動が容量比によって異なるからである。Cpx>Cpzであることを考慮すると、走査信号線DLzに接続するUCの寄生容量を、走査信号線DLxに接続するUCの寄生容量よりも小さくし、データ信号線DLx・DLzにかかる容量比を揃えることで、電位変動ΔVx・ΔVzがほぼ一致し、縦縞状の輝度ムラを抑制することができる。
図15のように、データ信号線DLzに接続する単位回路Ucのサイズを小さくすれば、単位回路Ucのアナログスイッチの駆動能力および寄生容量それぞれが小さくなるため、縦縞状の輝度ムラを効果的に抑制することができる。
〔実施形態6〕
図17は実施形態6の液晶パネルの構成を示す平面図である。図17に示すように、ゲートドライバGD1は、複数段の信号生成回路JC(フリップフロップおよび出力回路を含む)で構成され、ゲートドライバGD1の端部GDZにおける信号生成回路間のピッチPtは、その非端部GDVにおける信号生成回路間のピッチPTよりも小さい構成とすることもできる。こうすれば、パネルレイアウトの自由度を向上させることができる。この場合、図18のように、ゲートドライバGD1の端部GDZの端部を異形エッジREに沿う湾曲形状とすることもできる。
〔まとめ〕
本実施形態にかかる表示デバイスは、液晶ディスプレイに限られず、OLED(有機発光ダイオード)ディスプレイ、QLED(Quantum dot Light Emitting Diode)ディスプレイ等にも好適である。
〔態様1〕
サブ画素を含む表示部と、前記表示部のエッジの外側に位置する、ドライバおよび信号切り替え回路とを備える表示パネルであって、
表示部内において第1方向に延びる、第m走査信号線および第n走査信号線を含み、
前記表示部のエッジに、曲線状あるいは前記第1方向に対して斜線状である異形エッジが含まれ、
前記信号切り替え回路の端部が前記異形エッジの外側に位置し、
前記第n走査信号線は、平面視において、前記異形エッジと交差し、前記異形エッジと前記信号切り替え回路の端部との間隙を通って前記ドライバまで引き回される表示パネル。
〔態様2〕
前記表示部のエッジは直線エッジを含み、
平面視において、前記第m走査信号線は前記直線エッジと交差し、
前記第n走査信号線に接続されるサブ画素の数は、前記第m走査信号線に接続されるサブ画素の数よりも小さい例えば態様1記載の表示パネル。
〔態様3〕
前記第n走査信号線は、前記第m走査信号線よりも長い例えば態様2記載の表示パネル。
〔態様4〕
前記信号切り替え回路の端部が、曲線状あるいは前記第1方向に対して斜線状である例えば態様1〜3のいずれか1項に記載の表示パネル。
〔態様5〕
前記信号切り替え回路の端部は、先に向けて前記異形エッジとの距離が大きくなる形状である例えば態様4記載の表示パネル。
〔態様6〕
前記信号切り替え回路は複数段の単位回路で構成され、
前記信号切り替え回路の端部における単位回路間のピッチは、その非端部における単位回路間のピッチよりも小さい例えば態様4に記載の表示パネル。
〔態様7〕
前記信号切り替え回路は複数段の単位回路で構成され、
前記信号切り替え回路の端部に含まれる単位回路は、その非端部に含まれる単位回路よりもサイズが小さい例えば態様4に記載の表示パネル。
〔態様8〕
少なくとも一部が前記異形エッジの外側に位置し、表示に寄与しないダミーサブ画素が設けられ、
前記ダミーサブ画素は、前記第n走査信号線および前記異形エッジと交差するデータ信号線に接続される例えば態様1〜7のいずれか1項に記載の表示パネル。
〔態様9〕
前記ドライバの端部が前記異形エッジに沿う形状である例えば態様1〜8のいずれか1項に記載の表示パネル。
〔態様10〕
前記ドライバは、前記第1方向にみて前記信号切り替え回路の端部と重ならないように配されている例えば態様1〜9のいずれか1項に記載の表示パネル。
〔態様11〕
前記ドライバは複数段の信号生成回路で構成され、
前記ドライバの端部における信号生成回路間のピッチは、その非端部における信号生成回路間のピッチよりも小さい例えば態様1〜10のいずれか1項に記載の表示パネル。
2 表示デバイス
LP 液晶パネル
GD1・GD2 ゲートドライバ
SK 信号切り替え回路
SPm・SPn サブ画素
SPd ダミーサブ画素
Gm・Gn 走査信号線
TR (サブ画素の)トランジスタ
DA 表示部
NA 非表示部
TE・Te 直線エッジ
RE・Re 異形エッジ
DLx・DLz データ信号線

Claims (11)

  1. サブ画素を含む表示部と、前記表示部のエッジの外側に位置する、ドライバおよび信号切り替え回路とを備える表示パネルであって、
    表示部内において第1方向に延びる、第m走査信号線および第n走査信号線を含み、
    前記表示部のエッジに、曲線状あるいは前記第1方向に対して斜線状である異形エッジが含まれ、
    前記信号切り替え回路の端部が前記異形エッジの外側に位置し、
    前記第n走査信号線は、平面視において、前記異形エッジと交差し、前記異形エッジと前記信号切り替え回路の端部との間隙を通って前記ドライバまで引き回される表示パネル。
  2. 前記表示部のエッジは直線エッジを含み、
    平面視において、前記第m走査信号線は前記直線エッジと交差し、
    前記第n走査信号線に接続されるサブ画素の数は、前記第m走査信号線に接続されるサブ画素の数よりも小さい請求項1記載の表示パネル。
  3. 前記第n走査信号線は、前記第m走査信号線よりも長い請求項2記載の表示パネル。
  4. 前記信号切り替え回路の端部が、曲線状あるいは前記第1方向に対して斜線状である請求項1〜3のいずれか1項に記載の表示パネル。
  5. 前記信号切り替え回路の端部は、先に向けて前記異形エッジとの距離が大きくなる形状である請求項4記載の表示パネル。
  6. 前記信号切り替え回路は複数段の単位回路で構成され、
    前記信号切り替え回路の端部における単位回路間のピッチは、その非端部における単位回路間のピッチよりも小さい請求項4に記載の表示パネル。
  7. 前記信号切り替え回路は複数段の単位回路で構成され、
    前記信号切り替え回路の端部に含まれる単位回路は、その非端部に含まれる単位回路よりもサイズが小さい請求項4に記載の表示パネル。
  8. 少なくとも一部が前記異形エッジの外側に位置し、表示に寄与しないダミーサブ画素が設けられ、
    前記ダミーサブ画素は、前記第n走査信号線および前記異形エッジと交差するデータ信号線に接続される請求項1〜7のいずれか1項に記載の表示パネル。
  9. 前記ドライバの端部が前記異形エッジに沿う形状である請求項1〜8のいずれか1項に記載の表示パネル。
  10. 前記ドライバは、前記第1方向にみて前記信号切り替え回路の端部と重ならないように配されている請求項1〜9のいずれか1項に記載の表示パネル。
  11. 前記ドライバは複数段の信号生成回路で構成され、
    前記ドライバの端部における信号生成回路間のピッチは、その非端部における信号生成回路間のピッチよりも小さい請求項1〜10のいずれか1項に記載の表示パネル。
JP2018026451A 2018-02-16 2018-02-16 表示パネル Pending JP2019144326A (ja)

Priority Applications (3)

Application Number Priority Date Filing Date Title
JP2018026451A JP2019144326A (ja) 2018-02-16 2018-02-16 表示パネル
US16/183,768 US20190259345A1 (en) 2018-02-16 2018-11-08 Display panel
CN201811360900.1A CN110164388A (zh) 2018-02-16 2018-11-15 显示面板

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2018026451A JP2019144326A (ja) 2018-02-16 2018-02-16 表示パネル

Publications (1)

Publication Number Publication Date
JP2019144326A true JP2019144326A (ja) 2019-08-29

Family

ID=67618010

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2018026451A Pending JP2019144326A (ja) 2018-02-16 2018-02-16 表示パネル

Country Status (3)

Country Link
US (1) US20190259345A1 (ja)
JP (1) JP2019144326A (ja)
CN (1) CN110164388A (ja)

Families Citing this family (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP7046566B2 (ja) 2017-11-13 2022-04-04 株式会社ジャパンディスプレイ タッチパネル付き表示装置
CN108320693B (zh) * 2018-02-27 2022-04-19 京东方科技集团股份有限公司 一种栅极驱动电路及其驱动方法、阵列基板及显示装置
CN108447392B (zh) * 2018-03-13 2021-01-15 京东方科技集团股份有限公司 显示面板及显示装置
US11257879B2 (en) * 2018-05-14 2022-02-22 Kunshan Go-Visionox Opto-Electronics Co., Ltd. Display panels and display devices thereof
US11069317B2 (en) * 2019-04-26 2021-07-20 Sharp Kabushiki Kaisha Display device
CN110854164A (zh) * 2019-10-25 2020-02-28 武汉华星光电半导体显示技术有限公司 显示装置
CN111028692A (zh) * 2019-12-26 2020-04-17 武汉天马微电子有限公司 一种显示面板和显示装置
CN111312074B (zh) * 2020-02-25 2022-10-18 武汉天马微电子有限公司 一种显示面板和显示装置
CN111768713B (zh) * 2020-07-31 2022-01-14 武汉天马微电子有限公司 一种显示面板以及显示装置
KR20220065953A (ko) * 2020-11-13 2022-05-23 삼성디스플레이 주식회사 표시장치
CN115274771B (zh) * 2021-04-30 2023-11-28 荣耀终端有限公司 显示面板和显示设备
CN115457912B (zh) * 2021-06-09 2023-07-25 荣耀终端有限公司 显示面板和显示设备

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2007105700A1 (ja) * 2006-03-15 2007-09-20 Sharp Kabushiki Kaisha アクティブマトリクス基板およびそれを用いた表示装置
TWI360087B (en) * 2007-02-13 2012-03-11 Au Optronics Corp Display panel
JP2012103335A (ja) * 2010-11-08 2012-05-31 Hitachi Displays Ltd 表示装置
JPWO2014010463A1 (ja) * 2012-07-09 2016-06-23 シャープ株式会社 表示装置
KR20140109261A (ko) * 2013-03-05 2014-09-15 가부시키가이샤 한도오따이 에네루기 켄큐쇼 표시 장치 및 전자 기기
KR20170092726A (ko) * 2016-02-03 2017-08-14 삼성디스플레이 주식회사 표시장치
JP6689088B2 (ja) * 2016-02-08 2020-04-28 株式会社ジャパンディスプレイ 表示装置
KR102654508B1 (ko) * 2016-05-04 2024-04-04 삼성디스플레이 주식회사 표시 장치
CN106504696B (zh) * 2016-12-29 2018-12-14 上海天马有机发光显示技术有限公司 显示面板及包含其的显示装置
CN107331297B (zh) * 2017-06-28 2019-09-24 厦门天马微电子有限公司 一种异形显示面板和显示装置
CN107203080B (zh) * 2017-07-27 2020-05-29 厦门天马微电子有限公司 一种阵列基板及显示面板
CN107610636B (zh) * 2017-10-30 2021-02-02 武汉天马微电子有限公司 一种显示面板及显示装置

Also Published As

Publication number Publication date
US20190259345A1 (en) 2019-08-22
CN110164388A (zh) 2019-08-23

Similar Documents

Publication Publication Date Title
JP2019144326A (ja) 表示パネル
US10901442B2 (en) Active-matrix substrate, display panel and display device including the same
US11003273B2 (en) Display device with sensor
KR100316491B1 (ko) 액티브매트릭스형 액정표시장치 및 그것에 사용하는 기판
US9934742B2 (en) Display panel and display device including same
US8330711B2 (en) Display device
JP2021193450A (ja) 表示装置
JPH0996839A (ja) トランジスタマトリクス装置及びその駆動方法
US20230194916A1 (en) Display device
US20120007843A1 (en) Tft substrate and liquid crystal display apparatus using the same
JP2019144325A (ja) 表示パネル
US10714038B2 (en) Display device
US11698558B2 (en) Display device with multi-domain method
US9558697B2 (en) Display device driving sub-pixels of a plurality of colors
JPH1048595A (ja) 液晶表示装置
US20230400941A1 (en) Display device
JP4702114B2 (ja) デマルチプレクサ、電気光学装置および電子機器
JP2019144324A (ja) 表示デバイス、ドライバ
JP2011013471A (ja) 検査回路構造及びディスプレイパネル
US9766516B2 (en) Display device
US11327374B2 (en) Display device
CN104635389B (zh) 阵列基板和具有其的显示器件
KR20060135386A (ko) 수평 전계 인가형 액정 표시 패널
JP2008292774A (ja) 表示パネルおよび表示装置
JP2019215463A (ja) 液晶表示パネル