JP2018526682A - 画素構造及びoledディスプレイパネル - Google Patents

画素構造及びoledディスプレイパネル Download PDF

Info

Publication number
JP2018526682A
JP2018526682A JP2018510487A JP2018510487A JP2018526682A JP 2018526682 A JP2018526682 A JP 2018526682A JP 2018510487 A JP2018510487 A JP 2018510487A JP 2018510487 A JP2018510487 A JP 2018510487A JP 2018526682 A JP2018526682 A JP 2018526682A
Authority
JP
Japan
Prior art keywords
subpixel
pixel
sub
adjacent
center point
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2018510487A
Other languages
English (en)
Other versions
JP6556334B2 (ja
Inventor
王徐亮
甘帥燕
祝暁▲ジャオ▼
李偉▲麗▼
朱修▲剣▼
Original Assignee
昆山国▲シィアン▼光電有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 昆山国▲シィアン▼光電有限公司 filed Critical 昆山国▲シィアン▼光電有限公司
Publication of JP2018526682A publication Critical patent/JP2018526682A/ja
Application granted granted Critical
Publication of JP6556334B2 publication Critical patent/JP6556334B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/30Devices specially adapted for multicolour light emission
    • H10K59/35Devices specially adapted for multicolour light emission comprising red-green-blue [RGB] subpixels
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/30Devices specially adapted for multicolour light emission
    • H10K59/35Devices specially adapted for multicolour light emission comprising red-green-blue [RGB] subpixels
    • H10K59/351Devices specially adapted for multicolour light emission comprising red-green-blue [RGB] subpixels comprising more than three subpixels, e.g. red-green-blue-white [RGBW]
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2003Display of colours
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/30Devices specially adapted for multicolour light emission
    • H10K59/35Devices specially adapted for multicolour light emission comprising red-green-blue [RGB] subpixels
    • H10K59/353Devices specially adapted for multicolour light emission comprising red-green-blue [RGB] subpixels characterised by the geometrical arrangement of the RGB subpixels
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/30Devices specially adapted for multicolour light emission
    • H10K59/38Devices specially adapted for multicolour light emission comprising colour filters or colour changing media [CCM]
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0439Pixel structures
    • G09G2300/0452Details of colour pixel setup, e.g. pixel composed of a red, a blue and two green components
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/30Devices specially adapted for multicolour light emission
    • H10K59/35Devices specially adapted for multicolour light emission comprising red-green-blue [RGB] subpixels
    • H10K59/352Devices specially adapted for multicolour light emission comprising red-green-blue [RGB] subpixels the areas of the RGB subpixels being different

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Power Engineering (AREA)
  • Theoretical Computer Science (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Electroluminescent Light Sources (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Abstract

本発明は画素構造及び該画素構造を有するOLEDディスプレイパネルを提供するものであり、各画素ユニットは一つの第一副画素と、一つの第二副画素と、一つの第三副画素と、二つの第四副画素とを有する。前記第二副画素と、第三副画素と、第四副画素が四角形になるように配置され、前記第一副画素が前記四角形内に位置し、前記第二副画素と、第三副画素と、第四副画素が隣接する四つの画素ユニットで共用される。本発明において、第一副画素が主に表示するために発光し、第二副画素と、第三副画素と、第四副画素は補助的に発光する。これにより、同一のPPIと設計マージンでの状況下において主に表示するために発光する副画素の開口率を向上させ、又は、同一のPPIと開口率での状況下において製品の設計マージンを高めさせ、工程の難度を低下させることができる。

Description

本発明はディスプレイ技術分野に関わるものであり、特に画素構造及び該画素構造を有するOLEDディスプレイパネルに関わるものである。
有機発光ディスプレイパネル(英語正式名称Organic Light−Emitting Display、略称OLEDディスプレイパネル)は、自発光する、薄くて軽い、視野角が広域である、応答速度が速い、省エネ、温度許容範囲が広い、フレキシブルディスプレイ、透明ディスプレイ等の特長を有し、次世代において最も高い潜在能力を有する新型フラットパネルディスプレイ技術と見なされている。
OLEDディスプレイパネルのフルカラー化方式において、カラーフィルタ(英語正式名称color filter、略称CF)法と赤、緑、青(三原色Red、Green、Blue、略称RGB)画素法が、現在、開発が比較的進んでいる二種の方法である。
OLEDディスプレイパネル分野のカラーフィルタ法は、液晶パネル分野におけるフルカラーディスプレイのカラーフィルタ法に類似するものであり、白色有機発光ダイオードはバックライトパネルとして液晶パネル中のバックライトパネルと液晶分子の役割を果たし、上面に更に光学フィルタを追加することで赤、緑、青の副画素を実現する。このようにすれば解像度と大面積製造の問題を非常にうまく解決することができる。しかしながら、光線がカラーフィルタを通過することで、かなり大きなエネルギー損失が生じることになり、ディスプレイパネルの電力消費を増大させてしまう。
ディスプレイパネルの電力消費を有効に低減するために、通常は、RGB画素法を採用することができる。
図1は従来のRGB画素法を採用したOLEDディスプレイパネルの概要を示す図である。図1に示す通り、OLEDディスプレイパネルはRGB画素並列法を採用し、数個の画素ユニットPixelを有し、各画素ユニットPixelはいずれも水平方向に順次配列される一つの赤副画素ユニットRと、一つの緑副画素ユニットGと、一つの青副画素ユニットBとを有し、OLEDディスプレイパネル上の全副画素ユニットがマトリクス配列を呈し、更に各副画素ユニットがいずれも表示域1と非表示域2とを有する。具体的には、各副画素ユニットの表示域1中に、陰極と、陽極と、電界発光層(有機発射層)とを有し、ここで、電界発光層が陰電極と陽電極の間に位置し、所定の色の光線を生成して表示を実現するために用いられる。一般的には蒸着方式によってOLEDディスプレイパネル上に電界発光層を形成する。既存技術においてディスプレイパネルを製造する場合は、通常、三回の蒸着工程を用いてそれぞれ対応する色の画素ユニットの表示域1中において対応する色(赤、緑又は青)の電界発光層を形成する必要がある。
図2は従来の別のRGB画素法を採用するOLEDディスプレイパネルの概要を示す図である。図2に示す通り、RGB画素マトリクス法を採用するOLEDディスプレイパネルは、数個の画素ユニットPixelを有し、各画素ユニットPixelは、一つの赤副画素ユニットRと、一つの緑副画素ユニットGと、一つの青副画素ユニットBとを有し、上述の三つの副画素ユニット中、二つの画素ユニット、例えば赤副画素ユニットRと緑副画素ユニットGが一列に配列され、第3の画素ユニット、例えば青副画素ユニットBが別の一列に配列され、OLEDディスプレイパネル上の全副画素ユニットがマトリクス配列を呈する。
技術の発展に伴い、ユーザーのOLEDディスプレイパネル解像度に対する要求はますます高くなり、従来のRGB画素配列では製品の高PPI(1インチ当たりの画素数)設計に対する要求を既に満たせなくなっている。
本発明は、以下の画素構造を提供する。複数の配列が配置された画素ユニットを有し、各画素ユニットが一つの第一副画素と、一つの第二副画素と、一つの第三副画素と、二つの第四副画素とを有し、前記第二副画素と、第三副画素と、第四副画素とが四角形を形成するように配置され、かつ前記第一副画素を取り囲み、前記第二副画素と、第三副画素と、第四副画素は隣接する四つの画素ユニットで共用される。
一つの実施形態において、前記第二副画素と第三副画素がそれぞれ四角形の相対する二つの頂点上に位置し、前記二つの第四副画素がそれぞれ四角形の別の相対する頂点上に位置する。前記第一副画素はその隣接する第二副画素の中心点と、第三副画素の中心点を結ぶ接続線上に位置し、及び/又は、前記第一副画素がその隣接する二つの第四副画素の中心点との接続線上に位置する。
一つの実施形態において、前記第一副画素と、第二副画素と、第三副画素と、第四副画素がいずれも多角形である。
一つの実施形態において、前記第一副画素と、第二副画素と、第三副画素と、第四副画素が四角形、六角形、八角形の内の一種又はその任意の組み合わせである。
一つの実施形態において、前記第一副画素が長方形であり、前記第二副画素と、第三副画素と、第四副画素がいずれも正方形である。
一つの実施形態において、前記第一副画素の短辺方向が隣接する第二副画素と第三副画素の中心点との接続方向に平行であって、前記第一副画素の長辺方向が隣接する二つの第四副画素の中心点との接続方向に平行であり、又は、前記第一副画素の短辺方向が隣接する第二副画素と第三副画素の中心点との接続方向に垂直であって、前記第一副画素の長辺方向が隣接する二つの第四副画素の中心点との接続方向に垂直である。
一つの実施形態において、隣接する二つの画素ユニットの第一副画素と、第二副画素と、第三副画素と、第四副画素がいずれも対称に設置される。
一つの実施形態において、前記第一副画素と、第二副画素と、第三副画素と、第四副画素の発光色がそれぞれ異なる。
本発明は更に上述の画素構造を有するOLEDディスプレイパネルを提供する。
上述の技術的課題を解決するため、本発明は以下のOLEDディスプレイパネルの画素構造を提供する。各画素ユニットは一つの第一副画素と、一つの第二副画素と、一つの第三副画素と、二つの第四副画素とを有し、第二副画素と、第三副画素と、第四副画素は隣接する四つの画素ユニットの共用部であり、第二副画素と、第三副画素と、第四副画素は四角形になるように配置され、前記第一副画素が前記四角形内に位置し、第一副画素が主に表示するために発光し、第二副画素と、第三副画素と、第四副画素は補助的に発光する。これにより、同一のPPIと設計マージンでの状況下において主に表示するために発光する副画素の開口率を向上させ、又は、同一のPPIと開口率での状況下において製品の設計マージンを高めさせ、工程の難度を低下させることができる。
従来のOLEDディスプレイパネルの一部画素構造の概要を示す図である。 従来の別のOLEDディスプレイパネルの一部画素構造の概要を示す図である。 本発明の実施例一のOLEDディスプレイパネルの一部画素構造の概要を示す図である。 図3に示す画素構造の内の四つの画素ユニットの概要を示す図である。 図3に示す画素構造の内の一つの画素ユニットの概要を示す図である。 本発明の実施例二のOLEDディスプレイパネルの一部画素構造の概要を示す図である。 図6に示す画素構造の内の四つの画素ユニットの概要を示す図である。 図6に示す画素構造の内の一つの画素ユニットの概要を示す図である。 本発明の実施例三のOLEDディスプレイパネルの一部画素構造の概要を示す図である。 図9に示す画素構造の内、四つの画素ユニットの概要を示す図である。
背景技術において述べた通り、従来のRGB画素配列では製品の高PPI設計に対する要求を既に満たせなくなっている。このことに基づき、本発明は以下のOLEDディスプレイパネルの画素構造を提供する。複数の配列が配置された画素ユニットを有し、各画素ユニットは一つの第一副画素と、一つの第二副画素と、一つの第三副画素と、二つの第四副画素とを有し、前記第二副画素と、第三副画素と、第四副画素は隣接する四つの画素ユニットの共用部であり、前記第二副画素と、第三副画素と、第四副画素が四角形になるように配置され、前記第二副画素と、第三副画素と、第四副画素が第一副画素を取り囲み、前記第一副画素が前記四角形内に位置する。ここで、第一副画素が主に表示するために発光し、第二副画素と、第三副画素と、第四副画素は補助的に発光する。これにより、同一のPPIと設計マージンでの状況下において主に表示するために発光する副画素の開口率を向上させ、部品の寿命を延長させ、又は、同一のPPIと開口率での状況下において製品の設計マージンを高めさせ、工程の難度を低下させ、収率を向上させることができる。
以上が本出願の核となる思想であり、以下、本発明の実施例中の図を参照し、本発明の実施例中の技術的解決手段について明確かつ不備無く説明する。ここで説明する実施例は本発明の一部の実施例に過ぎず、全ての実施例でないことは言うまでもない。本発明中の実施例に基づき、本分野の一般的な技術者が創造的な作業を行わないという前提下において獲得したその他の実施例は、全て本発明の保護の範囲に該当する。
本発明を十分に理解するため、以下、本発明の具体的な実施例について詳細に説明するが、本発明はこれらの実施例と異なる形態で実施することができ、当業者により、本発明の精神を逸脱することなく発明を広げることができ、所謂、以下公開した具体的な実施例は本発明の範囲を限定することを意図するものではない。
また、本発明は図面と結びつけながら本発明の具体的な実施例について詳細に説明するものであり、理解しやすくするため、部品構造を示す断面図について一般的な縮尺比率を使用せず、一部拡大し、且つ前記図面は例に過ぎず、本発明の範囲を限定するものではないことは言うまでもない。更に、実際の作製において、長さ、厚さ及び深さの三次元寸法が含まれるべきである。
以下、実施例によって、本発明が提供する画素構造及び該画素構造を有するOLEDディスプレイパネルについて具体的に説明する。明確且つ簡単にするため、以下では副画素の中心の位置で副画素の位置として説明するが、本発明を限定するものではないことが明らかである。副画素の頂点、あるいは、他の基準点の位置で副画素の位置として説明することができると当業者は理解すべきである。
実施例一
図3は本発明の実施例一のOLEDディスプレイパネルの一部画素構造の概要を示す図である。また図4は図3に示す画素構造の内の四つの画素ユニットの概要を示す図であり、図5は図3に示す画素構造の内の一つの画素ユニットの概要を示す図である。
図3〜5に示す通り、OLEDディスプレイパネルの画素構造は複数の配列が配置された画素ユニット110を有し、各画素ユニット110は五つの副画素を有し、それぞれ一つの第一副画素111と、一つの第二副画素112と、一つの第三副画素113と、二つの第四副画素114とを有する。前記第一副画素111は一つの画素ユニット110専用であり、第二副画素112と、第三副画素113と、第四副画素114は隣接する四つの画素ユニットで共用される。第一副画素111は主表示ユニットであり、そのPPIは製品のPPIを代表するものであり、その他三つの副画素は補助表示ユニットである。補助的に発光する副画素は配色のみに使用され、光度の提供には使用されないため、これによりその面積は従来の構造よりも更に小さくなり、主に表示するために発光する副画素のためにより多くの空間を残すことが可能となる。同一のPPIと設計マージンでの状況下において、副画素の開口率を向上させ、部品の寿命を延長させることができる。同一のPPIと開口率での状況下において、補助的に発光する副画素の面積を縮小することができ、隣接する画素間の間隙を相応に拡大することによって、ファインメタルマスクを使用する沈積工程における有機発射層の沈積安定性の改善に寄与し、製品の設計マージンを高めさせ、工程の難度を低下させることができる。
図5中の四角い点線の囲みに示されるように、前記一つの第二副画素112と、一つの第三副画素113と、二つの第四副画素114が四角形、例えば正方形のように配置される。第二副画素112と、第三副画素113は、四角形の相対する二つの頂点(四角形の対角線上の二つの頂点)P1、P3上に位置し、二つの第四副画素114が四角形の別の二つの相対する頂点(四角形の別の対角線上の二つの頂点)P2、P4上に位置する。第二副画素112と、第三副画素113と、第四副画素114が第一副画素111を取り囲み、言い変えれば、第一副画素111が四角形の内部に位置する。
図5を主に参照するに、本実施例において、第一副画素111はその隣接する第二副画素112と第三副画素113との接続線の中心に位置し、かつ、第一副画素111がその隣接する二つの第四副画素114との接続線の中心に位置し、言い変えれば、第一副画素111が四角い点線の囲みの中心に位置する。第一副画素111の位置は以上の説明に限定されないことは言うまでもなく、例えば、第一副画素111は第二副画素112と第三副画素113の接続線上に位置しなくてもよく、また二つの第四副画素114の接続線上に位置しなくてもよい。実際には、第一副画素111が前記四角形の内部に位置していればよく、四角形の中心に位置していなくともよい。
本実施例の画素構造において、第一副画素111と、第二副画素112と、第三副画素113と、第四副画素114がいずれも四角形であり、より具体的には、第一副画素111が長方形であり、第二副画素112と、第三副画素113と、第四副画素114がいずれも正方形である。更に、第一副画素111の長辺方向が隣接する第二副画素112の中心点と、第三副画素113の中心点の接続方向に平行であって、その短辺方向が隣接する二つの第四副画素114の接続方向と平行である。
更に好ましくは、任意の隣接する二つの仮想的な四角い囲みが共通の辺(図4において仮想的な辺L1、L2で示す通りである)を共有し、隣接する二つの画素ユニットの第一副画素111が二つの仮想的な四角い囲みの共有する辺に沿って鏡面対称であり、即ち、隣接する二つの第一副画素111が隣接する第二副画素112の中心点と、第四副画素114の中心点の接続方向に沿って鏡面対称である。ここで言う「鏡面対称」とは二つの第一副画素111の形状は同一であるが方向が異なる対称のことを言う。隣接する二つの第二副画素112は隣接する二つの第三副画素113の中心点の接続方向に沿って自己対称であり、隣接する二つの第三副画素113は隣接する二つの第二副画素112の中心点の接続方向に沿って自己対称であり、隣接する二つの第四副画素114は隣接する第二副画素112の中心点と、第三副画素113の中心点の接続方向に沿って自己対称である。ここで言う「自己対称」とは二つの副画素の形状と方向が完全に同一な対称のことを言う。
以上、四角形を例に挙げて第一副画素111と、第二副画素112と、第三副画素113と、第四副画素114の形状を紹介したが、本発明のその他の実施形態において、第一副画素111と、第二副画素112と、第三副画素113と、第四副画素114はその他の形状、例えば、三角形、五角形、六角形、七角形、八角形等といった複数の多角形の内の一種又は複数であってもよく、更に第一副画素111の長辺方向は第二副画素112の中心点と、第三副画素113の中心点の接続方向に平行でなくともよく、例えば一定の夾角を有することとする。
引き続き図4と図5を参照するに、本実施例において、第二副画素112と第三副画素113の面積が同一であり、各第四副画素114は隣接する第二副画素112と第三副画素113より更に小さい面積を有し、各第一副画素111は隣接する第四副画素114より更に小さい面積を有する。本実施例においては第一副画素111の面積を最小とし、その他の副画素の面積をいずれも第一副画素111の面積より大きくするのは、その他の副画素はいずれも隣接する四つの画素ユニットで共用されることを考慮したためであり、それらの面積をやや大きくさせた。しかしながら、本発明は各副画素の具体的な面積を限定するものではなく、第一副画素111と、第二副画素112と、第三副画素113と、第四副画素114の面積は同一であっても、同一でなくともよく、配色の要求に応じて各副画素の面積を相応に調節できることを理解すべきである。
図4に示す通り、隣接する第一副画素111間の距離をD1、第一副画素111と隣接する第二副画素112間の距離をD2、第一副画素111と隣接する第三副画素113間の距離をD3、第一副画素111と隣接する二つの第四副画素114間の距離をいずれもD4とする。第一副画素111は主に表示するために発光し、第二副画素112と、第三副画素113と、第四副画素114は補助的に発光し、補助的に発光する画素は配色のみに使用され、光度の提供には使用されないため、その面積を従来の構造よりも更に小さくすることができ、主に表示するために発光する副画素のためにより多くの空間を残すことができる。従来の構造と同一のPPIと開口率での状況下において、補助的に発光する副画素の面積を縮小させた後、隣接する副画素間の間隙であるD2、D3、D4等を相応に拡大することで、ファインメタルマスクを使用する沈積工程における有機発射層の沈積安定性を改善し、製品の設計マージンを高めさせ、工程の難度を低下させることができる。
本実施例では、各奇数行において第二副画素112と第三副画素113を交互に配列し、かつ二者の間の全てに一つの第一副画素 111を配列し、例えば図3中の第一仮想直線X1に沿って配列する。各偶数行において第一副画素111と第四副画素114を交互に配列し、例えば図3中の第二仮想直線X2に沿って配列する。各奇数列において第二副画素112と第三副画素113を交互に配列し、かつ二者の間の全てに一つの第一副画素111を配列し、例えば図3中の第一仮想直線Y1に沿って配列する。各偶数列において第一副画素111と第四副画素114を交互に配列し、例えば図3中の第二仮想直線Y2に沿って配列する。本発明のその他の実施形態において、第二副画素112と第三副画素113の位置を交換してもよい。言い変えれば、各奇数行において第一副画素111と第四副画素114を交互に配列してもよい。各偶数行において、第二副画素112と第三副画素113を交互に配列し、かつ二者の間の全てに一つの第一副画素111を備えてもよい。各奇数列において、第一副画素111と第四副画素114を交互に配列してもよい。各偶数列において第二副画素112と第三副画素113を交互に配列し、かつ二者の間の全てに一つの第一副画素111を備えてもよい。なお簡潔を期するため、図3はOLEDディスプレイパネルの一部画素構造を概略的に表示したに過ぎず、実際はより多くの列及び/又はより多くの行を設置できることを理解すべきである。
一つの実施形態において、第一副画素111は黄色光又は白色光を発射し、かつ黄色光又は白色光を発射するための有機発射層を有する。第二副画素112は赤色光を発射し、かつ赤色光を発射するための有機発射層を有する。第三副画素113は青色光を発射し、かつ青色光を発射するための有機発射層を有する。第四副画素114は緑色光を発射し、かつ緑色光を発射するための有機発射層を有する。なお副画素の色光は交換可能であって、以下の条件を満たせば足りることを理解すべきである。第一副画素111と、第二副画素112と、第三副画素113と、第四副画素114中に、少なくとも赤色副画素と、緑色副画素と、青色副画素を有する。言い変えれば、前記第一副画素111と、第二副画素112と、第三副画素113と、第四副画素114中の色がそれぞれ異なっていてもよく、例えば上述の形態においてそれぞれ黄色光と、赤色光と、緑色光と、青色光、又は白色光と、赤色光と、緑色光と青色光でもよい。またその内の二種の副画素の色が同一であってもよく、第一副画素111と、第二副画素112と、第三副画素113と、第四副画素114が赤色光と、緑色光と、青色光を発射し、例えば第一副画素111と第四副画素114が緑色光を発射し、第二副画素112が赤色光を発射し、第三副画素113が青色光を発射する等でも良いが、ここでは逐一列記しない。
実施例二
図6は本発明の実施例二のOLEDディスプレイパネルの一部画素構造の概要を示す図である。図7は図6に示す画素構造の内の四つの画素ユニットの概要を示す図であり、図8は図6に示す画素構造の内の一つの画素ユニットの概要を示す図である。
図6から図8に示す通り、本実施例において、OLEDディスプレイパネルの画素構造は、複数の配列が配置された画素ユニット110を有し、各画素ユニット110はそれぞれ一つの第一副画素111と、一つの第二副画素112と、一つの第三副画素113と、二つの第四副画素114という五つの副画素を有し、前記第一副画素111は画素ユニット110専用であり、第二副画素112と、第三副画素113と、第四副画素114は隣接する四つの画素ユニットで共用される。
本実施例が実施例一と異なる点は、第一副画素111の短辺方向が隣接する第二副画素112の中心点と、第三副画素113の中心点の接続方向に平行であって、その長辺方向が隣接する二つの第四副画素114の接続方向と平行である点であり、図8に示す通りである。
更に、本実施例において、第二副画素112と第三副画素113の面積は同一であって、かつ各第一副画素111は隣接する第二副画素112と第三副画素113より更に小さい面積を有し、また各第四副画素114は隣接する第一副画素111より更に小さい面積を有する。
実施例三
図9は本発明の実施例三のOLEDディスプレイパネルの一部画素構造の概要を示す図であり、図10は図9に示す画素構造の内の四つの画素ユニットの概要を示す図である。
図9及び図10に示す通り、本実施例において、OLEDディスプレイパネルの画素構造は複数の配列が配置された画素ユニット110を有し、各画素ユニット110はそれぞれ一つの第一副画素111と、一つの第二副画素112と、一つの第三副画素113と、二つの第四副画素114という五つの副画素を有し、前記第一副画素111は画素ユニット110専用であり、第二副画素112と、第三副画素113と、第四副画素114は隣接する四つの画素ユニットで共用される。
本実施例が実施例一と異なる点は、第一副画素111と、第二副画素112と、第三副画素113と、第四副画素114がいずれも正方形であって、かつ隣接する二つの画素ユニットの第一副画素111と、第二副画素112と、第三副画素113と、第四副画素114がいずれも自己対称である点である。具体的には、任意の隣接する二つの仮想的な四角い囲みが共通の辺を共有し、図10中の仮想的な辺L1と、L2に示す通り、隣接する二つの第一副画素111と、第二副画素112と、第三副画素113と、第四副画素114が該点線の辺L1又はL2に沿って自己対称である。
実施例四
本実施例は、実施例一又は実施例二又は実施例三に記載の画素構造を有するOLEDディスプレイパネルを提供するものである。
一つの実施形態において、第一副画素111と、第二副画素112と、第三副画素113と、第四副画素114中に各画素を駆動するためのゲート線、データ線、駆動用電源線等の電源線が設置される。また画素限定層等の各画素を限定するための絶縁層が設置される。好ましくは、一つの実施形態において、第一副画素111と、第二副画素112と、第三副画素113と、第四副画素114中においてそれぞれに対応する陽極と、有機発射層と、陰極を有するOLEDが設置される。電源線、画素限定層、陽極等によって各画素の形状が限定される。これら構造は本分野において周知の技術であり、本文では説明を簡潔にするため、その更なる説明を省略するが、本分野の技術者ならば、これを理解すべきである。
OLEDディスプレイパネルの画素内に備えられる有機発射層はマスク(ファインメタルマスク(FMM)等)を用いた沈積工程によって形成される。隣接する画素間の間隙を減少させることで画素の高い開口率が得られるものの、沈積の信頼性が低下してしまう。その反面、画素間の間隙を拡大させることで沈積の信頼性は向上するものの、画素の開口率が低下してしまう。
本発明は従来のRGB画素の配置構造を転換し、第二副画素と、第三副画素と、第四副画素を四角形になるように配置し、第一副画素が前記四角形内に位置し、第一副画素は主に表示するために発光し、第二副画素と、第三副画素と、第四副画素は補助的に発光する。このように、補助的に発光する副画素は配色のみに使用され、光度の提供には使用されないため、これによりその面積は従来の構造よりも更に小さくなり、主に表示するために発光する副画素のためにより多くの空間を残すことが可能となる。同一のPPIと設計マージンでの状況下において、主に表示するために発光する副画素の開口率を向上させ、OLEDディスプレイパネルの使用寿命の短縮を抑制し、部品の寿命を延長させることができる。同一のPPIと開口率での状況下において、補助的に発光する副画素の面積を縮小することができ、隣接する副画素間の間隙を相応に拡大することによって、ファインメタルマスクを使用する沈積工程における有機発射層の沈積安定性を改善し、製品の設計マージンを高めさせ、工程の難度を低下させることができる。
本明細書の各実施例は累加的形式を用いてこれを説明するものであり、各実施例において重点的に説明するのは全てその他の実施例と異なる点についてであり、各実施例間の同一及び類似部分は相互に参照すべきであることを特筆しておく。
上述の説明は本発明の比較的好ましい実施例の説明に過ぎず、本発明の範囲を何ら限定するものではなく、本分野の一般の技術者が上述の記載内容に基づき加えた変更、修正は、等しく特許請求において保護される範囲に該当する。
1 表示域
2 非表示域
110 画素ユニット
111 第一副画素
112 第二副画素
113 第三副画素
114 第四副画素
X1 第一仮想直線
X2 第二仮想直線
Y1 第一仮想直線
Y2 第二仮想直線

Claims (10)

  1. 複数の配列が配置された画素ユニットを有し、各画素ユニットが一つの第一副画素と、一つの第二副画素と、一つの第三副画素と、二つの第四副画素とを有し、
    前記第二副画素と、第三副画素と、第四副画素が四角形になるように配置され、かつ前記第一副画素を取り囲み、前記第二副画素と、第三副画素と、第四副画素が隣接する四つの画素ユニットで共用される、
    ことを特徴とする画素構造。
  2. 前記第二副画素と第三副画素がそれぞれ四角形の相対する二つの頂点上に位置し、前記二つの第四副画素がそれぞれ四角形の別の相対する頂点上に位置する、
    ことを特徴とする請求項1に記載の画素構造。
  3. 前記第一副画素がその隣接する第二副画素の中心点と、第三副画素の中心点を結ぶ接続線上に位置し、及び/又は、前記第一副画素がその隣接する二つの第四副画素の中心点との接続線上に位置する、
    ことを特徴とする請求項2に記載の画素構造。
  4. 前記第一副画素と、第二副画素と、第三副画素と、第四副画素がいずれも多角形である、
    ことを特徴とする請求項1に記載の画素構造。
  5. 前記第一副画素と、第二副画素と、第三副画素と、第四副画素が四角形、六角形、八角形の内の一種又はその任意の組み合わせである、
    ことを特徴とする請求項1に記載の画素構造。
  6. 前記第一副画素が長方形であり、前記第二副画素と、第三副画素と、第四副画素がいずれも正方形である、
    ことを特徴とする請求項5に記載の画素構造。
  7. 前記第一副画素の短辺方向が隣接する第二副画素の中心点と、第三副画素の中心点の接続方向に平行であって、前記第一副画素の長辺方向が隣接する二つの第四副画素の中心点との接続方向に平行であり、
    又は、前記第一副画素の短辺方向が隣接する第二副画素の中心点と、第三副画素の中心点の接続方向に垂直であって、前記第一副画素の長辺方向が隣接する二つの第四副画素の中心点との接続方向に垂直である、
    ことを特徴とする請求項6に記載の画素構造。
  8. 隣接する二つの画素ユニットの第一副画素と、第二副画素と、第三副画素と、第四副画素がいずれも対称に設置される、
    ことを特徴とする請求項6に記載の画素構造。
  9. 前記第一副画素と、第二副画素と、第三副画素と、第四副画素の発光色がそれぞれ異なる、
    ことを特徴とする請求項1に記載の画素構造。
  10. 請求項1乃至9の内のいずれか一項に記載される画素構造を有する、
    ことを特徴とするOLEDディスプレイパネル。
JP2018510487A 2015-08-31 2016-09-01 画素構造及びoledディスプレイパネル Active JP6556334B2 (ja)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
CN201510547675 2015-08-31
CN201510570088.5A CN106486513B (zh) 2015-08-31 2015-09-09 像素结构以及oled显示面板
CN201510570088.5 2015-09-09
PCT/CN2016/097763 WO2017054614A1 (zh) 2015-08-31 2016-09-01 像素结构以及oled显示面板

Publications (2)

Publication Number Publication Date
JP2018526682A true JP2018526682A (ja) 2018-09-13
JP6556334B2 JP6556334B2 (ja) 2019-08-07

Family

ID=58238259

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2018510487A Active JP6556334B2 (ja) 2015-08-31 2016-09-01 画素構造及びoledディスプレイパネル

Country Status (7)

Country Link
US (1) US10325959B2 (ja)
EP (1) EP3346498A4 (ja)
JP (1) JP6556334B2 (ja)
KR (1) KR102035851B1 (ja)
CN (1) CN106486513B (ja)
TW (1) TW201712407A (ja)
WO (1) WO2017054614A1 (ja)

Families Citing this family (37)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11711958B2 (en) * 2014-09-11 2023-07-25 Boe Technology Group Co., Ltd. Display panel and display device
KR20180064704A (ko) * 2016-12-06 2018-06-15 엘지디스플레이 주식회사 유기발광 표시장치
CN207425858U (zh) 2017-08-31 2018-05-29 昆山国显光电有限公司 一种像素结构及oled显示面板
WO2019042013A1 (zh) * 2017-08-31 2019-03-07 昆山国显光电有限公司 像素结构及显示装置
US10283086B1 (en) * 2017-11-06 2019-05-07 Novatek Microelectronics Corp. Display device with novel sub-pixel configuration
CN109994504A (zh) 2018-01-02 2019-07-09 京东方科技集团股份有限公司 一种像素排布结构及相关装置
CN110137207A (zh) * 2018-02-09 2019-08-16 京东方科技集团股份有限公司 一种像素排布结构及相关装置
CN110137210A (zh) * 2018-02-09 2019-08-16 京东方科技集团股份有限公司 一种像素排布结构及相关装置
US10991768B2 (en) 2018-01-02 2021-04-27 Boe Technology Group Co., Ltd. Pixel arrangement, manufacturing method thereof, display panel, display device, and mask
CN109994505A (zh) * 2018-01-02 2019-07-09 京东方科技集团股份有限公司 一种像素排布结构及相关装置
US10909901B2 (en) 2018-01-02 2021-02-02 Boe Technology Group Co., Ltd. Pixel arrangement, manufacturing method thereof, display panel, display device and mask
CN109994508A (zh) * 2018-01-02 2019-07-09 京东方科技集团股份有限公司 一种像素排布结构及相关装置
CN109994507B (zh) * 2018-01-02 2020-08-04 京东方科技集团股份有限公司 一种像素排布结构及相关装置
CN109637388B (zh) * 2019-01-31 2020-06-16 武汉华星光电半导体显示技术有限公司 显示面板
CN110137206A (zh) * 2018-02-09 2019-08-16 京东方科技集团股份有限公司 一种像素排布结构及相关装置
CN110137211A (zh) * 2018-02-09 2019-08-16 京东方科技集团股份有限公司 一种像素排布结构、高精度金属掩模板及显示装置
CN108598141B (zh) 2018-06-27 2020-12-11 昆山国显光电有限公司 一种像素显示模组以及制作像素显示模组的掩膜板
CN109037287A (zh) 2018-07-27 2018-12-18 京东方科技集团股份有限公司 子像素排列结构、掩膜装置、显示面板及显示装置
CN109166470A (zh) * 2018-09-28 2019-01-08 云谷(固安)科技有限公司 显示面板及其像素驱动方法、显示装置、掩膜版
US10490164B2 (en) * 2018-10-10 2019-11-26 Intel Corporation Stretchable display with fixed pixel density
CN208753326U (zh) * 2018-11-05 2019-04-16 北京京东方技术开发有限公司 显示基板和显示装置
CN109754743B (zh) * 2019-01-08 2022-04-08 昆山国显光电有限公司 像素排布结构、显示面板及显示装置
US11222928B2 (en) * 2019-04-01 2022-01-11 Universal Display Corporation Display architecture with reduced number of data line connections
CN110299103A (zh) * 2019-06-28 2019-10-01 上海天马有机发光显示技术有限公司 一种显示面板及显示装置
CN110364557B (zh) * 2019-07-10 2021-09-14 云谷(固安)科技有限公司 像素排布结构及显示面板
CN110224016A (zh) * 2019-07-16 2019-09-10 云谷(固安)科技有限公司 像素结构及显示面板
CN110416267B (zh) * 2019-07-29 2022-01-18 京东方科技集团股份有限公司 有机发光显示面板的子像素排布确定方法、装置
US11056081B2 (en) * 2019-08-09 2021-07-06 Wuhan China Star Optoelectronics Semiconductor Display Technology Co., Ltd. Display panel and display device
CN110783390B (zh) * 2019-10-31 2023-02-24 武汉天马微电子有限公司 一种显示面板及显示装置
CN110853567B (zh) * 2019-11-29 2023-03-24 云谷(固安)科技有限公司 像素结构和显示面板
CN111816087A (zh) * 2020-07-17 2020-10-23 昆山国显光电有限公司 像素结构及显示面板
CN111969020B (zh) * 2020-08-25 2023-04-25 维信诺科技股份有限公司 像素排布结构、显示面板及掩模版组
CN115669276A (zh) * 2021-01-04 2023-01-31 京东方科技集团股份有限公司 一种显示基板及相关装置
CN113053973B (zh) * 2021-03-11 2023-04-07 云南创视界光电科技有限公司 显示基板、彩膜基板、显示面板及显示装置
US20240147801A1 (en) * 2021-03-19 2024-05-02 Chengdu Boe Optoelectronics Technology Co., Ltd. Display substrate and display apparatus
CN113299698B (zh) * 2021-05-07 2023-08-11 湖北长江新型显示产业创新中心有限公司 柔性显示面板及显示装置
CN113555397B (zh) * 2021-07-08 2023-03-24 武汉华星光电半导体显示技术有限公司 显示面板

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2004507773A (ja) * 2000-07-28 2004-03-11 クレアーボヤント ラボラトリーズ、インコーポレイテッド 簡易アドレッシング方式によるフルカラー画像装置用カラー・ピクセル配置
JP2013187187A (ja) * 2012-03-06 2013-09-19 Samsung Display Co Ltd 有機発光表示装置の画素配列構造
JP2014056819A (ja) * 2012-09-13 2014-03-27 Samsung Display Co Ltd 有機発光表示装置の画素配列構造
JP2014157207A (ja) * 2013-02-15 2014-08-28 Sony Corp 表示装置および電子機器
US20150077447A1 (en) * 2013-08-09 2015-03-19 Boe Technology Group Co., Ltd. Display panel and method for driving the same,display device
JP2015095456A (ja) * 2013-11-14 2015-05-18 三星ディスプレイ株式會社Samsung Display Co.,Ltd. 膜形成用マスク、これを用いた膜形成方法及び有機発光表示装置の製造方法
CN104766563A (zh) * 2015-04-23 2015-07-08 京东方科技集团股份有限公司 一种像素结构及显示面板和显示装置

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2006064395A2 (en) 2004-12-14 2006-06-22 Koninklijke Philips Electronics N.V. Pixel layout for displays
GB2437110B (en) * 2006-04-12 2009-01-28 Cambridge Display Tech Ltd Optoelectronic display and method of manufacturing the same
TWI422020B (zh) 2008-12-08 2014-01-01 Sony Corp 固態成像裝置
US10832616B2 (en) * 2012-03-06 2020-11-10 Samsung Display Co., Ltd. Pixel arrangement structure for organic light emitting diode display
KR102127762B1 (ko) * 2013-10-02 2020-06-30 삼성디스플레이 주식회사 평판 표시 장치
CN104037200B (zh) * 2013-12-31 2018-05-29 昆山国显光电有限公司 一种像素结构及采用该像素结构的有机发光显示器
CN103985735A (zh) * 2014-04-25 2014-08-13 友达光电股份有限公司 一种显示面板
CN104037202B (zh) * 2014-06-12 2017-08-04 上海和辉光电有限公司 一种amoled显示器件及其子像素结构的制备方法
JP2016024276A (ja) * 2014-07-17 2016-02-08 株式会社ジャパンディスプレイ 表示装置
CN104576695B (zh) * 2014-12-22 2017-08-25 信利(惠州)智能显示有限公司 Oled像素排列结构及显示装置
CN104465714B (zh) * 2014-12-30 2017-04-26 京东方科技集团股份有限公司 一种像素结构及其显示方法、显示装置
CN204885166U (zh) * 2015-09-09 2015-12-16 昆山国显光电有限公司 像素结构和oled显示面板

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2004507773A (ja) * 2000-07-28 2004-03-11 クレアーボヤント ラボラトリーズ、インコーポレイテッド 簡易アドレッシング方式によるフルカラー画像装置用カラー・ピクセル配置
JP2013187187A (ja) * 2012-03-06 2013-09-19 Samsung Display Co Ltd 有機発光表示装置の画素配列構造
JP2014056819A (ja) * 2012-09-13 2014-03-27 Samsung Display Co Ltd 有機発光表示装置の画素配列構造
JP2014157207A (ja) * 2013-02-15 2014-08-28 Sony Corp 表示装置および電子機器
US20150077447A1 (en) * 2013-08-09 2015-03-19 Boe Technology Group Co., Ltd. Display panel and method for driving the same,display device
JP2015095456A (ja) * 2013-11-14 2015-05-18 三星ディスプレイ株式會社Samsung Display Co.,Ltd. 膜形成用マスク、これを用いた膜形成方法及び有機発光表示装置の製造方法
CN104766563A (zh) * 2015-04-23 2015-07-08 京东方科技集团股份有限公司 一种像素结构及显示面板和显示装置

Also Published As

Publication number Publication date
TW201712407A (zh) 2017-04-01
CN106486513B (zh) 2023-09-29
KR20180084738A (ko) 2018-07-25
JP6556334B2 (ja) 2019-08-07
EP3346498A4 (en) 2019-03-13
KR102035851B1 (ko) 2019-10-23
WO2017054614A1 (zh) 2017-04-06
US20190035861A1 (en) 2019-01-31
EP3346498A1 (en) 2018-07-11
US10325959B2 (en) 2019-06-18
CN106486513A (zh) 2017-03-08

Similar Documents

Publication Publication Date Title
JP6556334B2 (ja) 画素構造及びoledディスプレイパネル
JP6579675B2 (ja) Rgb画素法を採用したoledディスプレイの画素構造及びrgb画素法を採用したoledディスプレイパネル
US11626064B2 (en) Pixel arrangement structure for organic light emitting diode display
US11594578B2 (en) Pixel arrangement structure for organic light emitting display device
JP3211280U (ja) 有機発光ディスプレイパネル
JP6301610B2 (ja) 有機発光表示装置の画素配列構造
TWI618237B (zh) 用於oled顯示幕的像素結構及其金屬光罩板
JP5845322B2 (ja) 画素配置方法及び表示パネル
TWI548081B (zh) 顯示面板
CN204885166U (zh) 像素结构和oled显示面板
CN104637987A (zh) 一种主动矩阵有机发光显示器及其像素结构
KR20190091530A (ko) 픽셀 구조 구동 방법
JP2020519965A (ja) 画素構造及びoled表示パネル
CN104659064A (zh) 有机发光二极管显示器像素排列结构及显示装置
TW201545334A (zh) 顯示面板
CN215183969U (zh) 像素排列结构及显示面板
JP3211281U (ja) 有機発光ディスプレイパネル
CN104637986A (zh) Oled像素排列结构及显示装置
JP2018120864A (ja) 有機発光表示装置の画素配列構造
TWM542247U (zh) 像素結構以及有機發光二極體顯示面板
TWM542248U (zh) 像素結構以及有機發光二極體顯示面板

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20180228

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20181212

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20190104

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20190307

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20190704

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20190709

R150 Certificate of patent or registration of utility model

Ref document number: 6556334

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250