JP2018136911A - 高スタンバイ電力システムのためのスマートな電源管理 - Google Patents

高スタンバイ電力システムのためのスマートな電源管理 Download PDF

Info

Publication number
JP2018136911A
JP2018136911A JP2017139999A JP2017139999A JP2018136911A JP 2018136911 A JP2018136911 A JP 2018136911A JP 2017139999 A JP2017139999 A JP 2017139999A JP 2017139999 A JP2017139999 A JP 2017139999A JP 2018136911 A JP2018136911 A JP 2018136911A
Authority
JP
Japan
Prior art keywords
power port
psu
standby power
system board
electrical parameter
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2017139999A
Other languages
English (en)
Other versions
JP6678929B2 (ja
Inventor
黄仁▲ケン▼
Jen-Hsuen Huang
林発達
Fa-Da Lin
林怡萍
Yi-Ping Lin
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Quanta Computer Inc
Original Assignee
Quanta Computer Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Quanta Computer Inc filed Critical Quanta Computer Inc
Publication of JP2018136911A publication Critical patent/JP2018136911A/ja
Application granted granted Critical
Publication of JP6678929B2 publication Critical patent/JP6678929B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/26Power supply means, e.g. regulation thereof
    • G06F1/263Arrangements for using multiple switchable power supplies, e.g. battery and AC
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02JCIRCUIT ARRANGEMENTS OR SYSTEMS FOR SUPPLYING OR DISTRIBUTING ELECTRIC POWER; SYSTEMS FOR STORING ELECTRIC ENERGY
    • H02J1/00Circuit arrangements for dc mains or dc distribution networks
    • HELECTRICITY
    • H02GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
    • H02JCIRCUIT ARRANGEMENTS OR SYSTEMS FOR SUPPLYING OR DISTRIBUTING ELECTRIC POWER; SYSTEMS FOR STORING ELECTRIC ENERGY
    • H02J9/00Circuit arrangements for emergency or stand-by power supply, e.g. for emergency lighting
    • H02J9/005Circuit arrangements for emergency or stand-by power supply, e.g. for emergency lighting using a power saving mode
    • GPHYSICS
    • G05CONTROLLING; REGULATING
    • G05FSYSTEMS FOR REGULATING ELECTRIC OR MAGNETIC VARIABLES
    • G05F1/00Automatic systems in which deviations of an electric quantity from one or more predetermined values are detected at the output of the system and fed back to a device within the system to restore the detected quantity to its predetermined value or values, i.e. retroactive systems
    • G05F1/10Regulating voltage or current
    • G05F1/46Regulating voltage or current wherein the variable actually regulated by the final control device is dc
    • G05F1/462Regulating voltage or current wherein the variable actually regulated by the final control device is dc as a function of the requirements of the load, e.g. delay, temperature, specific voltage/current characteristic

Abstract

【課題】予め定められたスタンバイ電力、および、予め定められた主電力を供給するために、電力伝達パスを変更する動作電源ユニットを提供する。【解決手段】システムボードの電源ユニット(PSU)を管理するための制御回路が、システムボードのスタンバイ電力ポートをPSUのスタンバイ電力ポートへルーティングする。制御回路は、システムボードのスタンバイ電力ポートに対する少なくとも1つの電気パラメータを、センサを使用して監視し、この少なくとも1つの電気パラメータが基準を満たすことを判断する。制御回路は、この少なくとも1つの電気パラメータが基準を満たすと判断することに応答して、システムボードの主電力ポートに結合されたPSUの主電力ポートをイネーブルにし、システムボードのスタンバイ電力ポートをPSUの主電力ポートへリルーティングするように構成されたイネーブル信号を送信する。【選択図】図3

Description

本出願は、コンピュータシステムに関し、より具体的には、電源を管理するためのシステムおよび方法に関する。
サーバシステムは、このサーバシステムに直流(DC)電力を供給するための1または複数の電源ユニット(PSU)を含む。PSUは、交流("AC")電力を直流("DC")電力に変換することのように、1つの形態から別の形態へ電力を変換するように構成されてよい。
PSUは、電子装置内のバックグラウンドシステムおよびサブシステムへ補助電力およびスタンバイ電力を提供することもまたできる。例えば、電子装置がスタンバイモード(電子製品が通常通りに動作される前にレディ状態を維持するためのモードを示す)、スリープモードにあって完全には動作していない場合、または、オフにされている場合であってさえも、システムクロック、システムコントローラ、システムモニタ等に電力を供給するために、依然として電力が必要とされ得る。従来のPSUは、通常、主電力並びにスタンバイ電力を提供すべく、いくつかの段階の電力変換を含む。
例えば、米国特許出願公開第20150006932号明細書は、負荷状態に応じて、主電源に電力を供給するために使用される動作電力の状態を変化させる電源装置を提供する。この電源装置は、予め定められたスタンバイ電圧を提供するために、入力電力に対して電力変換を実行するスタンバイ電源ユニット、および、予め定められた主電力の負荷状態および主電力に対する電力変換のために使用される動作電圧の変動状態に従って、変動する動作電圧を供給するために、電力伝達パスを変更する動作電源ユニットを含む。
以下は、本技術の基本的な理解を提供すべく、1または複数の実施形態の簡略化した概要を提示する。この概要は、本技術において予期される全ての実施形態の広範囲な概要ではないし、全ての例の主要な要素または重要な要素を特定することが意図されるものでもなく、本技術の任意の態様または全ての態様の範囲を記述することが意図されるものでもない。その唯一の目的は、その後に提示される、より詳細な説明に対する前置きとして、簡略化された形で1または複数の例のいくつかの概念を提示することである。
本明細書にて説明される例の1または複数の態様によれば、電源を管理するためのシステムおよび方法が提供される。
ある態様において、システムボードの電源ユニット(PSU)を管理するための制御回路が、システムボードのスタンバイ電力ポートをPSUのスタンバイ電力ポートへルーティングする。制御回路は、システムボードのスタンバイ電力ポートに対する少なくとも1つの電気パラメータを、センサを使用して監視し、この少なくとも1つの電気パラメータが基準を満たすことを判断する。制御回路は、この少なくとも1つの電気パラメータが基準を満たすと判断することに応答して、システムボードの主電力ポートに結合されたPSUの主電力ポートをイネーブルにし、システムボードのスタンバイ電力ポートをPSUの主電力ポートへリルーティングするように構成されたイネーブル信号を送信する。
ある態様において、制御回路は、この少なくとも1つの電気パラメータがもはや基準を満たさないことをさらに判断し、この少なくとも1つの電気パラメータがもはや基準を満たさないと判断することに応答して、システムボードの主電力ポートに結合されたPSUの主電力ポートをディセーブルにし、システムボードのスタンバイ電力ポートをPSUのスタンバイ電力ポートへリルーティングするように構成されたディセーブル信号を送信する。
ある態様において、システムボードに関連付けられた電源ユニット(PSU)を管理するための制御回路は、スイッチング回路、センサ、および論理回路を含む。スイッチング回路は、システムボードのスタンバイ電力ポートを、PSUのスタンバイ電力ポートまたはPSUの主電力ポートのうちの1つへ選択的に結合する。センサは、システムボードのスタンバイ電力ポートに流れ込む電流に対応する電流信号を生成する。論理回路は、この電流信号に基づいて、システムボードのスタンバイ電力ポートに対する少なくとも1つの電気パラメータが基準を満たすことを判断するように構成され、また、この少なくとも1つの電気パラメータが基準を満たすと判断することに応答して、システムボードの主電力ポートに結合されたPSUの主電力ポートをイネーブルにするとともに、スイッチング回路に対し、システムボードのスタンバイ電力ポートをPSUの主電力ポートへとルーティングさせるように構成されたイネーブル信号を生成するように構成される。
本技術のこれらおよびその他の例示的態様は、詳細な説明およびそれに続く添付の特許請求項において、並びに添付の図面において説明されるだろう。
従来技術における、電源を管理するためのシステムのブロック図を示す。
主題となる技術のいくつかの態様に従った、電源を管理するための例示的なシステムのブロック図を示す。
制御回路によってシステムボードの電源を管理するための例示的方法論を示す。
制御回路によってシステムボードの電源を管理するための例示的方法論を示す。
例示的なコンピュータシステムのブロック図を示す。
主題となる技術によれば、主題となる開示は、サーバシステムにおいてネットワークの構成を管理するための技術を提供する。本技術の様々な態様が、図面を参照して説明される。以下の説明において、1または複数の態様の完全な理解を提供すべく、説明を目的として、数多くの具体的な詳細が説明される。しかしながら、本技術は、これらの具体的な詳細が無くても実行され得ることが明らかであろう。これらの態様を説明することを助けるべく、その他の事例において、よく知られた構造およびデバイスがブロック図の形で示される。"例示的な"という語は、本明細書において、"例、事例、または例示として機能する"ということを意味すべく使用される。"例示的な"ものとして本明細書にて説明されるあらゆる実施形態は、必ずしも、その他の実施形態よりも好ましいものであるとして、または有利なものとして解釈されるべきものではない。
図1は、従来技術において、電源110を管理するためのシステム100のブロック図を示す。システム100は、システムボード120に直流(DC)電力を供給するためのPSU110を含む。PSU110は、交流("AC")電力をDC電力に変換するように、1つの形態にある電力を別の形態に変換するように構成されてよい。
PSU100は、主電力114に加えて、システムボード120内のバックグラウンドシステムおよびサブシステムに対するスタンバイ/補助電力112もまた提供する。例えば、システムボード120がスタンバイモード(電子製品が通常通りに動作される前にレディ状態を維持するためのモードを示す)、スリープモードにあって完全には動作していない場合、または、オフにされている場合であってさえも、システムクロック、システムコントローラ、システムモニタ等に電力を供給するために、依然として電力が必要とされ得る。
PSUは、主電力114並びにスタンバイ電力112を提供すべく、いくつかの段階の電力変換を含む。PSU110は、主電力114を提供するための主コンバータに加えて、スタンバイ電力112を提供するための、個別の独立した補助コンバータを含むことができる。PSUは、システムボード120の動作中には、主コンバータを通じてシステムボード120へ主電力114を供給し、スタンバイモード中には、補助コンバータを通じてシステムボード120へスタンバイ電力112を供給する。
図2は、主題となる技術のいくつかの態様に従った、電源210を管理するための例示的なシステム200のブロック図を示す。システム200は、システムボード220に直流(DC)電力を供給するためのPSU210を含む。制御回路205は、PSU210を管理する。
PSU210は、交流("AC")電力をDC電力に変換することのように、1つの形態の電力を別の形態に変換するように構成され得る。PSU210のレギュレーションは、PSU210の出力電圧および/または電流を特定の値にしっかりと制御するための組み込み回路を含むことができる。この特定の値は、通常、PSUの出力に対して提示される負荷における変動にもかかわらず、厳密に維持される。
システム200において、PSU210は、通常、AC電圧入力を、様々なシステムコンポーネントへ送信するための、いくつかの低電圧DC出力に変換する。ACからDCへの変換は、通常、整流段階、事前調整段階、レギュレータ/チョッパー段階等のような、複数の段階で実行される。
PSU210は、主電力214に加えて、システム200がスタンバイモードまたは電源オフにされている(システム200の主電力が電源オフにされていること示す)ような場合に、システム200内のバックグラウンドシステムおよびサブシステムに対するスタンバイ/補助電力212もまた提供する。例えば、システムボード220がスタンバイモード(電子製品が通常通りに動作される前にレディ状態を維持するためのモードを示す)、スリープモードにあって完全には動作していない場合、または、電源オフにされている場合であってさえも、システムクロック、システムコントローラ、システムモニタ等に電力を供給するために、依然として電力が必要とされ得る。
PSU210は、主電力214並びにスタンバイ電力212を提供すべく、いくつかの段階の電力変換を含むことができる。PSU210は、主電力214を提供するための主コンバータに加えて、スタンバイ電力212を提供するための、個別の独立した補助コンバータを含むことができる。PSU210は、システム200が電源オンにされている間に、システムボード220の主電力ポート223へ主電力214を供給する。PSU210は、システム200が電源オフにされている間、またはスタンバイモードにある間に、システムボード220のスタンバイ電力ポート221へスタンバイ電力212を供給する。
制御回路205は、PSU210の主電力214をイネーブルにするかどうか、および、いつイネーブルにするかを判断する。制御回路205は、PSU210のスタンバイ電力ポート211または主電力ポート213のいずれかを、システムボード220のスタンバイ電力ポート221にルーティングする。
制御回路205は、システム200が電源オフにされている場合、またはスタンバイモードにある場合にも、依然として電力を取る多数の低電力回路がシステム200に存在する場合のように、システム200が電源オンにされていない場合であってさえも、PSU210の主電力214をイネーブルにすることを可能とする。示される制御回路205は、スイッチング回路240、論理回路230、およびセンサ250を含む。制御回路205は、制御回路205の機能を実行するために、示されているものとは異なる複数のコンポーネントを含み得ることが留意される。システム200が電源オフにされている場合、またはスタンバイモードにある場合、PSU210は、最初、システムボード220に対してスタンバイ電力212を提供するのみである。最初、論理回路205は、主電力214がディセーブルにされるように、PSU210を制御してよい。
センサ250は、システムボード220のスタンバイ電力ポートに対する少なくとも1つの電気パラメータを監視する。例えば、電気パラメータは、電流レベル、電圧レベル、および/または、システムボードによって消費される電力レベルを含むことができる。いくつかの実装例において、電気パラメータは、平均電流、電圧、またはある期間にわたる電力消費量を含む。いくつかの実装例において、センサ250は、スタンバイ電力212の電力レベルを監視する電力センサである。いくつかの実装例において、センサ250は、スタンバイ電力212の電流レベルを測定する電流センサである。センサ250は、この少なくとも1つの電気パラメータを論理回路230へ出力する。
論理回路230は、センサ250からのこの少なくとも1つの電気パラメータが基準を満たすかどうかを判断する。いくつかの実装例において、システムボード220によって消費される電力レベルが電力閾値を満たす、または電力閾値を超える場合に、基準が満たされたとする。いくつかの実装例において、システムボード220によって消費される電流レベルが電流閾値を満たす、または電流閾値を超える場合に、基準が満たされたとする。いくつかの実装例において、システムボード220によって消費される電力/電流レベルが、規定の期間にわたって電力/電流閾値レベルを上回る場合に、基準が満たされたとする。
いくつかの実装例において、電力/電流閾値レベルは、PSU210のスタンバイ電力212が提供することのできる電力/電流の量に当たるレベル、またはこの量をわずかに下回るレベルに設定される。いくつかの実装例において、電力/電流閾値レベルは、システム200のインストールの前、またはインストール中に、管理者によって設定される。いくつかの他の実装例において、電力/電流閾値レベルは、制御回路205、ベースボード管理コントローラ(BMC)、または、システム200のプロセッサの処理回路(図示せず)により、自動で判断される。
いくつかの実装例において、センサ250からの少なくとも1つの電気パラメータが基準を満たす場合、論理回路230が、主電力214をイネーブルにするようにPSU210に命令するためのイネーブル信号216をPSU210へ送信する。いくつかの実装例において、論理回路230は、システムボード220のスタンバイ電力ポート221において、スタンバイ電力212に代えて(または、いくつかの実装例においては、スタンバイ電力212に加えて)システムボード220が主電力214から電力を受け取るように切り替えるための切替信号218を、スイッチング回路240へ送信する。
システム200が電源オンにされていない場合、スイッチング回路240は、最初に、PSU210からのスタンバイ電力212がスタンバイ電力線242を通るように向かわせる。少なくとも1つの電気パラメータが基準を満たす場合、スイッチング回路240は、論理回路230から切替信号218を受け取ることに応答して、主電力214がスタンバイ電力線242を通るようにルーティングする。システム200が電源オンにされている場合、システムボード220は、主電力線222を通ってきた主電力214からの電力を、システムボード220の主電力ポート223において受け取る。
少なくとも1つの電気パラメータが、既に基準を満たした後において、基準を満たすことが終わった場合(例えば、システム200によるスタンバイ電力消費量が低減した場合のように)、論理回路230は、PSU210へイネーブル信号216を送信することを停止し、その後これは、PSU210に対して主電力214をディセーブルにさせる。さらに、論理回路230は、切替信号218を使用して、システムボード220のスタンバイ電力ポート221をPSU210のスタンバイ電力ポート211へリルーティングするように、スイッチング回路240に命令する。
図3は、電源を管理するための例示的な方法のフローチャート300を示す。この方法は、ステップ310で始まる。ステップ320において、制御回路が、PSUのスタンバイポートからのへスタンバイ電力を、システムボードへルーティングする。
ステップ330において、センサが、スタンバイ電力ポートに対する少なくとも1つの電気パラメータを監視する。例えば、この少なくとも1つの電気パラメータは、電流、電力、または電圧を含むことができる。センサは、電流センサ、電力センサ、または電圧センサのうちの少なくとも1つであることができる。
ステップ340において、論理回路は、この少なくとも1つの電気パラメータが基準を満たすかどうかを判断する。例えば、図2に示されるように、論理回路230は、電流センサ250が読み取った電流レベルが電流閾値に達したかどうかを判断する。
電流が電流閾値に達している場合、ステップ350において、論理回路がPSUへイネーブル信号を送信する。例えば、図2に示されるように、論理回路230は、PSU210へイネーブル信号216を送信する。
ステップ360において、PSUは、論理回路からイネーブル信号を受け取ることに応答して、主電力をイネーブルにする。例えば、図2に示されるように、PSU210は、ステップ370において、論理回路230からイネーブル信号216を受け取る場合、主電力214をイネーブルにする。この方法は、その後、ステップ330へ戻る。
ステップ340において、電流が電流閾値を下回る場合、PSUは、ステップ380において主電力をディセーブルにする(または、イネーブルにしない)。その後、ステップ390において、制御回路は、PSUのスタンバイポートからのスタンバイ電力を、システムボードへルーティングし始める、または、ルーティングし続ける。この方法は、その後、ステップ330へ戻る。
図4は、制御回路によって、システムボードのPSUを管理するための例示的方法論400を示す。ステップ410において、制御回路は、システムボードのスタンバイ電力ポートをPSUのスタンバイ電力ポートへルーティングする。
ステップ420において、制御回路は、センサを使用して、システムボードのスタンバイ電力ポートに対する少なくとも1つの電気パラメータを監視する。いくつかの実装例において、このセンサは、システムボードのスタンバイポートに流れ込む電流の量に対応する電流信号を生成するように構成される。いくつかの実装例において、監視することは、電流信号に基づいて、この少なくとも1つの電気パラメータを算出することを含む。いくつかの実装例において、この少なくとも1つの電気パラメータは、電流の測定または電力の測定のうちの少なくとも一方を含む。
ステップ430において、制御回路は、この少なくとも1つの電気パラメータが基準を満たすことを判断する。
ステップ440において、制御回路は、この少なくとも1つの電気パラメータが基準を満たすと判断することに応答して、システムボードの主電力ポートに結合されたPSUの主電力ポートをイネーブルにし、システムボードのスタンバイ電力ポートをPSUの主電力ポートへリルーティングするように構成されたイネーブル信号を送信する。
いくつかの実装例において、制御回路は、この少なくとも1つの電気パラメータがもはや基準を満たさないことをさらに判断し、この少なくとも1つの電気パラメータがもはや基準を満たさないと判断することに応答して、システムボードの主電力ポートに結合されたPSUの主電力ポートをディセーブルにし、システムボードのスタンバイ電力ポートをPSUのスタンバイ電力ポートへリルーティングするように構成されたディセーブル信号を送信する。いくつかの実装例において、ディセーブル信号を送信することは、イネーブル信号を中断することを含む。
いくつかの実装例において、システムボードのスタンバイ電力ポートは、スイッチング回路を介して、PSUの主電力ポートまたはPSUのスタンバイ電力ポートのうちの少なくとも一方に選択的に結合される。ルーティングすることは、PSUのスタンバイ電力ポートをシステムボードのスタンバイ電力ポートに結合させるようにスイッチング回路を構成することを含む。リルーティングすることは、PSUの主電力ポートをシステムボードのスタンバイ電力ポートに結合させるようにスイッチング回路を再構成することを含む。
図5は、例示的なコンピュータシステム500のブロック図を示す。コンピュータシステム500は、プロセッサ540、ネットワークインタフェース550、管理コントローラ580、メモリ520、ストレージ530、基本入出力システム(BIOS)510、およびノースブリッジ560並びにサウスブリッジ570を含むことができる。
コンピュータシステム500は、例えば、サーバ(例えば、データセンタにおける多くのラックサーバのうちの1つ)またはパーソナルコンピュータであり得る。プロセッサ(例えば、中央演算処理装置(CPU))540は、メモリ520に格納されたプログラミング命令を検索することおよび実行することのできる、マザーボードにあるチップであり得る。プロセッサ540は、単一の処理コアを有する単一のCPU、複数の処理コアを有する単一のCPU、または、複数のCPUであり得る。1または複数のバス(図示せず)が、プロセッサ540、メモリ520、ストレージ530、およびネットワーキングインタフェース550のような、様々なコンピュータコンポーネント間において命令およびアプリケーションデータを送信することができる。
メモリ520は、様々な形のランダムアクセスメモリ(RAM)のような、データまたはプログラムを一時的に、または永久的に格納するために使用される、あらゆる物理デバイスを含むことができる。ストレージ530は、HDDまたはフラッシュドライブのような、不揮発性データストレージのためのあらゆる物理デバイスを含むことができる。ストレージ530は、メモリ520よりも大きな容量を有することができ、ストレージのユニット当たりについて、より経済的であり得る。しかしまた、より遅い転送速度を有し得る。
BIOS510は、基本入出力システム、または、拡張可能ファームウェアインタフェース(EFI)またはユニファイドエクステンシブルファームウェアインタフェース(UEFI)のような、その代わりとなるものもしくは同等物を含むことができる。BIOS510は、コンピュータシステム500のマザーボードに位置する、BIOSソフトウェアプログラムを格納するBIOSチップを含むことができる。BIOS510は、BIOS510に対して特定された複数の設定の組と一緒に、コンピュータシステムがまず電源オンにされた場合に実行されるファームウェアを格納することができる。BIOSファームウェアおよびBIOS設定は、フラッシュメモリのような不揮発性メモリ(例えば、NVRAM)またはROMに格納され得る。フラッシュメモリは、電子的に消去および再プログラムされ得る、不揮発性のコンピュータストレージ媒体である。
BIOS510は、コンピュータシステム500が起動されるたびに、一連のプログラムとしてロードおよび実行され得る。BIOS510は、複数の設定の組に基づいて、与えられたコンピューティングシステムに存在するハードウェアを認識、初期化、および試験することができる。BIOS510は、パワーオンセルフテスト(POST)のようなセルフテストを、コンピュータシステム500に実行することができる。このセルフテストは、ハードディスクドライブ、光学式読取デバイス、冷却デバイス、メモリモジュール、拡張カード等のような、様々なハードウェアコンポーネントの機能を試験することができる。BIOSは、オペレーティングシステムを格納するためのメモリ520中の領域をアドレス指定すること、および割り当てることができる。BIOS510は、その後、コンピュータシステムの制御をOSに与えることができる。
コンピュータシステム500のBIOS510は、コンピュータシステム500中の様々なハードウェアコンポーネントをBIOS510がどのように制御するかを定義するBIOS設定を含むことができる。BIOS設定は、コンピュータシステム500中の様々なハードウェアコンポーネントが起動される順序を判断することができる。BIOS510は、BIOSのデフォルト設定におけるパラメータとは異なり得る、様々な異なるパラメータが設定されることを可能にするインタフェース(例えば、BIOSセットアップユーティリティ)を提供することができる。例えば、ユーザ(例えば、管理者)は、クロック速度およびバス速度を特定するため、どんな周辺機器がコンピュータシステムに取り付けられているかを特定するため、健全性(例えば、ファン速度およびCPU温度限界)の監視を特定するため、および、コンピュータシステムの全体的な性能および電力使用量に影響を及ぼす様々なその他のパラメータを特定するために、BIOS510を使用することができる。
管理コントローラ580は、コンピュータシステムのマザーボードに組み込まれた、専用のマイクロコントローラであり得る。例えば、管理コントローラ580は、BMCまたはRMCであり得る。管理コントローラ580は、システム管理ソフトウェアとプラットフォームハードウェアとの間のインタフェースを管理することができる。コンピュータシステム中に構築された様々なタイプのセンサが、温度、冷却ファン速度、電力状況、オペレーティングシステム状況等のような、複数のパラメータについて、管理コントローラ580に報告することができる。管理コントローラ580は、センサを監視することができ、これらのパラメータのいずれかが事前設定された限度内に留まっていない場合に、ネットワークインタフェース550を介して、システムの潜在的欠陥を示すアラートを管理者へ送信する能力を有することができる。管理者は、管理コントローラ580とリモートで通信して、機能を回復させるために、システムをリセットすることまたはパワーサイクリングすることのような、何らかの補正動作をかけることもまたできる。
ノースブリッジ560は、プロセッサ540に直接接続されることのできる、または、プロセッサ540に統合されることのできる、マザーボード上のチップであり得る。いくつかの事例において、ノースブリッジ560およびサウスブリッジ570は、単一のダイに組み合わされ得る。ノースブリッジ560およびサウスブリッジ570は、プロセッサ540とマザーボードのその他複数のパーツとの間の通信を管理する。ノースブリッジ560は、サウスブリッジ570よりも高い性能が必要なタスクを管理することができる。ノースブリッジ560は、プロセッサ540、メモリ520、およびビデオコントローラ(図示せず)の間の通信を管理することができる。いくつかの事例において、ノースブリッジ560は、ビデオコントローラを含むことができる。
サウスブリッジ570は、ノースブリッジ560に接続された、マザーボード上のチップであり得るが、ノースブリッジ560と異なり、プロセッサ540に直接は接続されない。サウスブリッジ570は、コンピュータシステム500の入出力機能(例えば、オーディオ機能、BIOS、ユニバーサルシリアルバス(USB)、シリアルアドバンスドテクノロジアタッチメント(SATA)、ペリフェラルコンポーネントインターコネクト(PCI)バス、PCIエクステンデッド(PCI−X)バス、PCIエクスプレスバス、業界標準アーキテクチャ(ISA)バス、シリアルペリフェラルインタフェース(SPI)バス、エンハンスドシリアルペリフェラルインタフェース(eSPI)バス、システムマネージメントバス(SMBus)等)を管理することができる。サウスブリッジ570は、管理コントローラ580、ダイレクトメモリアクセス(DMA)コントローラ、プログラム可能割り込みコントローラ(PIC)、およびリアルタイムクロックに接続され得る、または、サウスブリッジ570内にこれらを含み得る。
本明細書の開示に関連して説明された様々な例示的論理ブロック、モジュール、および回路は、汎用プロセッサ、デジタル信号プロセッサ(DSP)、特定用途向け集積回路(ASIC)、フィールドプログラマブルゲートアレイ(FPGA)またはその他のプログラム可能なロジックデバイス、ディスクリートゲートまたはトランジスタロジック、ディスクリートハードウェアコンポーネント、または、本明細書にて説明された機能を実行するように設計された、これらの任意の組み合わせにより実施され得る、または実行され得る。汎用プロセッサはマイクロプロセッサであり得るが、代替的に、プロセッサは、従来のプロセッサ、コントローラ、マイクロコントローラ、またはステートマシンのいずれでもあり得る。プロセッサはまた、コンピューティングデバイスの組み合わせとして、例えば、DSPとマイクロプロセッサの組み合わせ、複数のマイクロプロセッサ、DSPコアと併用した1または複数のマイクロプロセッサ、または、その他任意のそのような構成としても実施され得る。
本明細書の開示に関連して説明された方法またはアルゴリズムの動作は、ハードウェアにて直接、プロセッサにより実行されるソフトウェアモジュールにて、または、これら2つの組み合わせにて具現化され得る。ソフトウェアモジュールは、RAMメモリ、フラッシュメモリ、ROMメモリ、EPROMメモリ、EEPROMメモリ、レジスタ、ハードディスク、リムーバブルディスク、CD−ROM、または、当該分野にて知られている、その他任意の形のストレージ媒体中に存在することができる。例示的なストレージ媒体が、プロセッサがこのストレージ媒体から情報を読み出し、このストレージ媒体に情報を書き込むことができるように、このプロセッサに結合される。代替的に、ストレージ媒体は、プロセッサと一体であり得る。プロセッサおよびストレージ媒体は、ASIC中に存在することができる。ASICは、ユーザ端末中に存在することができる。代替的に、プロセッサおよびストレージ媒体は、ユーザ端末中のディスクリートコンポーネントとして存在することができる。
1または複数の例示的な設計において、説明された機能が、ハードウェア、ソフトウェア、ファームウェア、またはそれらの任意の組み合わせにて実施され得る。ソフトウェアにて実施される場合、これらの機能は、非一時的コンピュータ可読媒体上の1または複数の命令またはコードとして格納され得る、または送信され得る。非一時的コンピュータ可読媒体は、ある1つの場所から別の場所へのコンピュータプログラムの伝達を助ける任意の媒体を含め、コンピュータストレージ媒体および通信媒体の両方を含む。ストレージ媒体は、汎用または特定用途向けコンピュータによってアクセスされ得る、任意の利用可能な媒体であり得る。例として、また限定するものではなく、そのようなコンピュータ可読媒体は、RAM、ROM、EEPROM、CD−ROM、またはその他の光ディスクストレージ、磁気ディスクストレージ、またはその他の磁気ストレージデバイス、または、命令またはデータ構造の形で所望のプログラムコード手段を搬送または格納するために使用されることができるとともに、汎用または特定用途向けコンピュータ、もしくは汎用または特定用途向けプロセッサによってアクセスされることのできるその他任意の媒体を含み得る。本明細書にて使用されるようなディスクとは、コンパクトディスク(CD)、レーザディスク、光ディスク、デジタル多用途ディスク(DVD)、フロッピー(登録商標)ディスク、およびブルーレイディスクを含む。ディスクは、通常、データを磁気的に再生するが、レーザを用いて光学的にデータを再生するディスクもある。上記の組み合わせもまた、非一時的コンピュータ可読媒体の範囲内に含まれるべきである。
本開示の先の説明は、あらゆる当業者が本開示を行う、または使用することを可能にすべく提供されている。本開示に対する様々な変更が、当業者には容易に明らかとなるであろう。そして、本明細書にて定義される包括的な原理が、本開示の範囲から逸脱することなく、その他の変更に対して適用され得る。従って、本開示は、本明細書にて説明される例および設計に限定されることが意図されるものではなく、本明細書に開示される原理および新規な機能と矛盾しない、最も幅広い範囲が与えられるべきである。

Claims (10)

  1. システムボードに関連付けられた電源ユニット(PSU)を制御回路によって管理する方法であって、
    前記システムボードのスタンバイ電力ポートを前記PSUのスタンバイ電力ポートにルーティングすること、
    前記システムボードの前記スタンバイ電力ポートに対する少なくとも1つの電気パラメータをセンサを使用して監視すること、
    前記少なくとも1つの電気パラメータが基準を満たすと判断すること、および、
    前記少なくとも1つの電気パラメータが前記基準を満たすと判断することに応答して、前記PSUの主電力ポートをイネーブルにし、前記システムボードの前記スタンバイ電力ポートを前記PSUの前記主電力ポートへリルーティングするためのイネーブル信号を送信すること、
    を含む、方法。
  2. 前記少なくとも1つの電気パラメータが前記基準をもはや満たさないと判断すること、および、
    前記少なくとも1つの電気パラメータが前記基準をもはや満たさないと判断することに応答して、前記PSUの前記主電力ポートをディセーブルにし、前記システムボードの前記スタンバイ電力ポートを前記PSUの前記スタンバイ電力ポートへリルーティングするためのディセーブル信号を送信すること、
    をさらに含む、請求項1に記載の方法。
  3. 前記ディセーブル信号を送信することは、前記イネーブル信号を中断することを含む、請求項2に記載の方法。
  4. 前記センサは、前記システムボードの前記スタンバイ電力ポートに流れ込む電流の量に対応する電流信号を生成し、
    前記監視することは、前記電流信号に基づいて、前記少なくとも1つの電気パラメータを算出することを含み、
    前記少なくとも1つの電気パラメータは、電流の測定または電力の測定のうちの少なくとも一方を含む、請求項1から請求項3のいずれか1項に記載の方法。
  5. 前記システムボードの前記スタンバイ電力ポートは、スイッチング回路を介して、前記PSUの前記主電力ポートまたは前記PSUの前記スタンバイ電力ポートのうちの少なくとも一方に選択的に結合され、
    前記ルーティングすることは、前記PSUの前記スタンバイ電力ポートを前記システムボードの前記スタンバイ電力ポートに結合させるように前記スイッチング回路を構成することを含み、
    前記リルーティングすることは、前記PSUの前記主電力ポートを前記システムボードの前記スタンバイ電力ポートに結合させるように前記スイッチング回路を再構成することを含む、請求項1から請求項4のいずれか1項に記載の方法。
  6. システムボードに関連付けられた電源ユニット(PSU)を管理するための制御回路であって、
    前記システムボードのスタンバイ電力ポートを前記PSUのスタンバイ電力ポートまたは前記PSUの主電力ポートのうちの一方に選択的に結合するためのスイッチング回路と、
    前記システムボードの前記スタンバイ電力ポートに流れ込む電流に対応する電流信号を生成するためのセンサと、
    論理回路と、
    を備え、
    前記論理回路は、
    前記スイッチング回路に、前記システムボードの前記スタンバイ電力ポートを前記PSUの前記スタンバイ電力ポートに最初にルーティングさせ、
    前記電流信号に基づいて、前記システムボードの前記スタンバイ電力ポートに対する少なくとも1つの電気パラメータが基準を満たすことを判断し、
    前記少なくとも1つの電気パラメータが前記基準を満たすと判断することに応答して、前記PSUの前記主電力ポートをイネーブルにし、前記スイッチング回路に、前記システムボードの前記スタンバイ電力ポートを前記PSUの前記主電力ポートにルーティングさせるためのイネーブル信号を生成する
    制御回路。
  7. 前記論理回路は、さらに、
    前記少なくとも1つの電気パラメータが前記基準をもはや満たさないことを判断し、
    前記少なくとも1つの電気パラメータが前記基準をもはや満たさないと判断することに応答して、前記PSUの前記主電力ポートをディセーブルにし、前記システムボードの前記スタンバイ電力ポートを前記PSUの前記スタンバイ電力ポートにリルーティングするためのディセーブル信号を送信する
    請求項6に記載の制御回路。
  8. 前記ディセーブル信号を送信することは、前記イネーブル信号を中断することを含む、請求項7に記載の制御回路。
  9. 前記センサは、前記システムボードの前記スタンバイ電力ポートに流れ込む電流の量に対応する電流信号を生成し、
    前記監視することは、前記電流信号に基づいて、前記少なくとも1つの電気パラメータを算出することを含み、
    前記少なくとも1つの電気パラメータは、電流の測定および電力の測定のうちの少なくとも一方を含む、請求項6から請求項8のいずれか1項に記載の制御回路。
  10. 前記システムボードの前記スタンバイ電力ポートは、スイッチング回路を介して、前記PSUの前記主電力ポートまたは前記PSUの前記スタンバイ電力ポートのうちの少なくとも一方に選択的に結合され、
    前記ルーティングすることは、前記PSUの前記スタンバイ電力ポートを前記システムボードの前記スタンバイ電力ポートに結合させるように前記スイッチング回路を構成することを含み、
    前記リルーティングすることは、前記PSUの前記主電力ポートを前記システムボードの前記スタンバイ電力ポートに結合させるように前記スイッチング回路を再構成することを含む、請求項7に記載の制御回路。
JP2017139999A 2017-02-23 2017-07-19 高スタンバイ電力システムのためのスマートな電源管理 Active JP6678929B2 (ja)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US15/440,789 2017-02-23
US15/440,789 US20180239406A1 (en) 2017-02-23 2017-02-23 Smart power supply management for high standby power system background

Publications (2)

Publication Number Publication Date
JP2018136911A true JP2018136911A (ja) 2018-08-30
JP6678929B2 JP6678929B2 (ja) 2020-04-15

Family

ID=59054998

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2017139999A Active JP6678929B2 (ja) 2017-02-23 2017-07-19 高スタンバイ電力システムのためのスマートな電源管理

Country Status (5)

Country Link
US (1) US20180239406A1 (ja)
EP (1) EP3367538B1 (ja)
JP (1) JP6678929B2 (ja)
CN (1) CN108469890B (ja)
TW (1) TWI640147B (ja)

Families Citing this family (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11126250B2 (en) * 2018-10-30 2021-09-21 Dell Products L.P. Method and apparatus for extending power hold-up with power assist unit
US11199894B2 (en) 2018-10-30 2021-12-14 Dell Products L.P. Method and apparatus for providing high bandwidth capacitor circuit in power assist unit
CN109856576A (zh) * 2018-12-09 2019-06-07 北京航天计量测试技术研究所 一种电学参数检定装置综合自检方法
TWI697841B (zh) 2018-12-18 2020-07-01 新唐科技股份有限公司 控制電路及快速設定電源模式的方法
CN110618743A (zh) * 2019-09-12 2019-12-27 苏州浪潮智能科技有限公司 一种基于psu的供电系统
TWI713325B (zh) * 2019-09-17 2020-12-11 宜鼎國際股份有限公司 可遠端控制電子設備的系統及方法
CN111224657A (zh) * 2019-12-25 2020-06-02 曙光信息产业(北京)有限公司 一种计算机usb端口的电源切换电路
TWI828363B (zh) * 2022-10-12 2024-01-01 海韻電子工業股份有限公司 具有輸出埠狀態監控模組的電源供應器

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2006173005A (ja) * 2004-12-17 2006-06-29 Nec Personal Products Co Ltd 電子機器、電子機器システム、燃料電池パックの出力電力制御方法およびプログラム
JP2009055686A (ja) * 2007-08-24 2009-03-12 Fujitsu Ltd 電源システム
WO2014209338A1 (en) * 2013-06-28 2014-12-31 Hewlett-Packard Development Company, L.P. Interruption of output power and auxiliary power
JP2015126375A (ja) * 2013-12-26 2015-07-06 ラピスセミコンダクタ株式会社 電源装置、電源装置の制御方法、及び電源装置を含む通信装置
JP2016053789A (ja) * 2014-09-03 2016-04-14 ルネサスエレクトロニクス株式会社 半導体装置

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI252968B (en) * 2004-12-29 2006-04-11 Delta Electronics Inc Power supply device and single photo-coupler control circuit thereof
CN101403945B (zh) * 2008-11-03 2010-10-27 成都市华为赛门铁克科技有限公司 存储系统及其节能方法
TWI390395B (zh) * 2008-11-27 2013-03-21 Inventec Corp 電腦系統
TWI376592B (en) * 2009-02-27 2012-11-11 Inventec Corp Computer system
CN102136791A (zh) * 2010-01-22 2011-07-27 环旭电子股份有限公司 电源控制电路
TWI446155B (zh) * 2010-08-04 2014-07-21 Acbel Polytech Inc Can automatically switch the standby power supply power supply path
JP5997700B2 (ja) * 2011-09-29 2016-09-28 レノボ・エンタープライズ・ソリューションズ(シンガポール)プライベート・リミテッド 電源装置とその制御方法
KR101514520B1 (ko) 2013-06-26 2015-05-04 삼성전기주식회사 전원 공급 장치
US20150277530A1 (en) * 2014-03-28 2015-10-01 Intel Corporation Dynamic power supply unit rail switching
US9766675B2 (en) * 2015-12-04 2017-09-19 Intel Corporation Methods and apparatuses to provide power in idle states

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2006173005A (ja) * 2004-12-17 2006-06-29 Nec Personal Products Co Ltd 電子機器、電子機器システム、燃料電池パックの出力電力制御方法およびプログラム
JP2009055686A (ja) * 2007-08-24 2009-03-12 Fujitsu Ltd 電源システム
WO2014209338A1 (en) * 2013-06-28 2014-12-31 Hewlett-Packard Development Company, L.P. Interruption of output power and auxiliary power
JP2015126375A (ja) * 2013-12-26 2015-07-06 ラピスセミコンダクタ株式会社 電源装置、電源装置の制御方法、及び電源装置を含む通信装置
JP2016053789A (ja) * 2014-09-03 2016-04-14 ルネサスエレクトロニクス株式会社 半導体装置

Also Published As

Publication number Publication date
EP3367538B1 (en) 2021-10-20
CN108469890B (zh) 2020-10-27
JP6678929B2 (ja) 2020-04-15
CN108469890A (zh) 2018-08-31
EP3367538A1 (en) 2018-08-29
US20180239406A1 (en) 2018-08-23
TW201832449A (zh) 2018-09-01
TWI640147B (zh) 2018-11-01

Similar Documents

Publication Publication Date Title
JP6678929B2 (ja) 高スタンバイ電力システムのためのスマートな電源管理
JP6323821B2 (ja) サーバラック電力管理
EP3242218B1 (en) Dynamic pcie switch reconfiguration mechanism
CN107526665B (zh) 机箱管理系统及机箱管理方法
US9804937B2 (en) Backup backplane management control in a server rack system
US10587935B2 (en) System and method for automatically determining server rack weight
US20170090896A1 (en) Automatic system software installation on boot
US9936605B2 (en) Controlling air flow in a server rack
EP3349118B1 (en) Bus hang detection and find out
JP2016058071A (ja) Bios性能プロファイルを自動的に設定するシステムおよび方法
US11086390B2 (en) Method and apparatus for improving power management by controlling a system input current in a power supply unit
TW202026805A (zh) 提供峰值優化電力供應單元的方法與裝置
US10489328B2 (en) Universal sleds server architecture
CN112631414A (zh) 一种风扇的控制方法、系统及介质
TWI547060B (zh) 功率系統及有關所述功率系統的非暫時性機器可讀取儲存媒體和方法
US9794120B2 (en) Managing network configurations in a server system
TWI805855B (zh) 電力輔助之資訊處理系統、電力輔助單元及用以調節至資訊處理系統之負載的電力之方法

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20170719

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20180904

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20181130

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20190416

A601 Written request for extension of time

Free format text: JAPANESE INTERMEDIATE CODE: A601

Effective date: 20190709

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20190911

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20200218

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20200227

R150 Certificate of patent or registration of utility model

Ref document number: 6678929

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250