JP2018129968A5 - - Google Patents

Download PDF

Info

Publication number
JP2018129968A5
JP2018129968A5 JP2017022736A JP2017022736A JP2018129968A5 JP 2018129968 A5 JP2018129968 A5 JP 2018129968A5 JP 2017022736 A JP2017022736 A JP 2017022736A JP 2017022736 A JP2017022736 A JP 2017022736A JP 2018129968 A5 JP2018129968 A5 JP 2018129968A5
Authority
JP
Japan
Prior art keywords
command value
gate
inverter unit
output
current
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2017022736A
Other languages
English (en)
Other versions
JP6834557B2 (ja
JP2018129968A (ja
Filing date
Publication date
Application filed filed Critical
Priority to JP2017022736A priority Critical patent/JP6834557B2/ja
Priority claimed from JP2017022736A external-priority patent/JP6834557B2/ja
Publication of JP2018129968A publication Critical patent/JP2018129968A/ja
Priority to JP2020160599A priority patent/JP6965976B2/ja
Publication of JP2018129968A5 publication Critical patent/JP2018129968A5/ja
Application granted granted Critical
Publication of JP6834557B2 publication Critical patent/JP6834557B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Claims (5)

  1. 直流電圧源にインバータユニットを2つ以上並列接続した電力変換回路における横流電流を抑制する横流電流抑制制御装置であって、
    前記インバータユニットは、順次直列接続された第1〜第4のスイッチングデバイスと、第1,第2スイッチングデバイスの共通接続点と第3,第4スイッチングデバイスの共通接続点との間に介挿されたフライングキャパシタと、を有し、
    前記横流電流抑制制御装置は、
    固定値の立ち上がりのゲート遅延指令値をPWM変調器とFC電圧制御器によって生成された前記第1,第4スイッチングデバイスをON/OFFする第1ゲート指令値に付加する第1立ち上がり遅延付加器と、固定値の立ち上がりのゲート遅延指令値をPWM変調器とFC電圧制御器によって生成された前記第2,第3スイッチングデバイスをON/OFFする第2ゲート指令値に付加する第2立ち上がり遅延付加器と、固定値の立ち下がりのゲート遅延指令値を前記第1ゲート指令値に付加する第1立ち下がり遅延付加器と、固定値の立ち下がりのゲート遅延指令値を前記第2ゲート指令値に付加する第2立ち下がり遅延付加器と、を第1インバータユニットに設け、
    インバータユニット出力電流指令値に横流電流指令値を加算した値から自らのインバータユニット出力電流検出値を減算した値を横流電流としてゲインを乗算する比例アンプと、前記横流電流を入力し前記第1ゲート指令値が0から1に変化した後、かつ、前記インバータユニット出力電流指令値の符号が正の時に動作する第1積分アンプと、前記横流電流を入力し前記第1ゲート指令値が0から1に変化した後、かつ、前記インバータユニット出力電流指令値の符号が負の時に動作する第2積分アンプと、前記横流電流を入力し前記第1ゲート指令値が1から0に変化した後、かつ、前記インバータユニット出力電流指令値の符号が正の時に動作する第3積分アンプと、前記横流電流を入力し前記第1ゲート指令値が1から0に変化した後、かつ、前記インバータユニット出力電流指令値の符号が負の時に動作する第4積分アンプと、前記横流電流を入力し前記第2ゲート指令値が0から1に変化した後、かつ、前記インバータユニット出力電流指令値の符号が正の時に動作する第5積分アンプと、前記横流電流を入力し前記第2ゲート指令値が0から1に変化した後、かつ、前記インバータユニット出力電流指令値の符号が負の時に動作する第6積分アンプと、前記横流電流を入力し前記第2ゲート指令値が1から0に変化した後、かつ、前記インバータユニット出力電流指令値の符号が正の時に動作する第7積分アンプと、前記横流電流を入力し前記第2ゲート指令値が1から0に変化した後、かつ、前記インバータユニット出力電流指令値の符号が負の時に動作する第8積分アンプと、を有し、前記インバータユニット出力電流指令値の符号が正の時前記比例アンプの出力と前記第1積分アンプの出力とを加算して−1を乗算した値を第1立ち上がりのゲート遅延指令値とし、前記インバータユニット出力電流指令値の符号が負の時前記比例アンプの出力と前記第2積分アンプの出力とを加算して−1を乗算した値を第1立ち上がりのゲート遅延指令値とし、前記インバータユニット出力電流指令値の符号が正の時前記比例アンプの出力と前記第3積分アンプの出力とを加算した値を第2立ち上がりのゲート遅延指令値とし、前記インバータユニット出力電流指令値の符号が負の時前記比例アンプの出力と前記第4積分アンプの出力とを加算した値を第2立ち上がりのゲート遅延指令値とし、前記インバータユニット出力電流指令値の符号が正の時前記比例アンプの出力と前記第5積分アンプの出力とを加算して−1を乗算した値を第1立ち下がりのゲート遅延指令値とし、前記インバータユニット出力電流指令値の符号が負の時前記比例アンプの出力と前記第6積分アンプの出力とを加算して−1を乗算した値を第1立ち下がりのゲート遅延指令値とし、前記インバータユニット出力電流指令値の符号が正の時前記比例アンプの出力と前記第7積分アンプの出力とを加算した値を第2立ち下がりのゲート遅延指令値とし、前記インバータユニット出力電流指令値の符号が負の時前記比例アンプの出力と前記第8積分アンプの出力とを加算した値を第2立ち下がりのゲート遅延指令値として出力するゲート遅延指令値演算部と、前記第1立ち上がりのゲート遅延指令値を前記第1ゲート指令値に付加する第3立ち上がり遅延付加器と、前記第2立ち上がりのゲート遅延指令値を前記第2ゲート指令値に付加する第4立ち上がり遅延付加器と、前記第1立ち下がりのゲート遅延指令値を前記第1ゲート指令値に付加する第3立ち下がり遅延付加器と、前記第2立ち下がりのゲート遅延指令値を前記第2ゲート指令値に付加する第4立ち下がり遅延付加器と、を第2〜第N(N=2以上の整数)インバータユニットにそれぞれ設けたことを特徴とする横流電流抑制制御装置。
  2. 前記インバータユニット出力電流指令値の絶対値がしきい値以下のとき、前記第1〜第8積分アンプの更新を停止させることを特徴とする請求項1記載の横流電流抑制制御装置。
  3. 前記インバータユニット出力電流指令値は、全インバータユニットの出力電流検出値の合計値を前記インバータユニットの台数で除算した値とすることを特徴とする請求項1または2記載の横流電流抑制制御装置。
  4. 前記インバータユニット出力電流指令値は、第1インバータユニットの出力電流検出値とすることを特徴とする請求項1または2記載の横流電流抑制制御装置。
  5. 全てのインバータユニットにおいて、横流電流指令値=0とすることを特徴とする請求項1〜4のうち何れかに記載の横流電流抑制制御装置。
JP2017022736A 2017-02-10 2017-02-10 横流電流抑制制御装置 Active JP6834557B2 (ja)

Priority Applications (2)

Application Number Priority Date Filing Date Title
JP2017022736A JP6834557B2 (ja) 2017-02-10 2017-02-10 横流電流抑制制御装置
JP2020160599A JP6965976B2 (ja) 2017-02-10 2020-09-25 横流電流抑制制御装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2017022736A JP6834557B2 (ja) 2017-02-10 2017-02-10 横流電流抑制制御装置

Related Child Applications (1)

Application Number Title Priority Date Filing Date
JP2020160599A Division JP6965976B2 (ja) 2017-02-10 2020-09-25 横流電流抑制制御装置

Publications (3)

Publication Number Publication Date
JP2018129968A JP2018129968A (ja) 2018-08-16
JP2018129968A5 true JP2018129968A5 (ja) 2020-11-12
JP6834557B2 JP6834557B2 (ja) 2021-02-24

Family

ID=63173356

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2017022736A Active JP6834557B2 (ja) 2017-02-10 2017-02-10 横流電流抑制制御装置

Country Status (1)

Country Link
JP (1) JP6834557B2 (ja)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP7108932B2 (ja) * 2018-11-30 2022-07-29 パナソニックIpマネジメント株式会社 電力変換装置、制御方法、及びプログラム
JP6690750B1 (ja) 2019-03-19 2020-04-28 株式会社明電舎 Fc型3レベル電力変換装置
JP7120101B2 (ja) * 2019-03-20 2022-08-17 株式会社明電舎 Fc型3レベル電力変換装置
JP7306249B2 (ja) * 2019-12-10 2023-07-11 株式会社明電舎 マルチレベル電力変換器の制御装置
JP7367604B2 (ja) * 2020-05-11 2023-10-24 株式会社明電舎 電力変換装置

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP1427094A3 (de) * 2002-12-06 2006-01-25 Loher GmbH Verfahren zum Betrieb mehrerer parallelgeschalteter Pulswechselrichter
CN2901688Y (zh) * 2006-05-25 2007-05-16 山东新风光电子科技发展有限公司 一种电流源的逆变电路
JP2008092651A (ja) * 2006-09-29 2008-04-17 Mitsubishi Electric Corp 電力変換装置および電力変換システム
JP5891940B2 (ja) * 2012-05-17 2016-03-23 富士電機株式会社 3レベルユニットインバータ
MY178547A (en) * 2013-02-06 2020-10-15 Meidensha Electric Mfg Co Ltd Cross-current suppression control device for power conversion circuit

Similar Documents

Publication Publication Date Title
JP2018129968A5 (ja)
JP6123900B2 (ja) インバータ装置
TW201613247A (en) Power converter, control device, and power converter control method
JP2013220012A5 (ja)
EP3018815A3 (en) Control method and control device a plurality of inverters connected in parallel
JP2014166135A5 (ja)
JP2017163826A5 (ja)
EP2945267A3 (en) Multi-phase interleaved converter and control method thereof
JP2011152023A5 (ja)
SG11201901637VA (en) Inverter control apparatus and motor drive system
JP2015500624A5 (ja)
JP2017184365A5 (ja)
JP2015089126A5 (ja)
WO2014062769A3 (en) Use of cooling fan in adjustable speed drives
JP2012019640A5 (ja)
EP2753147A3 (en) Induction heat cooking apparatus
JP2015042044A5 (ja)
MX2015017083A (es) Dispositivo inversor de siete niveles.
EP3035510A3 (en) Method and device for modulating a five-level inverter, and photovoltaic system
JP2018068019A5 (ja)
WO2015025121A3 (en) Power conversion apparatus
EP2933915A3 (en) Controller for grid tied inverter system
WO2015157285A3 (en) Input current distortion for minimization of bulk capacitor
JP2016528690A5 (ja)
MX2016015975A (es) Metodo y sistema de conversion de energia.