JP2018014129A5 - - Google Patents
Download PDFInfo
- Publication number
- JP2018014129A5 JP2018014129A5 JP2017176250A JP2017176250A JP2018014129A5 JP 2018014129 A5 JP2018014129 A5 JP 2018014129A5 JP 2017176250 A JP2017176250 A JP 2017176250A JP 2017176250 A JP2017176250 A JP 2017176250A JP 2018014129 A5 JP2018014129 A5 JP 2018014129A5
- Authority
- JP
- Japan
- Prior art keywords
- write data
- storage space
- logical storage
- cache memory
- address
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 238000007906 compression Methods 0.000 claims 25
- 230000000875 corresponding Effects 0.000 claims 16
- 238000003672 processing method Methods 0.000 claims 4
- 238000000034 method Methods 0.000 claims 1
Claims (9)
- プロセッサと、キャッシュメモリと、記憶デバイスとを備え、外部デバイスに接続されるストレージ装置において、
前記キャッシュメモリへの入出力を管理する圧縮コントローラと、を備え、
前記プロセッサは、外部デバイスに認識される第1の仮想ボリュームと、前記記憶デバイスに対応する第2の仮想ボリュームと、を作成し、
前記圧縮コントローラは、第1の仮想ボリュームに対応する第1の論理記憶空間と、前記第2の仮想ボリュームに対応する第2の論理記憶空間と、を作成し、
前記第1の仮想ボリュームに、前記外部デバイスから圧縮前ライトデータのライト要求を受信した場合に、
前記プロセッサは、前記圧縮コントローラに、前記圧縮前ライトデータと、当該ライトデータにかかる前記第1の仮想ボリュームに対応する第1の論理記憶空間のアドレスと、前記第2の論理記憶空間のアドレスと、を対応付け、
前記圧縮コントローラは、受信した前記圧縮前ライトデータを圧縮して圧縮済ライトデータを前記キャッシュメモリに格納するとともに、前記格納した圧縮済ライトデータと、前記第1の論理記憶空間のアドレス及び前記第2の論理記憶空間のアドレスとを対応付ける
ことを特徴とするストレージ装置。 - 請求項1記載のストレージ装置において、
前記圧縮コントローラは、前記キャッシュメモリに格納した圧縮済ライトデータを、圧縮状態と伸長状態とを選択して読み出し可能なことを特徴とするストレージ装置。 - 請求項2記載のストレージ装置において、
前記圧縮コントローラは、
前記第1の論理記憶空間のアドレスとともにリード要求を受信した場合には、前記キャッシュメモリに格納された圧縮済データを伸長して前記プロセッサに送信し、
前記第2の論理記憶空間のアドレスとともにリード要求を受信した場合には、前記キャッシュメモリに格納された圧縮済データを圧縮状態で前記プロセッサに送信する
ことを特徴とするストレージ装置。 - 請求項2記載のストレージ装置において、
前記プロセッサは、前記キャッシュメモリに格納した圧縮済ライトデータを読み出して、前記記憶デバイスに格納することを特徴とするストレージ装置。 - 請求項1記載のストレージ装置において、
前記圧縮コントローラは、前記圧縮済ライトデータに基づいて、パリティを生成し、前記圧縮済ライトデータとともに前記キャッシュメモリに格納することを特徴とするストレージ装置。 - 請求項1記載のストレージ装置において、
前記第1の仮想ボリュームに、前記外部デバイスから圧縮前ライトデータのライト要求を受信した場合に、
前記プロセッサは、
前記キャッシュ装置に、前記圧縮前ライトデータと、当該ライトデータにかかる前記第1の仮想ボリュームに対応する第1の論理記憶空間のアドレスと、を送信するとともに、前記外部デバイスに、前記ライト要求にかかる処理を完了した通知を送信し、
前記キャッシュメモリに格納された圧縮済みライトデータが所定量以上になった場合に、前記第1の論理記憶空間のアドレスに対応する前記第2の論理記憶空間のアドレスを決定して前記キャッシュ装置に送信し、前記キャッシュメモリに格納した圧縮済ライトデータを読み出して、前記記憶デバイスに格納する
ことを特徴とするストレージ装置。 - プロセッサと、キャッシュメモリと、を備え、第1のデバイス及び第2のデバイスに接続される情報処理装置において、
前記キャッシュメモリへの入出力を管理するコントローラと、を備え、
前記圧縮コントローラは、第1のデバイスに対応する第1の論理記憶空間と、前記第2のデバイスに対応する第2の論理記憶空間と、を作成し、
前記第1の論理記憶空間に、前記外部デバイスから圧縮前ライトデータを受信した場合に、
前記プロセッサは、前記圧縮コントローラに、前記圧縮前ライトデータと、当該ライトデータにかかる前記第1の仮想ボリュームに対応する第1の論理記憶空間のアドレスと、前記第2の論理記憶空間のアドレスと、を対応付け、
前記圧縮コントローラは、受信した前記圧縮前ライトデータを圧縮して圧縮済ライトデータを前記キャッシュメモリに格納するとともに、前記格納した圧縮済ライトデータと、前記第1の論理記憶空間のアドレス及び前記第2の論理記憶空間のアドレスとを対応付ける
ことを特徴とする情報処理装置。 - プロセッサと、キャッシュメモリと、記憶デバイスとを備え、外部デバイスに接続されるストレージ装置における処理方法において、
前記ストレージ装置は、前記キャッシュメモリへの入出力を管理する圧縮コントローラと、を備え、
前記プロセッサは、外部デバイスに認識される第1の仮想ボリュームと、前記記憶デバイスに対応する第2の仮想ボリュームと、を作成し、
前記圧縮コントローラは、第1の仮想ボリュームに対応する第1の論理記憶空間と、前記第2の仮想ボリュームに対応する第2の論理記憶空間と、を作成し、
前記第1の仮想ボリュームに、前記外部デバイスから圧縮前ライトデータのライト要求を受信した場合に、
前記プロセッサは、前記圧縮コントローラに、前記圧縮前ライトデータと、当該ライトデータにかかる前記第1の仮想ボリュームに対応する第1の論理記憶空間のアドレスと、前記第2の論理記憶空間のアドレスと、を対応付け、
前記圧縮コントローラは、受信した前記圧縮前ライトデータを圧縮して圧縮済ライトデータを前記キャッシュメモリに格納するとともに、前記格納した圧縮済ライトデータと、前記第1の論理記憶空間のアドレス及び前記第2の論理記憶空間のアドレスとを対応付ける
ことを特徴とするストレージ装置における処理方法。 - プロセッサと、キャッシュメモリと、を備え、第1のデバイス及び第2のデバイスに接続される情報処理装置における処理方法において、
前記情報処理装置は、キャッシュメモリへの入出力を管理する圧縮コントローラと、を備え、
前記圧縮コントローラは、第1のデバイスに対応する第1の論理記憶空間と、前記第2のデバイスに対応する第2の論理記憶空間と、を作成し、
前記第1の論理記憶空間に、前記第1のデバイスから圧縮前ライトデータを受信した場合に、
前記プロセッサは、前記圧縮コントローラに、前記圧縮前ライトデータと、当該ライトデータにかかる前記第1の仮想ボリュームに対応する第1の論理記憶空間のアドレスと、前記第2の論理記憶空間のアドレスと、を対応付け、
前記圧縮コントローラは、受信した前記圧縮前ライトデータを圧縮して圧縮済ライトデータを前記キャッシュメモリに格納するとともに、前記格納した圧縮済ライトデータと、前記第1の論理記憶空間のアドレス及び前記第2の論理記憶空間のアドレスとを対応付ける
ことを特徴とする情報処理装置における処理方法。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2017176250A JP6429963B2 (ja) | 2017-09-14 | 2017-09-14 | ストレージ装置及びストレージ装置の制御方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2017176250A JP6429963B2 (ja) | 2017-09-14 | 2017-09-14 | ストレージ装置及びストレージ装置の制御方法 |
Related Parent Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2015552252A Division JP6212137B2 (ja) | 2013-12-12 | 2013-12-12 | ストレージ装置及びストレージ装置の制御方法 |
Publications (3)
Publication Number | Publication Date |
---|---|
JP2018014129A JP2018014129A (ja) | 2018-01-25 |
JP2018014129A5 true JP2018014129A5 (ja) | 2018-04-12 |
JP6429963B2 JP6429963B2 (ja) | 2018-11-28 |
Family
ID=61020183
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2017176250A Active JP6429963B2 (ja) | 2017-09-14 | 2017-09-14 | ストレージ装置及びストレージ装置の制御方法 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP6429963B2 (ja) |
Families Citing this family (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2020071583A (ja) * | 2018-10-30 | 2020-05-07 | 株式会社日立製作所 | データ管理装置、データ管理方法、及びデータ管理プログラム |
JP2020080130A (ja) * | 2018-11-14 | 2020-05-28 | 株式会社日立製作所 | ボリューム管理装置、ボリューム管理方法、及びボリューム管理プログラム |
JP2020086477A (ja) * | 2018-11-15 | 2020-06-04 | 株式会社日立製作所 | 大規模ストレージシステム及び大規模ストレージシステムにおけるデータ配置方法 |
KR20200099882A (ko) * | 2019-02-15 | 2020-08-25 | 에스케이하이닉스 주식회사 | 메모리 컨트롤러 및 그 동작 방법 |
US11074188B2 (en) * | 2019-02-18 | 2021-07-27 | Intel Corporation | Method and apparatus to efficiently track locations of dirty cache lines in a cache in a two-level main memory |
CN111198828B (zh) * | 2019-12-25 | 2024-07-26 | 晶晨半导体(深圳)有限公司 | 多存储介质并存的配置方法、装置和系统 |
JP7121079B2 (ja) * | 2020-07-31 | 2022-08-17 | 株式会社日立製作所 | ストレージシステム及びストレージシステムにおけるデータ複製方法 |
JP7474217B2 (ja) | 2020-11-25 | 2024-04-24 | 株式会社日立製作所 | ストレージシステム及びストレージシステムの制御方法 |
JP7566674B2 (ja) | 2021-03-18 | 2024-10-15 | キオクシア株式会社 | メモリシステム、方法及びデータ処理システム |
JP7411616B2 (ja) * | 2021-11-02 | 2024-01-11 | 株式会社日立製作所 | ストレージシステム及びその制御方法 |
Family Cites Families (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP3426385B2 (ja) * | 1995-03-09 | 2003-07-14 | 富士通株式会社 | ディスク制御装置 |
JP4220726B2 (ja) * | 2002-06-05 | 2009-02-04 | 株式会社日立製作所 | 外部記憶装置システム及び記憶制御装置 |
JP4757038B2 (ja) * | 2006-01-25 | 2011-08-24 | 株式会社日立製作所 | ストレージシステム及び記憶制御装置 |
JP5112003B2 (ja) * | 2007-10-19 | 2013-01-09 | 株式会社日立製作所 | ストレージ装置及びこれを用いたデータ格納方法 |
EP2737391A1 (en) * | 2011-12-08 | 2014-06-04 | Hitachi, Ltd. | Remote copy system and remote copy control method |
US8843716B2 (en) * | 2012-04-24 | 2014-09-23 | Hitachi, Ltd. | Computer system, storage apparatus and data transfer method |
-
2017
- 2017-09-14 JP JP2017176250A patent/JP6429963B2/ja active Active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP2018014129A5 (ja) | ||
JP6316974B2 (ja) | フラッシュメモリ圧縮 | |
TWI596603B (zh) | 用於快取壓縮資料之設備、系統及方法 | |
TWI439858B (zh) | 二階層系統主記憶體 | |
TWI548990B (zh) | 記憶體儲存裝置及其還原方法與記憶體控制器 | |
KR20170094135A (ko) | 호스트와 저장 디바이스 사이의 레이턴시를 감소시키기 위한 장치 및 방법 | |
US20160092361A1 (en) | Caching technologies employing data compression | |
WO2023040200A1 (zh) | 一种数据重删方法、系统、存储介质及设备 | |
JP6818666B2 (ja) | メモリシステム | |
US11579775B2 (en) | Storage system and method of operating the same | |
US9377961B2 (en) | System and method for calculating data compression ratio without writing data to media | |
TW201843590A (zh) | 資料儲存裝置以及其操作方法 | |
US9990298B2 (en) | System and method for caching solid state device read request results | |
CN107548491B (zh) | 用于管理存储器的设备和方法以及存储介质 | |
US20170068452A1 (en) | Data operating method, device, and system | |
KR20180048938A (ko) | 하드웨어-가속화된 스토리지 압축 | |
KR20190052366A (ko) | 컨트롤러 및 컨트롤러의 동작방법 | |
JP2017519294A5 (ja) | ||
US9971549B2 (en) | Method of operating a memory device | |
US20160078051A1 (en) | Data pattern detecting device, semiconductor device including the same, and operating method thereof | |
JP2015036981A5 (ja) | ||
US9444490B2 (en) | Method of operating data compression circuit and devices to perform the same | |
JP2017098918A5 (ja) | ||
TW201734748A (zh) | 資料儲存裝置、記憶體控制器及其操作方法 | |
CN112148626A (zh) | 压缩数据的存储方法及其存储设备 |