JP2017539003A - メモリアクセスユニット - Google Patents
メモリアクセスユニット Download PDFInfo
- Publication number
- JP2017539003A JP2017539003A JP2017524011A JP2017524011A JP2017539003A JP 2017539003 A JP2017539003 A JP 2017539003A JP 2017524011 A JP2017524011 A JP 2017524011A JP 2017524011 A JP2017524011 A JP 2017524011A JP 2017539003 A JP2017539003 A JP 2017539003A
- Authority
- JP
- Japan
- Prior art keywords
- sample
- memory
- address
- bus
- memory access
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 230000015654 memory Effects 0.000 title claims abstract description 217
- 238000003860 storage Methods 0.000 description 41
- 238000000034 method Methods 0.000 description 20
- 238000010586 diagram Methods 0.000 description 12
- 230000014759 maintenance of location Effects 0.000 description 8
- 238000004364 calculation method Methods 0.000 description 5
- 238000004590 computer program Methods 0.000 description 2
- 238000001514 detection method Methods 0.000 description 2
- 230000009191 jumping Effects 0.000 description 2
- 230000004044 response Effects 0.000 description 2
- 241001522296 Erithacus rubecula Species 0.000 description 1
- 230000006978 adaptation Effects 0.000 description 1
- 230000003044 adaptive effect Effects 0.000 description 1
- 230000002457 bidirectional effect Effects 0.000 description 1
- 230000009172 bursting Effects 0.000 description 1
- 238000002485 combustion reaction Methods 0.000 description 1
- 230000006835 compression Effects 0.000 description 1
- 238000007906 compression Methods 0.000 description 1
- 230000001419 dependent effect Effects 0.000 description 1
- 238000001914 filtration Methods 0.000 description 1
- 230000008521 reorganization Effects 0.000 description 1
- 230000017105 transposition Effects 0.000 description 1
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F12/00—Accessing, addressing or allocating within memory systems or architectures
- G06F12/02—Addressing or allocation; Relocation
- G06F12/0207—Addressing or allocation; Relocation with multidimensional access, e.g. row/column, matrix
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01S—RADIO DIRECTION-FINDING; RADIO NAVIGATION; DETERMINING DISTANCE OR VELOCITY BY USE OF RADIO WAVES; LOCATING OR PRESENCE-DETECTING BY USE OF THE REFLECTION OR RERADIATION OF RADIO WAVES; ANALOGOUS ARRANGEMENTS USING OTHER WAVES
- G01S13/00—Systems using the reflection or reradiation of radio waves, e.g. radar systems; Analogous systems using reflection or reradiation of waves whose nature or wavelength is irrelevant or unspecified
- G01S13/02—Systems using reflection of radio waves, e.g. primary radar systems; Analogous systems
- G01S13/06—Systems determining position data of a target
- G01S13/08—Systems for measuring distance only
- G01S13/10—Systems for measuring distance only using transmission of interrupted, pulse modulated waves
- G01S13/26—Systems for measuring distance only using transmission of interrupted, pulse modulated waves wherein the transmitted pulses use a frequency- or phase-modulated carrier wave
- G01S13/28—Systems for measuring distance only using transmission of interrupted, pulse modulated waves wherein the transmitted pulses use a frequency- or phase-modulated carrier wave with time compression of received pulses
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01S—RADIO DIRECTION-FINDING; RADIO NAVIGATION; DETERMINING DISTANCE OR VELOCITY BY USE OF RADIO WAVES; LOCATING OR PRESENCE-DETECTING BY USE OF THE REFLECTION OR RERADIATION OF RADIO WAVES; ANALOGOUS ARRANGEMENTS USING OTHER WAVES
- G01S13/00—Systems using the reflection or reradiation of radio waves, e.g. radar systems; Analogous systems using reflection or reradiation of waves whose nature or wavelength is irrelevant or unspecified
- G01S13/02—Systems using reflection of radio waves, e.g. primary radar systems; Analogous systems
- G01S13/50—Systems of measurement based on relative movement of target
- G01S13/52—Discriminating between fixed and moving objects or between objects moving at different speeds
- G01S13/522—Discriminating between fixed and moving objects or between objects moving at different speeds using transmissions of interrupted pulse modulated waves
- G01S13/524—Discriminating between fixed and moving objects or between objects moving at different speeds using transmissions of interrupted pulse modulated waves based upon the phase or frequency shift resulting from movement of objects, with reference to the transmitted signals, e.g. coherent MTi
- G01S13/5246—Discriminating between fixed and moving objects or between objects moving at different speeds using transmissions of interrupted pulse modulated waves based upon the phase or frequency shift resulting from movement of objects, with reference to the transmitted signals, e.g. coherent MTi post processors for coherent MTI discriminators, e.g. residue cancellers, CFAR after Doppler filters
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01S—RADIO DIRECTION-FINDING; RADIO NAVIGATION; DETERMINING DISTANCE OR VELOCITY BY USE OF RADIO WAVES; LOCATING OR PRESENCE-DETECTING BY USE OF THE REFLECTION OR RERADIATION OF RADIO WAVES; ANALOGOUS ARRANGEMENTS USING OTHER WAVES
- G01S13/00—Systems using the reflection or reradiation of radio waves, e.g. radar systems; Analogous systems using reflection or reradiation of waves whose nature or wavelength is irrelevant or unspecified
- G01S13/87—Combinations of radar systems, e.g. primary radar and secondary radar
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F12/00—Accessing, addressing or allocating within memory systems or architectures
- G06F12/02—Addressing or allocation; Relocation
- G06F12/06—Addressing a physical block of locations, e.g. base addressing, module addressing, memory dedication
- G06F12/0607—Interleaved addressing
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/14—Handling requests for interconnection or transfer
- G06F13/16—Handling requests for interconnection or transfer for access to memory bus
- G06F13/1605—Handling requests for interconnection or transfer for access to memory bus based on arbitration
- G06F13/1647—Handling requests for interconnection or transfer for access to memory bus based on arbitration with interleaved bank access
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01S—RADIO DIRECTION-FINDING; RADIO NAVIGATION; DETERMINING DISTANCE OR VELOCITY BY USE OF RADIO WAVES; LOCATING OR PRESENCE-DETECTING BY USE OF THE REFLECTION OR RERADIATION OF RADIO WAVES; ANALOGOUS ARRANGEMENTS USING OTHER WAVES
- G01S13/00—Systems using the reflection or reradiation of radio waves, e.g. radar systems; Analogous systems using reflection or reradiation of waves whose nature or wavelength is irrelevant or unspecified
- G01S13/02—Systems using reflection of radio waves, e.g. primary radar systems; Analogous systems
- G01S13/50—Systems of measurement based on relative movement of target
- G01S13/52—Discriminating between fixed and moving objects or between objects moving at different speeds
- G01S13/522—Discriminating between fixed and moving objects or between objects moving at different speeds using transmissions of interrupted pulse modulated waves
- G01S13/524—Discriminating between fixed and moving objects or between objects moving at different speeds using transmissions of interrupted pulse modulated waves based upon the phase or frequency shift resulting from movement of objects, with reference to the transmitted signals, e.g. coherent MTi
- G01S13/53—Discriminating between fixed and moving objects or between objects moving at different speeds using transmissions of interrupted pulse modulated waves based upon the phase or frequency shift resulting from movement of objects, with reference to the transmitted signals, e.g. coherent MTi performing filtering on a single spectral line and associated with one or more range gates with a phase detector or a frequency mixer to extract the Doppler information, e.g. pulse Doppler radar
-
- G—PHYSICS
- G01—MEASURING; TESTING
- G01S—RADIO DIRECTION-FINDING; RADIO NAVIGATION; DETERMINING DISTANCE OR VELOCITY BY USE OF RADIO WAVES; LOCATING OR PRESENCE-DETECTING BY USE OF THE REFLECTION OR RERADIATION OF RADIO WAVES; ANALOGOUS ARRANGEMENTS USING OTHER WAVES
- G01S13/00—Systems using the reflection or reradiation of radio waves, e.g. radar systems; Analogous systems using reflection or reradiation of waves whose nature or wavelength is irrelevant or unspecified
- G01S13/88—Radar or analogous systems specially adapted for specific applications
- G01S13/93—Radar or analogous systems specially adapted for specific applications for anti-collision purposes
- G01S13/931—Radar or analogous systems specially adapted for specific applications for anti-collision purposes of land vehicles
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F2212/00—Indexing scheme relating to accessing, addressing or allocation within memory systems or architectures
- G06F2212/10—Providing a specific technical effect
- G06F2212/1016—Performance improvement
Landscapes
- Engineering & Computer Science (AREA)
- Radar, Positioning & Navigation (AREA)
- Remote Sensing (AREA)
- Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- General Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Mathematical Physics (AREA)
- Complex Calculations (AREA)
- Memory System (AREA)
- Image Processing (AREA)
- Radar Systems Or Details Thereof (AREA)
Abstract
Description
本発明は、メモリアクセスユニットに、および1つ以上のメモリアクセスユニットを含むメモリコントローラに関する。
電動車両には、危険な状況を検出するためのさまざまな形態のセンサが装備されつつある。これらのセンサは、多次元の大量のデータを生成する。理想的には、サンプルがメモリに連続して記憶されて、ハードウェアアクセラレータがそれらを効率的に処理するのを可能にすべきである。しかし、1つより多くの次元でサンプルを処理することが必要である場合が多い。
本発明は、固定サイズのデータワード(本明細書では「サンプル」と称する)の転送を取扱うためのメモリアクセスユニットを提供することに努める。
各アドレス計算機は、各次元における直線的に増加するワードアドレス、サンプルデータ幅およびサンプルの数に依存してそれぞれのアドレスを計算するように構成されてもよい。
メモリアクセスユニットは、データバスとk*m個のメモリとの間のd次元アレイのサンプルの転送を取扱うのに好適であり得、k*m個のメモリはm個のデータバスによって共有される。
以下の説明では、特に規定のない限り、すべての定数、変数およびレジスタは整数型である。
図1は、本発明を理解するのに有用なメモリシステム1の概略ブロック図である。
図6は、本発明に従う再構成可能な多次元アクセス可能なメモリシステム21の概略ブロック図である。
レーダ信号処理における三次元アクセスのためのアドレス復号化方式の例を以下に説明する。しかし、任意の好適なアドレス復号化方式を用いてもよい。次元アドレスA_Lはアクセス次元に沿った線形アドレスである。
−以下を用いてサンプルアドレスA_Sを算出:
図11を参照して、レーダアプリケーションでは、アンテナベクトル(図示せず)からの複数の時間応答がメモリに記憶されて、サンプル36の三次元アレイ35(本明細書では「データキューブ」または単に「キューブ」とも称する)が得られる。アレイ35は、たとえば、範囲次元に沿って512個のサンプル、ドップラー次元に沿って64個のサンプル、およびチャネル次元に沿って8個のサンプルを有し得る。
図13aを参照して、単純な例についての構成レジスタのためのパラメータのセット61ならびにアドレスおよびチップ選択のグローバル割当て62が示されており、サンプルデータ幅w_sはメモリデータ幅w_mと同一である。
再び図6を参照して、アドレス計算機291,…28kはアドレス復号化方式を使用して、バスアドレスA_Bから次元アドレスA_1,…,A_dを生成する。
図15は、ベースフィールド64、次元アクセスモード(DIM)フィールド65および線形アドレスA_L66を含むバスアドレスA_B’63(すなわち所与のサンプルについての位置調整後のバスアドレスA_B)を示す。固定パラメータとして、メモリデータ幅w_mは4バイトであり、次元の数は3である。
範囲アドレス指定モードは、DIMを0に、すなわち2b00に設定することによって選択され得る。第1、第2および第3の次元アドレスA_1,A_2およびA3は以下のように計算される:
パルスアドレス指定モードは、DIMを1に、すなわち2b01に設定することによって選択され得る。第1、第2および第3の次元アドレスA_1,A_2およびA3は以下のように計算される:
チャネルアドレス指定モードは、DIMを2に、すなわち2b10に設定することによって選択され得る。第1、第2および第3の次元アドレスA_1,A_2およびA3は以下のように計算される:
サンプルインデックスI_Sは以下を用いて計算される:
図6を参照して、メモリシステム21は1つのバスのみを有するインターフェイスを含む。しかし、メモリは、サンプルストレージからサンプルコレクタにレディ(RDY)フィードバックを提供することによって、m個のバス(ここでmは1より大きい正の整数である)によってアクセス可能である。たとえば、サンプルを処理するために複数のデジタル信号プロセッサ(DSP)を必要とするのに十分なサンプルがメモリ内に存在し得る。メモリは複数の部分に分割されてもよく、各DSPがメモリのそれぞれの部分を処理する。各DSPはそれぞれのバスを用いてメモリにアクセスする。これによってDSPはデータを並列に処理することができる。たとえば、8個のDSPを用いることができ、これによって8個のバス(すなわちm=8)が必要となる。各バスにはバスマスタ(図示せず)が設けられている。
サンプルコレクタ801,…,80kは、以下の式4’を用いてメモリ内アドレスA_Mを計算する:
RDYは、複数のマスタがある場合におよび/または複数のサンプルコレクタが同一のRAMモジュールにアクセスする場合にバスが待機する必要があることを示す。
図26を参照して、バスインターフェイス81がより詳細に示されている。
k入力ANDゲート81bは、サンプルコレクタ801,…,80kからRDY(1),…,RDY(k)を受信してRDY信号を出力する。
電動車両91は、センサ(図示せず)および1つ以上のメモリシステム21,71を含む先進運転支援システム(advanced driver assistance system:ADAS)92を含む。
Claims (15)
- m≧1であるm個のデータバス(27;77)のうちの1つと、k≧2であるk*m個のメモリ(221,…,22k;721,…,72k*m)との間のd次元アレイのサンプルの転送を取扱うためのメモリアクセスユニット(24;741,…,74m)であって、前記メモリアクセスユニットは、
k個のアドレス計算機(281,…,28k;791,…,79k*m)を備え、各アドレス計算機は、バスアドレス(A_B)を受信し、それぞれのオフセットを追加してサンプルバスアドレス(A_B’)を生成し、アドレス指定方式に従って前記サンプルバスアドレスから、サンプルにアクセスするためのd個の前記次元の各々におけるそれぞれのアドレス(A_1,…,A_d)を生成するように構成され、前記メモリアクセスユニットはさらに、
k個のサンプルコレクタ(291,…,29k;801,…,80k*m)を備え、各サンプルコレクタは、バスデータワード内の予め定められた位置と前記k*m個のメモリのうちの1つとの間で前記サンプルを転送するために、前記k*m個のメモリのうちのそれぞれの前記1つについてメモリ選択(CS)を生成するように動作可能であり、
各サンプルコレクタ(291,…,29k;801,…,80k*m)は、各サンプルコレクタが前記k*m個のメモリのうちの異なる1つを選択することによって前記サンプルコレクタが前記k*m個のメモリのうちのk個に同時にアクセスすることができるように、d個の前記次元の各々における前記アドレス(A_1,…,A_d)に依存してそれぞれのメモリ選択(CS)を計算するように構成される、メモリアクセスユニット。 - d個の前記次元の各々におけるサンプルの数および/またはサンプル幅を変更可能に設定するためのレジスタ(311,312,…,31d;821,822,…,82d)のセットをさらに備える、請求項1に記載のメモリアクセスユニット。
- 次元の数dは、2もしくは3に設定されるかまたは設定可能である、請求項1または2に記載のメモリアクセスユニット。
- 各サンプルコレクタ(291,…,29k;801,…,80k)は、d個の前記次元の各々における前記アドレス(A_1,…,A_d)の合計に依存して前記メモリ選択を計算するように構成される、いずれかの先行する請求項に記載のメモリアクセスユニット。
- 各アドレス計算機(281,…,28k;791,…,79k)はインデックス(I_S)を生成するように構成される、いずれかの先行する請求項に記載のメモリアクセスユニット。
- 各アドレス計算機(281,…,28k;791,…,79k)は、各次元における直線的に増加するワードアドレス、サンプルサイズおよびサンプルの数に依存して前記それぞれのアドレスを計算するように構成される、いずれかの先行する請求項に記載のメモリアクセスユニット。
- 前記アドレス計算機(281,…,28k;791,…,79k)および前記サンプルコレクタ(291,…,29k;801,…,80k)に結合されたバスインターフェイス(30;81)をさらに備える、いずれかの先行する請求項に記載のメモリアクセスユニット。
- ハードウェアロジックで実現される、いずれかの先行する請求項に記載のメモリアクセスユニット。
- いずれかの先行する請求項に記載の少なくとも1つのメモリアクセスユニットを備える、メモリコントローラ。
- m個のデータバスとk*m個のメモリとの間のd次元アレイのサンプルの転送を取扱うためのm個のメモリアクセスユニットを備える、請求項9に記載のメモリコントローラ。
- 請求項9または10に記載のメモリコントローラと、
k*m個のメモリとを備え、k*m個のメモリの各セットは、前記m個のメモリアクセスユニットに動作可能に接続される、メモリシステム。 - 請求項1から8のいずれか1項に記載のメモリアクセスユニット、または請求項9もしくは10に記載のメモリコントローラを備える、集積回路。
- マイクロコントローラである、請求項12に記載の集積回路。
- 請求項1から8のいずれか1項に記載のメモリアクセスユニット、または請求項9もしくは10に記載のメモリコントローラを含むコンピューティングデバイスを備える、電動車両。
- m≧1であるm個のデータバス(27;77)のうちの1つと、k≧2であるk*m個のメモリ(221,…,22k;721,…,72k*m)との間でd次元アレイのサンプルを転送する方法であって、前記方法は、
k個のサンプルの各々について、
バスアドレス(A_B)を受信し、それぞれのオフセットを追加してサンプルバスアドレス(A_B’)を生成することと、
アドレス指定方式に従ってサンプルバスアドレス(A_B’)から、前記次元のうちの1つに沿ってサンプルにアクセスするためのd個の前記次元の各々におけるそれぞれのアドレス(A_1,…,A_d)を生成することと、
バスデータワード内の予め定められた位置と前記k*m個のメモリのうちの1つとの間でサンプルを転送するために、前記k*m個のメモリのうちのそれぞれの前記1つについてメモリ選択(CS)を生成することとを備え、前記メモリ選択を生成することは、前記k個のサンプルが前記k*m個のメモリのうちのk個に同時に書込むかまたはk個から同時に読出すことができるように、前記アドレス(A_1,…,A_d)に依存してメモリ選択を計算することを含む、方法。
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
EP14191961.3 | 2014-11-05 | ||
EP14191961.3A EP3018587B1 (en) | 2014-11-05 | 2014-11-05 | Memory access unit |
PCT/EP2015/073870 WO2016071091A1 (en) | 2014-11-05 | 2015-10-15 | Memory access unit |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2017539003A true JP2017539003A (ja) | 2017-12-28 |
JP6626105B2 JP6626105B2 (ja) | 2019-12-25 |
Family
ID=51862200
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2017524011A Active JP6626105B2 (ja) | 2014-11-05 | 2015-10-15 | メモリアクセスユニット |
Country Status (7)
Country | Link |
---|---|
US (1) | US10592406B2 (ja) |
EP (1) | EP3018587B1 (ja) |
JP (1) | JP6626105B2 (ja) |
KR (1) | KR20170080670A (ja) |
CN (1) | CN107111547B (ja) |
TW (1) | TW201636846A (ja) |
WO (1) | WO2016071091A1 (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP7516087B2 (ja) | 2019-03-28 | 2024-07-16 | インフィニオン テクノロジーズ アクチエンゲゼルシャフト | イメージデータキューブを格納するように構成されたメモリのアクセス |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
FR3055715B1 (fr) * | 2016-09-08 | 2018-10-05 | Upmem | Methodes et dispositifs pour contourner le cache interne d'un controleur memoire dram evolue |
US11210221B2 (en) * | 2019-12-10 | 2021-12-28 | Pony Ai Inc. | Memory architecture for efficient spatial-temporal data storage and access |
US20230291511A1 (en) * | 2022-03-10 | 2023-09-14 | Ramesh Annavajjala | Method and Apparatus for Multi-Dimensional Complex-Valued Sample Encoding and Decoding |
Family Cites Families (17)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS58128078A (ja) * | 1982-01-27 | 1983-07-30 | Dainippon Screen Mfg Co Ltd | メモリ装置の構成方法 |
JPS63244245A (ja) * | 1987-03-31 | 1988-10-11 | Toshiba Corp | 並列アクセス可能な多次元メモリ装置 |
US5765181A (en) * | 1993-12-10 | 1998-06-09 | Cray Research, Inc. | System and method of addressing distributed memory within a massively parallel processing system |
US5684981A (en) * | 1995-01-18 | 1997-11-04 | Hewlett-Packard Company | Memory organization and method for multiple variable digital data transformation |
US6604166B1 (en) * | 1998-12-30 | 2003-08-05 | Silicon Automation Systems Limited | Memory architecture for parallel data access along any given dimension of an n-dimensional rectangular data array |
US8120989B2 (en) * | 2007-06-25 | 2012-02-21 | Qualcomm Incorporated | Concurrent multiple-dimension word-addressable memory architecture |
US8438320B2 (en) * | 2007-06-25 | 2013-05-07 | Sonics, Inc. | Various methods and apparatus for address tiling and channel interleaving throughout the integrated system |
US7877524B1 (en) * | 2007-11-23 | 2011-01-25 | Pmc-Sierra Us, Inc. | Logical address direct memory access with multiple concurrent physical ports and internal switching |
CN102292774B (zh) * | 2008-06-30 | 2014-07-02 | 富士通半导体股份有限公司 | 存储器装置以及控制该存储器装置的存储器控制器 |
US9003165B2 (en) * | 2008-12-09 | 2015-04-07 | Shlomo Selim Rakib | Address generation unit using end point patterns to scan multi-dimensional data structures |
KR101553651B1 (ko) * | 2009-10-13 | 2015-09-17 | 삼성전자 주식회사 | 다중 뱅크 메모리 액세스 장치 |
US8473669B2 (en) * | 2009-12-07 | 2013-06-25 | Sandisk Technologies Inc. | Method and system for concurrent background and foreground operations in a non-volatile memory array |
US20110296078A1 (en) * | 2010-06-01 | 2011-12-01 | Qualcomm Incorporated | Memory pool interface methods and apparatuses |
US9116790B2 (en) * | 2011-08-04 | 2015-08-25 | Arm Limited | Methods of and apparatus for storing data in memory in data processing systems |
JP5739779B2 (ja) * | 2011-09-26 | 2015-06-24 | ルネサスエレクトロニクス株式会社 | Simdプロセッサ及びコントロールプロセッサ並びにプロセッサ要素 |
US20140307055A1 (en) * | 2013-04-15 | 2014-10-16 | Microsoft Corporation | Intensity-modulated light pattern for active stereo |
US9772864B2 (en) * | 2013-04-16 | 2017-09-26 | Arm Limited | Methods of and apparatus for multidimensional indexing in microprocessor systems |
-
2014
- 2014-11-05 EP EP14191961.3A patent/EP3018587B1/en active Active
-
2015
- 2015-10-15 WO PCT/EP2015/073870 patent/WO2016071091A1/en active Application Filing
- 2015-10-15 KR KR1020177015198A patent/KR20170080670A/ko unknown
- 2015-10-15 JP JP2017524011A patent/JP6626105B2/ja active Active
- 2015-10-15 US US15/524,098 patent/US10592406B2/en active Active
- 2015-10-15 CN CN201580060461.0A patent/CN107111547B/zh active Active
- 2015-11-05 TW TW104136547A patent/TW201636846A/zh unknown
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP7516087B2 (ja) | 2019-03-28 | 2024-07-16 | インフィニオン テクノロジーズ アクチエンゲゼルシャフト | イメージデータキューブを格納するように構成されたメモリのアクセス |
Also Published As
Publication number | Publication date |
---|---|
US10592406B2 (en) | 2020-03-17 |
JP6626105B2 (ja) | 2019-12-25 |
TW201636846A (zh) | 2016-10-16 |
CN107111547B (zh) | 2020-11-17 |
EP3018587B1 (en) | 2018-08-29 |
CN107111547A (zh) | 2017-08-29 |
KR20170080670A (ko) | 2017-07-10 |
WO2016071091A1 (en) | 2016-05-12 |
US20170329702A1 (en) | 2017-11-16 |
EP3018587A1 (en) | 2016-05-11 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
EP2725497A1 (en) | Memory arbitration circuit and method | |
JP6626105B2 (ja) | メモリアクセスユニット | |
EP2596470A1 (en) | Data processing using on-chip memory in multiple processing units | |
US6651148B2 (en) | High-speed memory controller for pipelining memory read transactions | |
CN103377154A (zh) | 存储器的访存控制装置及方法、处理器及北桥芯片 | |
CN103760525A (zh) | 一种补齐式原地矩阵转置方法 | |
US20080189479A1 (en) | Device, system and method for controlling memory operations | |
CN104820659B (zh) | 一种面向粗粒度可重构系统的多模式动态可配高速访存接口 | |
US7373453B2 (en) | Method and apparatus of interleaving memory bank in multi-layer bus system | |
CN111124995A (zh) | 通过人工智能处理器处理一维复数数组的方法和设备 | |
CN111125628A (zh) | 人工智能处理器处理二维数据矩阵的方法和设备 | |
US8478946B2 (en) | Method and system for local data sharing | |
US8825729B1 (en) | Power and bandwidth efficient FFT for DDR memory | |
KR20210113099A (ko) | 조정 가능한 기능-인-메모리 컴퓨팅 시스템 | |
KR20220116566A (ko) | 확장 메모리 통신 | |
US9767054B2 (en) | Data transfer control device and memory-containing device | |
CN111143766A (zh) | 人工智能处理器处理二维复数矩阵的方法和设备 | |
US7376803B1 (en) | Page stream sorter for DRAM systems | |
KR20060113019A (ko) | 메모리 제어 시스템 | |
WO2022063269A1 (en) | Method and apparatus for configurable hardware accelerator | |
US10061737B2 (en) | Signal processing device, method of signal processing, storage medium, and electronic musical instrument | |
JP4112813B2 (ja) | バスシステム及びそのコマンドの伝達方法 | |
JP6385077B2 (ja) | 半導体装置 | |
Sun et al. | Efficient and flexible 2-d data controller for sar imaging system | |
IT202000016393A1 (it) | Circuito di elaborazione di segnale digitale e corrispondente procedimento di funzionamento |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20181002 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20190620 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20190730 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20191021 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20191105 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20191128 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 6626105 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |