JP2017055441A5 - - Google Patents

Download PDF

Info

Publication number
JP2017055441A5
JP2017055441A5 JP2016224381A JP2016224381A JP2017055441A5 JP 2017055441 A5 JP2017055441 A5 JP 2017055441A5 JP 2016224381 A JP2016224381 A JP 2016224381A JP 2016224381 A JP2016224381 A JP 2016224381A JP 2017055441 A5 JP2017055441 A5 JP 2017055441A5
Authority
JP
Japan
Prior art keywords
signal
output
buffer circuit
unit
photoelectric conversion
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2016224381A
Other languages
English (en)
Other versions
JP2017055441A (ja
JP6351691B2 (ja
Filing date
Publication date
Application filed filed Critical
Priority to JP2016224381A priority Critical patent/JP6351691B2/ja
Priority claimed from JP2016224381A external-priority patent/JP6351691B2/ja
Publication of JP2017055441A publication Critical patent/JP2017055441A/ja
Publication of JP2017055441A5 publication Critical patent/JP2017055441A5/ja
Application granted granted Critical
Publication of JP6351691B2 publication Critical patent/JP6351691B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Description

本発明の一つの側面は、行列状に配列された複数の画素を含む画素アレイと、各々が前記画素アレイの列に対応して設けられ、前記画素の信号に基づく信号をデジタル信号に変換するA/D変換部を含む複数の信号処理部と、を有する光電変換装置であって、前記光電変換装置は、さらに前記複数の信号処理部の一部の複数の信号処理部と、信号出力部とを各々が含む複数の組と、動信号伝送部と、を有し、前記駆動信号伝送部は、駆動信号が入力され、前記駆動信号をバッファする第1のバッファ回路と、前記第1のバッファ回路の出力が入力される第2のバッファ回路とを有し、前記複数の組の一の組の前記信号出力部に前記第1のバッファ回路の出力が入力され、前記複数の組の別の組の前記信号出力部に前記第2のバッファ回路の出力が入力されることを特徴とする光電変換装置である。

Claims (8)

  1. 行列状に配列された複数の画素を含む画素アレイと、
    各々が前記画素アレイの列に対応して設けられ、前記画素の信号に基づく信号をデジタル信号に変換するA/D変換部を含む複数の信号処理部と、を有する光電変換装置であって、
    前記光電変換装置は、さらに
    前記複数の信号処理部の一部の複数の信号処理部と、信号出力部とを各々が含む複数の組と、
    動信号伝送部と、を有し、
    前記駆動信号伝送部は、駆動信号が入力され、前記駆動信号をバッファする第1のバッファ回路と、前記第1のバッファ回路の出力が入力される第2のバッファ回路とを有し、
    前記複数の組の一の組の前記信号出力部に前記第1のバッファ回路の出力が入力され、
    前記複数の組の別の組の前記信号出力部に前記第2のバッファ回路の出力が入力されることを特徴とする光電変換装置。
  2. 前記駆動信号伝送部は、前記第1のバッファ回路と前記第2のバッファ回路を含むとともに、直列に接続された複数のバッファ回路を含む第1のバッファ回路群と、
    前記駆動信号とは別の第2の駆動信号が入力され、直列に接続された複数のバッファ回路を含む第2のバッファ回路群とを有し、
    前記第2のバッファ回路群の前記複数のバッファ回路のうちの一のバッファ回路の出力が前記一の組に入力され、
    前記第2のバッファ回路群の前記複数のバッファ回路のうちの別のバッファ回路の出力が前記別の組に入力されることを特徴とする請求項1に記載の光電変換装置。
  3. 各々が、前記組に対応して設けられ、対応する前記組に含まれる複数の前記信号処理部を選択する複数の列選択部を有し、
    前記複数の列選択部の各々は、前記第2のバッファ回路群に含まれるバッファ回路から供給される信号が与えられること
    を特徴とする請求項に記載の光電変換装置。
  4. 前記複数の組の各々は、前記信号出力部として、前記一部の複数の信号処理部のデジタル信号を受けるブロック出力部を有し、
    前記一の組の前記ブロック出力部は、対応する前記一部の複数の信号処理部が出力したデジタル信号または、前記別の組の前記ブロック出力部が出力したデジタル信号を出力することを特徴とする請求項1〜のいずれかに記載の光電変換装置。
  5. 前記複数の組の各々は、前記信号出力部として、前記一部の複数の信号処理部のデジタル信号を受けるブロック出力部を有し、
    前記複数の信号処理部の各々は、前記A/D変換部から出力されたデジタル信号を保持するメモリ部を有し、
    前記複数の組の各々は、前記一部の複数の信号処理部の各々の前記メモリ部が接続されたブロック信号線を有し、
    前記一の組のブロック信号線には、前記一の組の前記メモリ部のデジタル信号と、前記別の組の前記ブロック出力部から出力される、前記別の組の前記メモリ部のデジタル信号とが入力されることを特徴とする請求項1〜3のいずれかに記載の光電変換装置。
  6. 前記複数の組の各々は、前記信号出力部として、前記一部の複数の信号処理部のデジタル信号を、前記駆動信号に同期して出力する同期化回路を有し、
    前記一の組の前記同期化回路は、対応する前記一部の複数の信号処理部が出力したデジタル信号または、前記別の組の前記同期化回路が出力したデジタル信号を出力することを特徴とする請求項1〜3のいずれかに記載の光電変換装置。
  7. 前記複数の信号処理部の各々は、前記A/D変換部から出力されたデジタル信号を保持するメモリ部を有し、
    前記複数の組の各々は、前記信号出力部として、信号選択部を有し、
    前記一の組の前記信号選択部は、前記一の組の前記メモリ部が出力する前記デジタル信号と、前記別の組から出力される前記デジタル信号との一方を出力することを特徴とする請求項1または2に記載の光電変換装置。
  8. 請求項1〜のいずれかに記載の光電変換装置と、
    前記複数の画素に像を形成する光学系と、
    前記光電変換装置から出力された信号を処理して画像データを生成する映像信号処理部と、を備えたこと
    を特徴とする撮像システム。
JP2016224381A 2016-11-17 2016-11-17 光電変換装置および撮像システム Active JP6351691B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2016224381A JP6351691B2 (ja) 2016-11-17 2016-11-17 光電変換装置および撮像システム

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2016224381A JP6351691B2 (ja) 2016-11-17 2016-11-17 光電変換装置および撮像システム

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
JP2012155529A Division JP6049332B2 (ja) 2012-07-11 2012-07-11 光電変換装置および撮像システム

Publications (3)

Publication Number Publication Date
JP2017055441A JP2017055441A (ja) 2017-03-16
JP2017055441A5 true JP2017055441A5 (ja) 2017-04-20
JP6351691B2 JP6351691B2 (ja) 2018-07-04

Family

ID=58317827

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2016224381A Active JP6351691B2 (ja) 2016-11-17 2016-11-17 光電変換装置および撮像システム

Country Status (1)

Country Link
JP (1) JP6351691B2 (ja)

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4893320B2 (ja) * 2007-01-12 2012-03-07 ソニー株式会社 固体撮像装置、撮像装置
JP4891308B2 (ja) * 2008-12-17 2012-03-07 キヤノン株式会社 固体撮像装置及び固体撮像装置を用いた撮像システム
JP2011166197A (ja) * 2010-02-04 2011-08-25 Sony Corp 信号伝送回路、カラムa/d変換器、固体撮像素子およびカメラシステム
JP5619434B2 (ja) * 2010-02-26 2014-11-05 パナソニック株式会社 固体撮像装置および撮像装置

Similar Documents

Publication Publication Date Title
JP2015136016A5 (ja)
JP6702195B2 (ja) 固体撮像装置および電子機器
JP2010147684A5 (ja)
JP2010268080A (ja) 固体撮像装置
JP2014120858A5 (ja)
JP2012049911A5 (ja)
TW200709675A (en) Solid-state imaging device, driving method therefor, and imaging apparatus
JP2015154339A5 (ja)
JP2012049912A5 (ja)
JP2015111762A5 (ja)
JP2017079452A5 (ja)
JP2017063299A5 (ja) 画像読取装置
TW200740219A (en) Solid imaging device
WO2012127772A9 (ja) 固体撮像素子および当該素子を備える撮像装置
JP2008103992A (ja) 固体撮像装置
JP2016103809A5 (ja)
JP2015159463A5 (ja)
JP2013187705A5 (ja)
JP2019068265A5 (ja)
US9530173B2 (en) Information processing device, imaging device, and information processing method
US9609257B2 (en) Solid-state imaging device
JP2012160848A5 (ja)
JP2014216769A5 (ja)
JP2017055441A5 (ja)
JP2009171183A (ja) 映像表示装置