JP2016529782A - レイヤを横切るピクチャパーティションに対するビットストリームの制限 - Google Patents
レイヤを横切るピクチャパーティションに対するビットストリームの制限 Download PDFInfo
- Publication number
- JP2016529782A JP2016529782A JP2016525810A JP2016525810A JP2016529782A JP 2016529782 A JP2016529782 A JP 2016529782A JP 2016525810 A JP2016525810 A JP 2016525810A JP 2016525810 A JP2016525810 A JP 2016525810A JP 2016529782 A JP2016529782 A JP 2016529782A
- Authority
- JP
- Japan
- Prior art keywords
- layer
- layers
- picture
- per picture
- tiles
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N19/00—Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
- H04N19/30—Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using hierarchical techniques, e.g. scalability
- H04N19/36—Scalability techniques involving formatting the layers as a function of picture distortion after decoding, e.g. signal-to-noise [SNR] scalability
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N19/00—Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
- H04N19/50—Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using predictive coding
- H04N19/597—Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using predictive coding specially adapted for multi-view video sequence encoding
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N19/00—Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
- H04N19/10—Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding
- H04N19/102—Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding characterised by the element, parameter or selection affected or controlled by the adaptive coding
- H04N19/103—Selection of coding mode or of prediction mode
- H04N19/105—Selection of the reference unit for prediction within a chosen coding or prediction mode, e.g. adaptive choice of position and number of pixels used for prediction
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N19/00—Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
- H04N19/30—Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using hierarchical techniques, e.g. scalability
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N19/00—Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
- H04N19/70—Methods or arrangements for coding, decoding, compressing or decompressing digital video signals characterised by syntax aspects related to video coding, e.g. related to compression standards
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N19/00—Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
- H04N19/10—Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding
- H04N19/169—Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding characterised by the coding unit, i.e. the structural portion or semantic portion of the video signal being the object or the subject of the adaptive coding
- H04N19/17—Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding characterised by the coding unit, i.e. the structural portion or semantic portion of the video signal being the object or the subject of the adaptive coding the unit being an image region, e.g. an object
- H04N19/172—Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding characterised by the coding unit, i.e. the structural portion or semantic portion of the video signal being the object or the subject of the adaptive coding the unit being an image region, e.g. an object the region being a picture, frame or field
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N19/00—Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
- H04N19/10—Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding
- H04N19/169—Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding characterised by the coding unit, i.e. the structural portion or semantic portion of the video signal being the object or the subject of the adaptive coding
- H04N19/17—Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding characterised by the coding unit, i.e. the structural portion or semantic portion of the video signal being the object or the subject of the adaptive coding the unit being an image region, e.g. an object
- H04N19/176—Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding characterised by the coding unit, i.e. the structural portion or semantic portion of the video signal being the object or the subject of the adaptive coding the unit being an image region, e.g. an object the region being a block, e.g. a macroblock
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N19/00—Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
- H04N19/10—Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding
- H04N19/169—Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding characterised by the coding unit, i.e. the structural portion or semantic portion of the video signal being the object or the subject of the adaptive coding
- H04N19/184—Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using adaptive coding characterised by the coding unit, i.e. the structural portion or semantic portion of the video signal being the object or the subject of the adaptive coding the unit being bits, e.g. of the compressed video stream
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N19/00—Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
- H04N19/42—Methods or arrangements for coding, decoding, compressing or decompressing digital video signals characterised by implementation details or hardware specially adapted for video compression or decompression, e.g. dedicated software implementation
- H04N19/436—Methods or arrangements for coding, decoding, compressing or decompressing digital video signals characterised by implementation details or hardware specially adapted for video compression or decompression, e.g. dedicated software implementation using parallelised computational arrangements
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N19/00—Methods or arrangements for coding, decoding, compressing or decompressing digital video signals
- H04N19/90—Methods or arrangements for coding, decoding, compressing or decompressing digital video signals using coding techniques not provided for in groups H04N19/10-H04N19/85, e.g. fractals
- H04N19/96—Tree coding, e.g. quad-tree coding
Landscapes
- Engineering & Computer Science (AREA)
- Multimedia (AREA)
- Signal Processing (AREA)
- Compression Or Coding Systems Of Tv Signals (AREA)
- Computing Systems (AREA)
- Theoretical Computer Science (AREA)
Abstract
Description
b)CVS内で、特定のレイヤについてのアクティブなピクチャパラメータセット(PPS)についてtiles_enabled_flagが0に等しいとき、tiles_enabled_flagは、VPSによって指定されたように、任意の特定のレイヤが直接的または間接的に依存するアクティブPPSについても0に等しくあるべきである。[注:これは、低いレイヤ内にあるが低いレイヤに依存する高いレイヤ内にないタイルの使用を禁止するが、空間エンハンスメントレイヤ内にあるがベースレイヤ内にないタイルの使用を可能にするはずである。]
c)CVS内で、特定のレイヤについてのアクティブPPSについてtiles_enabled_flagが1に等しいとき、entropy_coding_sync_enabled_flagは、実現され得るすべてのPPSについて0に等しくあるべきである。[注:これは、CVS内の1つのレイヤがタイルを使用するとき、CVSの任意のレイヤ内のWPPの使用を禁止する。]
d)CVS内で、特定のレイヤについてのアクティブPPSについてentropy_coding_sync_enabled_flagが1に等しいとき、tiles_enabled_flagは、実現され得るすべてのPPSについて0に等しくあるべきである。[注:これは、CVS内の1つのレイヤがWPPを使用するとき、CVSの任意のレイヤ内のタイルの使用を禁止する。]
[0148]いくつかの例では、適合ビットストリームは、以下の制約のうちの任意の1つまたは複数に従うべきある。
以下に、本願出願の当初の特許請求の範囲に記載された発明を付記する。
[C1] 複数のレイヤを備えるビデオデータを復号する方法であって、
前記ビデオデータの前記複数のレイヤのレイヤごとのそれぞれのシンタックス情報を復号することと、前記複数のレイヤのレイヤごとの前記それぞれのシンタックス情報は、前記レイヤのピクチャ当たりのいくつかのタイルへの前記レイヤ内のピクチャの区分化を定義する、ここにおいて、前記シンタックス情報は、前記複数のレイヤのレイヤごとのピクチャ当たりのタイルの数が前記レイヤのピクチャ当たりのタイルの最大数に基づいて決定されるように制約される、ここにおいて、前記レイヤのピクチャ当たりのタイルの前記最大数は、前記レイヤ内の前記ピクチャについての空間解像度、ティア情報、またはレベル情報のうちの少なくとも1つに基づいて決定される、
前記復号されたシンタックス情報によって定義された、前記レイヤのピクチャ当たりの前記いくつかのタイルへの前記ピクチャの前記区分化に基づいて、前記少なくとも1つのレイヤ内の前記ピクチャを復元することと
を備える、方法。
[C2] 前記複数のレイヤのレイヤごとの前記それぞれのシンタックス情報が、ピクチャ当たりのタイル列の数を定義する第1のシンタックス要素およびピクチャ当たりのタイル行の数を定義する第2のシンタックス要素のそれぞれの値を備え、前記複数のレイヤのレイヤごとのピクチャ当たりのタイルの前記最大数が、前記複数のレイヤのレイヤごとのピクチャ当たりのタイル列の最大数およびピクチャ当たりのタイル行の最大数によって定義される、C1に記載の方法。
[C3] 前記レイヤのピクチャ当たりのタイルの前記最大数が、前記レイヤについて前記空間解像度を可能にする最も低いビットストリームレベルについてのピクチャ当たりのタイルの最大数であるように決定される、C1に記載の方法。
[C4] 前記複数のレイヤのレイヤごとのピクチャ当たりのタイルの前記数が、前記レイヤのピクチャ当たりのタイルの前記最大数よりも大きくないように、前記シンタックス情報が制約される、C1に記載の方法。
[C5] 前記複数のレイヤのピクチャ当たりのタイルの前記数の合計が、前記複数のレイヤのピクチャ当たりのタイルの前記最大数の合計よりも大きくないように、前記シンタックス情報が制約される、C1に記載の方法。
[C6] 前記複数のレイヤの第1のレイヤのピクチャ当たりのタイルの数が、前記第1のレイヤのピクチャ当たりのタイルの最大数よりも大きく、前記複数のレイヤの第2のレイヤのピクチャ当たりのタイルの数が、前記第2のレイヤのピクチャ当たりのタイルの最大数よりも小さいように、前記シンタックス情報が制約される、C5に記載の方法。
[C7] アクセスユニットが、前記複数のレイヤの各々の中に前記それぞれのピクチャを備える、C5に記載の方法。
[C8] 前記複数のレイヤが、サブビットストリームの複数のレイヤを備える、C5に記載の方法。
[C9] 前記複数のレイヤのレイヤごとの前記それぞれのシンタックス情報が、ピクチャ当たりのタイル列の数を定義する第1のシンタックス要素、およびピクチャ当たりのタイル行の数を定義する第2のシンタックス要素のそれぞれの値を備え、
前記複数のレイヤのレイヤごとのピクチャ当たりのタイルの前記最大数が、前記複数のレイヤのレイヤごとのピクチャ当たりのタイル列の最大数およびピクチャ当たりのタイル行の最大数によって定義され、
前記複数のレイヤの1つのレイヤのピクチャ当たりのタイル列の前記数が、前記レイヤのピクチャ当たりのタイル列の前記最大数と前記レイヤのピクチャ当たりの残留タイル列の数との和よりも大きくなく、前記レイヤのピクチャ当たりのタイル行の前記数が、前記レイヤのピクチャ当たりのタイル行の前記最大数と前記レイヤのピクチャ当たりの残留タイル行の数との和よりも大きくないように、シンタックス情報が制約され、
前記レイヤのピクチャ当たりの残留タイル列の前記数が、前記複数のレイヤの1つまたは複数の他のレイヤのピクチャ当たりのタイル列の前記最大数とピクチャ当たりのタイル列の前記数との間の差分の合計を備え、前記レイヤのピクチャ当たりの残留タイル行の前記数が、前記複数のレイヤの前記1つまたは複数の他のレイヤのピクチャ当たりのタイル行の前記最大数とピクチャ当たりのタイル行の前記数との間の差分の合計を備える、
C5に記載の方法。
[C10] 前記複数のレイヤの前記1つのレイヤが非ベースレイヤである、C9に記載の方法。
[C11] 前記ビデオデータがスケーラブルビデオコーディングデータを備え、前記複数のレイヤがスケーラブルビデオコーディングレイヤを備える、C1に記載の方法。
[C12] 前記ビデオデータがマルチビュービデオデータを備え、前記複数のレイヤが前記マルチビュービデオデータの複数のビューに対応する、C1に記載の方法。
[C13] 前記シンタックス情報を復号することが、前記シンタックス情報を含むアクティブパラメータセットを決定することを備える、C1に記載の方法。
[C14] 前記アクティブパラメータセットがアクティブピクチャパラメータセットを備える、C13に記載の方法。
[C15] 複数のレイヤを備えるビデオデータを符号化する方法であって、
前記ビデオデータの前記複数のレイヤの各レイヤ内のピクチャを前記レイヤのピクチャ当たりのいくつかのタイルに区分化することと、ここにおいて、前記レイヤの各々についてピクチャ当たりの前記いくつかのタイルに前記ピクチャを区分化することは、
前記レイヤ内の前記ピクチャについての空間解像度、ティア情報、またはレベル情報のうちの少なくとも1つに基づいて、前記レイヤのピクチャ当たりのタイルの最大数を決定することと、
前記レイヤのピクチャ当たりのタイルの前記最大数に基づいて、前記レイヤのピクチャ当たりのタイルの数を制約することと
を備える、
前記レイヤのピクチャ当たりの前記いくつかのタイルへの前記ピクチャの前記区分化に基づいて、前記複数のレイヤの各レイヤ内の前記ピクチャを符号化することと、
前記ビデオデータの前記複数のレイヤのレイヤごとのそれぞれのシンタックス情報を符号化することと、前記複数のレイヤのレイヤごとの前記それぞれのシンタックス情報は、前記レイヤのピクチャ当たりの前記いくつかのタイルへの前記レイヤ内の前記ピクチャの前記区分化を定義する、
を備える、方法。
[C16] 前記複数のレイヤのレイヤごとの前記それぞれのシンタックス情報が、ピクチャ当たりのタイル列の数を定義する第1のシンタックス要素およびピクチャ当たりのタイル行の数を定義する第2のシンタックス要素のそれぞれの値を備え、前記複数のレイヤのレイヤごとのピクチャ当たりのタイルの前記最大数が、前記複数のレイヤのレイヤごとのピクチャ当たりのタイル列の最大数およびピクチャ当たりのタイル行の最大数によって定義される、C15に記載の方法。
[C17] 前記レイヤのピクチャ当たりのタイルの前記最大数を決定することが、前記レイヤについて前記空間解像度を可能にする最も低いビットストリームレベルについてのタイルの最大数を決定することを備える、C15に記載の方法。
[C18] 前記レイヤのピクチャ当たりのタイルの前記最大数に基づいて、前記レイヤのピクチャ当たりのタイルの前記数を制約することが、前記レイヤのピクチャ当たりのタイルの前記最大数よりも大きくないように、前記複数のレイヤのレイヤごとのピクチャ当たりのタイルの前記数を制約することを備える、C15に記載の方法。
[C19] 前記レイヤのピクチャ当たりのタイルの前記最大数に基づいて、前記レイヤのピクチャ当たりのタイルの前記数を制約することが、前記複数のレイヤのピクチャ当たりのタイルの前記数の合計が、前記複数のレイヤのピクチャ当たりのタイルの前記最大数の合計よりも大きくないように、前記複数のレイヤのレイヤごとのピクチャ当たりのタイルの前記数を制約することを備える、C15に記載の方法。
[C20] 前記レイヤのピクチャ当たりのタイルの前記最大数に基づいて、前記レイヤのピクチャ当たりのタイルの前記数を制約することが、前記複数のレイヤの第1のレイヤのピクチャ当たりのタイルの数が、前記第1のレイヤのピクチャ当たりのタイルの最大数よりも大きく、前記複数のレイヤの第2のレイヤのピクチャ当たりのタイルの数が、前記第2のレイヤのピクチャ当たりのタイルの最大数よりも小さいように、前記複数のレイヤのレイヤごとのタイルの前記数を制約することを備える、C19に記載の方法。
[C21] アクセスユニットが、前記複数のレイヤの各々の中に前記それぞれのピクチャを備える、C19に記載の方法。
[C22] 前記複数のレイヤが、サブビットストリームの複数のレイヤを備える、C19に記載の方法。
[C23] 前記複数のレイヤのレイヤごとの前記それぞれのシンタックス情報が、ピクチャ当たりのタイル列の数を定義する第1のシンタックス要素、およびピクチャ当たりのタイル行の数を定義する第2のシンタックス要素のそれぞれの値を備え、
前記複数のレイヤのレイヤごとのピクチャ当たりのタイルの前記最大数が、前記複数のレイヤのレイヤごとのピクチャ当たりのタイル列の最大数およびピクチャ当たりのタイル行の最大数によって定義され、
前記レイヤのピクチャ当たりのタイルの前記最大数に基づいて、前記レイヤのピクチャ当たりのタイルの前記数を制約することが、前記複数のレイヤの1つのレイヤのピクチャ当たりのタイル列の前記数が、前記レイヤのピクチャ当たりのタイル列の前記最大数と前記レイヤのピクチャ当たりの残留タイル列の数との和よりも大きくなく、前記レイヤのピクチャ当たりのタイル行の前記数が、前記レイヤのピクチャ当たりのタイル行の前記最大数と前記レイヤのピクチャ当たりの残留タイル行の数との和よりも大きくないように、前記複数のレイヤのレイヤごとのピクチャ当たりのタイルの前記数を制約することを備え、前記方法が、
前記レイヤのピクチャ当たりの残留タイル列の前記数として、前記複数のレイヤの1つまたは複数の他のレイヤのピクチャ当たりのタイル列の前記最大数とピクチャ当たりのタイル列の前記数との間の差分の合計を決定することと、
前記レイヤのピクチャ当たりの残留タイル行の前記数として、前記複数のレイヤの前記1つまたは複数の他のレイヤのピクチャ当たりのタイル行の前記最大数とピクチャ当たりのタイル行の前記数との間の差分の合計を決定することと
をさらに備える、
C19に記載の方法。
[C24] 前記複数のレイヤの前記1つのレイヤが非ベースレイヤである、C23に記載の方法。
[C25] 前記ビデオデータがスケーラブルビデオコーディングデータを備え、前記複数のレイヤがスケーラブルビデオコーディングレイヤを備える、C15に記載の方法。
[C26] 前記ビデオデータがマルチビュービデオデータを備え、前記複数のレイヤが前記マルチビュービデオデータの複数のビューに対応する、C15に記載の方法。
[C27] 前記シンタックス情報を符号化することが、前記シンタックス情報を含むアクティブパラメータセットを識別する情報を符号化することを備える、C15に記載の方法。
[C28] 前記アクティブパラメータセットがアクティブピクチャパラメータセットを備える、C27に記載の方法。
[C29] 複数のレイヤを備えるビデオデータを復号するように構成されたビデオデコーダを備える装置であって、前記ビデオデコーダが、
前記ビデオデータを符号化する符号化ビデオビットストリームを記憶するように構成されたメモリと、
前記ビデオデータの前記複数のレイヤのレイヤごとのそれぞれのシンタックス情報を復号することと、前記複数のレイヤのレイヤごとの前記それぞれのシンタックス情報は、前記レイヤのピクチャ当たりのいくつかのタイルへの前記レイヤ内のピクチャの区分化を定義する、ここにおいて、前記シンタックス情報は、前記複数のレイヤのレイヤごとのピクチャ当たりのタイルの数が前記レイヤのピクチャ当たりのタイルの最大数に基づいて決定されるように制約される、ここにおいて、前記レイヤのピクチャ当たりのタイルの前記最大数は、前記レイヤ内の前記ピクチャについての空間解像度、ティア情報、またはレベル情報のうちの少なくとも1つに基づいて決定される、
前記復号されたシンタックス情報によって定義された、前記レイヤのピクチャ当たりの前記いくつかのタイルへの前記ピクチャの前記区分化に基づいて、前記少なくとも1つのレイヤ内の前記ピクチャを復元することと
を行うように構成された1つまたは複数のプロセッサと
を備える、装置。
[C30] 前記レイヤのピクチャ当たりのタイルの前記最大数が、前記レイヤについて前記空間解像度を可能にする最も低いビットストリームレベルについてのピクチャ当たりのタイルの最大数であるように決定される、C29に記載の装置。
[C31] 前記複数のレイヤのレイヤごとのピクチャ当たりのタイルの前記数が、前記レイヤのピクチャ当たりのタイルの前記最大数よりも大きくないように、前記シンタックス情報が制約される、C29に記載の装置。
[C32] 前記複数のレイヤのピクチャ当たりのタイルの前記数の合計が、前記複数のレイヤのピクチャ当たりのタイルの前記最大数の合計よりも大きくないように、シンタックス情報が制約される、C29に記載の装置。
[C33] 前記複数のレイヤのレイヤごとの前記それぞれのシンタックス情報が、ピクチャ当たりのタイル列の数を定義する第1のシンタックス要素、およびピクチャ当たりのタイル行の数を定義する第2のシンタックス要素のそれぞれの値を備え、
前記複数のレイヤのレイヤごとのピクチャ当たりのタイルの前記最大数が、前記複数のレイヤのレイヤごとのピクチャ当たりのタイル列の最大数およびピクチャ当たりのタイル行の最大数によって定義され、
前記複数のレイヤの1つのレイヤのピクチャ当たりのタイル列の前記数が、前記レイヤのピクチャ当たりのタイル列の前記最大数と前記レイヤのピクチャ当たりの残留タイル列の数との和よりも大きくなく、前記レイヤのピクチャ当たりのタイル行の前記数が、前記レイヤのピクチャ当たりのタイル行の前記最大数と前記レイヤのピクチャ当たりの残留タイル行の数との和よりも大きくないように、シンタックス情報が制約され、
前記レイヤのピクチャ当たりの残留タイル列の前記数が、前記複数のレイヤの1つまたは複数の他のレイヤのピクチャ当たりのタイル列の前記最大数とピクチャ当たりのタイル列の前記数との間の差分の合計を備え、前記レイヤのピクチャ当たりの残留タイル行の前記数が、前記複数のレイヤの前記1つまたは複数の他のレイヤのピクチャ当たりのタイル行の前記最大数とピクチャ当たりのタイル行の前記数との間の差分の合計を備える、
C32に記載の装置。
[C34] マイクロプロセッサ、
集積回路(IC)、および
少なくとも1つの前記ビデオデコーダを備えるワイヤレス通信デバイス
のうちの1つを備える、C29に記載の装置。
[C35] 複数のレイヤを備えるビデオデータを符号化するように構成されたビデオエンコーダを備える装置であって、前記ビデオエンコーダが、
前記ビデオデータを符号化する符号化ビデオビットストリームを記憶するように構成されたメモリと、
前記ビデオデータの前記複数のレイヤの各レイヤ内のピクチャを前記レイヤのピクチャ当たりのいくつかのタイルに区分化するように構成された1つまたは複数のプロセッサとを備え、ここにおいて、前記いくつかのタイルに前記ピクチャを区分化するために、前記1つまたは複数のプロセッサが、
前記レイヤ内の前記ピクチャについての空間解像度、ティア情報、またはレベル情報のうちの少なくとも1つに基づいて、前記レイヤのピクチャ当たりのタイルの最大数を決定することと、
前記レイヤのピクチャ当たりのタイルの前記最大数に基づいて、前記レイヤのピクチャ当たりのタイルの数を制約することと
を行うように構成され、前記1つまたは複数のプロセッサが、
前記レイヤのピクチャ当たりの前記いくつかのタイルへの前記ピクチャの前記区分化に基づいて、前記複数のレイヤの各レイヤ内の前記ピクチャを前記符号化ビデオビットストリーム内に符号化することと、
前記ビデオデータの前記複数のレイヤのレイヤごとのそれぞれのシンタックス情報を前記符号化ビデオビットストリーム内に符号化することとを行うように構成され、前記複数のレイヤのレイヤごとの前記それぞれのシンタックス情報は、前記レイヤのピクチャ当たりの前記いくつかのタイルへの前記レイヤ内の前記ピクチャの前記区分化を定義する、
装置。
[C36] 前記レイヤのピクチャ当たりのタイルの前記最大数を決定するために、前記1つまたは複数のプロセッサが、前記レイヤについて前記空間解像度を可能にする最も低いビットストリームレベルについてのピクチャ当たりのタイルの最大数を決定するように構成された、C35に記載の装置。
[C37] 前記1つまたは複数のプロセッサが、前記レイヤのピクチャ当たりのタイルの前記最大数よりも大きくないように、前記複数のレイヤのレイヤごとのピクチャ当たりのタイルの前記数を制約するように構成された、C35に記載の装置。
[C38] 前記複数のレイヤのピクチャ当たりのタイルの前記数の合計が、前記複数のレイヤのピクチャ当たりのタイルの前記最大数の合計よりも大きくないように、前記複数のレイヤのレイヤごとのピクチャ当たりのタイルの前記数を制約するように、前記1つまたは複数のプロセッサが構成された、C35に記載の装置。
[C39] 前記複数のレイヤのレイヤごとの前記それぞれのシンタックス情報が、ピクチャ当たりのタイル列の数を定義する第1のシンタックス要素、およびピクチャ当たりのタイル行の数を定義する第2のシンタックス要素のそれぞれの値を備え、
前記複数のレイヤのレイヤごとのピクチャ当たりのタイルの前記最大数が、前記複数のレイヤのレイヤごとのピクチャ当たりのタイル列の最大数およびピクチャ当たりのタイル行の最大数によって定義され、
前記レイヤのピクチャ当たりのタイルの前記最大数に基づいて、前記レイヤのピクチャ当たりのタイルの前記数を制約することが、前記複数のレイヤの1つのレイヤのピクチャ当たりのタイル列の前記数が、前記レイヤのピクチャ当たりのタイル列の前記最大数と前記レイヤのピクチャ当たりの残留タイル列の数との和よりも大きくなく、前記レイヤのピクチャ当たりのタイル行の前記数が、前記レイヤのピクチャ当たりのタイル行の前記最大数と前記レイヤのピクチャ当たりの残留タイル行の数との和よりも大きくないように、前記複数のレイヤのレイヤごとのピクチャ当たりのタイルの前記数を制約することを備え、
前記1つまたは複数のプロセッサが、
前記レイヤのピクチャ当たりの残留タイル列の前記数として、前記複数のレイヤの1つまたは複数の他のレイヤのピクチャ当たりのタイル列の前記最大数とピクチャ当たりのタイル列の前記数との間の差分の合計を決定することと、
前記レイヤのピクチャ当たりの残留タイル行の前記数として、前記複数のレイヤの前記1つまたは複数の他のレイヤのピクチャ当たりのタイル行の前記最大数とピクチャ当たりのタイル行の前記数との間の差分の合計を決定することと
を行うように構成された、
C38に記載の装置。
[C40] マイクロプロセッサ、
集積回路(IC)、および
少なくとも1つの前記ビデオエンコーダを備えるワイヤレス通信デバイス
のうちの1つを備える、C35に記載の装置。
[C41] 複数のレイヤを備えるビデオデータをコーディングするように構成された装置であって、
前記ビデオデータの前記複数のレイヤのレイヤごとのそれぞれのシンタックス情報をコーディングするための手段と、前記複数のレイヤのレイヤごとの前記それぞれのシンタックス情報は、前記レイヤのピクチャ当たりのいくつかのタイルへの前記レイヤ内のピクチャの区分化を定義する、ここにおいて、前記シンタックス情報は、前記複数のレイヤのレイヤごとのピクチャ当たりのタイルの数が前記レイヤのピクチャ当たりのタイルの最大数に基づいて決定されるように制約される、ここにおいて、前記レイヤのピクチャ当たりのタイルの前記最大数は、前記レイヤ内の前記ピクチャについての空間解像度、ティア情報、またはレベル情報のうちの少なくとも1つに基づいて決定される、
前記コーディングされたシンタックス情報によって定義された、前記レイヤのピクチャ当たりの前記いくつかのタイルへの前記ピクチャの前記区分化に基づいて、前記少なくとも1つのレイヤ内の前記ピクチャを処理するための手段と
を備える、装置。
[C42] 実行されたとき、
ビデオデータの前記複数のレイヤのレイヤごとのそれぞれのシンタックス情報をコーディングすることと、前記複数のレイヤのレイヤごとの前記それぞれのシンタックス情報は、前記レイヤのピクチャ当たりのいくつかのタイルへの前記レイヤ内のピクチャの区分化を定義する、ここにおいて、前記シンタックス情報は、前記複数のレイヤのレイヤごとのピクチャ当たりのタイルの数が前記レイヤのピクチャ当たりのタイルの最大数に基づいて決定されるように制約される、ここにおいて、前記レイヤのピクチャ当たりのタイルの前記最大数は、前記レイヤ内の前記ピクチャについての空間解像度、ティア情報、またはレベル情報のうちの少なくとも1つに基づいて決定される、
前記コーディングされたシンタックス情報によって定義された、前記レイヤのピクチャ当たりの前記いくつかのタイルへの前記ピクチャの前記区分化に基づいて、前記少なくとも1つのレイヤ内の前記ピクチャを処理することと
を、ビデオコーダの1つまたは複数のプロセッサに行わせる命令を記憶した、コンピュータ可読記憶媒体。
[C43] 複数のレイヤを備えるビデオデータをコーディングするように構成されたビデオコーダを備える装置であって、前記ビデオコーダが、
前記ビデオデータを符号化する符号化ビデオビットストリームを記憶するように構成されたメモリと、
前記ビデオデータの第1のレイヤについての第1の最大コーディングユニット(LCU)サイズを指定する第1のシンタックス情報と、前記ビデオデータの第2のレイヤについての第2のLCUサイズを指定する第2のシンタックス情報とをコーディングすることと、前記第1および第2のシンタックス情報は前記符号化ビデオビットストリーム内で符号化される、ここにおいて、前記第2のLCUサイズは前記第1のLCUサイズに基づいて制約される、
前記ビデオデータの前記第1および第2のレイヤについての前記第1および第2のLCUサイズに従って、前記ビデオデータの前記第1および第2のレイヤ内のピクチャを処理することと
を行うように構成された1つまたは複数のプロセッサと
を備える、装置。
[C44] 前記第2のLCUサイズが、前記第1のLCUサイズに等しいように制約される、C43に記載の装置。
[C45] 前記ビデオデータの前記第1のレイヤが、前記ビデオデータの前記第2のレイヤについてのアクティブ参照レイヤを備える、C43に記載の装置。
[C46] 前記ビデオデータの前記第1のレイヤが、信号対ノイズ(SNR)スケーラビリティのための前記ビデオデータの前記第2のレイヤについてのアクティブ参照レイヤを備える、C43に記載の装置。
[C47] ビデオデータの前記第1のレイヤ内の前記ピクチャの空間解像度が、ビデオデータの前記第2のレイヤ内の前記ピクチャの空間解像度に等しい、C43に記載の装置。
[C48] ビデオデータの前記第1のレイヤが、信号対ノイズ(SNR)スケーラビリティのためのビデオデータの前記第2のレイヤについてのアクティブ参照レイヤを備えるとき、前記第2のLCUサイズが、前記第1のLCUサイズに等しいように制約される、C43に記載の装置。
[C49] 前記ビデオデータがスケーラブルビデオコーディングデータを備え、前記複数のレイヤがスケーラブルビデオコーディングレイヤを備える、C43に記載の装置。
[C50] 前記第1および第2のシンタックス情報をコーディングすることが、前記第1および第2のシンタックス情報を含むアクティブパラメータセットを識別する情報をコーディングすることを備える、C43に記載の装置。
[C51] 前記アクティブパラメータセットがアクティブシーケンスパラメータセットを備える、C50に記載の装置。
[C52] 前記ビデオコーダが、前記複数のレイヤを備える前記ビデオデータを復号するように構成されたビデオデコーダを備え、前記1つまたは複数のプロセッサが、
前記符号化ビデオビットストリームから、前記第1のLCUサイズを指定する前記第1のシンタックス情報と、前記第2のLCUサイズを指定する前記第2のシンタックス情報とを復号することと、
前記ビデオデータの前記第1および第2のレイヤについての前記第1および第2のLCUサイズに従って、前記ビデオデータの前記第1および第2のレイヤ内のピクチャを復元することと
を行うように構成された、C43に記載の装置。
[C53] 前記ビデオコーダが、前記複数のレイヤを備える前記ビデオデータを符号化するように構成されたビデオエンコーダを備え、前記1つまたは複数のプロセッサが、
前記符号化ビデオビットストリーム内に、前記第1のLCUサイズを指定する前記第1のシンタックス情報と、前記第2のLCUサイズを指定する前記第2のシンタックス情報とを符号化することと、
前記ビデオデータの前記第1および第2のレイヤについての前記第1および第2のLCUサイズに従って、前記ビデオデータの前記第1および第2のレイヤ内のピクチャを前記符号化ビデオビットストリーム内に符号化することと
を行うように構成された、C43に記載の装置。
Claims (53)
- 複数のレイヤを備えるビデオデータを復号する方法であって、
前記ビデオデータの前記複数のレイヤのレイヤごとのそれぞれのシンタックス情報を復号することと、前記複数のレイヤのレイヤごとの前記それぞれのシンタックス情報は、前記レイヤのピクチャ当たりのいくつかのタイルへの前記レイヤ内のピクチャの区分化を定義する、ここにおいて、前記シンタックス情報は、前記複数のレイヤのレイヤごとのピクチャ当たりのタイルの数が前記レイヤのピクチャ当たりのタイルの最大数に基づいて決定されるように制約される、ここにおいて、前記レイヤのピクチャ当たりのタイルの前記最大数は、前記レイヤ内の前記ピクチャについての空間解像度、ティア情報、またはレベル情報のうちの少なくとも1つに基づいて決定される、
前記復号されたシンタックス情報によって定義された、前記レイヤのピクチャ当たりの前記いくつかのタイルへの前記ピクチャの前記区分化に基づいて、前記少なくとも1つのレイヤ内の前記ピクチャを復元することと
を備える、方法。 - 前記複数のレイヤのレイヤごとの前記それぞれのシンタックス情報が、ピクチャ当たりのタイル列の数を定義する第1のシンタックス要素およびピクチャ当たりのタイル行の数を定義する第2のシンタックス要素のそれぞれの値を備え、前記複数のレイヤのレイヤごとのピクチャ当たりのタイルの前記最大数が、前記複数のレイヤのレイヤごとのピクチャ当たりのタイル列の最大数およびピクチャ当たりのタイル行の最大数によって定義される、請求項1に記載の方法。
- 前記レイヤのピクチャ当たりのタイルの前記最大数が、前記レイヤについて前記空間解像度を可能にする最も低いビットストリームレベルについてのピクチャ当たりのタイルの最大数であるように決定される、請求項1に記載の方法。
- 前記複数のレイヤのレイヤごとのピクチャ当たりのタイルの前記数が、前記レイヤのピクチャ当たりのタイルの前記最大数よりも大きくないように、前記シンタックス情報が制約される、請求項1に記載の方法。
- 前記複数のレイヤのピクチャ当たりのタイルの前記数の合計が、前記複数のレイヤのピクチャ当たりのタイルの前記最大数の合計よりも大きくないように、前記シンタックス情報が制約される、請求項1に記載の方法。
- 前記複数のレイヤの第1のレイヤのピクチャ当たりのタイルの数が、前記第1のレイヤのピクチャ当たりのタイルの最大数よりも大きく、前記複数のレイヤの第2のレイヤのピクチャ当たりのタイルの数が、前記第2のレイヤのピクチャ当たりのタイルの最大数よりも小さいように、前記シンタックス情報が制約される、請求項5に記載の方法。
- アクセスユニットが、前記複数のレイヤの各々の中に前記それぞれのピクチャを備える、請求項5に記載の方法。
- 前記複数のレイヤが、サブビットストリームの複数のレイヤを備える、請求項5に記載の方法。
- 前記複数のレイヤのレイヤごとの前記それぞれのシンタックス情報が、ピクチャ当たりのタイル列の数を定義する第1のシンタックス要素、およびピクチャ当たりのタイル行の数を定義する第2のシンタックス要素のそれぞれの値を備え、
前記複数のレイヤのレイヤごとのピクチャ当たりのタイルの前記最大数が、前記複数のレイヤのレイヤごとのピクチャ当たりのタイル列の最大数およびピクチャ当たりのタイル行の最大数によって定義され、
前記複数のレイヤの1つのレイヤのピクチャ当たりのタイル列の前記数が、前記レイヤのピクチャ当たりのタイル列の前記最大数と前記レイヤのピクチャ当たりの残留タイル列の数との和よりも大きくなく、前記レイヤのピクチャ当たりのタイル行の前記数が、前記レイヤのピクチャ当たりのタイル行の前記最大数と前記レイヤのピクチャ当たりの残留タイル行の数との和よりも大きくないように、シンタックス情報が制約され、
前記レイヤのピクチャ当たりの残留タイル列の前記数が、前記複数のレイヤの1つまたは複数の他のレイヤのピクチャ当たりのタイル列の前記最大数とピクチャ当たりのタイル列の前記数との間の差分の合計を備え、前記レイヤのピクチャ当たりの残留タイル行の前記数が、前記複数のレイヤの前記1つまたは複数の他のレイヤのピクチャ当たりのタイル行の前記最大数とピクチャ当たりのタイル行の前記数との間の差分の合計を備える、
請求項5に記載の方法。 - 前記複数のレイヤの前記1つのレイヤが非ベースレイヤである、請求項9に記載の方法。
- 前記ビデオデータがスケーラブルビデオコーディングデータを備え、前記複数のレイヤがスケーラブルビデオコーディングレイヤを備える、請求項1に記載の方法。
- 前記ビデオデータがマルチビュービデオデータを備え、前記複数のレイヤが前記マルチビュービデオデータの複数のビューに対応する、請求項1に記載の方法。
- 前記シンタックス情報を復号することが、前記シンタックス情報を含むアクティブパラメータセットを決定することを備える、請求項1に記載の方法。
- 前記アクティブパラメータセットがアクティブピクチャパラメータセットを備える、請求項13に記載の方法。
- 複数のレイヤを備えるビデオデータを符号化する方法であって、
前記ビデオデータの前記複数のレイヤの各レイヤ内のピクチャを前記レイヤのピクチャ当たりのいくつかのタイルに区分化することと、ここにおいて、前記レイヤの各々についてピクチャ当たりの前記いくつかのタイルに前記ピクチャを区分化することは、
前記レイヤ内の前記ピクチャについての空間解像度、ティア情報、またはレベル情報のうちの少なくとも1つに基づいて、前記レイヤのピクチャ当たりのタイルの最大数を決定することと、
前記レイヤのピクチャ当たりのタイルの前記最大数に基づいて、前記レイヤのピクチャ当たりのタイルの数を制約することと
を備える、
前記レイヤのピクチャ当たりの前記いくつかのタイルへの前記ピクチャの前記区分化に基づいて、前記複数のレイヤの各レイヤ内の前記ピクチャを符号化することと、
前記ビデオデータの前記複数のレイヤのレイヤごとのそれぞれのシンタックス情報を符号化することと、前記複数のレイヤのレイヤごとの前記それぞれのシンタックス情報は、前記レイヤのピクチャ当たりの前記いくつかのタイルへの前記レイヤ内の前記ピクチャの前記区分化を定義する、
を備える、方法。 - 前記複数のレイヤのレイヤごとの前記それぞれのシンタックス情報が、ピクチャ当たりのタイル列の数を定義する第1のシンタックス要素およびピクチャ当たりのタイル行の数を定義する第2のシンタックス要素のそれぞれの値を備え、前記複数のレイヤのレイヤごとのピクチャ当たりのタイルの前記最大数が、前記複数のレイヤのレイヤごとのピクチャ当たりのタイル列の最大数およびピクチャ当たりのタイル行の最大数によって定義される、請求項15に記載の方法。
- 前記レイヤのピクチャ当たりのタイルの前記最大数を決定することが、前記レイヤについて前記空間解像度を可能にする最も低いビットストリームレベルについてのタイルの最大数を決定することを備える、請求項15に記載の方法。
- 前記レイヤのピクチャ当たりのタイルの前記最大数に基づいて、前記レイヤのピクチャ当たりのタイルの前記数を制約することが、前記レイヤのピクチャ当たりのタイルの前記最大数よりも大きくないように、前記複数のレイヤのレイヤごとのピクチャ当たりのタイルの前記数を制約することを備える、請求項15に記載の方法。
- 前記レイヤのピクチャ当たりのタイルの前記最大数に基づいて、前記レイヤのピクチャ当たりのタイルの前記数を制約することが、前記複数のレイヤのピクチャ当たりのタイルの前記数の合計が、前記複数のレイヤのピクチャ当たりのタイルの前記最大数の合計よりも大きくないように、前記複数のレイヤのレイヤごとのピクチャ当たりのタイルの前記数を制約することを備える、請求項15に記載の方法。
- 前記レイヤのピクチャ当たりのタイルの前記最大数に基づいて、前記レイヤのピクチャ当たりのタイルの前記数を制約することが、前記複数のレイヤの第1のレイヤのピクチャ当たりのタイルの数が、前記第1のレイヤのピクチャ当たりのタイルの最大数よりも大きく、前記複数のレイヤの第2のレイヤのピクチャ当たりのタイルの数が、前記第2のレイヤのピクチャ当たりのタイルの最大数よりも小さいように、前記複数のレイヤのレイヤごとのタイルの前記数を制約することを備える、請求項19に記載の方法。
- アクセスユニットが、前記複数のレイヤの各々の中に前記それぞれのピクチャを備える、請求項19に記載の方法。
- 前記複数のレイヤが、サブビットストリームの複数のレイヤを備える、請求項19に記載の方法。
- 前記複数のレイヤのレイヤごとの前記それぞれのシンタックス情報が、ピクチャ当たりのタイル列の数を定義する第1のシンタックス要素、およびピクチャ当たりのタイル行の数を定義する第2のシンタックス要素のそれぞれの値を備え、
前記複数のレイヤのレイヤごとのピクチャ当たりのタイルの前記最大数が、前記複数のレイヤのレイヤごとのピクチャ当たりのタイル列の最大数およびピクチャ当たりのタイル行の最大数によって定義され、
前記レイヤのピクチャ当たりのタイルの前記最大数に基づいて、前記レイヤのピクチャ当たりのタイルの前記数を制約することが、前記複数のレイヤの1つのレイヤのピクチャ当たりのタイル列の前記数が、前記レイヤのピクチャ当たりのタイル列の前記最大数と前記レイヤのピクチャ当たりの残留タイル列の数との和よりも大きくなく、前記レイヤのピクチャ当たりのタイル行の前記数が、前記レイヤのピクチャ当たりのタイル行の前記最大数と前記レイヤのピクチャ当たりの残留タイル行の数との和よりも大きくないように、前記複数のレイヤのレイヤごとのピクチャ当たりのタイルの前記数を制約することを備え、前記方法が、
前記レイヤのピクチャ当たりの残留タイル列の前記数として、前記複数のレイヤの1つまたは複数の他のレイヤのピクチャ当たりのタイル列の前記最大数とピクチャ当たりのタイル列の前記数との間の差分の合計を決定することと、
前記レイヤのピクチャ当たりの残留タイル行の前記数として、前記複数のレイヤの前記1つまたは複数の他のレイヤのピクチャ当たりのタイル行の前記最大数とピクチャ当たりのタイル行の前記数との間の差分の合計を決定することと
をさらに備える、
請求項19に記載の方法。 - 前記複数のレイヤの前記1つのレイヤが非ベースレイヤである、請求項23に記載の方法。
- 前記ビデオデータがスケーラブルビデオコーディングデータを備え、前記複数のレイヤがスケーラブルビデオコーディングレイヤを備える、請求項15に記載の方法。
- 前記ビデオデータがマルチビュービデオデータを備え、前記複数のレイヤが前記マルチビュービデオデータの複数のビューに対応する、請求項15に記載の方法。
- 前記シンタックス情報を符号化することが、前記シンタックス情報を含むアクティブパラメータセットを識別する情報を符号化することを備える、請求項15に記載の方法。
- 前記アクティブパラメータセットがアクティブピクチャパラメータセットを備える、請求項27に記載の方法。
- 複数のレイヤを備えるビデオデータを復号するように構成されたビデオデコーダを備える装置であって、前記ビデオデコーダが、
前記ビデオデータを符号化する符号化ビデオビットストリームを記憶するように構成されたメモリと、
前記ビデオデータの前記複数のレイヤのレイヤごとのそれぞれのシンタックス情報を復号することと、前記複数のレイヤのレイヤごとの前記それぞれのシンタックス情報は、前記レイヤのピクチャ当たりのいくつかのタイルへの前記レイヤ内のピクチャの区分化を定義する、ここにおいて、前記シンタックス情報は、前記複数のレイヤのレイヤごとのピクチャ当たりのタイルの数が前記レイヤのピクチャ当たりのタイルの最大数に基づいて決定されるように制約される、ここにおいて、前記レイヤのピクチャ当たりのタイルの前記最大数は、前記レイヤ内の前記ピクチャについての空間解像度、ティア情報、またはレベル情報のうちの少なくとも1つに基づいて決定される、
前記復号されたシンタックス情報によって定義された、前記レイヤのピクチャ当たりの前記いくつかのタイルへの前記ピクチャの前記区分化に基づいて、前記少なくとも1つのレイヤ内の前記ピクチャを復元することと
を行うように構成された1つまたは複数のプロセッサと
を備える、装置。 - 前記レイヤのピクチャ当たりのタイルの前記最大数が、前記レイヤについて前記空間解像度を可能にする最も低いビットストリームレベルについてのピクチャ当たりのタイルの最大数であるように決定される、請求項29に記載の装置。
- 前記複数のレイヤのレイヤごとのピクチャ当たりのタイルの前記数が、前記レイヤのピクチャ当たりのタイルの前記最大数よりも大きくないように、前記シンタックス情報が制約される、請求項29に記載の装置。
- 前記複数のレイヤのピクチャ当たりのタイルの前記数の合計が、前記複数のレイヤのピクチャ当たりのタイルの前記最大数の合計よりも大きくないように、シンタックス情報が制約される、請求項29に記載の装置。
- 前記複数のレイヤのレイヤごとの前記それぞれのシンタックス情報が、ピクチャ当たりのタイル列の数を定義する第1のシンタックス要素、およびピクチャ当たりのタイル行の数を定義する第2のシンタックス要素のそれぞれの値を備え、
前記複数のレイヤのレイヤごとのピクチャ当たりのタイルの前記最大数が、前記複数のレイヤのレイヤごとのピクチャ当たりのタイル列の最大数およびピクチャ当たりのタイル行の最大数によって定義され、
前記複数のレイヤの1つのレイヤのピクチャ当たりのタイル列の前記数が、前記レイヤのピクチャ当たりのタイル列の前記最大数と前記レイヤのピクチャ当たりの残留タイル列の数との和よりも大きくなく、前記レイヤのピクチャ当たりのタイル行の前記数が、前記レイヤのピクチャ当たりのタイル行の前記最大数と前記レイヤのピクチャ当たりの残留タイル行の数との和よりも大きくないように、シンタックス情報が制約され、
前記レイヤのピクチャ当たりの残留タイル列の前記数が、前記複数のレイヤの1つまたは複数の他のレイヤのピクチャ当たりのタイル列の前記最大数とピクチャ当たりのタイル列の前記数との間の差分の合計を備え、前記レイヤのピクチャ当たりの残留タイル行の前記数が、前記複数のレイヤの前記1つまたは複数の他のレイヤのピクチャ当たりのタイル行の前記最大数とピクチャ当たりのタイル行の前記数との間の差分の合計を備える、
請求項32に記載の装置。 - マイクロプロセッサ、
集積回路(IC)、および
少なくとも1つの前記ビデオデコーダを備えるワイヤレス通信デバイス
のうちの1つを備える、請求項29に記載の装置。 - 複数のレイヤを備えるビデオデータを符号化するように構成されたビデオエンコーダを備える装置であって、前記ビデオエンコーダが、
前記ビデオデータを符号化する符号化ビデオビットストリームを記憶するように構成されたメモリと、
前記ビデオデータの前記複数のレイヤの各レイヤ内のピクチャを前記レイヤのピクチャ当たりのいくつかのタイルに区分化するように構成された1つまたは複数のプロセッサとを備え、ここにおいて、前記いくつかのタイルに前記ピクチャを区分化するために、前記1つまたは複数のプロセッサが、
前記レイヤ内の前記ピクチャについての空間解像度、ティア情報、またはレベル情報のうちの少なくとも1つに基づいて、前記レイヤのピクチャ当たりのタイルの最大数を決定することと、
前記レイヤのピクチャ当たりのタイルの前記最大数に基づいて、前記レイヤのピクチャ当たりのタイルの数を制約することと
を行うように構成され、前記1つまたは複数のプロセッサが、
前記レイヤのピクチャ当たりの前記いくつかのタイルへの前記ピクチャの前記区分化に基づいて、前記複数のレイヤの各レイヤ内の前記ピクチャを前記符号化ビデオビットストリーム内に符号化することと、
前記ビデオデータの前記複数のレイヤのレイヤごとのそれぞれのシンタックス情報を前記符号化ビデオビットストリーム内に符号化することとを行うように構成され、前記複数のレイヤのレイヤごとの前記それぞれのシンタックス情報は、前記レイヤのピクチャ当たりの前記いくつかのタイルへの前記レイヤ内の前記ピクチャの前記区分化を定義する、
装置。 - 前記レイヤのピクチャ当たりのタイルの前記最大数を決定するために、前記1つまたは複数のプロセッサが、前記レイヤについて前記空間解像度を可能にする最も低いビットストリームレベルについてのピクチャ当たりのタイルの最大数を決定するように構成された、請求項35に記載の装置。
- 前記1つまたは複数のプロセッサが、前記レイヤのピクチャ当たりのタイルの前記最大数よりも大きくないように、前記複数のレイヤのレイヤごとのピクチャ当たりのタイルの前記数を制約するように構成された、請求項35に記載の装置。
- 前記複数のレイヤのピクチャ当たりのタイルの前記数の合計が、前記複数のレイヤのピクチャ当たりのタイルの前記最大数の合計よりも大きくないように、前記複数のレイヤのレイヤごとのピクチャ当たりのタイルの前記数を制約するように、前記1つまたは複数のプロセッサが構成された、請求項35に記載の装置。
- 前記複数のレイヤのレイヤごとの前記それぞれのシンタックス情報が、ピクチャ当たりのタイル列の数を定義する第1のシンタックス要素、およびピクチャ当たりのタイル行の数を定義する第2のシンタックス要素のそれぞれの値を備え、
前記複数のレイヤのレイヤごとのピクチャ当たりのタイルの前記最大数が、前記複数のレイヤのレイヤごとのピクチャ当たりのタイル列の最大数およびピクチャ当たりのタイル行の最大数によって定義され、
前記レイヤのピクチャ当たりのタイルの前記最大数に基づいて、前記レイヤのピクチャ当たりのタイルの前記数を制約することが、前記複数のレイヤの1つのレイヤのピクチャ当たりのタイル列の前記数が、前記レイヤのピクチャ当たりのタイル列の前記最大数と前記レイヤのピクチャ当たりの残留タイル列の数との和よりも大きくなく、前記レイヤのピクチャ当たりのタイル行の前記数が、前記レイヤのピクチャ当たりのタイル行の前記最大数と前記レイヤのピクチャ当たりの残留タイル行の数との和よりも大きくないように、前記複数のレイヤのレイヤごとのピクチャ当たりのタイルの前記数を制約することを備え、
前記1つまたは複数のプロセッサが、
前記レイヤのピクチャ当たりの残留タイル列の前記数として、前記複数のレイヤの1つまたは複数の他のレイヤのピクチャ当たりのタイル列の前記最大数とピクチャ当たりのタイル列の前記数との間の差分の合計を決定することと、
前記レイヤのピクチャ当たりの残留タイル行の前記数として、前記複数のレイヤの前記1つまたは複数の他のレイヤのピクチャ当たりのタイル行の前記最大数とピクチャ当たりのタイル行の前記数との間の差分の合計を決定することと
を行うように構成された、
請求項38に記載の装置。 - マイクロプロセッサ、
集積回路(IC)、および
少なくとも1つの前記ビデオエンコーダを備えるワイヤレス通信デバイス
のうちの1つを備える、請求項35に記載の装置。 - 複数のレイヤを備えるビデオデータをコーディングするように構成された装置であって、
前記ビデオデータの前記複数のレイヤのレイヤごとのそれぞれのシンタックス情報をコーディングするための手段と、前記複数のレイヤのレイヤごとの前記それぞれのシンタックス情報は、前記レイヤのピクチャ当たりのいくつかのタイルへの前記レイヤ内のピクチャの区分化を定義する、ここにおいて、前記シンタックス情報は、前記複数のレイヤのレイヤごとのピクチャ当たりのタイルの数が前記レイヤのピクチャ当たりのタイルの最大数に基づいて決定されるように制約される、ここにおいて、前記レイヤのピクチャ当たりのタイルの前記最大数は、前記レイヤ内の前記ピクチャについての空間解像度、ティア情報、またはレベル情報のうちの少なくとも1つに基づいて決定される、
前記コーディングされたシンタックス情報によって定義された、前記レイヤのピクチャ当たりの前記いくつかのタイルへの前記ピクチャの前記区分化に基づいて、前記少なくとも1つのレイヤ内の前記ピクチャを処理するための手段と
を備える、装置。 - 実行されたとき、
ビデオデータの前記複数のレイヤのレイヤごとのそれぞれのシンタックス情報をコーディングすることと、前記複数のレイヤのレイヤごとの前記それぞれのシンタックス情報は、前記レイヤのピクチャ当たりのいくつかのタイルへの前記レイヤ内のピクチャの区分化を定義する、ここにおいて、前記シンタックス情報は、前記複数のレイヤのレイヤごとのピクチャ当たりのタイルの数が前記レイヤのピクチャ当たりのタイルの最大数に基づいて決定されるように制約される、ここにおいて、前記レイヤのピクチャ当たりのタイルの前記最大数は、前記レイヤ内の前記ピクチャについての空間解像度、ティア情報、またはレベル情報のうちの少なくとも1つに基づいて決定される、
前記コーディングされたシンタックス情報によって定義された、前記レイヤのピクチャ当たりの前記いくつかのタイルへの前記ピクチャの前記区分化に基づいて、前記少なくとも1つのレイヤ内の前記ピクチャを処理することと
を、ビデオコーダの1つまたは複数のプロセッサに行わせる命令を記憶した、コンピュータ可読記憶媒体。 - 複数のレイヤを備えるビデオデータをコーディングするように構成されたビデオコーダを備える装置であって、前記ビデオコーダが、
前記ビデオデータを符号化する符号化ビデオビットストリームを記憶するように構成されたメモリと、
前記ビデオデータの第1のレイヤについての第1の最大コーディングユニット(LCU)サイズを指定する第1のシンタックス情報と、前記ビデオデータの第2のレイヤについての第2のLCUサイズを指定する第2のシンタックス情報とをコーディングすることと、前記第1および第2のシンタックス情報は前記符号化ビデオビットストリーム内で符号化される、ここにおいて、前記第2のLCUサイズは前記第1のLCUサイズに基づいて制約される、
前記ビデオデータの前記第1および第2のレイヤについての前記第1および第2のLCUサイズに従って、前記ビデオデータの前記第1および第2のレイヤ内のピクチャを処理することと
を行うように構成された1つまたは複数のプロセッサと
を備える、装置。 - 前記第2のLCUサイズが、前記第1のLCUサイズに等しいように制約される、請求項43に記載の装置。
- 前記ビデオデータの前記第1のレイヤが、前記ビデオデータの前記第2のレイヤについてのアクティブ参照レイヤを備える、請求項43に記載の装置。
- 前記ビデオデータの前記第1のレイヤが、信号対ノイズ(SNR)スケーラビリティのための前記ビデオデータの前記第2のレイヤについてのアクティブ参照レイヤを備える、請求項43に記載の装置。
- ビデオデータの前記第1のレイヤ内の前記ピクチャの空間解像度が、ビデオデータの前記第2のレイヤ内の前記ピクチャの空間解像度に等しい、請求項43に記載の装置。
- ビデオデータの前記第1のレイヤが、信号対ノイズ(SNR)スケーラビリティのためのビデオデータの前記第2のレイヤについてのアクティブ参照レイヤを備えるとき、前記第2のLCUサイズが、前記第1のLCUサイズに等しいように制約される、請求項43に記載の装置。
- 前記ビデオデータがスケーラブルビデオコーディングデータを備え、前記複数のレイヤがスケーラブルビデオコーディングレイヤを備える、請求項43に記載の装置。
- 前記第1および第2のシンタックス情報をコーディングすることが、前記第1および第2のシンタックス情報を含むアクティブパラメータセットを識別する情報をコーディングすることを備える、請求項43に記載の装置。
- 前記アクティブパラメータセットがアクティブシーケンスパラメータセットを備える、請求項50に記載の装置。
- 前記ビデオコーダが、前記複数のレイヤを備える前記ビデオデータを復号するように構成されたビデオデコーダを備え、前記1つまたは複数のプロセッサが、
前記符号化ビデオビットストリームから、前記第1のLCUサイズを指定する前記第1のシンタックス情報と、前記第2のLCUサイズを指定する前記第2のシンタックス情報とを復号することと、
前記ビデオデータの前記第1および第2のレイヤについての前記第1および第2のLCUサイズに従って、前記ビデオデータの前記第1および第2のレイヤ内のピクチャを復元することと
を行うように構成された、請求項43に記載の装置。 - 前記ビデオコーダが、前記複数のレイヤを備える前記ビデオデータを符号化するように構成されたビデオエンコーダを備え、前記1つまたは複数のプロセッサが、
前記符号化ビデオビットストリーム内に、前記第1のLCUサイズを指定する前記第1のシンタックス情報と、前記第2のLCUサイズを指定する前記第2のシンタックス情報とを符号化することと、
前記ビデオデータの前記第1および第2のレイヤについての前記第1および第2のLCUサイズに従って、前記ビデオデータの前記第1および第2のレイヤ内のピクチャを前記符号化ビデオビットストリーム内に符号化することと
を行うように構成された、請求項43に記載の装置。
Applications Claiming Priority (5)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US201361845928P | 2013-07-12 | 2013-07-12 | |
US61/845,928 | 2013-07-12 | ||
US14/328,317 | 2014-07-10 | ||
US14/328,317 US9648335B2 (en) | 2013-07-12 | 2014-07-10 | Bitstream restrictions on picture partitions across layers |
PCT/US2014/046370 WO2015006703A2 (en) | 2013-07-12 | 2014-07-11 | Bitstream restrictions on picture partitions across layers |
Publications (3)
Publication Number | Publication Date |
---|---|
JP2016529782A true JP2016529782A (ja) | 2016-09-23 |
JP2016529782A5 JP2016529782A5 (ja) | 2017-07-13 |
JP6370898B2 JP6370898B2 (ja) | 2018-08-08 |
Family
ID=52277092
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2016525810A Expired - Fee Related JP6370898B2 (ja) | 2013-07-12 | 2014-07-11 | レイヤを横切るピクチャパーティションに対するビットストリームの制限 |
Country Status (7)
Country | Link |
---|---|
US (2) | US9648335B2 (ja) |
EP (2) | EP3020199A2 (ja) |
JP (1) | JP6370898B2 (ja) |
KR (1) | KR20160032121A (ja) |
CN (1) | CN105379286A (ja) |
TW (1) | TW201513640A (ja) |
WO (1) | WO2015006703A2 (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2020534750A (ja) * | 2017-09-20 | 2020-11-26 | ヴィド スケール インコーポレイテッド | 360度ビデオ符号化におけるフェイス不連続の処理 |
Families Citing this family (44)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8767824B2 (en) | 2011-07-11 | 2014-07-01 | Sharp Kabushiki Kaisha | Video decoder parallelization for tiles |
GB2507731B (en) * | 2012-11-07 | 2015-08-12 | Nds Ltd | A system and method for providing a private mosaic |
US9648335B2 (en) | 2013-07-12 | 2017-05-09 | Qualcomm Incorporated | Bitstream restrictions on picture partitions across layers |
US9936207B2 (en) | 2013-10-14 | 2018-04-03 | Qualcomm Incorporated | Indication of parallel processing in video coding |
US9762919B2 (en) * | 2014-08-28 | 2017-09-12 | Apple Inc. | Chroma cache architecture in block processing pipelines |
US10123028B2 (en) * | 2014-09-17 | 2018-11-06 | Mediatek Inc. | Syntax parsing apparatus with multiple syntax parsing circuits for processing multiple image regions within same frame or processing multiple frames and related syntax parsing method |
US10819997B2 (en) * | 2016-01-20 | 2020-10-27 | Arris Enterprises Llc | Encoding video data according to target decoding device decoding complexity |
US10230948B2 (en) * | 2016-02-03 | 2019-03-12 | Mediatek Inc. | Video transmitting system with on-the-fly encoding and on-the-fly delivering and associated video receiving system |
EP3466051A1 (en) | 2016-05-25 | 2019-04-10 | GoPro, Inc. | Three-dimensional noise reduction |
US9639935B1 (en) | 2016-05-25 | 2017-05-02 | Gopro, Inc. | Apparatus and methods for camera alignment model calibration |
US10477064B2 (en) | 2017-08-21 | 2019-11-12 | Gopro, Inc. | Image stitching with electronic rolling shutter correction |
US11025919B2 (en) * | 2017-10-03 | 2021-06-01 | Koninklijke Kpn N.V. | Client-based adaptive streaming of nonlinear media |
US11451838B2 (en) | 2017-12-07 | 2022-09-20 | Koninklijke Kpn N.V. | Method for adaptive streaming of media |
WO2019234613A1 (en) | 2018-06-05 | 2019-12-12 | Beijing Bytedance Network Technology Co., Ltd. | Partition tree with partition into 3 sub-blocks by horizontal and vertical splits |
TWI820196B (zh) | 2018-08-28 | 2023-11-01 | 大陸商北京字節跳動網絡技術有限公司 | 用擴展四叉樹進行分割時的上下文編解碼 |
US10375416B1 (en) * | 2018-09-05 | 2019-08-06 | Tencent America LLC | Segment types in video coding |
WO2020057530A1 (en) | 2018-09-18 | 2020-03-26 | Huawei Technologies Co., Ltd. | Coding method, device, system |
BR112020025569A2 (pt) * | 2018-09-18 | 2021-03-23 | Huawei Technologies Co., Ltd. | codificador de vídeo, decodificador de vídeo e métodos correspondentes |
US10812819B2 (en) * | 2018-10-07 | 2020-10-20 | Tencent America LLC | Method and apparatus for video coding |
BR112021011398A2 (pt) | 2018-12-17 | 2021-08-31 | Huawei Technologies Co., Ltd. | Método e aparelho de codificação de vídeo |
EP3769522A4 (en) * | 2019-01-16 | 2021-01-27 | Telefonaktiebolaget LM Ericsson (publ) | VIDEO ENCODING WITH EQUAL TILE DISTRIBUTION WITH REMAINING |
WO2020219733A1 (en) | 2019-04-24 | 2020-10-29 | Bytedance Inc. | Quantized residual differential pulse code modulation representation of coded video |
CN113796069B (zh) | 2019-05-01 | 2024-03-08 | 字节跳动有限公司 | 使用量化残差差分脉冲编解码调制编解码的帧内编解码视频 |
CN113785306B (zh) | 2019-05-02 | 2024-06-14 | 字节跳动有限公司 | 基于编解码树结构类型的编解码模式 |
KR20220013945A (ko) * | 2019-06-03 | 2022-02-04 | 노키아 테크놀로지스 오와이 | 비디오 코딩 및 디코딩을 위한 장치 및 방법 |
CN118138754A (zh) | 2019-06-14 | 2024-06-04 | 北京字节跳动网络技术有限公司 | 处理视频单元边界和虚拟边界 |
CN113994671B (zh) | 2019-06-14 | 2024-05-10 | 北京字节跳动网络技术有限公司 | 基于颜色格式处理视频单元边界和虚拟边界 |
JP7291846B2 (ja) | 2019-07-09 | 2023-06-15 | 北京字節跳動網絡技術有限公司 | 適応ループフィルタリングのためのサンプル決定 |
KR102648121B1 (ko) | 2019-07-11 | 2024-03-18 | 베이징 바이트댄스 네트워크 테크놀로지 컴퍼니, 리미티드 | 적응적 루프 필터링에서의 샘플 패딩 |
CN117676168A (zh) * | 2019-07-15 | 2024-03-08 | 北京字节跳动网络技术有限公司 | 自适应环路滤波中的分类 |
CN114128296A (zh) * | 2019-07-15 | 2022-03-01 | 北京字节跳动网络技术有限公司 | 自适应环路滤波中跨视频单元边界访问样点 |
EP4018652A4 (en) | 2019-09-22 | 2022-11-02 | Beijing Bytedance Network Technology Co., Ltd. | FILLING METHOD IN AN ADAPTIVE LOOP FILTER |
JP7326600B2 (ja) | 2019-09-27 | 2023-08-15 | 北京字節跳動網絡技術有限公司 | 異なるビデオユニット間の適応ループフィルタリング |
JP7454042B2 (ja) | 2019-10-10 | 2024-03-21 | 北京字節跳動網絡技術有限公司 | 適応ループ・フィルタリングにおける利用可能でないサンプル位置でのパディング・プロセス |
US11146824B2 (en) * | 2019-12-30 | 2021-10-12 | Mediatek Inc. | Video encoding or decoding methods and apparatuses related to high-level information signaling |
WO2021160176A1 (en) * | 2020-02-14 | 2021-08-19 | Beijing Bytedance Network Technology Co., Ltd. | Use of general constraint flags in video bitstreams |
JP7464742B2 (ja) | 2020-03-21 | 2024-04-09 | 北京字節跳動網絡技術有限公司 | 参照ピクチャリサンプリング |
CN115606183A (zh) | 2020-04-07 | 2023-01-13 | 抖音视界有限公司(Cn) | 参考图片环绕的剪裁操作 |
CN115668917A (zh) | 2020-04-09 | 2023-01-31 | 抖音视界有限公司 | 视频编解码中的去块信令通知 |
WO2021204251A1 (en) | 2020-04-10 | 2021-10-14 | Beijing Bytedance Network Technology Co., Ltd. | Use of header syntax elements and adaptation parameter set |
WO2021209061A1 (en) | 2020-04-17 | 2021-10-21 | Beijing Bytedance Network Technology Co., Ltd. | Presence of adaptation parameter set units |
WO2021222036A1 (en) | 2020-04-26 | 2021-11-04 | Bytedance Inc. | Conditional signaling of video coding syntax elements |
CN115943627A (zh) | 2020-06-08 | 2023-04-07 | 字节跳动有限公司 | 对编解码视频图片中条带计数的约束 |
EP4154533A4 (en) * | 2020-06-20 | 2023-11-01 | Beijing Bytedance Network Technology Co., Ltd. | CROSS-LAYER PREDICTION WITH DIFFERENT CODING BLOCK SIZE |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2006191159A (ja) * | 2004-12-28 | 2006-07-20 | Canon Inc | 画像処理方法及び画像処理装置 |
JP2007150569A (ja) * | 2005-11-25 | 2007-06-14 | Matsushita Electric Ind Co Ltd | 画像復号装置、および画像復号方法 |
Family Cites Families (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100896279B1 (ko) | 2005-04-15 | 2009-05-07 | 엘지전자 주식회사 | 영상 신호의 스케일러블 인코딩 및 디코딩 방법 |
KR101663438B1 (ko) * | 2007-04-18 | 2016-10-06 | 톰슨 라이센싱 | 코딩 시스템 |
JP5810700B2 (ja) * | 2011-07-19 | 2015-11-11 | ソニー株式会社 | 画像処理装置及び画像処理方法 |
JP6376719B2 (ja) * | 2012-06-29 | 2018-08-22 | キヤノン株式会社 | 画像符号化装置、画像符号化方法及びプログラム、画像復号装置、画像復号方法及びプログラム |
US10785482B2 (en) * | 2012-09-24 | 2020-09-22 | Texas Instruments Incorporated | Method and system for constraining tile processing overhead in video coding |
US9648335B2 (en) | 2013-07-12 | 2017-05-09 | Qualcomm Incorporated | Bitstream restrictions on picture partitions across layers |
-
2014
- 2014-07-10 US US14/328,317 patent/US9648335B2/en not_active Expired - Fee Related
- 2014-07-11 KR KR1020167001807A patent/KR20160032121A/ko not_active Application Discontinuation
- 2014-07-11 CN CN201480038712.0A patent/CN105379286A/zh active Pending
- 2014-07-11 JP JP2016525810A patent/JP6370898B2/ja not_active Expired - Fee Related
- 2014-07-11 EP EP14745050.6A patent/EP3020199A2/en not_active Withdrawn
- 2014-07-11 EP EP16194662.9A patent/EP3148195A1/en not_active Withdrawn
- 2014-07-11 WO PCT/US2014/046370 patent/WO2015006703A2/en active Application Filing
- 2014-07-11 TW TW103124051A patent/TW201513640A/zh unknown
-
2017
- 2017-03-21 US US15/465,271 patent/US9979975B2/en not_active Expired - Fee Related
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2006191159A (ja) * | 2004-12-28 | 2006-07-20 | Canon Inc | 画像処理方法及び画像処理装置 |
JP2007150569A (ja) * | 2005-11-25 | 2007-06-14 | Matsushita Electric Ind Co Ltd | 画像復号装置、および画像復号方法 |
Non-Patent Citations (4)
Title |
---|
BENJAMIN BROSS ET AL: "High Efficiency Video Coding (HEVC) text specification draft 10 (for FDIS & Last Call)", JCTVC-L1003_V34, JPN6017036234, 19 March 2013 (2013-03-19), pages 31 - 44, ISSN: 0003717776 * |
GERHARD TECH ET AL: "AHG 13: Restriction of inter-layer prediction on tile boundaries", JCT3V-D0051_V2, JPN6017036236, 26 April 2013 (2013-04-26), pages 1 - 3, ISSN: 0003717777 * |
MISKA M. HANNUKSELA: "MV-HEVC/3D-HEVC HLS: on ViewId signaling", JCT3V-D0202, JPN6017036238, 26 April 2013 (2013-04-26), pages 1 - 4, ISSN: 0003717778 * |
大久保 榮 他, 改訂三版H.264/AVC教科書 第1版, JPN6017036241, 1 January 2009 (2009-01-01), pages 286 - 293, ISSN: 0003646556 * |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2020534750A (ja) * | 2017-09-20 | 2020-11-26 | ヴィド スケール インコーポレイテッド | 360度ビデオ符号化におけるフェイス不連続の処理 |
JP7343487B2 (ja) | 2017-09-20 | 2023-09-12 | ヴィド スケール インコーポレイテッド | 360度ビデオ符号化におけるフェイス不連続の処理 |
Also Published As
Publication number | Publication date |
---|---|
US9648335B2 (en) | 2017-05-09 |
US20170195679A1 (en) | 2017-07-06 |
CN105379286A (zh) | 2016-03-02 |
WO2015006703A3 (en) | 2015-03-05 |
KR20160032121A (ko) | 2016-03-23 |
TW201513640A (zh) | 2015-04-01 |
WO2015006703A2 (en) | 2015-01-15 |
US20150016543A1 (en) | 2015-01-15 |
EP3020199A2 (en) | 2016-05-18 |
US9979975B2 (en) | 2018-05-22 |
JP6370898B2 (ja) | 2018-08-08 |
EP3148195A1 (en) | 2017-03-29 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP6370898B2 (ja) | レイヤを横切るピクチャパーティションに対するビットストリームの制限 | |
JP7055833B2 (ja) | 並列処理のためのイントラブロックコピー予測制限 | |
JP5805849B2 (ja) | ビデオコード化における動きベクトル予測 | |
TWI520573B (zh) | 用於寫碼視訊資料之方法、器件及電腦可讀儲存媒體 | |
US9936207B2 (en) | Indication of parallel processing in video coding | |
US9560358B2 (en) | Device and method for scalable coding of video information | |
JP6377623B2 (ja) | ビデオコーディングにおけるターゲット出力レイヤ | |
JP2017512032A (ja) | 3dビデオコーディングのための制限付き深度イントラモードコーディング | |
KR102314587B1 (ko) | 비디오 정보의 스케일러블 코딩을 위한 디바이스 및 방법 | |
JP2016067009A (ja) | 内部ビュー動き予測(ivmp)モードをサポートするmvcベースの3dvcコーデック | |
US9813736B2 (en) | Inter-view dependency type in MV-HEVC | |
JP2015507428A (ja) | ビデオコーディング用のコーディングパラメータセットおよびnalユニットヘッダ | |
JP2015532554A (ja) | ビデオプロパティの指示 | |
JP2016537860A (ja) | 深度イントラコーディングのためのウェッジレットパターン拡張 | |
TWI535273B (zh) | 經組態以寫碼視訊資訊之設備及視訊寫碼裝置、編碼及解碼視訊資訊之方法與非暫態電腦可讀媒體 | |
JP2018514985A (ja) | ビデオデータを処理するためのデバイスおよび方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20170602 |
|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20170602 |
|
A871 | Explanation of circumstances concerning accelerated examination |
Free format text: JAPANESE INTERMEDIATE CODE: A871 Effective date: 20170602 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20170913 |
|
A975 | Report on accelerated examination |
Free format text: JAPANESE INTERMEDIATE CODE: A971005 Effective date: 20170914 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20170926 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20171226 |
|
A02 | Decision of refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A02 Effective date: 20180116 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20180515 |
|
A911 | Transfer to examiner for re-examination before appeal (zenchi) |
Free format text: JAPANESE INTERMEDIATE CODE: A911 Effective date: 20180523 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20180612 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20180711 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 6370898 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
LAPS | Cancellation because of no payment of annual fees |