JP2015530690A - 一致パターン信号デコーディング - Google Patents

一致パターン信号デコーディング Download PDF

Info

Publication number
JP2015530690A
JP2015530690A JP2015533266A JP2015533266A JP2015530690A JP 2015530690 A JP2015530690 A JP 2015530690A JP 2015533266 A JP2015533266 A JP 2015533266A JP 2015533266 A JP2015533266 A JP 2015533266A JP 2015530690 A JP2015530690 A JP 2015530690A
Authority
JP
Japan
Prior art keywords
bit
signal
address
amplitude
pattern
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2015533266A
Other languages
English (en)
Other versions
JP6166784B2 (ja
Inventor
マフナド,ファラマルズ
ハンセン,フレッド・ロス
Original Assignee
オラクル・インターナショナル・コーポレイション
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by オラクル・インターナショナル・コーポレイション filed Critical オラクル・インターナショナル・コーポレイション
Publication of JP2015530690A publication Critical patent/JP2015530690A/ja
Application granted granted Critical
Publication of JP6166784B2 publication Critical patent/JP6166784B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/10009Improvement or modification of read or write signals
    • G11B20/10268Improvement or modification of read or write signals bit detection or demodulation methods
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/10009Improvement or modification of read or write signals
    • G11B20/10305Improvement or modification of read or write signals signal quality assessment
    • G11B20/10314Improvement or modification of read or write signals signal quality assessment amplitude of the recorded or reproduced signal
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/12Formatting, e.g. arrangement of data block or words on the record carriers
    • G11B20/1201Formatting, e.g. arrangement of data block or words on the record carriers on tapes
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/14Digital recording or reproducing using self-clocking codes
    • G11B20/1403Digital recording or reproducing using self-clocking codes characterised by the use of two levels
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/14Digital recording or reproducing using self-clocking codes
    • G11B20/1403Digital recording or reproducing using self-clocking codes characterised by the use of two levels
    • G11B20/1407Digital recording or reproducing using self-clocking codes characterised by the use of two levels code representation depending on a single bit, i.e. where a one is always represented by a first code symbol while a zero is always represented by a second code symbol
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/10009Improvement or modification of read or write signals
    • G11B20/10046Improvement or modification of read or write signals filtering or equalising, e.g. setting the tap weights of an FIR filter
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/10009Improvement or modification of read or write signals
    • G11B20/10222Improvement or modification of read or write signals clock-related aspects, e.g. phase or frequency adjustment or bit synchronisation
    • G11B20/1024Improvement or modification of read or write signals clock-related aspects, e.g. phase or frequency adjustment or bit synchronisation wherein a phase-locked loop [PLL] is used
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing
    • G11B20/14Digital recording or reproducing using self-clocking codes
    • G11B20/1403Digital recording or reproducing using self-clocking codes characterised by the use of two levels
    • G11B2020/1476Synchronisation patterns; Coping with defects thereof
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B2220/00Record carriers by type
    • G11B2220/90Tape-like record carriers

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Signal Processing For Digital Recording And Reproducing (AREA)
  • Optical Recording Or Reproduction (AREA)

Abstract

光学テープデコードシステムはデコーダを含み、当該デコーダは、アドレスインデックスを表わす一致パターン信号(72)を、当該アドレスインデックスを表わすマルチサイクルウォブルブロックを含むトラックアドレス信号(74)に適用して、当該マルチサイクルウォブルブロックに対応するピークを有する信号を出力させ得る。当該デコーダはさらに、当該ピークの振幅に基づいて当該アドレスインデックスを識別し得る。

Description

本開示は、光学テープ、およびそこからの情報のデコーディングに関する。
背景
ウォブルエッジランドおよびグルーブトラックを有する光学媒体をプリフォーマットすることは、当該媒体に記録トラックアドレスを埋込むための効果的な方法である。ウォブルパターンブロックは通常、周波数、振幅または位相変調された一連の正弦波であり、媒体記録トラックの完全なアドレスフィールドのためのビルディングブロックとして利用される。これらのアドレスフィールドは普通、インデックスサブフィールド(index subfield:IF)、タイミングリカバリサブフィールド(timing recovery subfield:TRF)およびアドレスビットサブフィールド(address bits subfield:AF)を含む。
概要
光学テープデコードシステムはデコーダを含み、当該デコーダは、アドレスインデックスを表わす一致パターン信号を、当該アドレスインデックスを表わすマルチサイクルウォブルブロックを含むトラックアドレス信号に適用して、当該マルチサイクルウォブルブロックに対応するピークを有する信号を出力させる。当該デコーダはさらに、当該ピークの振幅に基づいて当該アドレスインデックスを識別する。
光学テープをデコードするための方法は、アドレスインデックスを表わす一致パターン信号を、当該アドレスインデックスを表わすマルチサイクルウォブルブロックを含むトラックアドレス信号に適用して、当該マルチサイクルウォブルブロックに対応するピークを有する信号を出力させることと、当該ピークを検出することと、当該ピークの振幅に基づいて当該アドレスインデックスを識別することとを含む。
光学テープデコードシステムはデコーダを含み、当該デコーダは、1ビットを表わす一致パターン信号を、0ビットを表わすブロックおよび1ビットを表わすマルチサイクルウォブルブロックを含むトラックアドレス信号に適用して、当該1ビットに対応するピークおよび当該0ビットに対応するピークの欠如を有する信号を出力させる。当該デコーダはさらに、選択時刻における当該信号の振幅に基づいてビットを検出する。
インデックスブロック波形を示す図である。 アドレスビットブロック波形を示す図である。 タイミングリカバリブロック波形を示す図である。 図1から図3のブロックを含むアドレスパターン波形を示す図である。 トラックアドレスデコーダのブロック図である。 自身の遅延バージョンに追加されたウォブルパターン波形(ノイズなし)、および結果として得られるインデックスパターン波形を示す図である。 ウォブルパターン波形(ノイズなし)、および結果として得られるインデックスパターン波形を示す図である。 フィルタリングされていないウォブルパターン波形(ノイズあり)、および結果として得られるインデックスパターン波形を示す図である。 フィルタリングされたウォブルパターン波形、および結果として得られるインデックスパターン波形を示す図である。 信号処理システムのブロック図である。 信号処理システムのブロック図である。 ウォブルフォーマットパターン生成器からの、ノイズなしの波形出力を示す図である。 ウォブルフォーマットパターン生成器からの、ノイズありの波形出力を示す図である。 バンドパスフィルタの波形出力を示す図である。 2サイクルテープフォーマットのインデックスパターンについての波形を示す図である。 2サイクルテープフォーマットの「1」ビットについての波形を示す図である。 2サイクルテープフォーマットのアドレスについての波形を示す図である。 図15のインデックスパターンにチューニングされた一致フィルタの適用を示す図である。 図18の一致フィルタの適用の結果を示す図である。 図16の「1」ビットパターンにチューニングされた一致フィルタの適用を示す図である。 インデックスを確認するためのタイミング要件を示す図である。 インデックス、3つの「1」ビット、およびアドレスビットを有する波形を示す図である。
詳細な説明
本開示の実施形態がここに説明される。しかし、開示される実施形態は例に過ぎず、他の実施形態はさまざまな代替の形態をとり得ることを理解すべきである。図面は必ずしも一定の縮尺ではなく、いくつかの特徴は特定の構成要素の詳細を示すために拡大または縮小され得る。したがって、ここに開示される具体的な構造および機能の詳細は限定的であると解釈されるべきでなく、当業者に本発明をさまざまな方法で利用するように教示するための代表的な基礎としてのみ解釈されるべきである。当業者によって理解されるように、図面のいずれか1つに関連して図示および説明されるさまざまな特徴は、1つ以上の他の図面に示される特徴と組合せられて、明示的に図示または説明されない実施形態を生成し得る。図示される特徴の組合せによって、典型的な用途についての代表的な実施形態が提供される。しかし、本開示の教示と一致する特徴のさまざまな組合せおよび変更が、特定の用途または実現に望まれ得る。
図1から図4を参照して、図1のインデックスブロック、図2のアドレスビットブロック、および図3のタイミングリカバリブロックなどのデュアルサイクルウォブルブロックパターンが、光学テープ媒体について、図4のパターンなどのアドレスフィールドパターンの例示的な基本要素として実現された。位相変調デュアルサイクルブロックは、この例では、インデックスまたは同期フィールド(IF)を表わし、インデックスフィールドの周りの1組のモノトーンサイクルフィールド(TRF)がデコーダのタイミングリカバリのために用いられ得、その後の8組のサイクルがアドレスフィールド(AF)の8ビットを表わす。
図5および図6を参照して、トラックアドレスデコーダ10は、遅延フィルタ12、閾値検出器18、位相ロックループ(PLL)20、同期装置22、同期整流器24、同期リセット可能積分器26および閾値検出器28を含み得る。遅延フィルタ12は、遅延ブロック14および合計ブロック16を含み得る。図6のウォブルパターンなどのウォブルパターンが、遅延ブロック14および合計ブロック16に入力され得る。図6の遅延パターンなどの、遅延ブロック14の結果として得られる出力も、合計ブロック16に入力され得る。図6のインデックスパターンなどの、合計ブロック16の結果として得られる出力は、閾値検出器18に入力され得る。閾値検出器18の出力および図6のウォブルパターンは、位相ロックループ20に入力され得る。位相ロックループ20の結果として得られる出力は、同期装置22に入力され得る。同期装置22の出力および図6のウォブルパターンは、同期整流器24に入力され得る。同期整流器24の結果として得られる出力および図6のウォブルパターンは、同期リセット可能積分器26に入力され得る。同期リセット可能積分器26の結果として得られる出力は、閾値検出器28に入力され得る。この構成では、閾値検出器28の出力が、ウォブルパターンに関連付けられたアドレスをもたらす。
遅延フィルタまたはバッファ12は、元のウォブルパターンに対するハーフサイクル遅延パターンを生成する。2つのパターンを合計ブロック16において加算することによって、インデックスパターンのピーク値がインデックス閾値を超えると閾値比較器18によって検出され得る検出可能な同期ハーフサイクル(インデックス)がもたらされる。検出されると、図4に関連して説明されるタイミングリカバリサブフィールドのモノトーンパターンにロックされた位相ロックループ20が、アドレスサブフィールドの各ビットのタイミングを確立し、アドレスは、当該技術において公知であるような同期装置22、同期整流器24、同期リセット可能積分器26および閾値検出器28を介してデコードされる。
光学記録システムにおけるウォブルパターンは、媒体ノイズおよびプリフォーマット処理の欠陥の影響を受けやすいことがあるため、信頼性の高いデータ記録および検索処理には、ロバストかつ効率的なトラックアドレスコーディング/デコーディングスキームが有用であり得る。この影響の受けやすさは、物理的なウォブルナノ構造の振幅が、読出/書込チャネル符号化干渉によって課される制限によって、ランドおよびグルーブ構造と比較して比較的小さいことに起因する。したがって、ここに開示されるのは、一定の例において、ウォブル信号パターンの有効な信号対雑音比(SNR)を改善可能なウォブルコーディング、事前補償およびデコーディング技術である。
事前補償ウォブルパターン
図7および図8をそれぞれ参照して、例示的なデコーダ性能を、チャネル内のノイズなしで、およびノイズありで調べる。過度なノイズがあると、デコーダは信号内に埋込まれたデータと信号に関連付けられたノイズとを区別できなくなり得るため、デコーダ機能の信頼性が損なわれ得る。ウォブルパターン(ノイズあり)のインデックスフィールドに対応しないインデックスパターン(ノイズあり)のピーク値は、たとえば、インデックス閾値を超える場合がある。これは、デコーダがインデックスフィールドを誤って検出することに繋がり得る。同様に、ウォブルパターン(ノイズあり)のインデックスフィールドに対応するインデックスパターン(ノイズあり)のピーク値は、たとえば、インデックス閾値を超えない場合がある。これは、デコーダがインデックスフィールドを検出しないことに繋がり得る。
図9を参照して、インデックスパターンSNRは、パターン搬送周波数でセンタリングされたウォブル信号にナローバンドパス(BP)フィルタを適用することによって改善され得る。しかし、ウォブル信号は振幅および位相変調されるため、ナローBPフィルタを適用するとパターンの形状が変化し、したがってデコーダの性能に影響を与え得る。すなわち、たとえば、インデックス閾値信号を超えるフィルタリングされたインデックスのピーク値はアドレスインデックスブロックにもはや対応しない場合があるため、デコーダは、フィルタリングされたインデックス信号をデコードできない場合がある。
一定の事前補償方策では、媒体のインプリンティング(フォーマット化)の前に、インバースフィルタ(たとえば、搬送周波数でセンタリングされたインバースBPフィルタ、搬送周波数でコーナー周波数を有するインバースローパス(LP)フィルタ等)がウォブルパターンに適用され得る。媒体にインプリントされたウォブルパターンは、読出されたウォブルパターンのデコーダフィルタリング(たとえばBPフィルタリング、LPフィルタリング等)によってフィルタの出力において元の信号形状が(実質的に)もたらされるように、事前補償される。
図10を参照して、従来の信号処理ブロック図は、光学媒体34についての媒体プリフォーマット処理30およびドライブアドレスデコード処理32を含む。プリフォーマット処理30において、トラックアドレス情報36がウォブルフォーマットパターン生成器38に入力され、光学媒体34がプリフォーマットされる。ドライブアドレスデコード処理32において、光ピックアップユニット40が光学媒体34からデータを読出す。このデータは次に、当該技術において公知であるようなウォブルパターン検出器42およびトラックアドレスデコーダ44に入力される。しかし上述のように、ドライブアドレスデコード処理32は、信号に関連付けられた過度のノイズによって妨げられ得る。
図11を参照して、改良された信号処理ブロック図の例は、光学媒体50についての媒体プリフォーマット処理46およびドライブアドレスデコード処理48を含む。プリフォーマット処理46において、トラックアドレス情報52がウォブルフォーマットパターン生成器54に入力され、生成器54は、一定の例において、光学媒体50のトラックアドレスのためのアドレスパターンを表わす振幅および位相変調された補償されていないウォブルパターンを生成する。インバースBPフィルタ56が適用されて、補償されていないウォブルパターンが事前補償される。事前補償されたウォブルパターンは次に、光学媒体50上にエンボス加工(emboss)される。
ドライブアドレスデコード処理48において、光ピックアップユニット58が光学媒体50からデータを読出す。このデータは次に、ウォブルパターン検出器60、BPフィルタ62およびトラックアドレスデコーダ64に入力される。しかし、BPフィルタ62を適用しても、ウォブルパターンがトラックアドレスデコーダ64にとって識別不可能となるようにウォブルパターンの形状が変化しない。インバースBPフィルタ56はウォブルパターンを事前補償して、BPフィルタ62の適用に関連付けられた形状変化効果を打消したためである。
図12および図13をそれぞれ参照して、ウォブルフォーマットパターン生成器54(元のウォブルパターン信号)およびインバースBPフィルタ56(事前補償されたウォブルパターン信号)からの、チャネル内のノイズなしおよびノイズありの例示的な出力が示される。上述のように、光学媒体50上にエンボス加工する前にBPフィルタ56を適用すると、ドライブアドレスデコード処理48においてBPフィルタ62を適用した後にウォブルパターンがトラックアドレスデコーダ64によってデコードされ得るように、ウォブルパターンの波形が変化する。
図14を参照して、BPフィルタ62からの例示的な出力(フィルタリングされたウォブルパターン)が、図5を参照して説明したように、自身に遅延バージョンを追加することによって得られるインデックスパターンとともに示される。BPフィルタリングはノイズを抑制し、元のウォブルアドレスパターンを実質的にもたらす。上述のように、この信号は次にトラックアドレスデコーダ64に入力され、デコーダ64は図5のトラックアドレスデコーダ10とよく似たように動作する。トラックアドレスデコーダのインデックスデコーダはしたがって、元のウォブル信号のサイクルパターン形状にほとんど変化がないため、チャネル内にノイズがあったとしても、閾値よりも高いインデックスウォブルパターンピーク値を検出することによってインデックスウォブルパターンの同期フィールドを検出することができる。すなわち、インデックス閾値よりも大きいピーク値は依然として、デコードされたウォブルパターンのアドレスインデックスブロックに対応する。
一致フィルタに基づく光学テープデコーディング
図15から図17を参照して、一定のテープフォーマットのトラックアドレスは、上述のように一連の正弦波としてウォブル内でコード化され得る。アドレスビットのブロックは、図15のインデックスパターンなどのインデックスパターンによって描出される。アドレスは、「1」ビットを表わす図16の「1」ビット波形、および「0」ビットを表わすそのような欠如などの、マルチサイクル(たとえばデュアルサイクル)正弦波の存在下でグレイコード値としてエンコードされる。たとえばトラッキングノイズの存在下で図15および図16の波形を含む図17のアドレスパターンについての迅速かつ確実なアドレスデコーディングによって、データの適時の読出および書込が容易になり得る。ここに記載される技術は、インデックスおよびビット検出のための一致フィルタアプローチを用いてアドレスをデコードし得る。これらの一致フィルタは、一定の状況において、その帯域外信号ノイズを除去する能力のために有利であり得る。
一例では、トラックアドレス情報は、2つの異なる一致フィルタ、すなわち、図15のインデックス波形を表わす係数を有するフィルタ、および図16の「1」ビット波形を表わす係数を有する別のフィルタを用いてデコードされ得る。図18を参照して、図17のアドレス波形などのアドレス波形内でエンコードされるインデックスは、以下の式1に従って、乗算器68および積分器70を含み図15のデュアルサイクル波形にチューニングされた一致フィルタ66を適用することによって検出され得る。
Figure 2015530690
式中、Ri(T)はフィルタ66の出力であり、Tはデコーダのサンプル時間である(T=0,1,2,3,...)。すなわち、フィルタ出力Ri(T)は、インデックス波形l(n)とアドレス波形A(n)とのコンボリューションである。言い換えると、図15に示されるのと同様のプロトタイプデュアルサイクルインデックス信号パターン72が、図17に示されるのと同様のアドレスパターン74とともに乗算器68に入力され得、乗算器68の出力は次に積分器70に入力される。
図19を参照して、積分器70の出力が示される。ピーク信号値が予め定められた閾値を超えると、インデックス検出が起こる。この閾値は、たとえば実験等によってコーディングスキーム毎に決定され得る。アドレスデコーダは、まずインデックスを検索する。検出すると、アドレスデコーダはモードを切換え、予め定められたビットパターンを検索してインデックスの位置を確認する。
図20を参照して、「1」ビットは、以下の式2に従って、乗算器78および積分器80を含み図16の「1」ビット波形にチューニングされた一致フィルタ76を適用することによって検出され得る。
Figure 2015530690
式中、Ra(T)はフィルタ76の出力であり、Tはデコーダのサンプル時間である(T=0,1,2,3,...)。すなわち、フィルタ出力Ra(T)は、「1」ビット波形a(n)とアドレス波形A(n)とのコンボリューションである。言い換えると、図16に示されるのと同様のプロトタイプ「1」ビット信号パターン82が、図17に示されるのと同様のアドレスパターン84とともに乗算器78に入力され得る。乗算器78の出力は次に積分器80に入力される。
図21を参照して、積分器80の出力が示される。一定のアドレスフォーマットは、3つの「1」ビットをインデックス波形後の予め定められた時刻に配置する。インデックスは、これら3つの「1」ビットを検出することによって確認され得る。「1」ビットは、図16の「1」ビットにチューニングされた一致フィルタの結果に基づいて検出される。有効であるためには、これらの「1」ビットは、インデックスからの正確な振幅およびタイミングを有しなければならない。インデックスが確認されると、図16の「1」ビットに対する一致フィルタ応答内のピークを検索することによってアドレスビットが検出される。「1」ビットは、直前に検出された「1」ビットからの振幅およびタイミングによって確認される。アドレス検出のために、ビットの品質も割当てられる。この品質によって、ビットが誤って検出された可能性の通知が提供される。
図22を参照して、図17の信号から完全にデコードされたアドレスが示される。一致フィルタ出力にチューニングされた「1」ビットのピークが予め定められた閾値よりも高く、かつ前回の「1」ビット検出の後の予想時刻にある場合、高品質(HQ)「1」ビットが検出される。ピークが、異なる予め定められた閾値よりも低い場合、HQ「1」ビットが検出される。ピークがこれら2つの閾値同士の間にある場合、低品質ビットが検出される。ピークがHQ「1」ビット閾値よりも低いが中間閾値(LQ閾値)よりも高い場合、低品質(LQ)「1」ビットが検出される。ピークが中間閾値よりも低いがHQ「0」ビット閾値よりも高い場合、低品質「0」ビットが検出される。これらの閾値は、たとえば実験等によってコーディングスキーム毎に決定され得る。
図22の例では、インデックスは、インデックスからの正確なタイミングで3つの「1」ビット(モノトーン)によって確認される。そして、この例では[11000101]であるアドレスが検出される。すべての8個のアドレスビットは、偶然にも高品質である。この同じアプローチが、3サイクルまたは他のパターンでコード化されたアドレスをデコードするのに用いられ得る。
ここに開示される処理、方法、またはアルゴリズムは、任意の既存のプログラム可能な電子制御ユニットまたは専用の電子制御ユニットを含み得る処理装置、制御装置、またはコンピュータに提供可能/それらによって実現可能であり得る。同様に、処理、方法、またはアルゴリズムは、ROMデバイスなどの書込不可能な記憶媒体に永久的に記憶される情報、ならびにフロッピー(登録商標)ディスク、磁気テープ、CD、RAMデバイス、および他の磁気および光学媒体などの書込可能な記憶媒体に変更可能に記憶される情報を含むがこれらに限定されない多くの形態で、制御装置またはコンピュータによって実行可能なデータおよび命令として記憶され得る。処理、方法、またはアルゴリズムはさらに、ソフトウェア実行可能オブジェクトにおいて実現され得る。または、処理、方法、またはアルゴリズムは、特定用途向け集積回路(ASIC)、フィールドプログラマブルゲートアレイ(FPGA)、状態機械、制御装置もしくは他のハードウェア構成要素もしくは装置などの好適なハードウェア構成要素、またはハードウェア、ソフトウェアおよびファームウェア構成要素の組合せを用いて、全体的にまたは部分的に具体化され得る。
例示的な実施形態が上記に説明されたが、これらの実施形態は請求項に含まれるすべての可能な形態を説明するよう意図されていない。明細書中に用いられる用語は限定ではなく説明の用語であり、開示の思想および範囲から逸脱することなくさまざまな変更がなされ得ると理解される。上述のように、さまざまな実施形態の特徴を組合せて、明示的に図示または説明され得ない本発明のさらなる実施形態が形成され得る。さまざまな実施形態は、1つ以上の所望の特性に関して他の実施形態または先行技術の実現に対して利点を提供するとして、または好ましいとして説明されたかもしれないが、当業者は、具体的な用途および実現に依存する所望の全体的なシステム属性を達成するために1つ以上の特徴または特性が損なわれ得ることを認識する。これらの属性は、コスト、強度、耐久性、ライフサイクルコスト、市場性、外見、パッケージング、サイズ、サービス性、重量、製造性、組立容易性等を含み得るが、これらに限定されない。したがって、1つ以上の特性に関して他の実施形態または先行技術の実現よりも好ましくないとして説明される実施形態は開示の範囲外ではなく、特定の用途に所望され得る。

Claims (15)

  1. 光学テープデコードシステムであって、
    デコーダを備え、前記デコーダは、(i)アドレスインデックスを表わす一致パターン信号を、前記アドレスインデックスを表わすマルチサイクルウォブルブロックを含むトラックアドレス信号に適用して、前記マルチサイクルウォブルブロックに対応するピークを有する信号を出力させるように構成されるとともに、(ii)前記ピークの振幅に基づいて前記アドレスインデックスを識別するように構成される、システム。
  2. 前記トラックアドレス信号はさらに、0ビットを表わすブロックと、1ビットを表わすマルチサイクルウォブルブロックとを含み、前記デコーダはさらに、1ビットを表わす別の一致パターン信号を前記トラックアドレス信号に適用して、前記1ビットに対応するピークおよび前記0ビットに対応するピークの欠如を有する別の信号を出力させるように構成される、請求項1に記載のシステム。
  3. 前記デコーダはさらに、前記アドレスインデックスの識別に応じて、前記アドレスインデックスの後に続く予め定められたビットパターンを識別して前記アドレスインデックスの位置を確認するように構成される、請求項2に記載のシステム。
  4. 前記予め定められたビットパターンは、予め定められた数の1ビットを含む、請求項3に記載のシステム。
  5. 前記デコーダはさらに、前記アドレスインデックスの前記位置の確認に応じて、選択時刻における前記別の信号の振幅に基づいて、前記予め定められたビットパターンの後に続くアドレスビットを検出するように構成される、請求項3または4に記載のシステム。
  6. 前記別の信号の前記振幅が前記選択時刻のうちの1つにおいて閾値よりも大きい時に1ビットが検出され、前記別の信号の前記振幅が前記選択時刻のうちの前記1つにおいて前記閾値よりも小さい時に0ビットが検出される、請求項5に記載のシステム。
  7. 前記デコーダはさらに、前記選択時刻における前記別の信号の前記振幅に基づいて、検出した各ビットに、前記ビットが誤って検出された可能性を表わす品質値を割当てるように構成される、請求項6に記載のシステム。
  8. 前記デコーダはさらに、前記別の信号の前記振幅が前記閾値よりも大きい別の閾値よりも大きい時に1ビットに高品質値を割当て、前記別の信号の前記振幅が前記別の閾値よりも小さく前記閾値よりも大きい時に前記1ビットに低品質値を割当てるように構成される、請求項7に記載のシステム。
  9. 前記デコーダはさらに、前記別の信号の前記振幅が前記閾値よりも小さい別の閾値よりも小さい時に0ビットに高品質値を割当て、前記別の信号の前記振幅が前記別の閾値よりも大きく前記閾値よりも小さい時に前記0ビットに低品質値を割当てるように構成される、請求項7に記載のシステム。
  10. 光学テープをデコードするための方法であって、
    アドレスインデックスを表わす一致パターン信号を、前記アドレスインデックスを表わすマルチサイクルウォブルブロックを含むトラックアドレス信号に適用して、前記マルチサイクルウォブルブロックに対応するピークを有する信号を出力させることと、
    前記ピークを検出することと、
    前記ピークの振幅に基づいて前記アドレスインデックスを識別することとを備える、方法。
  11. 前記トラックアドレス信号はさらに、0ビットを表わすブロックと、1ビットを表わすマルチサイクルウォブルブロックとを含み、前記方法はさらに、1ビットを表わす別の一致パターン信号を前記トラックアドレス信号に適用して、前記1ビットに対応するピークおよび前記0ビットに対応するピークの欠如を有する別の信号を出力させることを備える、請求項10に記載の方法。
  12. 前記アドレスインデックスの識別に応じて、前記アドレスインデックスの後に続く予め定められたビットパターンを識別して前記アドレスインデックスの位置を確認することをさらに備える、請求項11に記載の方法。
  13. 前記アドレスインデックスの前記位置の確認に応じて、選択時刻における前記別の信号の振幅に基づいて、前記予め定められたビットパターンの後に続くアドレスビットを検出することをさらに備える、請求項12に記載の方法。
  14. 光学テープデコードシステムであって、
    デコーダを備え、前記デコーダは、(i)1ビットを表わす一致パターン信号を、0ビットを表わすブロックおよび1ビットを表わすマルチサイクルウォブルブロックを含むトラックアドレス信号に適用して、前記1ビットに対応するピークおよび前記0ビットに対応するピークの欠如を有する信号を出力させるように構成されるとともに、(ii)選択時刻における前記信号の振幅に基づいてビットを検出するように構成される、システム。
  15. 前記振幅が前記選択時刻のうちの1つにおいて閾値よりも大きい時に1ビットが検出され、前記振幅が前記選択時刻のうちの前記1つにおいて前記閾値よりも小さい時に0ビットが検出される、請求項14に記載のシステム。
JP2015533266A 2012-09-25 2013-09-24 一致パターン信号デコーディング Active JP6166784B2 (ja)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US13/626,513 US8582405B1 (en) 2012-09-25 2012-09-25 Matched pattern signal decoding
US13/626,513 2012-09-25
PCT/US2013/061300 WO2014052265A1 (en) 2012-09-25 2013-09-24 Matched pattern signal decoding

Publications (2)

Publication Number Publication Date
JP2015530690A true JP2015530690A (ja) 2015-10-15
JP6166784B2 JP6166784B2 (ja) 2017-07-19

Family

ID=49305194

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2015533266A Active JP6166784B2 (ja) 2012-09-25 2013-09-24 一致パターン信号デコーディング

Country Status (7)

Country Link
US (1) US8582405B1 (ja)
EP (1) EP2901451A1 (ja)
JP (1) JP6166784B2 (ja)
CN (1) CN104508743B (ja)
AU (2) AU2013323809B2 (ja)
NZ (2) NZ739540A (ja)
WO (1) WO2014052265A1 (ja)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9165598B2 (en) * 2012-09-25 2015-10-20 Oracle International Corporation Pre-compensated optical tape wobble patterns

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2004227688A (ja) * 2003-01-23 2004-08-12 Toshiba Corp ウォブルトラックを持つ光ディスクおよびこの光ディスクを用いる装置
JP2004534346A (ja) * 2001-07-02 2004-11-11 コーニンクレッカ フィリップス エレクトロニクス エヌ ヴィ 記録キャリア、及び記録キャリアを走査する装置
JP2005085407A (ja) * 2003-09-10 2005-03-31 Toshiba Corp 光ディスク再生装置及び光ディスク再生方法
US20070206477A1 (en) * 2006-02-02 2007-09-06 George Raniuk Optical tape media, marking, systems, and apparatus and process for producing thereof
US20110141868A1 (en) * 2009-12-16 2011-06-16 Sun Microsystems Inc. Data storage system and method for calibrating same

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0969230A (ja) * 1995-08-31 1997-03-11 Sony Corp 光ディスク、光ディスク記録再生装置および方法
JP2001156652A (ja) * 1999-11-30 2001-06-08 Sony Corp 基準振幅レベル設定装置及びビタビ復号装置
US6990058B1 (en) * 2000-04-03 2006-01-24 Dphi Acquisitions, Inc. Structure and method for storing data on optical disks
US7133331B2 (en) * 2000-12-28 2006-11-07 Victor Company Of Japan, Limited Recording medium having a substrate containing microscopic pattern of parallel groove and land sections and recording/reproducing equipment therefor
US6604059B2 (en) * 2001-07-10 2003-08-05 Koninklijke Philips Electronics N.V. Predictive calendar
JP3789423B2 (ja) * 2001-11-17 2006-06-21 エルジー電子株式会社 光ディスクに記録されるウォブル信号をエンコーディングする装置及び方法と、その光ディスクで読み出されたウォブル信号をデコーディングする装置及び方法
DE602004014217D1 (de) * 2003-06-10 2008-07-17 Thomson Licensing Verfahren für die Wiedergewinnung von Land Vorvertiefung
US7764580B2 (en) * 2005-10-24 2010-07-27 Teac Corporation Demodulator

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2004534346A (ja) * 2001-07-02 2004-11-11 コーニンクレッカ フィリップス エレクトロニクス エヌ ヴィ 記録キャリア、及び記録キャリアを走査する装置
JP2004227688A (ja) * 2003-01-23 2004-08-12 Toshiba Corp ウォブルトラックを持つ光ディスクおよびこの光ディスクを用いる装置
JP2005085407A (ja) * 2003-09-10 2005-03-31 Toshiba Corp 光ディスク再生装置及び光ディスク再生方法
US20070206477A1 (en) * 2006-02-02 2007-09-06 George Raniuk Optical tape media, marking, systems, and apparatus and process for producing thereof
US20110141868A1 (en) * 2009-12-16 2011-06-16 Sun Microsystems Inc. Data storage system and method for calibrating same

Also Published As

Publication number Publication date
AU2013323809B2 (en) 2018-09-13
AU2018278960B2 (en) 2019-11-07
AU2013323809A1 (en) 2015-01-22
EP2901451A1 (en) 2015-08-05
NZ739540A (en) 2019-11-29
CN104508743B (zh) 2017-09-05
US8582405B1 (en) 2013-11-12
AU2018278960A1 (en) 2019-01-17
JP6166784B2 (ja) 2017-07-19
CN104508743A (zh) 2015-04-08
WO2014052265A1 (en) 2014-04-03
NZ703442A (en) 2018-02-23

Similar Documents

Publication Publication Date Title
US20080291794A1 (en) Method of, and apparatus for, recording address information to disc medium
US7433281B2 (en) Address information recording apparatus and method, and address information reproducing apparatus and method
US20030058562A1 (en) Synchronization servo mark detector and method having improved phase error immunity for use in mass data storage device, or the like
JP2004119008A5 (ja)
AU2018278960B2 (en) Matched pattern signal decoding
JP6335901B2 (ja) 事前補償光テープウォブルパターン
US10276206B2 (en) Storage tape wobble decoder and method
JP4172476B2 (ja) 光ディスク装置
JP3463163B2 (ja) フィジカルid検出及び復元装置
US20070091771A1 (en) Demodulator
JP4244982B2 (ja) 復調装置
US20080285394A1 (en) Optical disc apparatus and method of processing synchronization signal for the apparatus
JP2008010069A (ja) 光ディスク装置、およびその制御方法
JP2009009661A (ja) 光ディスク装置及びその制御方法
JP2009181653A5 (ja)
JPH06231469A (ja) 光ディスクフォーマット
JP2009205716A (ja) 光ディスク装置

Legal Events

Date Code Title Description
A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20160914

A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20170116

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20170221

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20170517

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20170530

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20170623

R150 Certificate of patent or registration of utility model

Ref document number: 6166784

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250