JP2015207223A5 - 情報処理装置、システム、情報処理方法、コンピュータプログラム - Google Patents
情報処理装置、システム、情報処理方法、コンピュータプログラム Download PDFInfo
- Publication number
- JP2015207223A5 JP2015207223A5 JP2014088553A JP2014088553A JP2015207223A5 JP 2015207223 A5 JP2015207223 A5 JP 2015207223A5 JP 2014088553 A JP2014088553 A JP 2014088553A JP 2014088553 A JP2014088553 A JP 2014088553A JP 2015207223 A5 JP2015207223 A5 JP 2015207223A5
- Authority
- JP
- Japan
- Prior art keywords
- data
- memory
- result
- checksum operation
- transfer
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 238000003672 processing method Methods 0.000 title claims 3
- 238000004590 computer program Methods 0.000 title claims 2
- 230000001702 transmitter Effects 0.000 claims description 4
- 238000004364 calculation method Methods 0.000 claims description 3
- 230000000875 corresponding Effects 0.000 claims 1
Description
本発明の一様態は、レジスタと、
第1のメモリに格納されているデータを第2のメモリに転送する転送器と、
前記転送器が転送しているデータに対するチェックサム演算を行う演算器と
を備え、
第1のモードが設定されている場合、
前記演算器は、前記チェックサム演算の結果を前記転送器に送出し、
前記転送器は、該結果を前記第2のメモリに転送し、
前記第1のモードとは異なる第2のモードが設定されている場合、
前記演算器は、前記転送器が転送しているデータのうちチェックサム演算の対象として指定された部分データに対するチェックサム演算を行い、該部分データに対するチェックサム演算の結果を前記レジスタに送出する
ことを特徴とする。
第1のメモリに格納されているデータを第2のメモリに転送する転送器と、
前記転送器が転送しているデータに対するチェックサム演算を行う演算器と
を備え、
第1のモードが設定されている場合、
前記演算器は、前記チェックサム演算の結果を前記転送器に送出し、
前記転送器は、該結果を前記第2のメモリに転送し、
前記第1のモードとは異なる第2のモードが設定されている場合、
前記演算器は、前記転送器が転送しているデータのうちチェックサム演算の対象として指定された部分データに対するチェックサム演算を行い、該部分データに対するチェックサム演算の結果を前記レジスタに送出する
ことを特徴とする。
<ステップS609>
DMA転送制御部102は、ステップS608で取得した転送元用ディスクリプタ中のSRC_DSA201が示すアドレスを先頭アドレスとし、該転送元用ディスクリプタ中のSRC_DL202が示すデータ長ぶんのデータをリードデータI/F105を介して転送元メモリ115から読み出す。そしてDMA転送制御部102は、この読み出したデータを、ステップS608で取得した転送先用ディスクリプタ中のDST_DSA211を先頭アドレスとし、該転送先用ディスクリプタ中のDST_DL212をサイズとする転送先メモリ116中の格納領域に、ライトデータI/F106を介して書き込む。
DMA転送制御部102は、ステップS608で取得した転送元用ディスクリプタ中のSRC_DSA201が示すアドレスを先頭アドレスとし、該転送元用ディスクリプタ中のSRC_DL202が示すデータ長ぶんのデータをリードデータI/F105を介して転送元メモリ115から読み出す。そしてDMA転送制御部102は、この読み出したデータを、ステップS608で取得した転送先用ディスクリプタ中のDST_DSA211を先頭アドレスとし、該転送先用ディスクリプタ中のDST_DL212をサイズとする転送先メモリ116中の格納領域に、ライトデータI/F106を介して書き込む。
転送元用ディスクリプタ501におけるSRC_DSA201には、Data4の転送元メモリ115における先頭アドレスが格納されている。また、転送元用ディスクリプタ501におけるSRC_DL202には、Data4のデータサイズが格納されている。また、転送元メモリ115には、Data4だけが転送対象として格納されており、転送元用ディスクリプタも転送元用ディスクリプタ501だけとなるため、転送元用ディスクリプタ501におけるSRC_NDE203には「0」が格納され、SRC_NDA204にはNULLなどの無効値が格納されることになる。
Claims (7)
- レジスタと、
第1のメモリに格納されているデータを第2のメモリに転送する転送器と、
前記転送器が転送しているデータに対するチェックサム演算を行う演算器と
を備え、
第1のモードが設定されている場合、
前記演算器は、前記チェックサム演算の結果を前記転送器に送出し、
前記転送器は、該結果を前記第2のメモリに転送し、
前記第1のモードとは異なる第2のモードが設定されている場合、
前記演算器は、前記転送器が転送しているデータのうちチェックサム演算の対象として指定された部分データに対するチェックサム演算を行い、該部分データに対するチェックサム演算の結果を前記レジスタに送出する
ことを特徴とする情報処理装置。 - 前記第1のモードが設定されている場合、
前記転送器は、データの転送の前に該データのサイズを前記演算器に送出し、
前記演算器は、該サイズの分だけのデータのチェックサム演算を行ってから、該チェックサム演算の結果を前記転送器に送出し、
前記転送器は更に、前記第2のメモリに転送したデータの末尾に前記演算器から受けたチェックサム演算の結果を付加する
ことを特徴とする請求項1に記載の情報処理装置。 - 前記第2のモードが設定されている場合、
前記演算器は、前記部分データを規定するための情報を前記レジスタから取得し、該情報を用いて、前記転送器が転送しているデータから前記部分データをチェックサム演算の対象として指定し、該指定した部分データに対するチェックサム演算を行い、該部分データに対するチェックサム演算の結果を前記レジスタに送出する
ことを特徴とする請求項1又は2に記載の情報処理装置。 - 制御部と、
前記第1のメモリと、
前記第2のメモリと、
請求項1乃至3の何れか1項に記載の情報処理装置と、
を備えることを特徴とするシステム。 - 前記制御部は、前記部分データを規定するための情報を前記レジスタに登録することを特徴とする請求項4に記載のシステム。
- レジスタと、
第1のメモリに格納されているデータを第2のメモリに転送する転送器と、
前記転送器が転送しているデータに対するチェックサム演算を行う演算器と
を備える情報処理装置が行う情報処理方法であって、
第1のモードが設定されている場合、
前記演算器は、前記チェックサム演算の結果を前記転送器に送出し、
前記転送器は、該結果を前記第2のメモリに転送し、
前記第1のモードとは異なる第2のモードが設定されている場合、
前記演算器は、前記転送器が転送しているデータのうちチェックサム演算の対象として指定された部分データに対するチェックサム演算を行い、該部分データに対するチェックサム演算の結果を前記レジスタに送出する
ことを特徴とする情報処理方法。 - レジスタと、
第1のメモリに格納されているデータを第2のメモリに転送する転送器と、
前記転送器が転送しているデータに対するチェックサム演算を行う演算器と
を備えるコンピュータに、
第1のモードが設定されている場合、
前記演算器に、前記チェックサム演算の結果を前記転送器に送出させ、
前記転送器に、該結果を前記第2のメモリに転送させ、
前記第1のモードとは異なる第2のモードが設定されている場合、
前記演算器に、前記転送器が転送しているデータのうちチェックサム演算の対象として指定された部分データに対するチェックサム演算を行わせ、該部分データに対するチェックサム演算の結果を前記レジスタに送出させる
ことを特徴とするコンピュータプログラム。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2014088553A JP6433146B2 (ja) | 2014-04-22 | 2014-04-22 | 情報処理装置、システム、情報処理方法、コンピュータプログラム |
US14/688,273 US9898230B2 (en) | 2014-04-22 | 2015-04-16 | Information processing apparatus, system, and information processing method |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2014088553A JP6433146B2 (ja) | 2014-04-22 | 2014-04-22 | 情報処理装置、システム、情報処理方法、コンピュータプログラム |
Publications (3)
Publication Number | Publication Date |
---|---|
JP2015207223A JP2015207223A (ja) | 2015-11-19 |
JP2015207223A5 true JP2015207223A5 (ja) | 2017-04-20 |
JP6433146B2 JP6433146B2 (ja) | 2018-12-05 |
Family
ID=54322118
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2014088553A Expired - Fee Related JP6433146B2 (ja) | 2014-04-22 | 2014-04-22 | 情報処理装置、システム、情報処理方法、コンピュータプログラム |
Country Status (2)
Country | Link |
---|---|
US (1) | US9898230B2 (ja) |
JP (1) | JP6433146B2 (ja) |
Families Citing this family (14)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US9077773B2 (en) | 2011-11-17 | 2015-07-07 | Mashape, Inc. | Cloud-based hub for facilitating distribution and consumption of application programming interfaces |
JP6600241B2 (ja) * | 2015-12-11 | 2019-10-30 | キヤノン株式会社 | 演算装置及び演算方法、通信装置 |
JP6567476B2 (ja) * | 2016-08-10 | 2019-08-28 | 株式会社ワイ・デー・ケー | データ処理装置 |
JP6800514B2 (ja) * | 2016-12-08 | 2020-12-16 | キヤノン株式会社 | 通信装置、その制御方法、およびプログラム |
US9936005B1 (en) | 2017-07-28 | 2018-04-03 | Kong Inc. | Systems and methods for distributed API gateways |
US11171842B2 (en) | 2019-09-05 | 2021-11-09 | Kong Inc. | Microservices application network control plane |
US11582291B2 (en) | 2017-07-28 | 2023-02-14 | Kong Inc. | Auto-documentation for application program interfaces based on network requests and responses |
US10225330B2 (en) | 2017-07-28 | 2019-03-05 | Kong Inc. | Auto-documentation for application program interfaces based on network requests and responses |
JP6976776B2 (ja) * | 2017-08-31 | 2021-12-08 | キヤノン株式会社 | 固体撮像装置、撮像システム、及び移動体 |
US10833703B2 (en) | 2017-12-13 | 2020-11-10 | Canon Kabushiki Kaisha | DMA transfer apparatus, method of controlling the same, communication apparatus, method of controlling the same, and non-transitory computer-readable storage medium |
JP7145607B2 (ja) * | 2017-12-13 | 2022-10-03 | キヤノン株式会社 | Dma転送装置、dma転送装置の制御方法、および通信装置 |
JP6938399B2 (ja) * | 2018-02-14 | 2021-09-22 | キヤノン株式会社 | 通信装置、通信方法およびプログラム |
JP7049140B2 (ja) * | 2018-03-06 | 2022-04-06 | キヤノン株式会社 | 通信装置およびその制御方法 |
US11595272B2 (en) | 2019-09-05 | 2023-02-28 | Kong Inc. | Microservices application network control plane |
Family Cites Families (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6003089A (en) * | 1997-03-31 | 1999-12-14 | Siemens Information And Communication Networks, Inc. | Method for constructing adaptive packet lengths in a congested network |
US7058980B1 (en) * | 2000-11-27 | 2006-06-06 | Stmicroelectronics S.A. | Device and method for protecting memory data against illicit access |
US7843968B2 (en) * | 2002-09-30 | 2010-11-30 | Sanyo Electric Co., Ltd. | Communication apparatus and applications thereof |
JP3524914B1 (ja) * | 2002-10-29 | 2004-05-10 | 三洋電機株式会社 | チェックサム算出方法、チェックサム記録方法、およびその方法を利用可能な通信装置 |
JP4344576B2 (ja) * | 2003-09-26 | 2009-10-14 | 株式会社ルネサステクノロジ | パケット通信装置 |
JP2006285738A (ja) * | 2005-04-01 | 2006-10-19 | Canon Inc | 複合機のソフトウェア起動方式 |
JP4747077B2 (ja) | 2006-11-16 | 2011-08-10 | ルネサスエレクトロニクス株式会社 | 演算回路 |
WO2009157067A1 (ja) * | 2008-06-25 | 2009-12-30 | 富士通株式会社 | 試験装置及び方法 |
JP2010041498A (ja) * | 2008-08-06 | 2010-02-18 | Canon Inc | パケット作成装置及びパケット作成方法 |
US8352252B2 (en) * | 2009-06-04 | 2013-01-08 | Qualcomm Incorporated | Systems and methods for preventing the loss of information within a speech frame |
US8504517B2 (en) * | 2010-03-29 | 2013-08-06 | Commvault Systems, Inc. | Systems and methods for selective data replication |
-
2014
- 2014-04-22 JP JP2014088553A patent/JP6433146B2/ja not_active Expired - Fee Related
-
2015
- 2015-04-16 US US14/688,273 patent/US9898230B2/en not_active Expired - Fee Related
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP2015207223A5 (ja) | 情報処理装置、システム、情報処理方法、コンピュータプログラム | |
WO2014038070A1 (ja) | 情報処理装置,並列計算機システム及び情報処理装置の制御方法 | |
JP2014059876A5 (ja) | ホスト、不揮発性メモリ装置、及び不揮発性メモリカードシステム | |
JP2015144000A5 (ja) | ||
JP2017520824A5 (ja) | ||
US10338813B2 (en) | Storage controller and using method therefor | |
JP2015158775A5 (ja) | ||
MY174573A (en) | Controlling an order for processing data elements during vector processing | |
JP2015084179A5 (ja) | ||
JP2014211830A5 (ja) | ||
JP2011508296A5 (ja) | ||
BR112015029860B1 (pt) | Dispositivo de processamento, método e mídia legível por máquina | |
JP2017108357A5 (ja) | ||
JP2017527027A5 (ja) | ||
US9436395B2 (en) | Mechanisms to save user/kernel copy for cross device communications | |
JP2016532950A (ja) | I/oプロトコルまたはターゲットデバイスによってサポートされないときにキューバリアを設けること | |
US9569303B2 (en) | Information processing apparatus | |
JP2016021754A5 (ja) | ||
GB2560851A (en) | Memory synchronization filter | |
GB2586430A (en) | Host aware update write | |
JP2017532634A5 (ja) | ||
JP2015030135A5 (ja) | 処理システムおよび制御方法 | |
US8402229B1 (en) | System and method for enabling interoperability between application programming interfaces | |
JP2019513269A5 (ja) | ||
JP2015159482A5 (ja) |