JP2014511632A5 - - Google Patents

Download PDF

Info

Publication number
JP2014511632A5
JP2014511632A5 JP2013556574A JP2013556574A JP2014511632A5 JP 2014511632 A5 JP2014511632 A5 JP 2014511632A5 JP 2013556574 A JP2013556574 A JP 2013556574A JP 2013556574 A JP2013556574 A JP 2013556574A JP 2014511632 A5 JP2014511632 A5 JP 2014511632A5
Authority
JP
Japan
Prior art keywords
pixels
pixel
block
line
value
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2013556574A
Other languages
English (en)
Other versions
JP5924700B2 (ja
JP2014511632A (ja
Filing date
Publication date
Application filed filed Critical
Priority claimed from PCT/SE2011/051526 external-priority patent/WO2012118421A1/en
Publication of JP2014511632A publication Critical patent/JP2014511632A/ja
Publication of JP2014511632A5 publication Critical patent/JP2014511632A5/ja
Application granted granted Critical
Publication of JP5924700B2 publication Critical patent/JP5924700B2/ja
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Claims (17)

  1. 各画素(11、13、15、17)がそれぞれの画素値を有する映像フレーム内の複数の画素(11、13、15、17)からなるブロック(10)に適用できるフィルタリング制御の方法であって、
    p0が前記ブロック(10)内の画素(11、13、15、17)からなる第1のライン(12)の中で、前記映像フレーム内の複数の画素(21、23、25、27)からなる近傍ブロック(20)へのブロック境界(1)に最も近接している画素(11)の画素値を表し、p1が画素(11、13、15、17)からなる前記第1のライン(12)の中で、前記ブロック境界(1)に2番目に近接している画素(13)の画素値を表し、p2が画素(11、13、15、17)からなる前記第1のライン(12)の中で、前記ブロック境界(1)に3番目に近接している画素(15)の画素値を表すとすると、
    |p2−2p1+p0
    に基づいて、ピクセルp2 、p1 、およびp0 のみを使用して、前記ブロック(10)に対する第1のフィルタ決定値を計算するステップ(S1)と、
    q0が前記近傍ブロック(20)内の画素(21、23、25、27)からなる対応する第1のライン(22)の中で、前記ブロック境界(1)に最も近接している前記近傍ブロック(20)内の画素(21)の画素値を表し、q1が画素(21、23、25、27)からなる前記対応する第1のライン(22)の中で、前記ブロック境界(1)に2番目に近接している前記近傍ブロック(20)の画素(23)の画素値を表し、q2が画素(21、23、25、27)からなる前記対応する第1のライン(22)の中で、前記ブロック境界(1)に3番目に近接している前記近傍ブロック(20)内の画素(25)の画素値を表すとすると、
    |q2−2q1+q0
    に基づいて、ピクセルq2 、q1 、およびq0 のみを使用して、前記近傍ブロック(20)に対する第2のフィルタ決定値を計算するステップ(S2)と、
    前記第1のフィルタ決定値と第1の閾値の比較(S20)に基づいて前記ブロック境界(1)に対してフィルタ処理すべき前記ブロック(10)内の画素(11、13、15、17)からなる前記第1のライン(12)の中の画素の個数を判定するステップ(S3)と、
    前記第2のフィルタ決定値と第2の閾値の比較(S23)に基づいて前記ブロック境界(1)に対してフィルタ処理すべき前記近傍ブロック(20)内の画素(21、23、25、27)からなる前記対応する第1のライン(22)の中の画素の個数を判定するステップ(S4)と、
    を備える方法。
  2. 前記第1のフィルタ決定値を計算するステップ(S1)は、p0が画素からなる前記第1のラインの中で、前記ブロック境界(1)に最も近接している前記画素の前記画素値を表し、p1が画素からなる前記第1のラインの中で、前記ブロック境界(1)に2番目に近接している前記画素の前記画素値を表し、p2が画素からなる前記第1のラインの中で、前記ブロック境界(1)に3番目に近接している前記画素の前記画素値を表し、p0が前記ブロック(10)内の画素からなる第2のラインの中で、前記ブロック境界(1)に最も近接している画素の画素値を表し、p1が画素からなる前記第2のラインの中で、前記ブロック境界(1)に2番目に近接している画素の画素値を表し、p2が画素からなる前記第2のラインの中で、前記ブロック境界(1)に3番目に近接している画素の画素値を表すとすると、
    |p2−2p1+p0|+|p2−2p1+p0
    として前記第1のフィルタ決定値を計算するステップ(S1)を備え、
    前記第2のフィルタ決定値を計算するステップ(S2)は、q0が画素からなる前記対応する第1のラインの中で、前記ブロック境界(1)に最も近接している前記近傍ブロック(20)内の前記画素の前記画素値を表し、q1が画素からなる前記対応する第1のラインの中で、前記ブロック境界(1)に2番目に近接している前記近傍ブロック(20)の前記画素の前記画素値を表し、q2が画素からなる前記対応する第1のラインの中で、前記ブロック境界(1)に3番目に近接している前記近傍ブロック(20)内の前記画素の前記画素値を表し、q0が前記近傍ブロック(20)内の画素からなる対応する第2のラインの中で、前記ブロック境界(1)に最も近接している前記近傍ブロック(20)内の画素の画素値を表し、q1が画素からなる前記対応する第2のラインの中で、前記ブロック境界(1)に2番目に近接している前記近傍ブロック(20)の画素の画素値を表し、q2が画素からなる前記対応する第2のラインの中で、前記ブロック境界(1)に3番目に近接している前記近傍ブロック(20)内の画素の画素値を表すとすると、
    |q2−2q1+q0|+|q2−2q1+q0
    として前記第2のフィルタ決定値を計算するステップ(S2)を備える、
    請求項1に記載の方法。
  3. フィルタ処理すべき前記ブロック(10)内の画素(11、13、15、17)からなる前記第1のライン(12)の中の画素の個数を判定するステップ(S3)は、
    前記第1のフィルタ決定値を第1の閾値と比較するステップ(S20)と、
    前記第1のフィルタ決定値が前記第1の閾値未満である場合、前記ブロック境界(1)に対して前記ブロック(10)内の画素(11、13、15、17)からなる前記第1のライン(12)の中の2個の画素をフィルタ処理することを判定するステップ(S21)と、
    前記第1のフィルタ決定値が前記第1の閾値以上である場合、前記ブロック境界(1)に対して前記ブロック(10)内の画素(11、13、15、17)からなる前記第1のライン(12)の中の1個の画素をフィルタ処理することを判定するステップ(S22)と、
    を備え、
    フィルタ処理すべき前記近傍ブロック(20)内の画素(21、23、25、27)からなる前記対応する第1のライン(22)の中の画素の個数を判定するステップ(S4)は、
    前記第2のフィルタ決定値を第2閾値と比較するステップ(S23)と、
    前記第2のフィルタ決定値が前記第2の閾値未満である場合、前記ブロック境界(1)に対して前記近傍ブロック(20)内の画素(21、23、25、27)からなる前記対応する第1のライン(22)の中の2個の画素をフィルタ処理することを判定するステップ(S24)と、
    前記第2のフィルタ決定値が前記第2の閾値以上である場合、前記ブロック境界(1)に対して前記近傍ブロック(20)内の画素(21、23、25、27)からなる前記対応する第1のライン(22)の中で1個の画素をフィルタ処理することを判定するステップ(S25)と、
    を備える、請求項1または2に記載の方法。
  4. フィルタ処理すべき前記ブロック(10)内の画素(11、13、15、17)からなる前記第1のライン(12)の中の画素の個数を判定するステップ(S3)は、
    前記第1のフィルタ決定値を第1の閾値と比較するステップ(S20)と、
    前記第1のフィルタ決定値が前記第1の閾値未満である場合、前記ブロック境界(1)に対して前記ブロック(10)内の画素(11、13、15、17)からなる前記第1のライン(12)の中の2個の画素をフィルタ処理することを判定するステップ(S21)と、
    前記第1のフィルタ決定値が前記第1の閾値以上である場合、前記ブロック境界(1)に対して前記ブロック(10)内の画素(11、13、15、17)からなる前記第1のライン(12)の中の画素をフィルタ処理しないことを判定するステップ(S22)と、
    を備え、
    フィルタ処理すべき前記近傍ブロック(20)内の画素(21、23、25、27)からなる前記対応する第1のライン(22)の中の画素の個数を判定するステップ(S4)は、
    前記第2のフィルタ決定値を第2閾値と比較するステップ(S23)と、
    前記第2のフィルタ決定値が前記第2の閾値未満である場合、前記ブロック境界(1)に対して前記近傍ブロック(20)内の画素(21、23、25、27)からなる前記対応する第1のライン(22)の中の2個の画素をフィルタ処理することを判定するステップ(S24)と、
    前記第2のフィルタ決定値が前記第2の閾値以上である場合、前記ブロック境界(1)に対して前記近傍ブロック(20)内の画素(21、23、25、27)からなる前記対応する第1のライン(22)の中の画素をフィルタ処理しないことを決定するステップ(S25)と、
    を備える、請求項1または2に記載の方法。
  5. p0が映像フレーム内の複数の画素(11、13、15、17)からなるブロック(10)内の画素(11、13、15、17)からなる第1のライン(12)の中で、前記映像フレーム内の複数の画素(21、23、25、27)からなる近傍ブロック(20)へのブロック境界(1)に最も近接している画素(11)の画素値を表し、p1が画素(11、13、15、17)からなる前記第1のライン(12)の中で、前記ブロック境界(1)に2番目に近接している画素(13)の画素値を表し、p2が画素(11、13、15、17)からなる前記第1のライン(12)の中で、前記ブロック境界(1)に3番目に近接している画素(15)の画素値を表すとすると、
    |p2−2p1+p0
    に基づいて、ピクセルp2 、p1 、およびp0 のみを使用して、前記ブロック(10)に対する第1のフィルタ決定値を計算するように構成されている第1の決定値計算器(110)と、
    q0が前記近傍ブロック(20)内の画素(21、23、25、27)からなる対応する第1のライン(22)の中で、前記ブロック境界(1)に最も近接している前記近傍ブロック(20)内の画素(21)の画素値を表し、q1が画素(21、23、25、27)からなる前記対応する第1のライン(22)の中で、前記ブロック境界(1)に2番目に近接している前記近傍ブロック(20)の画素(23)の画素値を表し、q2が画素(21、23、25、27)からなる前記対応する第1のライン(22)の中で、前記ブロック境界(1)に3番目に近接している前記近傍ブロック(20)内の画素(25)の画素値を表すとすると、
    |q2−2q1+q0
    に基づいて、ピクセルq2 、q1 、およびq0 のみを使用して、前記近傍ブロック(20)に対する第2のフィルタ決定値を計算するように構成されている第2の決定値計算器(120)と、
    前記第1の決定値計算器(110)により計算された前記第1のフィルタ決定値に基づいて前記ブロック境界(1)に対してフィルタ処理すべき前記ブロック(10)内の画素(11、13、15、17)からなる第1のライン(12)の中の画素の個数を判定するように構成されている第1の画素判定器(130)と、
    前記第2の決定値計算器(120)により計算された前記第2のフィルタ決定値に基づいて前記ブロック境界(1)に対してフィルタ処理すべき前記近傍ブロック(20)内の画素(21、23、25、27)からなる対応する第1のライン(22)の中の画素の個数を判定するように構成されている第2の画素判定器(140)と、
    を備え、
    前記第1の決定値計算器(110)により計算された前記第1のフィルタ決定値を第1の閾値と比較するように構成されている第1の比較器(180)と、
    前記第2の決定値計算器(120)により計算された前記第2のフィルタ決定値を第2の閾値と比較するように構成されている第2の比較器(182)と、
    をさらに備える、フィルタリング制御装置(100)。
  6. 前記第1の決定値計算器(110)は、p0が画素からなる前記第1のラインの中で、前記ブロック境界(1)に最も近接している前記画素の前記画素値を表し、p1が画素からなる前記第1のラインの中で、前記ブロック境界(1)に2番目に近接している前記画素の前記画素値を表し、p2が画素からなる前記第1のラインの中で、前記ブロック境界(1)に3番目に近接している前記画素の前記画素値を表し、p0が前記ブロック(10)内の画素からなる第2のラインの中で、前記ブロック境界(1)に最も近接している画素の画素値を表し、p1が画素からなる前記第2のラインの中で、前記ブロック境界(1)に2番目に近接している画素の画素値を表し、p2が画素からなる前記第2のラインの中で、前記ブロック境界(1)に3番目に近接している画素の画素値を表すとすると、
    |p2−2p1+p0|+|p2−2p1+p0
    として前記第1のフィルタ決定値を計算するように構成され、
    前記第2の決定値計算器(120)は、q0が画素からなる前記対応する第1のラインの中で、前記ブロック境界(1)に最も近接している前記近傍ブロック(20)内の前記画素の前記画素値を表し、q1が画素からなる前記対応する第1のラインの中で、前記ブロック境界(1)に2番目に近接している前記近傍ブロック(20)の前記画素の前記画素値を表し、q2が画素からなる前記対応する第1のラインの中で、前記ブロック境界(1)に3番目に近接している前記近傍ブロック(20)内の前記画素の前記画素値を表し、q0が前記近傍ブロック(20)内の画素からなる対応する第2のラインの中で、前記ブロック境界(1)に最も近接している前記近傍ブロック(20)内の画素の画素値を表し、q1が画素からなる前記対応する第2のラインの中で、前記ブロック境界(1)に2番目に近接している前記近傍ブロック(20)の画素の画素値を表し、q2が画素からなる前記対応する第2のラインの中で、前記ブロック境界(1)に3番目に近接している前記近傍ブロック(20)内の画素の画素値を表すとすると、
    |q2−2q1+q0|+|q2−2q1+q0
    として前記第2のフィルタ決定値を計算するように構成されている、
    請求項5に記載の装置。
  7. 前記第1の画素判定器(130)は、i)前記第1のフィルタ決定値が前記第1の比較器(180)により判定されるように前記第1の閾値未満である場合、前記ブロック境界(1)に対して前記ブロック(10)内の画素(11、13、15、17)からなる前記第1のライン(12)の中の2個の画素をフィルタ処理することを判定し、ii)前記第1のフィルタ決定値が前記第1の比較器(180)により判定されるように前記第1の閾値以上である場合、前記ブロック境界(1)に対して前記ブロック(10)内の画素(11、13、15、17)からなる前記第1のライン(12)の中の1個の画素をフィルタ処理することを判定するように構成され、
    前記第2の画素判定器(140)は、i)前記第2のフィルタ決定値が前記第2の比較器(182)により判定されるように前記第2の閾値未満である場合、前記ブロック境界(1)に対して前記近傍ブロック(20)内の画素(21、23、25、27)からなる前記対応する第1のライン(22)の中の2個の画素をフィルタ処理することを判定し、ii)前記第2のフィルタ決定値が前記第2の比較器(182)により判定されるように前記第2の閾値以上である場合、前記ブロック境界(1)に対して前記近傍ブロック(20)内の画素(21、23、25、27)からなる前記対応する第1のライン(22)の中の1個の画素をフィルタ処理することを判定するように構成されている、
    請求項5または6に記載の装置。
  8. 前記第1の決定値計算器(110)により計算された前記第1のフィルタ決定値を第1の閾値と比較するように構成されている第1の比較器(180)と、
    前記第2の決定値計算器(120)により計算された前記第2のフィルタ決定値を第2の閾値と比較するように構成されている第2の比較器(182)と、
    をさらに備え、
    前記第1の画素判定器(130)は、i)前記第1のフィルタ決定値が前記第1の比較器(180)により判定されるように前記第1の閾値未満である場合、前記ブロック境界(1)に対して前記ブロック(10)内の画素(11、13、15、17)からなる前記第1のライン(12)の中の2個の画素をフィルタ処理することを判定し、ii)前記第1のフィルタ決定値が前記第1の比較器(180)により判定されるように前記第1の閾値以上である場合、前記ブロック境界(1)に対して前記ブロック(10)内の画素(11、13、15、17)からなる前記第1のライン(12)の中の画素をフィルタ処理しないことを判定するように構成され、
    前記第2の画素判定器(140)は、i)前記第2のフィルタ決定値が前記第2の比較器(182)により判定されるように前記第2の閾値未満である場合、前記ブロック境界(1)に対して前記近傍ブロック(20)内の画素(21、23、25、27)からなる前記対応する第1のライン(22)の中の2個の画素をフィルタ処理することを判定し、ii)前記第2のフィルタ決定値が前記第2の比較器(182)により判定されるように前記第2の閾値以上である場合、前記ブロック境界(1)に対して前記近傍ブロック(20)内の画素(21、23、25、27)からなる前記対応する第1のライン(22)の中の画素をフィルタ処理しないことを判定するように構成されている、
    請求項5から7のいずれか一項に記載の装置。
  9. i)ブロック(10)に関連付けられた量子化パラメータに基づいて前記第1の閾値を判定し、ii)前記近傍ブロック(20)に関連付けられた量子化パラメータに基づいて前記第2の閾値を判定するように構成されている閾値判定器(170)をさらに備える、請求項5から8のいずれか一項に記載の装置。
  10. p0が画素(11、13、15、17)からなる前記第1のライン(12)の中で、前記ブロック境界(1)に最も近接している画素(11)の画素値を表し、p1が画素(11、13、15、17)からなる前記第1のライン(12)の中で、前記ブロック境界(1)に2番目に近接している画素(13)の画素値を表し、q0が画素(21、23、25、27)からなる前記対応する第1のライン(22)の中で、前記ブロック境界(1)に最も近接している前記近傍ブロック(20)内の画素(21)の画素値を表し、q1が画素(21、23、25、27)からなる前記対応する第1のライン(22)の中で、前記ブロック境界(1)に2番目に近接している前記近傍ブロック(20)の画素(23)の画素値を表すとすると、
    (9×(q0−p0)−3×(q1−p1))/16
    に基づいて第1のオフセットΔを計算するように構成されている第1のオフセット計算器(181)と、
    前記第1のオフセット計算器(181)により計算された前記第1のオフセットを画素(11、13、15、17)からなる前記第1のライン(12)の中で前記ブロック境界(1)に最も近接している前記画素(11)の前記画素値に加算することにより、画素(11、13、15、17)からなる前記第1のライン(12)の中で前記ブロック境界(1)に最も近接している前記画素(11)の前記画素値を修正するように構成されている第1の画素修正器(190)と、
    前記第1のオフセット計算器(181)により計算された前記第1のオフセットを画素(21、23、25、27)からなる前記対応する第1のライン(22)の中で前記ブロック境界(1)に最も近接している前記近傍ブロック(20)内の前記画素(21)の前記画素値から減算することにより、画素(21、23、25、27)からなる前記対応する第1のライン(22)の中で前記ブロック境界(1)に最も近接している前記近傍ブロック(20)内の前記画素(21)の前記画素値を修正するように構成されている第2の画素修正器(192)と、
    前記第1のフィルタ決定値が前記第1の比較器(180)により判定されるように前記第1の閾値未満である場合、p2が画素(11、13、15、17)からなる前記第1のライン(12)の中で、前記ブロック境界(1)に3番目に近接している画素(15)の画素値を表すとすると、
    (p0+p2−2p1+2Δ)/4
    に基づいて第2のオフセットを計算するように構成されている第2のオフセット計算器(183)と、
    前記第1のフィルタ決定値が前記第1の比較器(180)により判定されるように前記第1の閾値未満である場合、前記第2のオフセット計算器(183)により計算された前記第2のオフセットを画素(11、13、15、17)からなる前記第1のライン(12)の中で前記ブロック境界(1)に2番目に近接している前記画素(13)の前記画素値に加算することにより、画素(11、13、15、17)からなる前記第1のライン(12)の中で前記ブロック境界(1)に2番目に近接している前記画素(13)の前記画素値を修正するように構成されている第3の画素修正器(194)と、
    前記第2のフィルタ決定値が前記第2の比較器(182)により判定されるように前記第2の閾値未満である場合、q2が画素(21、23、25、27)からなる前記対応する第1のライン(22)の中で、前記ブロック境界(1)に3番目に近接している前記近傍ブロック(20)内の画素(25)の画素値を表すとすると、
    (q0+q2−2q1−2Δ)/4
    に基づいて第3のオフセットを計算するように構成されている第3のオフセット計算器(185)と、
    前記第2のフィルタ決定値が前記第2の比較器(182)により判定されるように前記第2の閾値未満である場合、前記第3のオフセット計算器(185)により計算された前記第3のオフセットを画素(21、23、25、27)からなる前記対応する第1のライン(22)の中で前記ブロック境界(1)に2番目に近接している前記近傍ブロック(20)内の前記画素(23)の前記画素値に加算することにより、画素(21、23、25、27)からなる前記対応する第1のライン(22)の中で前記ブロック境界(1)に2番目に近接している前記近傍ブロック(20)内の前記画素(23)の前記画素値を修正するように構成されている第4の画素修正器(196)と、
    をさらに備える、請求項5から8のいずれか一項に記載の装置。
  11. 前記第1のフィルタ決定値と前記第2のフィルタ決定値との合計を閾値と比較するように構成されている第3の比較器(184)をさらに備え、
    前記第1の画素判定器(130)は、前記第1のフィルタ決定値と前記第2のフィルタ決定値との合計が前記第3の比較器(184)により判定されるように前記閾値未満である場合、前記第1の決定値計算器(110)により計算された前記第1のフィルタ決定値に基づいて前記ブロック境界(1)に対してフィルタ処理すべき前記ブロック(10)内の画素(11、13、15、17)からなる前記第1のライン(12)の中の画素の個数を判定するように構成され、
    前記第2の画素判定器(140)は、前記第1のフィルタ決定値と前記第2のフィルタ決定値との合計が前記第3の比較器(184)により判定されるように前記閾値未満である場合、前記第2の決定値計算器(120)により計算された前記第2のフィルタ決定値に基づいて前記ブロック境界(1)に対してフィルタ処理すべき前記近傍ブロック(20)内の画素(21、23、25、27)からなる前記対応する第1のライン(22)の中の画素の個数を判定するように構成されている、
    請求項5から10のいずれか一項に記載の装置。
  12. 請求項5から11のいずれか一項に記載のフィルタリング制御装置(100)を備える符号化器(40)。
  13. 映像フレームを記憶するように構成されているメモリ(84)と、
    前記映像フレームを符号化された映像フレームに符号化するように構成されている請求項12に記載の符号化器(40)と、
    を備え、前記メモリ(84)は前記符号化された映像フレームを記憶するようにさらに構成されている、ユーザ機器(80)。
  14. 請求項5から11のいずれか一項に記載のフィルタリング制御装置(100)を備える復号化器(60)。
  15. 符号化された映像フレームを記憶するように構成されているメモリ(84)と、
    前記符号化された映像フレームを復号化された映像フレームに復号化するように構成されている請求項17に記載の復号化器(60)と、
    前記復号化された映像フレームをディスプレイ(88)に表示可能な映像データ表現にするように構成されているメディアプレーヤー(86)と、
    を備えるユーザ機器(80)。
  16. 各画素(11、13、15、17)がそれぞれの画素値を有する映像フレーム内の複数の画素(11、13、15、17)からなるブロック(10)のフィルタリング制御のためのコンピュータプログラム(74)であって、前記コンピュータプログラムは、コンピュータ(70)上で動くとき、前記コンピュータ(70)に、
    p0が前記ブロック(10)内の画素(11、13、15、17)からなる第1のライン(12)の中で、前記映像フレーム内の複数の画素(21、23、25、27)からなる近傍ブロック(20)へのブロック境界(1)に最も近接している画素(11)の画素値を表し、p1が画素(11、13、15、17)からなる前記第1のライン(12)の中で、前記ブロック境界(1)に2番目に近接している画素(13)の画素値を表し、p2が画素(11、13、15、17)からなる前記第1のライン(12)の中で、前記ブロック境界(1)に3番目に近接している画素(13)の画素値を表すとすると、
    |p2−2p1+p0
    に基づいて、ピクセルp2 、p1 、およびp0 のみを使用して、前記ブロック(10)に対する第1のフィルタ決定値を計算させ、
    q0が前記近傍ブロック(20)内の画素(21、23、25、27)からなる対応する第1のライン(22)の中で、前記ブロック境界(1)に最も近接している前記近傍ブロック(20)内の画素(21)の画素値を表し、q1が画素(21、23、25、27)からなる前記対応する第1のライン(22)の中で、前記ブロック境界(1)に2番目に近接している前記近傍ブロック(20)の画素(23)の画素値を表し、q2が画素(21、23、25、27)からなる前記対応する第1のライン(22)の中で、前記ブロック境界(1)に3番目に近接している前記近傍ブロック(20)内の画素(23)の画素値を表すとすると、
    |q2−2q1+q0
    に基づいて、ピクセルq2 、q1 、およびq0 のみを使用して、前記近傍ブロック(20)に対する第2のフィルタ決定値を計算させ、
    前記第1のフィルタ決定値に基づいて前記ブロック境界(1)に対してフィルタ処理すべき前記ブロック(10)内の画素(11、13、15、17)からなる第1のライン(12)の中の画素の個数を判定させ、
    前記第2のフィルタ決定値に基づいて前記ブロック境界(1)に対してフィルタ処理すべき前記近傍ブロック(20)内の画素(21、23、25、27)からなる対応する第1のライン(22)の中の画素の個数を判定させるコード手段を備え、
    フィルタ処理すべき前記ブロック(10)内の画素(11、13、15、17)からなる前記第1のライン(12)の中の画素の個数の判定は、前記第1のフィルタ決定値と第1の閾値の比較(S20)に基づいて前記ブロック境界(1)に対してフィルタ処理すべき前記ブロック(10)内の画素(11、13、15、17)からなる前記第1のライン(12)の中の画素の個数を判定するステップを備え、
    フィルタ処理すべき前記近傍ブロック(20)内の画素(21、23、25、27)からなる前記対応する第1のライン(12)の中の画素の個数の判定は、前記第2のフィルタ決定値と第2の閾値の比較(S23)に基づいて前記ブロック境界(1)に対してフィルタ処理すべき前記近傍ブロック(20)内の画素(21、23、25、27)からなる前記対応する第1のライン(22)の中の画素の個数を判定するステップを備えている、
    コンピュータプログラム(74)。
  17. コンピュータ読み取り可能なコード手段と前記コンピュータ読み取り可能な手段に記憶された請求項16に記載のコンピュータプログラム(74)とを備えるコンピュータ・プログラム・プロダクト(73)。
JP2013556574A 2011-03-01 2011-12-16 デブロッキング・フィルタリング制御 Active JP5924700B2 (ja)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US201161447862P 2011-03-01 2011-03-01
US61/447,862 2011-03-01
PCT/SE2011/051526 WO2012118421A1 (en) 2011-03-01 2011-12-16 Deblocking filtering control

Publications (3)

Publication Number Publication Date
JP2014511632A JP2014511632A (ja) 2014-05-15
JP2014511632A5 true JP2014511632A5 (ja) 2015-09-03
JP5924700B2 JP5924700B2 (ja) 2016-05-25

Family

ID=45496239

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2013556574A Active JP5924700B2 (ja) 2011-03-01 2011-12-16 デブロッキング・フィルタリング制御

Country Status (11)

Country Link
US (6) US9641841B2 (ja)
EP (2) EP3001682B1 (ja)
JP (1) JP5924700B2 (ja)
KR (1) KR101584420B1 (ja)
CN (1) CN103430537B (ja)
AU (1) AU2011361032C1 (ja)
DK (2) DK2681913T3 (ja)
ES (2) ES2562009T3 (ja)
PL (1) PL3001682T3 (ja)
PT (1) PT3001682T (ja)
WO (1) WO2012118421A1 (ja)

Families Citing this family (27)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US9413477B2 (en) * 2010-05-10 2016-08-09 Microsoft Technology Licensing, Llc Screen detector
DK2681913T3 (da) 2011-03-01 2016-02-29 Ericsson Telefon Ab L M Styring til deblokeringsfiltrering
US20120230423A1 (en) * 2011-03-10 2012-09-13 Esenlik Semih Line memory reduction for video coding and decoding
US8767824B2 (en) * 2011-07-11 2014-07-01 Sharp Kabushiki Kaisha Video decoder parallelization for tiles
CN107295342B (zh) * 2011-07-22 2020-04-28 Sk电信有限公司 视频编码装置
ES2563292T3 (es) * 2011-11-04 2016-03-14 Panasonic Intellectual Property Corporation Of America Filtrado de desbloqueo con derivación de intensidad de límite de bloque de imagen modificada
KR20140053448A (ko) * 2012-10-25 2014-05-08 에스케이텔레콤 주식회사 스테레오스코픽 비디오에서 제1영상에 대한 부호화정보로부터 제2영상을 디블록킹 필터링하는 방법 및 장치
US9906790B2 (en) * 2014-03-14 2018-02-27 Qualcomm Incorporated Deblock filtering using pixel distance
US9924175B2 (en) * 2014-06-11 2018-03-20 Qualcomm Incorporated Determining application of deblocking filtering to palette coded blocks in video coding
US10136141B2 (en) 2014-06-11 2018-11-20 Qualcomm Incorporated Determining quantization parameter (QP) values and delta QP values for palette coded blocks in video coding
CN105992011B (zh) * 2015-02-26 2019-04-09 扬智科技股份有限公司 环路滤波的计算方法及装置
KR102508723B1 (ko) 2016-08-21 2023-03-14 엘지전자 주식회사 영상 부호화/복호화 방법 및 이를 위한 장치
KR102524319B1 (ko) * 2016-12-28 2023-04-24 소니그룹주식회사 화상 처리 장치 및 화상 처리 방법
CN106604039B (zh) * 2016-12-28 2020-07-31 北京奇艺世纪科技有限公司 一种滤波方法及装置
TWI774750B (zh) * 2017-04-06 2022-08-21 美商松下電器(美國)知識產權公司 編碼裝置、解碼裝置、編碼方法及解碼方法
TWI832814B (zh) * 2017-04-06 2024-02-21 美商松下電器(美國)知識產權公司 解碼裝置及編碼裝置
TW201842782A (zh) * 2017-04-06 2018-12-01 美商松下電器(美國)知識產權公司 編碼裝置、解碼裝置、編碼方法及解碼方法
TW201842781A (zh) * 2017-04-06 2018-12-01 美商松下電器(美國)知識產權公司 編碼裝置、解碼裝置、編碼方法及解碼方法
TWI833248B (zh) * 2017-04-06 2024-02-21 美商松下電器(美國)知識產權公司 解碼方法及編碼方法
TW201842768A (zh) * 2017-04-06 2018-12-01 美商松下電器(美國)知識產權公司 編碼裝置、解碼裝置、編碼方法及解碼方法
JP6902094B2 (ja) * 2017-04-06 2021-07-14 パナソニック インテレクチュアル プロパティ コーポレーション オブ アメリカPanasonic Intellectual Property Corporation of America 符号化装置及び復号装置
CN110495168B (zh) * 2017-04-06 2021-12-07 松下电器(美国)知识产权公司 编码装置、解码装置、编码方法及解码方法
CN117956193A (zh) * 2018-01-08 2024-04-30 三星电子株式会社 编码方法及其设备以及解码方法及其设备
KR102539110B1 (ko) * 2018-03-28 2023-06-01 후아웨이 테크놀러지 컴퍼니 리미티드 효율적인 디블로킹을 수행하기 위한 이미지 처리 디바이스 및 방법
JP7293460B2 (ja) * 2018-03-28 2023-06-19 華為技術有限公司 効率的なデブロッキングを実行するための画像処理デバイス及び方法
WO2020030192A1 (en) * 2018-08-10 2020-02-13 Huawei Technologies Co., Ltd. Apparatus and method for performing deblocking
US11245896B1 (en) * 2021-02-26 2022-02-08 Realtek Semiconductor Corporation Deblocking filter level decision method

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS5492133A (en) * 1977-12-29 1979-07-21 Fujitsu Ltd Image data filtering system
US7227901B2 (en) * 2002-11-21 2007-06-05 Ub Video Inc. Low-complexity deblocking filter
KR100624429B1 (ko) * 2003-07-16 2006-09-19 삼성전자주식회사 칼라 영상을 위한 비디오 부호화/복호화 장치 및 그 방법
JP2005123732A (ja) 2003-10-14 2005-05-12 Matsushita Electric Ind Co Ltd デブロックフィルタ処理装置およびデブロックフィルタ処理方法
US7430336B2 (en) * 2004-05-06 2008-09-30 Qualcomm Incorporated Method and apparatus for image enhancement for low bit rate video compression
NO322722B1 (no) * 2004-10-13 2006-12-04 Tandberg Telecom As Fremgangsmate for videokoding gjennom reduksjon av blokkartefakter
US8503521B2 (en) * 2007-01-16 2013-08-06 Chih-Ta Star SUNG Method of digital video reference frame compression
CN101321276B (zh) * 2007-06-10 2012-06-20 华为技术有限公司 去块效应的方法及装置
US20090285308A1 (en) * 2008-05-14 2009-11-19 Harmonic Inc. Deblocking algorithm for coded video
US8761538B2 (en) 2008-12-10 2014-06-24 Nvidia Corporation Measurement-based and scalable deblock filtering of image data
BR112013006832A2 (pt) 2010-09-28 2017-05-23 Samsung Electronics Co Ltd método de filtragem adaptativa, e aparelho de filtragem adaptativa
DK2681913T3 (da) * 2011-03-01 2016-02-29 Ericsson Telefon Ab L M Styring til deblokeringsfiltrering

Similar Documents

Publication Publication Date Title
JP2014511632A5 (ja)
RU2012157053A (ru) Управление деблочной фильтрацией
JP2014504115A5 (ja)
RU2013134265A (ru) Деблокирующая фильтрация
PH12019501445A1 (en) Video and image coding with wide-angle intra prediction
JP2015046907A5 (ja)
JP2010154490A5 (ja)
KR102219257B1 (ko) 인트라 매크로 블록의 디블록킹 필터 및 필터링 방법
JP2016111695A5 (ja)
KR20130139341A (ko) 디블록킹 필터링 제어
JP2011151838A5 (ja)
JP2013531942A5 (ja)
JP2012500564A5 (ja)
JP2012065348A5 (ja) 動画像の復号化方法
JP2013527693A5 (ja)
WO2009047917A1 (ja) 映像符号化方法及び映像復号方法
RU2011102033A (ru) Способ адаптивного предсказания кадра для кодирования многоракурсной видеопоследовательности
JP2016518777A5 (ja)
WO2010117117A1 (ko) 동영상 부호화/복호화 장치 및 그를 위한 적응적 가중치를 사용하는 적응 중첩 블록 움직임 보상 방법 및 장치
WO2012096623A1 (en) Deblocking filtering
SG10201902274SA (en) Moving image encoding device, moving image decoding device, moving image encoding method, and moving image decoding method
JP2012165354A5 (ja)
CN104363450A (zh) 一种帧内编码模式决策方法及装置
CN105898296A (zh) 视频编码帧选择方法及装置
JP2014143671A5 (ja)