JP2014074921A - 表示装置 - Google Patents

表示装置 Download PDF

Info

Publication number
JP2014074921A
JP2014074921A JP2013246203A JP2013246203A JP2014074921A JP 2014074921 A JP2014074921 A JP 2014074921A JP 2013246203 A JP2013246203 A JP 2013246203A JP 2013246203 A JP2013246203 A JP 2013246203A JP 2014074921 A JP2014074921 A JP 2014074921A
Authority
JP
Japan
Prior art keywords
tft
display device
film
gate
pixel
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2013246203A
Other languages
English (en)
Other versions
JP5651763B2 (ja
Inventor
Shunpei Yamazaki
舜平 山崎
Eiichiro Tsuji
英一郎 辻
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Semiconductor Energy Laboratory Co Ltd
Original Assignee
Semiconductor Energy Laboratory Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Semiconductor Energy Laboratory Co Ltd filed Critical Semiconductor Energy Laboratory Co Ltd
Priority to JP2013246203A priority Critical patent/JP5651763B2/ja
Publication of JP2014074921A publication Critical patent/JP2014074921A/ja
Application granted granted Critical
Publication of JP5651763B2 publication Critical patent/JP5651763B2/ja
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Images

Abstract

【課題】本発明は、アクティブマトリクス型表示装置の製造コストを低減することを課題
とし、安価な表示装置を提供することを課題とする。また、本発明の表示装置を表示部に
用いた安価な電子装置を提供することを目的とする。
【解決手段】アクティブマトリクス型表示装置の製造コストを低減するために画素部に用
いるTFTを全て一導電型TFT(ここではpチャネル型TFTもしくはnチャネル型T
FTのいずれか一方を指す)とし、さらに駆動回路もすべて画素部と同じ導電型のTFT
で形成することを特徴とする。これにより製造工程を大幅に削減し製造コストを低減する
ことが可能となる。
【選択図】図11

Description

本発明は、同一の絶縁体上に画素部および画素部に信号を伝送するための駆動回路を有
する表示装置に関する。特に、電極間に液晶材料を挟んだ液晶表示装置、または電極間に
発光性材料を挟んだ自発光表示装置に関する。電極間に発光性材料を挟んだ素子(以下、
発光素子という)を有する装置(以下、発光装置という)に関する。また、本発明は電極
間に液晶材料を挟んだ素子(以下、液晶素子という)を有する装置(以下、液晶表示装置
という)に用いることも可能である。なお、本明細書では液晶表示装置及び自発光表示装
置をまとめて表示装置と呼ぶ。
近年、薄膜トランジスタ(以下、TFTと記す)で画素部を形成したアクティブマトリ
クス型表示装置の開発が進んでいる。アクティブマトリクス型表示装置の代表例は液晶表
示装置であり、各画素に液晶層に印加する電圧を制御するためにスイッチング素子として
TFTが設けられている。また、EL(Electro Luminescence)材料を用いた自発光表示装
置は、画素部に設けられた各画素の各々にTFTを設け、TFTによりEL素子に流れる
電流量を制御して各画素の発光輝度を制御する。このようなアクティブマトリクス型表示
装置の特徴は、画素数が増えても各画素に均一に電圧を供給できるので高精細な画像を得
る場合に適している。
また、アクティブマトリクス型表示装置の利点は、画素部に信号を伝送する駆動回路と
して、シフトレジスタ、ラッチもしくはバッファといった回路を同一の絶縁体上にTFT
で形成することが可能な点である。これにより外部回路との接点数が非常に少なく、かつ
、高精細な画像表示が可能な表示装置を実現することが可能となっている。
ここでアクティブマトリクス型自発光表示装置の画素の等価回路図を図10(A)に示
す。図10(A)において、1001はソース配線、1002はゲート配線、1003は
スイッチング素子として機能するTFT(以下、スイッチングTFTという)、1004
はスイッチングTFT1003のドレインに電気的に接続されたコンデンサである。
また、スイッチングTFT1003のドレインには電流制御TFT1005のゲート電
極が電気的に接続されている。電流制御TFT1005のソースは電流供給線1006に
電気的に接続され、ドレインはEL素子1007に電気的に接続される。即ち、電流制御
TFT1005はEL素子1007に流れる電流を制御する素子として機能することにな
る。
このように画素内に二つのTFTを有し、それぞれ異なる役割を持ってEL素子の発光
輝度を制御することができる。その結果、発光期間がほぼ1フレーム期間行われ、高精細
な画素部となっても発光輝度を抑えたまま画像を表示することが可能となる。さらに、ア
クティブマトリクス型の利点は、画素部に信号を伝送する駆動回路として、シフトレジス
タやサンプリング回路を同一の基板上にTFTで形成することが可能な点である。これに
より非常にコンパクトな自発光表示装置を作製することが可能となっている。
また、図10(B)は液晶表示装置の画素の等価回路図であり、ソース配線1011、
ゲート配線1012、スイッチングTFT1013、保持容量1015、容量線1014
、液晶層1016である。
代用的な液晶表示装置は画素内に一つのTFT、またはマルチゲート構造のTFTが設
けられている。液晶は交流で駆動させるので、フレーム反転駆動と呼ばれる方式が多く採
用されている。TFTはスイッチング素子としての機能を果たし、液晶層に印加する電圧
を保持するために、リーク電流が小さいことが要求されている。TFTがオン状態のとき
にソース配線から画素に転送される電荷は、フィールド期間の間保持される。液晶の抵抗
は高くなくてはならない。TFTに要求される特性は、走査期間中に画素容量(液晶その
もの)を充電し得る十分大きなオン電流、フィールド期間中にわたって電荷を保持し得る
十分小さなオフ電流、十分小さなゲート・ドレイン間寄生容量などである。保持容量は、
画素容量が小さいため、保持の動作が不十分であるためこれを補い、寄生容量の影響を防
ぐために設ける。
一方、駆動回路のバッファ回路は高い駆動電圧が印加されるため、高電圧が印加されて
も壊れないように耐圧を高めておく必要があった。また電流駆動能力を高めるために、オ
ン電流値(TFTがオン動作時に流れるドレイン電流)を十分確保する必要がある。
しかしながら、アクティブマトリクス型表示装置はTFTの製造工程が複雑であると、
製造コストが高くなるという問題を抱えていた。また、複数のTFTを同時に形成するた
め、製造工程が複雑になると歩留まりを確保することが難しい。特に駆動回路に動作不良
があると画素一列が動作しないといった線状欠陥を引き起こすこともある。
本発明は、アクティブマトリクス型表示装置の製造コストを低減することを課題とし、
安価な表示装置を提供することを課題とする。また、本発明の表示装置を表示部に用いた
安価な電子装置を提供することを目的とする。
本発明は、アクティブマトリクス型表示装置の製造コストを低減するために画素部に用
いるTFTを全て一導電型TFT(ここではpチャネル型TFTもしくはnチャネル型T
FTのいずれか一方を指す)とし、さらに駆動回路もすべて画素部と同じ導電型のTFT
で形成することを特徴とする。これにより製造工程を大幅に削減し製造コストを低減する
ことが可能となる。
特に重要な点は、一導電型のTFTだけで駆動回路を形成する点にある。即ち、一般的
な駆動回路はnチャネル型TFTとpチャネル型TFTとを相補的に組み合わせたCMO
S回路を基本に設計されるが、本発明ではpチャネル型TFTもしくはnチャネル型TF
Tのみを組み合わせて駆動回路を形成する。
このような構成とすることで、TFTの製造工程において、導電型を制御する不純物を
ドーピングするときに用いるマスク数を1枚減らすことができる。その結果、製造工程の
短縮と、製造コストの削減が可能となる。
以上のように、本発明の構成は、画素部及び駆動回路が同一の絶縁体上に形成された表
示装置において、前記画素部及び前記駆動回路の全てのTFTはpチャネル型で形成され
、前記画素部のpチャネル型TFTはオフセットゲート構造を有していることを特徴とし
ている。
また、他の発明は、画素部及び駆動回路が同一の絶縁体上に形成された表示装置におい
て、前記画素部及び前記駆動回路の全てのTFTはpチャネル型で形成され、前記画素部
のpチャネル型TFTは、ゲート電極の外側にLDD領域を有し、前記駆動回路のpチャ
ネル型TFTは、ゲート電極と重なるLDD領域を有していることを特徴としている。
また、他の発明は、画素部及び駆動回路が同一の絶縁体上に形成された表示装置におい
て、前記画素部及び前記駆動回路の全てのTFTはpチャネル型で形成され、前記画素部
のソース配線とゲート電極は第1の絶縁膜上に形成され、かつ、該ゲート電極と接続する
ゲート配線は、第2の絶膜を介して前記ソース配線と交差していることを特徴としている
前記駆動回路は、EEMOS回路もしくはEDMOS回路を含み、或いは、前記駆動回
路は複数のNAND回路からなるデコーダを含むことを特徴としている。
また、本発明の表示装置の作製方法は、絶縁体上に駆動回路のTFTを形成するための
第1の半導体膜と、画素部のTFTを形成するための第2の半導体膜を形成する第1の工
程と、前記第1の半導体膜と前記第2の半導体膜のそれぞれの上層に、第1の導電膜と該
第1の導電膜の内側の第2の導電膜とから成るゲート電極を形成する第2の工程と、前記
第1の半導体膜と前記第2の半導体膜のそれぞれに、前記第1の導電膜と重なる第1のp
型半導体領域を形成する第3の工程と、前記第1の半導体膜と前記第2の半導体膜のそれ
ぞれに、前記第1の導電膜と重ならない第2のp型半導体領域を形成する第4の工程と、
前記第1の導電膜が前記第1のp型半導体領域と重なる部分をエッチングにより除去する
第5の工程とを有することを特徴としている。
また、本発明の表示装置の作製方法の他の一例は、絶縁体上に駆動回路のTFTを形成
するための第1の半導体膜と、画素部のTFTを形成するための第2の半導体膜を形成す
る第1の工程と、前記第1の半導体膜と前記第2の半導体膜のそれぞれの上層に、第1の
導電膜と該第1の導電膜の内側の第2の導電膜とから成るゲート電極を形成する第2の工
程と、前記第1の半導体膜と前記第2の半導体膜のそれぞれに、前記第1の導電膜と重な
る第1のp型半導体領域を形成する第3の工程と、前記第1の半導体膜と前記第2の半導
体膜のそれぞれに、前記第1の導電膜と重ならない第2のp型半導体領域を形成する第4
の工程と、前記第2の半導体膜上の前記第1の導電膜が前記第1のp型半導体領域と重な
る部分をエッチングにより除去してオフセット領域を形成する第5の工程とを有すること
を特徴としている。
また、本発明の表示装置の作製方法の他の一例は、絶縁体上に駆動回路のTFTを形成
するための第1の半導体膜と、画素部のTFTを形成するための第2の半導体膜を形成す
る第1の工程と、前記第1の半導体膜と前記第2の半導体膜の上に第1の絶縁膜を形成す
る第2の工程と、前記第1の絶縁膜の上に、前記第1の半導体膜と前記第2の半導体膜に
対応して、第1の導電膜と該第1の導電膜の内側の第2の導電膜とから成るゲート電極と
、ソース配線を形成する第3の工程と、前記第1の半導体膜と前記第2の半導体膜のそれ
ぞれに、前記第1の導電膜と重なる第1のp型半導体領域を形成する第4の工程と、前記
第1の半導体膜と前記第2の半導体膜のそれぞれに、前記第1の導電膜と重ならない第2
のp型半導体領域を形成する第5の工程と、前記第1の導電膜が前記第1のp型半導体領
域と重なる部分をエッチングにより除去する第6の工程と、前記ゲート電極及び前記ソー
ス配線の上に、第2の絶縁膜を形成する第7の工程と、前記第2の絶縁膜上にゲート配線
を形成する第8の工程とを有することを特徴としている。
以上のように、本発明によれば、反射型の表示装置を4枚のフォトマスクで実現するこ
とが可能となり、アクティブマトリクス型表示装置の製造コストを低減することを可能と
する。
ゲート側駆動回路の構成を示す図。 デコーダ入力信号のタイミングチャートを示す図。 ソース側駆動回路の構成を示す図。 EEMOS回路及びEDMOS回路の構成を示す図。 シフトレジスタの構成を示す図。 PTFTにより形成される自発光装置の画素部の構造を説明する断面図。 PTFTにより形成される自発光装置の画素部の構造を説明する上面図。 PTFTにより形成される自発光装置の画素部の構造を説明する断面図。 E型PTFT及びD型PTFTの作製工程を説明する断面図。 画素部の等価回路図。 PTFTにより形成される液晶表示装置の画素部の構造を説明する断面図。 PTFTにより形成される液晶表示装置の画素部の構造を説明する上面図。 PTFTにより形成される液晶表示装置の画素部の構造を説明する断面図。 オフセットゲート構造の詳細を説明する図。 PTFTにより形成される液晶表示装置の画素部の構造を説明する断面図。 PTFTにより形成される透過型の液晶表示装置の画素部の構造を説明する断面図。 PTFTにより形成される透過型の液晶表示装置の構造を説明する断面図。 液晶表示装置の主要構成要素の組み立て図。 端子部の構造を説明する図。 電子装置の構成を説明するブロック図。 結晶質半導体膜の作製方法を説明する図。 電子装置の一例を説明する図。 電子装置の一例を説明する図。 PTFTのゲート電圧(VG)対ドレイン電流(ID)の特性を示すグラフ。
ここで本発明で用いる駆動回路について図1、図2を用いて説明する。図1はゲート側
駆動回路の例であるが、本発明では一般的なシフトレジスタの代わりに図1に示すような
pチャネル型TFTを用いたデコーダを用いる。
図1において、100がゲート側駆動回路のデコーダ、101がゲート側駆動回路のバ
ッファ部である。なお、バッファ部とは複数のバッファ(緩衝増幅器)が集積化された部
分を指す。また、バッファとは後段の影響を前段に与えずに駆動を行う回路を指す。
ゲート側のデコーダ100において、102はデコーダ100の入力信号線(以下、選
択線という)であり、ここではA1、A1バー(A1の極性が反転した信号)、A2、A
2バー(A2の極性が反転した信号)、…An、Anバー(Anの極性が反転した信号)
を示している。即ち、2n本の選択線が並んでいると考えれば良い。
選択線の本数はゲート側駆動回路から出力されるゲート配線が何列あるかによってその
数が決まる。例えばVGA表示の画素部をもつ場合はゲート配線が480本となるため、
9bit分(n=9に相当する)で合計18本の選択線が必要となる。選択線102は図2
のタイミングチャートに示す信号を伝送する。図2に示すように、A1の周波数を1とす
ると、A2の周波数は2-1倍、A3の周波数は2-2倍、Anの周波数は2-(n-1)倍となる
また、103aは第1段のNAND回路(NANDセルともいう)、103bは第2段の
NAND回路、103cは第n段のNANDである。NAND回路はゲート配線の本数分
が必要であり、ここではn個が必要となる。即ち、本発明ではデコーダ100が複数のN
AND回路からなる。
また、NAND回路103a〜103cは、pチャネル型TFT104〜109が組み合
わされてNAND回路を形成している。なお、実際には2n個のTFTがNAND回路1
03に用いられている。また、pチャネル型TFT104〜109の各々のゲートは選択
線102(A1、A1バー、A2、A2バー…An、Anバー)のいずれかに接続されて
いる。
このとき、NAND回路103aにおいて、A1、A2…An(これらを正の選択線と
呼ぶ)のいずれかに接続されたゲートを有するpチャネル型TFT104〜106は、互
いに並列に接続されており、共通のソースとして正電源線(VDH)110に接続され、共
通のドレインとして出力線111に接続されている。また、A1バー、A2バー…Anバ
ー(これらを負の選択線と呼ぶ)のいずれかに接続されたゲートを有するpチャネル型T
FT107〜109は、互いに直列に接続されており、回路端に位置するpチャネル型T
FT109のソースが負電源線(VDL)112に接続され、もう一方の回路端に位置する
pチャネル型TFT107のドレインが出力線111に接続されている。
以上のように、本発明においてNAND回路は直列に接続されたn個の一導電型TFT
(ここではpチャネル型TFT)および並列に接続されたn個の一導電型TFT(ここで
はpチャネル型TFT)を含む。但し、n個のNAND回路103a〜103cにおいて、
pチャネル型TFTと選択線との組み合わせはすべて異なる。即ち、出力線111は必ず
1本しか選択されないようになっており、選択線102には出力線111が端から順番に
選択されていくような信号が入力される。
次に、バッファ101はNAND回路103a〜103cの各々に対応して複数のバッフ
ァ113a〜113cにより形成されている。但しバッファ113a〜113cはいずれも同
一構造で良い。
また、バッファ113a〜113cは一導電型TFTとしてpチャネル型TFT114〜
116を用いて形成される。デコーダからの出力線111はpチャネル型TFT114(
第1の一導電型TFT)のゲートとして入力される。pチャネル型TFT114は接地電
源線(GND)117をソースとし、ゲート配線118をドレインとする。また、pチャ
ネル型TFT115(第2の一導電型TFT)は接地電源線117をゲートとし、正電源
線(VDH)119をソースとし、ゲート配線118をドレインとして常時オン状態となっ
ている。
即ち、本発明において、バッファ113a〜113cは第1の一導電型TFT(pチャネ
ル型TFT114)および第1の一導電型TFTに直列に接続され、且つ、第1の一導電
型TFTのドレインをゲートとする第2の一導電型TFT(pチャネル型TFT115)
を含む。
また、pチャネル型TFT116(第3の一導電型TFT)はリセット信号線(Reset
)をゲートとし、正電源線119をソースとし、ゲート配線118をドレインとする。な
お、接地電源線117は負電源線(但し画素のスイッチング素子として用いるpチャネル
型TFTがオン状態になるような電圧を与える電源線)としても構わない。
このとき、pチャネル型TFT115のチャネル幅(W1とする)とpチャネル型TF
T114のチャネル幅(W2とする)との間にはW1<W2の関係がある。なお、チャネ
ル幅とはチャネル長に垂直な方向におけるチャネル形成領域の長さである。
バッファ113aの動作は次の通りである。まず出力線111に正電圧が加えられてい
るとき、pチャネル型TFT114はオフ状態(チャネルが形成されていない状態)とな
る。一方でpチャネル型TFT115は常にオン状態(チャネルが形成されている状態)
であるため、ゲート配線118には正電源線119の電圧が加えられる。
ところが、出力線111に負電圧が加えられた場合、pチャネル型TFT114がオン
状態となる。このとき、pチャネル型TFT114のチャネル幅がpチャネル型TFT1
15のチャネル幅よりも大きいため、ゲート配線118の電位はpチャネル型TFT11
4側の出力に引っ張られ、結果的に接地電源線117の電圧がゲート配線118に加えら
れる。
従って、ゲート配線118は、出力線111に負電圧が加えられるときは負電圧(画素
のスイッチング素子として用いるpチャネル型TFTがオン状態になるような電圧)を出
力し、出力線111に正電圧が加えられているときは常に正電圧(画素のスイッチング素
子として用いるpチャネル型TFTがオフ状態になるような電圧)を出力する。
なお、pチャネル型TFT116は負電圧が加えられたゲート配線118を強制的に正
電圧に引き上げるリセットスイッチとして用いられる。即ち、ゲート配線118の選択期
間が終了したら。リセット信号を入力してゲート配線118に正電圧を加える。但しpチ
ャネル型TFT116は省略することもできる。
以上のような動作のゲート側駆動回路によりゲート配線が順番に選択されることになる
。次に、ソース側駆動回路の構成を図3に示す。図3に示すソース側駆動回路はデコーダ
301、ラッチ302およびバッファ303を含む。なお、デコーダ301およびバッフ
ァ303の構成はゲート側駆動回路と同様であるので、ここでの説明は省略する。
図3に示すソース側駆動回路の場合、ラッチ302は第1段目のラッチ304および第
2段目のラッチ305からなる。また、第1段目のラッチ304および第2段目のラッチ
305は、各々m個のpチャネル型TFT306a〜306cで形成される複数の単位ユニ
ット307を有する。デコーダ301からの出力線308は単位ユニット307を形成す
るm個のpチャネル型TFT306a〜306cのゲートに入力される。なお、mは任意の
整数である。
例えば、VGA表示の場合、ソース配線の本数は640本である。m=1の場合はNA
ND回路も640個必要となり、選択線は20本(10bit分に相当する)必要となる。
しかし、m=8とすると必要なNAND回路は80個となり、必要な選択線は14本(7
bit分に相当する)となる。即ち、ソース配線の本数をM本とすると、必要なNAND回
路は(M/m)個となる。
そして、pチャネル型TFT306a〜306cのソースは各々ビデオ信号線(V1、V
2…Vk)309に接続される。即ち、出力線308に負電圧が加えられると一斉にpチ
ャネル型TFT306a〜306cがオン状態となり、各々に対応するビデオ信号が取り込
まれる。また、こうして取り込まれたビデオ信号は、pチャネル型TFT306a〜30
6cの各々に接続されたコンデンサ310a〜310cに保持される。
また、第2段目のラッチ305も複数の単位ユニット307bを有し、単位ユニット3
07bはm個のpチャネル型TFT311a〜311cで形成される。pチャネル型TFT
311a〜311cのゲートはすべてラッチ信号線312に接続され、ラッチ信号線312
に負電圧が加えられると一斉にpチャネル型TFT311a〜311cがオン状態となる。
その結果、コンデンサ310a〜310cに保持されていた信号が、pチャネル型TFT
311a〜311cの各々に接続されたコンデンサ313a〜313cに保持されると同時に
バッファ303へと出力される。そして、図1で説明したようにバッファを介してソース
配線314に出力される。以上のような動作のソース側駆動回路によりソース配線が順番
に選択されることになる。
以上のように、pチャネル型TFTのみでゲート側駆動回路およびソース側駆動回路を
形成することにより画素部および駆動回路をすべてpチャネル型TFTで形成することが
可能となる。従って、アクティブマトリクス型表示装置を作製する上でTFT工程の歩留
まりおよびスループットを大幅に向上させることができ、製造コストを低減することが可
能となる。
なお、ソース側駆動回路もしくはゲート側駆動回路のいずれか片方を外付けのICチッ
プとする場合にも本発明は実施できる。
また、PMOS回路において、エンハンスメント型TFTで形成するEEMOS回路と、
エンハンスメント型とデプレッション型とを組み合わせて形成するEDMOS回路がある
ここでEEMOS回路の例を図4(A)に、EDMOS回路の例を図4(B)に示す。
図4(A)において、401、402はどちらもエンハンスメント型のpチャネル型TF
T(以下、E型PTFTという)である。また、図4(B)において、403はE型PT
FT、404はデプレッション型のpチャネル型TFT(以下、D型PTFTという)で
ある。
なお、図4(A)、(B)において、VDHは正の電圧が印加される電源線(正電源線)
であり、VDLは負の電圧が印加される電源線(負電源線)である。負電源線は接地電位の
電源線(接地電源線)としても良い。
さらに、図4(A)に示したEEMOS回路もしくは図4(B)に示したEDMOS回
路を用いてシフトレジスタを作製した例を図5に示す。図5において、500、501は
フリップフロップ回路である。また、502、503はE型PTFTであり、E型PTF
T502のゲートにはクロック信号(CL)が入力され、E型PTFT503のゲートに
は極性の反転したクロック信号(CLバー)が入力される。また、504で示される記号
はインバータ回路であり、図5(B)に示すように、図4(A)に示したEEMOS回路
もしくは図4(B)に示したEDMOS回路が用いられる。
以上のように、全てのTFTをpチャネル型TFTとすることによりnチャネル型TF
Tを形成する工程が削減されるため、アクティブマトリクス型表示装置の製造工程を簡略
化することができる。また、それに伴って製造工程の歩留まりが向上し、アクティブマト
リクス型表示装置の製造コストを下げることができる。
本発明では駆動回路をすべてpチャネル型TFTで形成することを特徴としているが、
画素部もすべてpチャネル型TFTで形成する。そこで、本実施例では図1および図3に
示した駆動回路により伝送される信号により画像を表示するための画素部の構造の一例に
ついて説明する。
ここで本発明のアクティブマトリクス型自発光表示装置の画素構造を図6および図7に
示す。図6は一画素の断面図を示しており、図7はその画素の上面図を示している。なお
、図6は図7をA−A'で切断した断面図を表し、各図面において同一の箇所には同一の
符号を付してある。
図6において、601は可視光に対して透明な基板、602a及び602bはベースコ
ート層である。可視光に対して透明な基板601としてはガラス基板、石英基板、結晶化
ガラス基板もしくはプラスチック基板(プラスチックフィルムも含む)を用いることがで
きる。ベースコート層は、酸化珪素膜、窒化珪素膜、酸化窒化珪素膜(SiOxyで表さ
れる)などで形成する。その厚さは50〜200nmで形成する。例えば、602aをプ
ラズマCVD法でSiH4とNH3とN2Oから作製される酸化窒化珪素膜を50nm、6
02bをSiH4とN2Oから作製される酸化窒化珪素膜を100nm積層させた2層構造
や、或いは、窒化珪素膜とTEOS(Tetraethyl Ortho Silicate)を用いて作製される
酸化珪素膜を積層させた2層構造とする。
尚、本発明の好適な実施例において、TFTは絶縁体の上に形成する。絶縁体は絶縁膜
(代表的には珪素を含む絶縁膜)の場合もあるし、絶縁材料からなる基板(代表的には石
英基板)の場合もある。従って、絶縁体の上とは、絶縁膜の上もしくは絶縁材料からなる
基板の上ということを意味している。
この珪素を含む絶縁膜602bの上にはスイッチング用TFT651および電流制御用
TFT652がpチャネル型TFTで形成されている。
スイッチング用TFT651は、半導体膜603にp型半導体からなる領域(以下、p
型半導体領域という)605〜607および真性または実質的に真性な半導体からなる領
域(以下、チャネル形成領域という)608、609を含む半導体領域を有している。ま
た、電流制御用TFT652は半導体膜604にp型半導体領域610、611およびチ
ャネル形成領域612を含む半導体領域を有している。
尚、p型半導体領域605もしくは607はスイッチング用TFT651のソース領域
もしくはドレイン領域となる。また、p型半導体領域611は電流制御用TFT652の
ソース領域となり、p型半導体領域610は同TFTのドレイン領域となる。
半導体膜603、604は、ゲート絶縁膜613に覆われ、その上には電源線614、
619、ソース配線615、ゲート電極616、p型半導体領域607に接続しているゲ
ート電極617が形成されている。これらは同一の材料で同時に形成される。これらの配
線や電極の材料としては、タンタル(Ta)、タングステン(W)、モリブデン(Mo)
、ニオブ(Nb)、チタン(Ti)もしくはこれら金属の窒化物を用いれば良い。また、
これら金属を組み合わせた合金を用いても良いし、これら金属のシリサイドを用いても良
い。
図6において、620は窒化酸化珪素膜もしくは窒化珪素膜からなるパッシベーション
膜であり、その上には層間絶縁膜621が設けられている。層間絶縁膜620としては、
珪素を含む絶縁膜もしくは有機樹脂膜を用いる。有機樹脂膜としては、ポリイミド、ポリ
アミド、アクリル樹脂もしくはBCB(ベンゾシクロブテン)を用いれば良い。
パッシベーション膜620及び層間絶縁膜621にコンタクトホールが形成され、ソー
ス配線615と半導体膜603のp型半導体領域605を接続する接続配線、ゲート電極
616と接続するゲート配線618、p型半導体領域607とゲート電極617を接続す
る接続配線623、電源線619とp型半導体領域611と接続する接続配線625、画
素電極626とp型半導体領域610とを接続する接続配線624が形成されている。こ
れらの配線は、アルミニウム(Al)を主成分とする材料で形成する。
図7の上面図で示すように、このような構造とすることにより、半導体膜603のチャ
ネル形成領域608、609をゲート配線618で覆い遮光することができる。また、半
導体膜603のp型半導体領域605〜607も遮光される構造とすることが望ましい。
さらに、画素電極626の端部は、ソース配線615、電源線619とオーバーラップさ
せて形成することができるので、画素電極を大きくとり、開口率を向上させることが可能
となる。また、ソース配線615、電源線619に遮光膜としての機能を持たせることが
できる。
ここで図7においてB−B'で切断した断面図を図8(A)に示す。図8(A)はゲー
ト配線618とゲート電極616のコンタクト部を説明する図であり、ゲート絶縁膜61
3上に形成されたゲート電極616は、半導体膜603の外側の領域でゲート配線618
と電気的な接続が形成されている。
また、図7においてC−C'で切断した断面図を図8(B)に示す。図8(B)は容量
を形成する領域の断面構造を説明する図であり、ベースコート層602b上に形成された
半導体膜604を一方の電極とし、ゲート絶縁膜613を誘電体、ゲート電極617を他
方の電極として容量を形成している。
このような画素の等価回路図は図10(A)であり、半導体膜603で形成されるTF
Tがスイッチング用、半導体膜604で形成されるTFTが電流制御用として機能する。
次に、図6(B)に示すように、画素電極626の端部および凹部(コンタクトホール
に起因する窪み)を隠すように樹脂からなる絶縁体650、651を形成する。これは樹
脂からなる絶縁膜を形成した後、画素電極に合わせて所定のパターンで形成すれば良い。
このとき、画素電極626の表面から絶縁体650の頂上まで高さを300nm以下(好
ましくは200nm以下)とすることが望ましい。なお、この絶縁体650、651は省
略することも可能である。
絶縁体650、651は画素電極626の端部を隠し、端部における電界集中の影響を
避ける目的で形成する。これによりEL層の劣化を抑制することができる。また、絶縁体
650、651はコンタクトホールに起因して形成される画素電極の凹部を埋め込む目的
で形成する。これにより後に形成されるEL層の被覆不良を防止し、画素電極と後に形成
される陰極の短絡を防止することができる。
次に、70nm厚のEL層652及び300nm厚の陰極653を蒸着法により形成す
る。本実施例ではEL層652として20nm厚の銅フタロシアニン(正孔注入層)及び
50nm厚のAlq3(発光層)を積層した構造を用いる。勿論、発光層に正孔注入層、
正孔輸送層、電子輸送層もしくは電子注入を組み合わせた公知の他の構造を用いても良い
本実施例では、まず全ての画素電極を覆うように銅フタロシアニンを形成し、その後、
赤色、緑色及び青色に対応する画素ごとに各々赤色の発光層、緑色の発光層及び青色の発
光層を形成する。形成する領域の区別は蒸着時にシャドーマスクを用いて行えば良い。こ
のようにすることでカラー表示が可能となる。
なお、緑色の発光層を形成する時は、発光層の母体材料としてAlq3(トリス−8−
キノリノラトアルミニウム錯体)を用い、キナクリドンもしくはクマリン6をドーパント
として添加する。また、赤色の発光層を形成する時は、発光層の母体材料としてAlq3
を用い、DCJT、DCM1もしくはDCM2をドーパントとして添加する。また、青色
の発光層を形成する時は、発光層の母体材料としてBAlq3(2−メチル−8−キノリ
ノールとフェノール誘導体の混合配位子を持つ5配位の錯体)を用い、ペリレンをドーパ
ントとして添加する。
勿論、本願発明では上記有機材料に限定する必要はなく、公知の低分子系有機EL材料
、高分子系有機EL材料もしくは無機EL材料を用いることが可能である。また、これら
の材料を組み合わせて用いることも可能である。なお、高分子系有機EL材料を用いる場
合は塗布法を用いることもできる。
以上のようにして、画素電極(陽極)836、EL層839及び陰極840からなるE
L素子が形成される。また、陰極653上にはAlなどで補助電極654を形成しても良
い。
こうして、アクティブマトリクス型自発光装置が完成する。EL層および陰極の形成は
公知の技術を用いても良い。以上の画素構造とすることで、アクティブマトリクス型自発
光装置の製造工程を大幅に低減することが可能となり、安価なアクティブマトリクス型自
発光装置を生産することが可能となる。また、それを表示部に用いた電子装置を安価なも
のとすることができる。
本実施例は、同一の絶縁体上にE型PTFTとD型PTFTを作製する工程を図9を用
いて説明する。
まず、図9(A)に示すように、ガラス基板901上に、ベースコート膜(絶縁体)を
形成する。本実施例ではガラス基板901側から50nmの厚さで第1の窒化酸化珪素膜
902a、200nmの厚さで第2の窒化酸化珪素膜902bを順次積層してベースコー
ト膜とする。また、第1の窒化酸化珪素膜902aの方が第2の窒化酸化珪素膜902b
に比べて窒素の含有量を多くし、ガラス基板901からのアルカリ金属の拡散を抑制して
いる。
次に、ベースコート膜上に非晶質半導体膜903をプラズマCVD法により40nmの
厚さに形成する。非晶質半導体膜としては、珪素、シリコンゲルマニウムなどの材料を用
いる。そして、非晶質半導体膜903にレーザー光を照射することにより結晶化させ、多
結晶半導体膜(ポリシリコン膜)を形成する。また、結晶化方法はレーザー結晶化法に限
定する必要はなく、公知の他の結晶化法を用いることもできる。
次に、図9(B)に示すように、多結晶半導体膜を第1のフォトマスクを用い、光露光
プロセスを経て、所定の形状にエッチングし、個々に孤立した半導体膜904、905を
形成する。なお、904、905で示される半導体膜は、完成時にTFTのチャネル形成
領域やソースまたはドレイン領域を形成する。
D型PTFTを形成するために、あらかじめアクセプタを半導体膜にドーピングする工
程を行う。まず、酸化珪素膜からなるマスク絶縁膜906を形成する。これは、イオンド
ーピング法またはイオン注入法を用いてドーピングするアクセプタの濃度を制御するため
に設ける。注入するアクセプタの濃度は1×1016〜1×1018/cm3とする。このド
ーピングはD型PTFTのチャネル形成領域に対して行うものである。図9(C)では、
半導体膜905の全面にドーピングを行い、E型PTFTを形成する半導体膜904はレ
ジストによるマスク907で被覆してアクセプタがドーピングされないようにしている。
この工程は、D型PTFTを形成する場合に適用する。
図9(D)では、ゲート絶縁膜909をプラズマCVD法により80nmの厚さに形成
する。ゲート絶縁膜909は、酸化珪素、酸化窒化珪素膜などで形成する。そして、窒化
タンタルまたは窒化チタンで形成する第1の導電膜910を20〜40nm、好ましくは
30nmの厚さに形成すする。その上に第2の導電膜911を形成する。第2の導電膜と
しては、Ta、W、Mo、Nb、Tiもしくはこれら金属の窒化物を用い、300〜40
0nmの厚さに形成する。
図9(E)に示すように、第2のフォトマスクを用い、光露光プロセスによりレジスト
マスク912を形成し、導電膜をエッチングしてゲート電極913、914を形成する。
この工程は、ドーピング工程との組合せで、半導体膜にp型半導体領域によるLDD領域
とソース及びドレイン領域とを自己整合的に形成することができる。最初に行う第1のエ
ッチング処理では、その好適な手法としてICP(Inductively Coupled Plasma:誘導結
合型プラズマ)エッチング法を用いる。エッチング用ガスにCF4とCl2を混合し、0.
5〜2Pa、好ましくは1Paの圧力でコイル型の電極に500WのRF(13.56M
Hz)電力を投入してプラズマを生成して行う。基板側(試料ステージ)にも100Wの
RF(13.56MHz)電力を投入し、実質的に負の自己バイアス電圧を印加する。C
4とCl2を混合した場合にはタングステン膜、窒化タンタル膜及びチタン膜の場合でも
、それぞれ同程度の速度でエッチングすることができる。
上記エッチング条件では、レジストによるマスクの形状と、基板側に印加するバイアス
電圧の効果により端部をテーパー形状とすることができる。テーパー部の角度は15〜4
5°となるようにする。また、ゲート絶縁膜上に残渣を残すことなくエッチングするため
には、10〜20%程度の割合でエッチング時間を増加させると良い。W膜に対する酸化
窒化珪素膜の選択比は2〜4(代表的には3)であるので、オーバーエッチング処理によ
り、酸化窒化珪素膜が露出した面は20〜50nm程度エッチングされる。
さらに、第2のエッチング処理を行う。エッチングはICPエッチング法を用い、エッ
チングガスにCF4とCl2とO2を混合して、1Paの圧力でコイル型の電極に500W
のRF電力(13.56MHz)を供給してプラズマを生成する。基板側(試料ステージ)
には50WのRF(13.56MHz)電力を投入し、第1のエッチング処理に比べ低い
自己バイアス電圧を印加する。このような条件によりタングステン膜を異方性エッチング
し、第1の導電層である窒化タンタル膜またはチタン膜を残存させるようにする。こうし
て、図9(E)に示すように、第2の導電層913b、914bの外側にその端部が位置
する第1の導電層913a、914aとからゲート電極913、914を形成する。
次いで、イオンドーピング法により第2の導電層913b、914bをマスクとして半
導体膜904、905に第1のp型半導体領域915、916を形成する。ドーピングは
、第1の導電層913a、914aとゲート絶縁膜909を通過させることが可能な程度
に加速電圧を印加して行い、1×1017〜5×1019/cm3のアクセプタをドーピング
する。アクセプタとしては、代表的にはボロンであり、その他に周期表の13族に属する
元素を添加すれば良い。イオンドーピング法においては、B26またはBF3などをソー
スガスとして用いる。
さらに、イオンドーピング法により第1の導電層913a、914aと第2の導電層9
13b、914bをマスクとして、第1のp型半導体領域の外側に第2のp型半導体領域
917、918を形成する。第2のp型半導体領域はソースまたはドレイン領域とするも
のであり、1×1020〜1×1021/cm3のアクセプタをドーピングする。
また、半導体膜がゲート電極の第2の導電層913b、914bと重なる領域にはチャ
ネル形成領域919、920が形成される。チャネル形成領域920には第1のp型半導
体領域916よりも低濃度でアクセプタが添加されている。
次に、加熱処理を行ってp型半導体領域のアクセプタの活性化を行う。この活性化はフ
ァーネスアニール、レーザーアニールもしくはランプアニールにより行うか、又はそれら
を組み合わせて行えば良い。本実施例では500℃4時間の加熱処理を窒素雰囲気で行う
。このとき、窒素雰囲気中の酸素は極力低減しておくことが望ましい。
活性化が終了したら、図9(F)に示すように、パッシベーション膜921として窒化
酸化珪素膜を200nmの厚さに形成し、その後、半導体層の水素化処理を行う。水素化
処理は公知の水素アニール技術もしくはプラズマ水素化技術を用いれば良い。さらに、樹
脂からなる層間絶縁膜922を800nmの厚さに形成する。樹脂としては、ポリイミド
、ポリアミド、アクリル樹脂、エポキシ樹脂もしくはBCB(ベンゾシクロブテン)を用
いれば良い。また、無機の絶縁膜を用いても構わない。
次に、第3のフォトマスクを用い、層間絶縁膜922にコンタクトホールを形成する。
そして、第4のフォトマスクを用い、配線923〜926を形成する。本実施例では配線
923〜926として、TiとAlの積層体を形成する。p型半導体領域とのコンタクト
は耐熱性を高めるためにTiで形成する。
こうして、E型PTFT930とD型PTFT931が完成する。E型PTFTのみを
形成する場合には4枚のフォトマスクで完成させることが可能であり、E型PTFTとD
型PTFTとを同一基板上に形成するには5枚のフォトマスクで完成させることができる
いずれのTFTにもゲート電極とオーバーラップするLDDが形成され、ホットキャリ
ア効果などに起因する劣化を防ぐことができる。このようなE型PTFTまたはD型PT
FTにより、PMOS回路を基本とした各種回路を形成することができる。例えば、実施
の形態において説明したように、図4で説明したEEMOS回路やEDMOS回路を形成
することができる。
実施例2で示すE型PTFTまたはD型PTFTを用いて、反射型の表示装置の一例を
示す。その画素構造の一例を図12に示し、断面構造を図11に示す。
図12におけるA−A'断面図を図11に示している。
図11において、駆動回路444のE型PTFT440及びD型PTFT441は実施
例2と同様な工程により作製され、その差異は、第2のp型半導体領域を形成するドーピ
ング工程の後に、第1の導電膜を選択的にエッチングして図11で示す構造を形成してい
る。エッチングは、Cl2とSF6の混合ガスを用いて行う。
即ち、半導体膜403にはチャネル形成領域424、ゲート電極410とオーバーラッ
プしない第1のp型半導体領域425(LDD領域)、ソースまたはドレイン領域を形成
する第2のp型半導体領域426が形成されている。また、半導体膜404には、アクセ
プタがドーピングされているチャネル形成領域427、ゲート電極411とオーバーラッ
プしない第1のp型半導体領域428(LDD領域)、ソースまたはドレイン領域を形成
する第2のp型半導体領域429が形成されている。その他、基板401上に、ベースコ
ート膜402a、402b、半導体膜403、404、ゲート電極407、ゲート電極4
10、411、パッシベーション膜414、層間絶縁膜415、配線417〜420が形
成されている。層間絶縁膜の下の配線408はゲート電極と同じ層に形成され、配線41
6と共に駆動回路における配線を形成している。
一方、画素部445の画素TFT442はE型PTFTで形成され、画素電極に印加す
る電圧を制御するスイッチング素子として設けられている。画素TFT442及び保持容
量443は、駆動回路444のTFTと同じ工程により形成される。画素TFT442は
、半導体膜405にチャネル形成領域430、ゲート電極412とオーバーラップしない
第1のp型半導体領域431(LDD領域)、ソースまたはドレイン領域を形成する第2
のp型半導体領域432〜434、ゲート電極412、ソース配線409、接続配線42
1、画素電極422などが形成されている。このように、ゲート電極とオーバーラップし
ない第1のp型半導体領域431(LDD領域)を設けることによりオフ電流を低減させ
ている。
第1の導電膜を選択的にエッチングしてゲート電極とオーバーラップしない第1のp型
半導体領域を形成する工程において、エッチング条件の調節によりオフセット領域を形成
することができる。図14はこの状態を説明する図であり、第1の導電膜と第2の導電膜
から成るゲート電極1403の端部を共に後退させ、ゲート電極1403の端部(または
、チャネル形成領域1306)と第1のp型半導体領域1405の端部との間にアクセプ
タが添加されていないオフセット領域1407を形成することができる。オフセット領域
1407は10〜1000nm程度の範囲で調節できる。オフセット領域により、PTF
Tのオフ電流値を低減することが可能であり、特に、画素TFTにおいてこの領域を設け
ると良い。
保持容量443は実質的に真性な半導体領域432とp型半導体領域433を有する半
導体膜406と、ゲート絶縁膜407と同じ層で形成される誘電体と、容量電極413、
容量配線423から形成されている。
図12は画素の構造を示す上面図であり、保持容量は半導体膜406上のゲート絶縁膜
と同じ層で形成される絶縁膜を誘電体として、半導体膜406と、容量電極413とで形
成している。なお、容量電極413は、容量配線423と接続されている。容量配線は、
画素電極422、接続電極421、ゲート配線424と同じ絶縁膜上に同時に形成される
。画素電極はソース配線409と、その端部がオーバーラップするように形成されている
。このような構造とすることにより、画素電極を大きくとり、開口率を向上させることが
可能となる。また、ソース配線409に遮光膜としての機能を持たせることができる。こ
のような画素電極の配置は、特に反射型の液晶表示装置において開口率を向上させる効果
を発揮させることができる。
ところで、画素に設ける保持容量の大きさは、用いる液晶材料と画素TFTのオフ電流
値により決めることができる。図10(B)の等価回路においても示される保持容量CS
と液晶容量CLCの比は、ネマチック液晶を用いる場合には、CS/CLC=2.7〜4.5
となり、反強誘電性液晶(AFLC)においては、CS/CLC=7.5となっている。
図24はチャネル長6.8μm、チャネル幅4μmのシングルドレイン、マルチゲート構
造のPTFTのゲート電圧(VG)対ドレイン電流(ID)の特性を示している。オフ電
流値をドレイン電圧(VD)=14V、ゲート電圧(VG)=4.5Vの値に着目すると
、その時のオフ電流値(Ioff)はチャネル幅で規格化すると0.4pA/μmが得られる
。この値は実用上十分使い得る値である。
以上の数値より、オフ電流値と保持容量の関係を次式によって定義する。
Figure 2014074921
従って、ネマチック液晶の場合には0.08〜0.1pA/μmであり、AFLCの場
合には、0.05〜0.07pA/μm程度である。
図11示す駆動回路444のE型PTFT440または、D型PTFTを用いて図1及
び図3で示す駆動回路を形成することができる。また、画素部445の等価回路は図10
(B)と同様である。こうしてアクティブマトリクス型液晶表示装置を形成するための一
方の基板(本明細書においては、素子基板と呼ぶ)を形成することができる。
図11で示す素子基板において、PTFTの劣化を考慮して、駆動回路のPTFTのL
DD構造を変更した一例を図13を用いて説明する。図13で示す素子基板において、画
素部445の画素TFT442と保持容量443の構成は、実施例3と同様であるので、
ここでは説明を省略する。
図13において、駆動回路544にE型PTFT540とD型PTFT541とが形成
されている。これらのTFTは、実施例2において図6と同様な工程により作製すること
ができる。E型PTFT540には、半導体膜503にはチャネル形成領域524、ゲー
ト電極510とオーバーラップする第1のp型半導体領域525(LDD)、ソースまた
はドレイン領域を形成する第2のp型半導体領域526が形成されている。また、D型P
TFT541の半導体膜504には、アクセプタがドーピングされているチャネル形成領
域527、ゲート電極511とオーバーラップする第1のp型半導体領域528(LDD
)、ソースまたはドレイン領域を形成する第2のp型半導体領域529が形成されている
駆動回路544と画素部455とでLDD構造を変えるには、ドーピング工程の後で光
露光プロセスを追加して行う。駆動回路544を覆うレジストマスクを形成し、画素部4
55の画素TFT442の第1の導電膜を選択的にエッチングすることにより図13のよ
うな構成を実現することができる。駆動回路544の各TFTにゲート電極とオーバーラ
ップするLDD領域を形成することにより、ホットキャリア効果などに起因するTFTの
劣化を防止することができる。特に、バッファ回路やレベルシフタ回路などに好適に用い
ることができる。
アクティブマトリクス型液晶表示装置の用途として、テレビ受像器などを考慮すると、
画面サイズの大型化と高精細化が要求される。しかし、画面の大型化および高精細化によ
り走査線(ゲート配線)の数が増えその長さも増大するので、ゲート配線及びソース配線
の低抵抗化がより必要となる。すなわち走査線が増えるに従って液晶への充電時間が短く
なり、ゲート配線の時定数(抵抗×容量)を小さくして高速で応答させる必要がある。例
えば、ゲート配線を形成する材料の比抵抗が100μΩcmの場合には画面サイズが6イ
ンチクラスがほぼ限界となるが、3μΩcmの場合には27インチクラス相当まで表示が
可能とされている。
抵抗率から考慮して、選択される配線材料はAlやCuがある。図15は、図11また
は図13で示す画素部と同様な構成において、ソース配線をAlなどを用いて作製した一
例を示す。画素部745において、画素TFT442は実施例3または実施例4と同様な
構成となっている。ソース配線709はゲート絶縁膜707上に形成され、接続配線42
1とコンタクトを形成している。このソース配線709はAlまたはCuを主成分とする
材料で形成し、その抵抗率は10μΩcm以下、好ましくは3μΩcm以下とする。この
ような材料は、耐熱性に問題があるので、活性化の工程の後にソース配線709を形成す
ることが好ましい。
また、保持容量443において容量電極710を同様にAlまたはCuを主成分とする
材料で形成することができる。容量電極710を後から形成することにより、保持容量4
43のもう一方の電極である半導体膜406をp型半導体領域733で形成することがで
きる。
ゲート配線はAlを主成分とする材料で形成されるので、ソース配線と共に低抵抗化を
実現することが可能となり、図15に示す画素構造は、配線遅延の問題を解決し、画面の
大型化に対応することができる。本実施例の構成は、実施例1、3、4、6と組み合わせ
てアクティブマトリクス型表示装置を形成することができる。
実施例3または実施例4において、透過型の液晶表示装置を形成するには画素電極を透
明導電膜で形成すれば良い。図16はその一例を示し、層間絶縁膜415上に酸化インジ
ウムスズ(ITO)、酸化亜鉛(ZnO)、ガリウムを添加した酸化亜鉛などから選ばれ
る透明導電膜材料を用いて画素電極701を形成する。画素TFTのソースまたはドレイ
ン領域とのコンタクトは、透明電極701で行っても良いし、図16に示すように、接続
電極702を使って形成しても良い。
尚、このような本実施例の構成は、実施例3、4、5と組み合わせてアクティブマトリ
クス型表示装置を形成することができる。
本実施例では実施例3乃至6のいずれかの構成で作製した素子基板から、アクティブマ
トリクス型液晶表示装置を作製する工程を説明する。図17は素子基板と対向基板710
とをシール材715で貼り合わせた状態を示している。素子基板上には柱状のスペーサ7
13を形成する。画素部においては画素電極上のコンタクト部に合わせて形成すると良い
。スペーサは用いる液晶材料にも依存するが、3〜10μmの高さとする。コンタクト部
では、コンタクトホールに対応した凹部が形成されるので、この部分に合わせてスペーサ
を形成することにより液晶の配向の乱れを防ぐことができる。その後、配向膜714を形
成しラビング処理を行う。対向基板710には透明導電膜711、配向膜712を形成す
る。その後、素子基板と対向基板とを貼り合わせ液晶を注入し、液晶層716を形成する
図18は素子基板と対向基板とを貼り合わせて組み立てる様子を模式的に示す。素子基
板750は、画素部753、走査線側駆動回路752、信号線側駆動回路751、外部入
力端子754、外部入力端子から各回路の入力部までを接続する配線759などが形成さ
れている。対向基板755にはアクティブマトリクス基板750の画素部及び駆動回路が
形成されている領域に対応して対向電極756が形成されている。このような素子基板7
50と対向基板755とはシール材757を介して貼り合わせ、液晶を注入してシール材
757の内側に液晶層758を設ける。さらに、素子基板750の外部入力端子754に
はFPC(フレキシブルプリント配線板:Flexible Printed Circuit)760を貼り付け
る。FPC760の接着強度を高めるために補強板759を設けても良い。
FPCを貼り付ける外部入力端子754の断面図を図19に示す。基板750のベース
コート膜761上に、第1の導電膜と第2の導電膜とから形成されるゲート電極と同じ層
を使って端子762が形成される。この上層にはパッシベーション膜763と層間絶縁膜
764が形成されている。電極762上には開口部が形成され、好ましくは透明導電膜材
料で形成する電極765が形成され一体となって端子を形成する。端子の幅は100〜1
000μm、そのピッチは50〜200μm程度で形成される。
以上のようにして作製されるアクティブマトリクス型の液晶表示装置は各種電子装置の
表示装置として用いることができる。
実施例1乃至7で示す表示装置を用いた電子装置の一例を図20を用いて説明する。図
20の表示装置は、基板上に形成されたTFTによって画素820から成る画素部821
、画素部の駆動に用いるデータ信号側駆動回路815、ゲート信号側駆動回路814が形
成されている。データ信号側駆動回路815はデジタル駆動の例を示しているが、シフト
レジスタ816、ラッチ回路817、818、バッファ回路819から成っている。また
、ゲート信号側駆動回路814であり、シフトレジスタ、バッファ等(いずれも図示せず
)を有している。
図20で示すシステムブロック図は、PDAなどの携帯型情報端末の形態を示すもので
ある。表示装置には画素部821、ゲート信号側駆動回路814、データ信号側駆動回路
815が形成されている。
この表示装置に接続する外部回路の構成は、安定化電源と高速高精度のオペアンプから
なる電源回路801、USB端子などを備えた外部インターフェイスポート802、CP
U803、入力手段として用いるペン入力タブレット810及び検出回路811、クロッ
ク信号発振器812、コントロール回路813などから成っている。
CPU803は映像信号処理回路804やペン入力タブレット810からの信号を入力
するタブレットインターフェイス805などが内蔵されている。また、VRAM806、
DRAM807、フラッシュメモリ808及びメモリーカード809が接続されている。
CPU803で処理された情報は、映像信号(データ信号)として映像信号処理回路80
4からコントロール回路813に出力する。
コントロール回路813は、映像信号とクロックを、データ信号側駆動回路815とゲー
ト信号側駆動回路814のそれぞれのタイミング仕様に変換する機能を持っている。
具体的には、映像信号を表示装置の各画素に対応したデータに振り分ける機能と、外部
から入力される水平同期信号及び垂直同期信号を、駆動回路のスタート信号及び内蔵電源
回路の交流化のタイミング制御信号に変換する機能を持っている。
PDAなどの携帯型情報端末はACコンセントに接続しなくても、充電型のバッテリー
を電源として屋外や電車の中などでも長時間使用できることが望まれている。また、この
ような電子装置は持ち運び易さを重点において、軽量化と小型化が同時に要求されている
。電子装置の重量の大半を占めるバッテリーは容量を大きくすると重量増加してしまう。
従って、このような電子装置の消費電力を低減するために、バックライトの点灯時間を制
御したり、スタンバイモードを設定したりといった、ソフトウエア面からの対策も施す必
要がある。
例えば、CPU803に対して一定時間ペン入力タブレット810からの入力信号がタ
ブレットインターフェイス805に入らない場合、スタンバイモードとなり、図20にお
いて点線で囲んだ部分の動作を同期させて停止させる。または、各画素にメモリーを備え
ておき、静止画像の表示モードに切り替えるなどの処置をとる。こうして電子装置の消費
電力を低減させる。
また、静止画像を表示するにはCPU803の映像信号処理回路804、VRAM80
6のなどの機能を停止させ、消費電力の低減を図ることができる。図20では動作をおこ
なう部分を点線で表示してある。また、コントーロラ813はICチップを用い、COG
法で素子基板に装着してもよいし、表示装置内部に一体形成してもよい。
実施例1〜8において、PTFTを形成する基板に有機樹脂材料を用いることができる
。有機樹脂材料としては、ポリエチレンテレフタレート、ポリエチレンナフタレート、ポ
リエーテルサルフォン、ポリカーボネート、ポリイミド、アラミドなどを採用することが
できる。ガラス材料と比較して有機樹脂材料は比重が小さいので、有機樹脂基板を用いた
表示装置は電子装置の軽量化に貢献することができる。例えば、5インチクラスの表示装
置を搭載することを考えると、ガラス基板を用いるとその重量が60g程度になるのに対
し、有機樹脂基板を用いた表示装置では10g以下を達成することができる。
しかし、有機樹脂材料は耐熱性が悪いので、多結晶珪素膜を形成や、アクセプタを活性
化するためにはレーザーアニール法を積極的に適用する。レーザーアニール法は、波長4
00nm以下のエキシマレーザーや、YAGまたはYVO4レーザーの第2高調波(波長
532nm)〜第4高調波(波長266nm)を光源として用いて行う。これらのレーザ
ー光は光学系にて線状またはスポッ状に集光し、そのエネルギー密度を100〜700m
J/cm2として照射し、上記のように集光したレーザービームを基板の所定の領域に渡
って走査させ処理を行う。こうすることにより、基板を殆ど加熱することなくアニール処
理を行うことができる。
また、有機樹脂材料は耐摩耗性に劣るので、表面をDLC膜で被覆しておくと良い。表
面の硬度が増し、いわゆるひっかき傷などが出来にくく、いつまでも美しい表示画面を得
ることができる。このように、実施例1〜8の構成に有機樹脂基板を適用することで、携
帯型情報端末などの電子装置においてきわめて優れた効果を発揮することができる。
実施例1〜6においてPTFTを形成するために用いる半導体膜の作製方法の他の一例
を図21を用いて説明する。
図21で説明する半導体膜の作製方法は、非晶珪素膜の全面に珪素の結晶化を助長する
元素を添加して結晶化を行う方法である。まず、図21(A)において、基板2101は
コーニング社の#1773ガラス基板に代表されるガラス基板を用いる。基板2101の
表面には、ベースコート膜2102としてプラズマCVD法でSiH4とN2Oを用い酸化
窒化珪素膜を100nmの厚さに形成する。ベースコート膜2102はガラス基板に含ま
れるアルカリ金属がこの上層に形成する半導体膜中に拡散しないために設ける。
珪素を主成分とする非晶質半導体膜2103はプラズマCVD法により作製し、SiH
4を反応室に導入し、間欠放電またはパルス放電により分解して基板2101に堆積させ
る。その条件は、27MHzの高周波電力を変調し、繰り返し周波数5kHz、デューテ
ィー比20%の間欠放電により54nmの厚さに堆積する。珪素を主成分とする非晶質半
導体膜2103の酸素、窒素、炭素などの不純物を極力低減するために、SiH4は純度
99.9999%以上のものを用いる。また、プラズマCVD装置の仕様としては、反応
室の容積13Lの反応室に対し、一段目に排気速度300L/秒の複合分子ポンプ、二段
目に排気速度40m3/hrのドライポンプを設け、排気系側から有機物の蒸気が逆拡散
してくるのを防ぐと共に、反応室の到達真空度を高め、非晶質半導体膜の形成時に不純物
元素が膜中に取り込まれることを極力防いでいる。
ここでは、パルス放電によるプラズマCVD法の一例を示したが、勿論、連続放電によ
るプラズマCVD法で非晶質半導体膜を形成しても良い。
そして図7(B)で示すように、重量換算で10ppmのニッケルを含む酢酸ニッケル
塩溶液をスピナーで塗布してニッケル含有層2104を形成する。この場合、当該溶液の
馴染みをよくするために、珪素を主成分とする非晶質半導体膜2103の表面処理として
、オゾン含有水溶液で極薄い酸化膜を形成し、その酸化膜をフッ酸と過酸化水素水の混合
液でエッチングして清浄な表面を形成した後、再度オゾン含有水溶液で処理して極薄い酸
化膜を形成しておく。珪素の表面は本来疎水性なので、このように酸化膜を形成しておく
ことにより酢酸ニッケル塩溶液を均一に塗布することができる。
次に、500℃にて1時間の加熱処理を行い、珪素を主成分とする非晶質半導体膜中の
水素を放出させる。そして、580℃にて4時間に加熱処理を行い結晶化を行う。こうし
て、図21(C)に示す結晶質半導体膜2105が形成される。
さらに結晶化率(膜の全体積における結晶成分の割合)を高め、結晶粒内に残される欠
陥を補修するために、結晶質半導体膜2105に対してレーザー光2106を照射するレ
ーザー処理を行う。レーザーは波長308nmにて30Hzで発振するエキシマレーザー
光を用いる。当該レーザー光は光学系にて100〜300mJ/cm2に集光し、90〜
95%のオーバーラップ率をもって半導体膜を溶融させることなくレーザー処理を行う。
こうして図21(D)に示す珪素を主成分とする結晶質半導体膜2107を得ることがで
きる。
こうして作製された結晶質半導体膜2107を所定の形状にエッチングし、個々に孤立
した半導体膜を形成する。本実施例の方法により作製された半導体膜は、結晶性に優れ、
PTFTにおいても電界効果移動度やS値(サブスレショルド係数)を向上させることが
できる。
実施例10において、珪素とゲルマニウムを成分とする非晶質半導体膜を適用するこが
できる。このような非晶質半導体膜は、代表的にはSiH4とGeH4を原料ガスとして用
い、プラズマCVD法により作製することができる。珪素とゲルマニウムを成分とする非
晶質半導体膜を用い、実施例10に記載の結晶化方法を採用することにより、{101}
面の配向率が30%以上の結晶質半導体膜を得ることができる。この場合、珪素とゲルマ
ニウムを成分とする非晶質半導体膜のゲルマニウム含有量は10原子%以下、好ましくは
5原子%以下とすると良い。
本実施例では、本発明のアクティブマトリクス型表示装置を組み込んだ電子装置につい
て示す。このような電子装置には、携帯情報端末(電子手帳、モバイルコンピュータ、携
帯電話等)、ビデオカメラ、スチルカメラ、パーソナルコンピュータ、テレビ等が挙げら
れる。ここで列挙する電子装置は、実施例8で示すような外部回路が接続されていても良
い。それらの一例を図22と図23に示す。
図22(A)は携帯電話であり、本体2901、音声出力部9002、音声入力部29
03、表示装置2904、操作スイッチ2905、アンテナ2906から構成されている
。本発明は表示装置2904に適用することができ、特に、実施例3または実施例4で示
す反射型の液晶表示装置は低消費電力化の観点から適している。
図22(B)はビデオカメラであり、本体9101、表示装置9102、音声入力部9
103、操作スイッチ9104、バッテリー9105、受像部9106から成っている。
本発明は表示装置9102に適用することができる。特に、実施例3または実施例4で示
す反射型の液晶表示装置は低消費電力化の観点から適している。
図22(C)はモバイルコンピュータ或いは携帯型情報端末であり、本体9201、カ
メラ部9202、受像部9203、操作スイッチ9204、表示装置9205で構成され
ている。本発明は表示装置9205に適用することができる。特に、実施例3または実施
例4で示す反射型の液晶表示装置は低消費電力化の観点から適している。
図22(D)はテレビ受像器であり、本体9401、スピーカー9402、表示装置9
403、受信装置9404、増幅装置9405等で構成される。本発明は表示装置940
3に適用することができる。特に、実施例3または実施例4で示す反射型の液晶表示装置
は低消費電力化の観点から適している。
図22(E)は携帯書籍であり、本体9501、表示装置9502、9503、記憶媒
体9504、操作スイッチ9505、アンテナ9506から構成されており、ミニディス
ク(MD)やDVDに記憶されたデータや、アンテナで受信したデータを表示するもので
ある。直視型の表示装置9502、9503は特に、実施例3または実施例4で示す反射
型の液晶表示装置は低消費電力化の観点から適している。
図23(A)はパーソナルコンピュータであり、本体9601、画像入力部9602、
表示装置9603、キーボード9604で構成される。本発明は表示装置9603に適用
することができる。特に、実施例3または実施例4で示す反射型の液晶表示装置は低消費
電力化の観点から適している。
図23(B)はプログラムを記録した記録媒体(以下、記録媒体と呼ぶ)を用いるプレ
ーヤーであり、本体9701、表示装置9702、スピーカ部9703、記録媒体970
4、操作スイッチ9705で構成される。なお、この装置は記録媒体としてDVD(Di
gtial Versatile Disc)、CD等を用い、音楽鑑賞や映画鑑賞やゲー
ムやインターネットを行うことができる。本発明は表示装置9702に適用することがで
きる。特に、実施例3または実施例4で示す反射型の液晶表示装置は低消費電力化の観点
から適している。
図23(C)はデジタルカメラであり、本体9801、表示装置9802、接眼部98
03、操作スイッチ9804、受像部(図示しない)で構成される。本発明は表示装置9
802に適用することができる。特に、実施例3または実施例4で示す反射型の液晶表示
装置は低消費電力化の観点から適している。

Claims (2)

  1. アラミドで構成された基板を有し、
    前記基板上に、
    第1のTFTと第2のTFTと、
    第1乃至第3の配線と、
    絶縁膜と、
    画素電極と、
    前記画素電極の上の発光層と、を有し、
    前記絶縁膜は、前記第1のTFTのゲート及び前記第2のTFTのゲートの上に設けられ、
    前記第1乃至第3の配線は、前記絶縁膜の上に設けられ、
    前記第1の配線は、前記第2のTFTのゲートと、前記第1のTFTのソース又はドレインの他方とを、電気的に接続することができる機能を有し、
    前記第2の配線は、前記第2のTFTのソース又はドレインの一方と、前記画素電極とを、電気的に接続することができる機能を有し、
    前記第2のTFTのソース又はドレインの他方は、前記第3の配線と、電気的に接続され、
    前記第3の配線は、前記第2のTFTを介して、前記画素電極に電流を供給することができる機能を有することを特徴とする表示装置。
  2. 請求項1において、
    前記基板の前記第1のTFTの設けられていない面は、前記基板より耐摩擦性が高い膜によって被覆されていることを特徴とする表示装置。
JP2013246203A 2013-11-28 2013-11-28 表示装置 Expired - Lifetime JP5651763B2 (ja)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2013246203A JP5651763B2 (ja) 2013-11-28 2013-11-28 表示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2013246203A JP5651763B2 (ja) 2013-11-28 2013-11-28 表示装置

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
JP2013200725A Division JP5613810B2 (ja) 2013-09-27 2013-09-27 表示装置

Publications (2)

Publication Number Publication Date
JP2014074921A true JP2014074921A (ja) 2014-04-24
JP5651763B2 JP5651763B2 (ja) 2015-01-14

Family

ID=50749065

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2013246203A Expired - Lifetime JP5651763B2 (ja) 2013-11-28 2013-11-28 表示装置

Country Status (1)

Country Link
JP (1) JP5651763B2 (ja)

Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO1998013811A1 (en) * 1996-09-26 1998-04-02 Seiko Epson Corporation Display device
JPH1124606A (ja) * 1997-07-02 1999-01-29 Seiko Epson Corp 表示装置
JPH1140370A (ja) * 1997-07-24 1999-02-12 Toray Ind Inc 有機elディスプレイ
WO1999020080A1 (fr) * 1997-10-15 1999-04-22 Toray Industries, Inc. Procede de fabrication d'un dispositif electroluminescent organique
JPH11231805A (ja) * 1998-02-10 1999-08-27 Sanyo Electric Co Ltd 表示装置
WO2000006794A1 (en) * 1998-07-27 2000-02-10 N.V. Bekaert S.A. Hardcoats for flat panel display substrates
JP2000098930A (ja) * 1998-06-10 2000-04-07 Matsushita Electric Ind Co Ltd ディスプレイデバイス
JP2002076352A (ja) * 2000-08-31 2002-03-15 Semiconductor Energy Lab Co Ltd 表示装置及びその作製方法

Patent Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO1998013811A1 (en) * 1996-09-26 1998-04-02 Seiko Epson Corporation Display device
JPH1124606A (ja) * 1997-07-02 1999-01-29 Seiko Epson Corp 表示装置
JPH1140370A (ja) * 1997-07-24 1999-02-12 Toray Ind Inc 有機elディスプレイ
WO1999020080A1 (fr) * 1997-10-15 1999-04-22 Toray Industries, Inc. Procede de fabrication d'un dispositif electroluminescent organique
JPH11231805A (ja) * 1998-02-10 1999-08-27 Sanyo Electric Co Ltd 表示装置
JP2000098930A (ja) * 1998-06-10 2000-04-07 Matsushita Electric Ind Co Ltd ディスプレイデバイス
WO2000006794A1 (en) * 1998-07-27 2000-02-10 N.V. Bekaert S.A. Hardcoats for flat panel display substrates
JP2002076352A (ja) * 2000-08-31 2002-03-15 Semiconductor Energy Lab Co Ltd 表示装置及びその作製方法

Also Published As

Publication number Publication date
JP5651763B2 (ja) 2015-01-14

Similar Documents

Publication Publication Date Title
JP6903094B2 (ja) 半導体装置
JP6449370B2 (ja) 液晶表示装置
US20070019146A1 (en) Display device and manufacturing method thereof
JP5651761B2 (ja) 半導体装置
JP4550162B2 (ja) 発光装置の作製方法
TWI745689B (zh) 半導體裝置及發光裝置
US20040056296A1 (en) Semiconductor device and method of manufacturing the semiconductor device
JP5183838B2 (ja) 発光装置
KR20030039312A (ko) 발광 장치
US7557498B2 (en) System for displaying images including electroluminescent device and method for fabricating the same
JP2001330860A (ja) 半導体装置及びその作製方法
JP5467165B2 (ja) 表示装置
JP4850328B2 (ja) 半導体装置の作製方法
JP2001210832A (ja) 半導体装置及びその作製方法
JP6014203B2 (ja) アクティブマトリクス型表示装置
JP5809333B2 (ja) アクティブマトリクス型表示装置
JP5651763B2 (ja) 表示装置
JP5613810B2 (ja) 表示装置
JP5380560B2 (ja) 表示装置、半導体装置、表示モジュール及び電子機器
JP2011158910A (ja) 表示装置の作製方法
JP2012142571A (ja) 半導体装置
JP2014197199A (ja) 表示装置、表示モジュール、及び電子機器

Legal Events

Date Code Title Description
A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20140813

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20140826

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20140919

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20141111

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20141117

R150 Certificate of patent or registration of utility model

Ref document number: 5651763

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

EXPY Cancellation because of completion of term