JP2014038319A - Pulse output circuit, display device, and electronic device - Google Patents

Pulse output circuit, display device, and electronic device Download PDF

Info

Publication number
JP2014038319A
JP2014038319A JP2013147190A JP2013147190A JP2014038319A JP 2014038319 A JP2014038319 A JP 2014038319A JP 2013147190 A JP2013147190 A JP 2013147190A JP 2013147190 A JP2013147190 A JP 2013147190A JP 2014038319 A JP2014038319 A JP 2014038319A
Authority
JP
Japan
Prior art keywords
transistor
potential
signal
drain
source
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2013147190A
Other languages
Japanese (ja)
Other versions
JP2014038319A5 (en
JP6239292B2 (en
Inventor
Hiroyuki Miyake
博之 三宅
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Semiconductor Energy Laboratory Co Ltd
Original Assignee
Semiconductor Energy Laboratory Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Semiconductor Energy Laboratory Co Ltd filed Critical Semiconductor Energy Laboratory Co Ltd
Priority to JP2013147190A priority Critical patent/JP6239292B2/en
Publication of JP2014038319A publication Critical patent/JP2014038319A/en
Publication of JP2014038319A5 publication Critical patent/JP2014038319A5/en
Application granted granted Critical
Publication of JP6239292B2 publication Critical patent/JP6239292B2/en
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Abstract

PROBLEM TO BE SOLVED: To suppress a stress applied to a transistor while suppressing generation of a defective operation.SOLUTION: In a pulse output circuit having a function of outputting a pulse signal and including a transistor that controls whether to set the pulse signal to high level, in a period during which the pulse signal output from the pulse output circuit is at low level, a potential of one of a source and a drain of the transistor is made higher than a potential of a clock signal at low level, and higher than a potential at high level. Accordingly, a stress to the transistor can be suppressed.

Description

本発明は、パルス出力回路に関する。さらに、本発明は、表示装置に関する。さらに、本発明は、電子機器に関する。 The present invention relates to a pulse output circuit. Furthermore, the present invention relates to a display device. Furthermore, the present invention relates to an electronic device.

近年、作製プロセスの簡略化などを目的として、全てのトランジスタが同一の導電型である回路(単極性回路ともいう)の開発が進められている。 In recent years, for the purpose of simplifying the manufacturing process and the like, development of a circuit in which all transistors have the same conductivity type (also referred to as a unipolar circuit) has been advanced.

上記単極性回路の例としては、シフトレジスタを構成するパルス出力回路が挙げられる。 An example of the unipolar circuit is a pulse output circuit constituting a shift register.

例えば、特許文献1では、クロック信号のパルスを、パルス信号のパルスの生成に用いたパルス出力回路を複数段有するシフトレジスタが開示されている。さらに、特許文献1では、ブートストラップを利用することにより、クロック信号の振幅に対し、出力するパルス信号の振幅の低下を抑制するシフトレジスタが開示されている。 For example, Patent Document 1 discloses a shift register including a plurality of stages of pulse output circuits that use a pulse of a clock signal to generate a pulse of a pulse signal. Furthermore, Patent Document 1 discloses a shift register that suppresses a decrease in the amplitude of a pulse signal to be output with respect to the amplitude of a clock signal by using a bootstrap.

特開2002−335153号公報JP 2002-335153 A

しかしながら、従来のパルス出力回路の構成では、クロック信号の振幅が大きいとトランジスタが劣化し、該トランジスタの電気特性が変動してしまうといった問題があった。 However, the configuration of the conventional pulse output circuit has a problem that when the amplitude of the clock signal is large, the transistor deteriorates and the electrical characteristics of the transistor fluctuate.

例えば、特許文献1のシフトレジスタでは、パルス出力回路から出力するパルス信号がローレベルのときに、出力するパルス信号をハイレベルに設定するか否かを制御するトランジスタ(例えば特許文献1の図1(B)のトランジスタ15)のゲートの電位が電位VSSに一定期間保持される。このとき、クロック信号に従って上記トランジスタのソース又はドレインの電位が繰り返し変化するため、該トランジスタにストレスが与えられる。これにより、上記トランジスタは劣化する。特に、特許文献1のシフトレジスタでは、上記ストレスが与えられる時間が非常に長いため、該上記トランジスタが劣化しやすく、電気特性の変動が進行してしまう。 For example, in the shift register of Patent Document 1, when the pulse signal output from the pulse output circuit is at a low level, a transistor that controls whether or not the output pulse signal is set to a high level (for example, FIG. 1 of Patent Document 1). The potential of the gate of the transistor 15) in (B) is held at the potential VSS for a certain period. At this time, since the potential of the source or drain of the transistor changes repeatedly according to the clock signal, stress is applied to the transistor. As a result, the transistor deteriorates. In particular, in the shift register of Patent Document 1, since the time during which the stress is applied is very long, the transistor is likely to be deteriorated, and the electrical characteristics change.

トランジスタに与えられる上記ストレスの影響を抑制するためには、例えばトランジスタのチャネル長を長くするなどの対策が挙げられる。しかしながら、出力するパルス信号をハイレベルに設定するか否かを制御するトランジスタのチャネル長を長くすると、例えば寄生容量などにより、出力するパルス信号が遅延し、動作不良が起こる可能性が高くなるなどの別の問題が生じてしまう。 In order to suppress the influence of the stress applied to the transistor, for example, measures such as increasing the channel length of the transistor can be given. However, if the channel length of the transistor that controls whether or not the pulse signal to be output is set to a high level is increased, the pulse signal to be output is delayed due to, for example, parasitic capacitance, and the possibility of malfunction is increased. Another problem arises.

上記問題に鑑み、本発明の一態様では、動作不良の発生を抑制しつつ、出力するパルス信号をハイレベルに設定するか否かを制御するトランジスタに対するストレスを抑制することを課題の一つとする。 In view of the above problems, an object of one embodiment of the present invention is to suppress stress on a transistor that controls whether or not to set a pulse signal to be output to a high level while suppressing occurrence of malfunction. .

本発明の一態様では、パルス出力回路が出力するパルス信号がローレベルである期間に、該パルス信号をハイレベルに設定するか否かを制御するトランジスタのソース及びドレインの一方の電位を、クロック信号のハイレベルの電位よりも低くする。これにより、上記トランジスタに対するストレスの抑制を図る。 In one embodiment of the present invention, during a period in which a pulse signal output from a pulse output circuit is at a low level, one potential of a source and a drain of a transistor that controls whether the pulse signal is set to a high level is set as a clock. The potential is lower than the high level potential of the signal. This suppresses stress on the transistor.

本発明の一態様は、セット信号、リセット信号、及びクロック信号に従いパルス信号を生成する機能を有し、ソース及びドレインの一方の電位がクロック信号に従い変化する第1のトランジスタと、ソース及びドレインの一方が第1のトランジスタのソース及びドレインの他方に電気的に接続され、ソース及びドレインの他方の電位がパルス信号の電位となり、ゲートの電位がセット信号及びリセット信号に従い変化する第2のトランジスタと、ソース及びドレインの一方に第1の電位が与えられ、ソース及びドレインの他方が第2のトランジスタのソース及びドレインの他方に電気的に接続され、ゲートの電位に応じてオン状態又はオフ状態になることによりパルス信号をローレベルに設定するか否かを制御する第3のトランジスタと、ソース及びドレインの一方に第2の電位が与えられ、ソース及びドレインの他方が第1のトランジスタのゲートに電気的に接続され、ゲートの電位がセット信号及びリセット信号に従い変化する第4のトランジスタと、ソース及びドレインの一方の電位がセット信号及びリセット信号に応じて変化し、ソース及びドレインの他方が第1のトランジスタのゲートに電気的に接続され、ゲートの電位がセット信号に従い変化する第5のトランジスタと、を有し、第1乃至第5のトランジスタは、同一の導電型であり、第2の電位は、クロック信号のローレベルの電位よりも高く、且つクロック信号のハイレベルの電位よりも低く、第2の電位とクロック信号のローレベルの電位との電位差は、第1のトランジスタのしきい値電圧よりも大きいパルス出力回路である。 One embodiment of the present invention has a function of generating a pulse signal in accordance with a set signal, a reset signal, and a clock signal, and includes a first transistor in which one potential of a source and a drain changes in accordance with the clock signal, One is electrically connected to the other of the source and the drain of the first transistor, the other of the source and the drain becomes the potential of the pulse signal, and the potential of the gate changes according to the set signal and the reset signal. The first potential is applied to one of the source and the drain, the other of the source and the drain is electrically connected to the other of the source and the drain of the second transistor, and the transistor is turned on or off depending on the potential of the gate. A third transistor for controlling whether or not the pulse signal is set to a low level, A fourth potential is applied to one of the source and the drain, the other of the source and the drain is electrically connected to the gate of the first transistor, and the potential of the gate changes in accordance with the set signal and the reset signal; , The potential of one of the source and the drain changes according to the set signal and the reset signal, the other of the source and the drain is electrically connected to the gate of the first transistor, and the potential of the gate changes according to the set signal. The first to fifth transistors have the same conductivity type, and the second potential is higher than the low level potential of the clock signal and higher than the high level potential of the clock signal. A pulse whose potential difference between the second potential and the low level potential of the clock signal is larger than the threshold voltage of the first transistor. It is the power circuit.

本発明の一態様により、出力するパルス信号をハイレベルに設定するか否かを制御するトランジスタのチャネル長を長くせずとも、該トランジスタに対するストレスを低減できる。よって、上記トランジスタの劣化を抑制でき、電気特性の変動を抑制できる。 According to one embodiment of the present invention, stress on a transistor can be reduced without increasing the channel length of the transistor that controls whether to set a pulse signal to be output to a high level. Therefore, deterioration of the transistor can be suppressed, and variation in electrical characteristics can be suppressed.

パルス出力回路の例を説明するための図。The figure for demonstrating the example of a pulse output circuit. パルス出力回路の例を説明するための図。The figure for demonstrating the example of a pulse output circuit. パルス出力回路の例を説明するための図。The figure for demonstrating the example of a pulse output circuit. パルス出力回路の例を説明するための図。The figure for demonstrating the example of a pulse output circuit. パルス出力回路の例を説明するための図。The figure for demonstrating the example of a pulse output circuit. パルス出力回路の例を説明するための図。The figure for demonstrating the example of a pulse output circuit. 表示装置の例を説明するための図。FIG. 14 illustrates an example of a display device. 表示装置の例を説明するための図。FIG. 14 illustrates an example of a display device. 表示装置の例を説明するための図。FIG. 14 illustrates an example of a display device. 表示装置の例を説明するための図。FIG. 14 illustrates an example of a display device. 電子機器の例を説明するための図。FIG. 10 illustrates an example of an electronic device.

本発明に係る実施の形態の例について説明する。なお、本発明の趣旨及び範囲から逸脱することなく実施の形態の内容を変更することは、当業者であれば容易である。よって、例えば本発明は、下記実施の形態の記載内容に限定されない。 An example of an embodiment according to the present invention will be described. Note that it is easy for those skilled in the art to change the contents of the embodiments without departing from the spirit and scope of the present invention. Therefore, for example, the present invention is not limited to the description of the following embodiments.

なお、各実施の形態の内容を互いに適宜組み合わせることができる。また、各実施の形態の内容を互いに適宜置き換えることができる。 Note that the contents of the embodiments can be combined with each other as appropriate. Further, the contents of the embodiments can be appropriately replaced with each other.

また、第1、第2などの序数は、構成要素の混同を避けるために付しており、各構成要素の数は、序数に限定されない。 Further, the ordinal numbers such as the first and the second are given in order to avoid confusion between the constituent elements, and the number of each constituent element is not limited to the ordinal numbers.

本明細書において、「平行」とは、二つの直線が−10°以上10°以下の角度で配置されている状態をいう。従って、−5°以上5°以下の場合も含まれる。また、「垂直」とは、二つの直線が80°以上100°以下の角度で配置されている状態をいう。従って、85°以上95°以下の場合も含まれる。 In this specification, “parallel” refers to a state in which two straight lines are arranged at an angle of −10 ° to 10 °. Therefore, the case of −5 ° to 5 ° is also included. “Vertical” refers to a state in which two straight lines are arranged at an angle of 80 ° to 100 °. Therefore, the case of 85 ° to 95 ° is also included.

また、本明細書において、結晶が三方晶または菱面体晶である場合、六方晶系として表す。 In this specification, when a crystal is trigonal or rhombohedral, it is represented as a hexagonal system.

(実施の形態1)
本実施の形態では、パルス出力回路の例について説明する。
(Embodiment 1)
In this embodiment, an example of a pulse output circuit is described.

図1は、本実施の形態に係るパルス出力回路の例を説明するための図である。パルス出力回路SRは、図1(A)に示すように、入力されるセット信号S、リセット信号R、及びクロック信号CKに従い、パルス信号(出力信号OUT)を生成する機能を有する。なお、パルス出力回路SRに複数種のクロック信号を入力してもよい。 FIG. 1 is a diagram for explaining an example of a pulse output circuit according to this embodiment. As shown in FIG. 1A, the pulse output circuit SR has a function of generating a pulse signal (output signal OUT) in accordance with the input set signal S, reset signal R, and clock signal CK. Note that a plurality of types of clock signals may be input to the pulse output circuit SR.

さらに、図1(A)に示すパルス出力回路SRは、図1(B)に示すように、トランジスタ11乃至トランジスタ15を有する。例えば、トランジスタ11乃至トランジスタ15は、同一の導電型である。トランジスタ11乃至トランジスタ15のそれぞれは、セット信号S、リセット信号R、及びクロック信号CKの一つ又は複数に従い導通が制御される。なお、図1(A)に示すパルス出力回路SRにトランジスタ11乃至トランジスタ15以外の素子を設けてもよい。 Further, the pulse output circuit SR illustrated in FIG. 1A includes transistors 11 to 15 as illustrated in FIG. For example, the transistors 11 to 15 have the same conductivity type. The conduction of each of the transistors 11 to 15 is controlled according to one or more of the set signal S, the reset signal R, and the clock signal CK. Note that elements other than the transistors 11 to 15 may be provided in the pulse output circuit SR illustrated in FIG.

トランジスタ11のソース及びドレインの一方の電位は、クロック信号CKに従い変化する。トランジスタ11は、パルス信号(出力信号OUT)のハイレベルの電位を制御する機能を有する。例えば、トランジスタ11は、パルス信号(出力信号OUT)を、第1のハイレベルにするか否か、及び第2のハイレベルにするか否かを制御する機能を有する。このとき、第2のハイレベルの電位は、第1のハイレベルの電位よりも小さい。 One potential of the source and the drain of the transistor 11 changes according to the clock signal CK. The transistor 11 has a function of controlling the high-level potential of the pulse signal (output signal OUT). For example, the transistor 11 has a function of controlling whether or not the pulse signal (output signal OUT) is set to the first high level and whether or not the pulse signal (output signal OUT) is set to the second high level. At this time, the second high-level potential is smaller than the first high-level potential.

なお、「信号に従い電位が変化する」とは、「信号が直接入力されることで電位が該信号の電位に変化する場合」のみに限定されない。例えば、「信号に従いスイッチがオン状態になることにより、電位が変化する場合」や、「容量結合により、信号の変化に合わせて電位が変化する場合」なども「信号に従い電位が変化する」に含まれる。 Note that “the potential changes according to the signal” is not limited to “when the potential is changed to the potential of the signal by directly inputting the signal”. For example, “when the potential changes due to the switch being turned on according to the signal” or “when the potential changes according to the change of the signal due to capacitive coupling” or the like, “the potential changes according to the signal”. included.

また、「信号に応じた電位」とは、「信号の電位と同じ値の電位」のみに限定されない。例えば、電圧降下により信号の電位が変化した値も「信号に応じた電位」に含まれる。 Further, the “potential corresponding to the signal” is not limited to “potential having the same value as the signal potential”. For example, a value obtained by changing the potential of the signal due to a voltage drop is also included in the “potential corresponding to the signal”.

トランジスタ12のソース及びドレインの一方は、トランジスタ11のソース及びドレインの他方に電気的に接続され、他方の電位がパルス信号(出力信号OUT)の電位となる。さらに、トランジスタ12のゲートの電位は、セット信号S及びリセット信号Rに従い変化する。トランジスタ12は、パルス信号(出力信号OUT)をハイレベルに設定するか否かを制御する機能を有する。 One of the source and the drain of the transistor 12 is electrically connected to the other of the source and the drain of the transistor 11, and the other potential becomes a potential of the pulse signal (output signal OUT). Further, the gate potential of the transistor 12 changes according to the set signal S and the reset signal R. The transistor 12 has a function of controlling whether or not the pulse signal (output signal OUT) is set to a high level.

トランジスタ13のソース及びドレインの一方には、電位VSSが与えられ、他方は、トランジスタ12のソース及びドレインの他方に電気的に接続される。さらに、トランジスタ13のゲートの電位は、セット信号S及びリセット信号Rに従い変化する。なお、クロック信号CKとは異なるクロック信号によりトランジスタ13のゲートの電位を制御してもよい。トランジスタ13は、ゲートの電位に応じてオン状態又はオフ状態になることにより、パルス信号(出力信号OUT)をローレベルに設定するか否かを制御する機能を有する。 One of a source and a drain of the transistor 13 is supplied with the potential VSS, and the other is electrically connected to the other of the source and the drain of the transistor 12. Further, the potential of the gate of the transistor 13 changes according to the set signal S and the reset signal R. Note that the gate potential of the transistor 13 may be controlled by a clock signal different from the clock signal CK. The transistor 13 has a function of controlling whether or not the pulse signal (output signal OUT) is set to a low level by being turned on or off in accordance with the potential of the gate.

トランジスタ14のソース及びドレインの一方には、電位Vaが与えられ、他方は、トランジスタ11のゲートに電気的に接続される。さらに、トランジスタ14のゲートの電位は、セット信号S及びリセット信号Rに従い変化、又はクロック信号CKに従い変化する。トランジスタ14は、トランジスタ11のゲートの電位を電位Vaに応じた値に設定するか否かを制御する機能を有する。 One of a source and a drain of the transistor 14 is supplied with the potential Va, and the other is electrically connected to the gate of the transistor 11. Further, the gate potential of the transistor 14 changes according to the set signal S and the reset signal R, or changes according to the clock signal CK. The transistor 14 has a function of controlling whether or not the potential of the gate of the transistor 11 is set to a value corresponding to the potential Va.

なお、「電位に応じた値」とは、「該電位と同じ値」のみに限定されない。例えば、電圧降下により上記電位の値から変化した場合も「電位に応じた値」に含まれる。 Note that the “value corresponding to the potential” is not limited to “the same value as the potential”. For example, a case where the potential value changes due to a voltage drop is also included in the “value corresponding to the potential”.

トランジスタ15のソース及びドレインの一方の電位は、セット信号S及びリセット信号Rに従い変化し、他方は、トランジスタ11のゲートに電気的に接続される。さらに、トランジスタ15のゲートの電位は、セット信号Sに従い変化する。トランジスタ15は、トランジスタ11のゲートを浮遊状態にするか否かを制御する機能を有する。 One potential of the source and the drain of the transistor 15 changes in accordance with the set signal S and the reset signal R, and the other is electrically connected to the gate of the transistor 11. Further, the gate potential of the transistor 15 changes according to the set signal S. The transistor 15 has a function of controlling whether or not the gate of the transistor 11 is in a floating state.

トランジスタ11乃至トランジスタ15としては、チャネル形成領域に例えばシリコンよりもバンドギャップが広い半導体を含むトランジスタを適用できる。バンドギャップの広い半導体としては、例えば酸化物半導体を適用できる。ただし、これに限定されず、例えば14族(シリコンなどの)の元素を有する半導体を含むトランジスタをトランジスタ11乃至トランジスタ15に用いてもよい。このとき、14族の元素を有する半導体が単結晶、多結晶、又は非晶質でもよい。 As the transistors 11 to 15, for example, a transistor including a semiconductor whose band gap is wider than that of silicon can be used in a channel formation region. For example, an oxide semiconductor can be used as the semiconductor having a wide band gap. However, the invention is not limited thereto, and for example, a transistor including a semiconductor containing an element belonging to Group 14 (such as silicon) may be used for the transistors 11 to 15. At this time, the semiconductor having a Group 14 element may be single crystal, polycrystalline, or amorphous.

上記酸化物半導体としては、例えばIn系金属酸化物、Zn系金属酸化物、In−Zn系金属酸化物、又はIn−Ga−Zn系金属酸化物などを適用できる。また、上記In−Ga−Zn系金属酸化物に含まれるGaの一部若しくは全部の代わりに他の金属元素を含む金属酸化物を用いてもよい。 As the oxide semiconductor, for example, an In-based metal oxide, a Zn-based metal oxide, an In—Zn-based metal oxide, an In—Ga—Zn-based metal oxide, or the like can be used. Alternatively, a metal oxide containing another metal element instead of part or all of Ga contained in the In—Ga—Zn-based metal oxide may be used.

以下、酸化物半導体膜の構造について説明する。 Hereinafter, the structure of the oxide semiconductor film is described.

酸化物半導体膜は、単結晶酸化物半導体膜と非単結晶酸化物半導体膜とに大別される。非単結晶酸化物半導体膜とは、非晶質酸化物半導体膜、微結晶酸化物半導体膜、多結晶酸化物半導体膜、CAAC−OS(C Axis Aligned Crystalline Oxide Semiconductor)膜などをいう。 An oxide semiconductor film is classified roughly into a single crystal oxide semiconductor film and a non-single crystal oxide semiconductor film. The non-single-crystal oxide semiconductor film refers to an amorphous oxide semiconductor film, a microcrystalline oxide semiconductor film, a polycrystalline oxide semiconductor film, a CAAC-OS (C Axis Crystalline Oxide Semiconductor) film, or the like.

非晶質酸化物半導体膜は、膜中における原子配列が不規則であり、結晶成分を有さない酸化物半導体膜である。微小領域においても結晶部を有さず、膜全体が完全な非晶質構造の酸化物半導体膜が典型である。 An amorphous oxide semiconductor film is an oxide semiconductor film having an irregular atomic arrangement in the film and having no crystal component. An oxide semiconductor film which has no crystal part even in a minute region and has a completely amorphous structure as a whole is typical.

微結晶酸化物半導体膜は、例えば、1nm以上10nm未満の大きさの微結晶(ナノ結晶ともいう。)を含む。従って、微結晶酸化物半導体膜は、非晶質酸化物半導体膜よりも原子配列の規則性が高い。そのため、微結晶酸化物半導体膜は、非晶質酸化物半導体膜よりも欠陥準位密度が低いという特徴がある。 The microcrystalline oxide semiconductor film includes a microcrystal (also referred to as nanocrystal) with a size greater than or equal to 1 nm and less than 10 nm, for example. Therefore, the microcrystalline oxide semiconductor film has higher regularity of atomic arrangement than the amorphous oxide semiconductor film. Therefore, a microcrystalline oxide semiconductor film has a feature that the density of defect states is lower than that of an amorphous oxide semiconductor film.

CAAC−OS膜は、複数の結晶部を有する酸化物半導体膜の一つであり、ほとんどの結晶部は、一辺が100nm未満の立方体内に収まる大きさである。従って、CAAC−OS膜に含まれる結晶部は、一辺が10nm未満、5nm未満または3nm未満の立方体内に収まる大きさの場合も含まれる。CAAC−OS膜は、微結晶酸化物半導体膜よりも欠陥準位密度が低いという特徴がある。以下、CAAC−OS膜について詳細な説明を行う。 The CAAC-OS film is one of oxide semiconductor films having a plurality of crystal parts, and most of the crystal parts are large enough to fit in a cube whose one side is less than 100 nm. Therefore, the case where a crystal part included in the CAAC-OS film fits in a cube whose one side is less than 10 nm, less than 5 nm, or less than 3 nm is included. The CAAC-OS film is characterized by having a lower density of defect states than a microcrystalline oxide semiconductor film. Hereinafter, the CAAC-OS film is described in detail.

CAAC−OS膜を透過型電子顕微鏡(TEM:Transmission Electron Microscope)によって観察すると、結晶部同士の明確な境界、即ち結晶粒界(グレインバウンダリーともいう。)を確認することができない。そのため、CAAC−OS膜は、結晶粒界に起因する電子移動度の低下が起こりにくいといえる。 When the CAAC-OS film is observed with a transmission electron microscope (TEM), a clear boundary between crystal parts, that is, a grain boundary (also referred to as a grain boundary) cannot be confirmed. Therefore, it can be said that the CAAC-OS film is unlikely to decrease in electron mobility due to crystal grain boundaries.

CAAC−OS膜を、試料面と概略平行な方向からTEMによって観察(断面TEM観察)すると、結晶部において、金属原子が層状に配列していることを確認できる。金属原子の各層は、CAAC−OS膜の膜を形成する面(被形成面ともいう。)または上面の凹凸を反映した形状であり、CAAC−OS膜の被形成面または上面と平行に配列する。 When the CAAC-OS film is observed by TEM (cross-sectional TEM observation) from a direction substantially parallel to the sample surface, it can be confirmed that metal atoms are arranged in layers in the crystal part. Each layer of metal atoms has a shape reflecting unevenness of a surface (also referred to as a formation surface) or an upper surface on which the CAAC-OS film is formed, and is arranged in parallel with the formation surface or the upper surface of the CAAC-OS film. .

一方、CAAC−OS膜を、試料面と概略垂直な方向からTEMによって観察(平面TEM観察)すると、結晶部において、金属原子が三角形状または六角形状に配列していることを確認できる。しかしながら、異なる結晶部間で、金属原子の配列に規則性は見られない。 On the other hand, when the CAAC-OS film is observed by TEM (planar TEM observation) from a direction substantially perpendicular to the sample surface, it can be confirmed that metal atoms are arranged in a triangular shape or a hexagonal shape in the crystal part. However, there is no regularity in the arrangement of metal atoms between different crystal parts.

断面TEM観察および平面TEM観察より、CAAC−OS膜の結晶部は配向性を有していることがわかる。 From the cross-sectional TEM observation and the planar TEM observation, it is found that the crystal part of the CAAC-OS film has orientation.

CAAC−OS膜に対し、X線回折(XRD:X−Ray Diffraction)装置を用いて構造解析を行うと、例えばInGaZnOの結晶を有するCAAC−OS膜のout−of−plane法による解析では、回折角(2θ)が31°近傍にピークが現れる場合がある。このピークは、InGaZnOの結晶の(009)面に帰属されることから、CAAC−OS膜の結晶がc軸配向性を有し、c軸が被形成面または上面に概略垂直な方向を向いていることが確認できる。 When structural analysis is performed on a CAAC-OS film using an X-ray diffraction (XRD) apparatus, for example, in the analysis of a CAAC-OS film having an InGaZnO 4 crystal by an out-of-plane method, A peak may appear when the diffraction angle (2θ) is around 31 °. Since this peak is attributed to the (009) plane of the InGaZnO 4 crystal, the CAAC-OS film crystal has c-axis orientation, and the c-axis is in a direction substantially perpendicular to the formation surface or the top surface. Can be confirmed.

一方、CAAC−OS膜に対し、c軸に概略垂直な方向からX線を入射させるin−plane法による解析では、2θが56°近傍にピークが現れる場合がある。このピークは、InGaZnOの結晶の(110)面に帰属される。InGaZnOの単結晶酸化物半導体膜であれば、2θを56°近傍に固定し、試料面の法線ベクトルを軸(φ軸)として試料を回転させながら分析(φスキャン)を行うと、(110)面と等価な結晶面に帰属されるピークが6本観察される。これに対し、CAAC−OS膜の場合は、2θを56°近傍に固定してφスキャンした場合でも、明瞭なピークが現れない。 On the other hand, when the CAAC-OS film is analyzed by an in-plane method in which X-rays are incident from a direction substantially perpendicular to the c-axis, a peak may appear when 2θ is around 56 °. This peak is attributed to the (110) plane of the InGaZnO 4 crystal. In the case of a single crystal oxide semiconductor film of InGaZnO 4 , when 2θ is fixed in the vicinity of 56 ° and analysis (φ scan) is performed while rotating the sample with the normal vector of the sample surface as the axis (φ axis), Six peaks attributed to the crystal plane equivalent to the (110) plane are observed. On the other hand, in the case of a CAAC-OS film, a peak is not clearly observed even when φ scan is performed with 2θ fixed at around 56 °.

以上のことから、CAAC−OS膜では、異なる結晶部間ではa軸およびb軸の配向は不規則であるが、c軸配向性を有し、かつc軸が被形成面または上面の法線ベクトルに平行な方向を向いていることがわかる。従って、前述の断面TEM観察で確認された層状に配列した金属原子の各層は、結晶のab面に平行な面である。 From the above, in the CAAC-OS film, the orientation of the a-axis and the b-axis is irregular between different crystal parts, but the c-axis is aligned, and the c-axis is a normal line of the formation surface or the top surface. It can be seen that the direction is parallel to the vector. Therefore, each layer of metal atoms arranged in a layer shape confirmed by the above-mentioned cross-sectional TEM observation is a plane parallel to the ab plane of the crystal.

なお、結晶部は、CAAC−OS膜を成膜した際、または加熱処理などの結晶化処理を行った際に形成される。上述したように、結晶のc軸は、CAAC−OS膜の被形成面または上面の法線ベクトルに平行な方向に配向する。従って、例えば、CAAC−OS膜の形状をエッチングなどによって変化させた場合、結晶のc軸がCAAC−OS膜の被形成面または上面の法線ベクトルと平行にならないこともある。 Note that the crystal part is formed when a CAAC-OS film is formed or when crystallization treatment such as heat treatment is performed. As described above, the c-axis of the crystal is oriented in a direction parallel to the normal vector of the formation surface or the top surface of the CAAC-OS film. Therefore, for example, when the shape of the CAAC-OS film is changed by etching or the like, the c-axis of the crystal may not be parallel to the normal vector of the formation surface or the top surface of the CAAC-OS film.

また、CAAC−OS膜中の結晶化度が均一でなくてもよい。例えば、CAAC−OS膜の結晶部が、CAAC−OS膜の上面近傍からの結晶成長によって形成される場合、上面近傍の領域は、被形成面近傍の領域よりも結晶化度が高くなることがある。また、CAAC−OS膜に不純物を添加する場合、不純物が添加された領域の結晶化度が変化し、部分的に結晶化度の異なる領域が形成されることもある。 Further, the crystallinity in the CAAC-OS film is not necessarily uniform. For example, in the case where the crystal part of the CAAC-OS film is formed by crystal growth from the vicinity of the top surface of the CAAC-OS film, the region near the top surface can have a higher degree of crystallinity than the region near the formation surface. is there. In addition, in the case where an impurity is added to the CAAC-OS film, the crystallinity of a region to which the impurity is added changes, and a region having a different degree of crystallinity may be formed.

なお、InGaZnOの結晶を有するCAAC−OS膜のout−of−plane法による解析では、2θが31°近傍のピークの他に、2θが36°近傍にもピークが現れる場合がある。2θが36°近傍のピークは、CAAC−OS膜中の一部に、c軸配向性を有さない結晶が含まれることを示している。CAAC−OS膜は、2θが31°近傍にピークを示し、2θが36°近傍にピークを示さないことが好ましい。 Note that when the CAAC-OS film including an InGaZnO 4 crystal is analyzed by an out-of-plane method, a peak may also appear when 2θ is around 36 ° in addition to the peak where 2θ is around 31 °. A peak at 2θ of around 36 ° indicates that a crystal having no c-axis alignment is included in part of the CAAC-OS film. The CAAC-OS film preferably has a peak at 2θ of around 31 ° and no peak at 2θ of around 36 °.

CAAC−OS膜を用いたトランジスタは、可視光や紫外光の照射による電気特性の変動が小さい。よって、当該トランジスタは、信頼性が高い。 In a transistor using a CAAC-OS film, change in electrical characteristics due to irradiation with visible light or ultraviolet light is small. Therefore, the transistor has high reliability.

なお、酸化物半導体膜は、例えば、非晶質酸化物半導体膜、微結晶酸化物半導体膜、CAAC−OS膜のうち、二種以上を有する積層膜であってもよい。 Note that the oxide semiconductor film may be a stacked film including two or more of an amorphous oxide semiconductor film, a microcrystalline oxide semiconductor film, and a CAAC-OS film, for example.

以上が、酸化物半導体膜の構造に関する説明である。 The above is the description regarding the structure of the oxide semiconductor film.

さらに、本実施の形態に係るパルス出力回路の構成例について図2を参照して説明する。 Further, a configuration example of the pulse output circuit according to this embodiment will be described with reference to FIG.

図2(A)に示すパルス出力回路は、セット信号Sに相当するセット信号LIN、リセット信号Rに相当するリセット信号RIN、クロック信号CK1乃至クロック信号CK3、及び初期化信号RESに従いパルス信号(出力信号OUT)を生成して出力する機能を有する。なお、必ずしも初期化信号RESを用いなくてもよい。 The pulse output circuit illustrated in FIG. 2A has a pulse signal (output) in accordance with a set signal LIN corresponding to the set signal S, a reset signal RIN corresponding to the reset signal R, the clock signals CK1 to CK3, and the initialization signal RES. A function of generating and outputting the signal OUT). Note that the initialization signal RES is not necessarily used.

図2(A)に示すパルス出力回路は、トランジスタ61乃至76を有する。 The pulse output circuit illustrated in FIG. 2A includes transistors 61 to 76.

トランジスタ61のソース及びドレインの一方には、電位VDDが与えられる。さらに、トランジスタ61のゲートには、セット信号LINが入力される。 One of the source and the drain of the transistor 61 is supplied with the potential VDD. Further, the set signal LIN is input to the gate of the transistor 61.

トランジスタ62のソース及びドレインの一方には、電位VSSが与えられ、他方は、トランジスタ61のソース及びドレインの他方に電気的に接続される。 One of a source and a drain of the transistor 62 is supplied with the potential VSS, and the other is electrically connected to the other of the source and the drain of the transistor 61.

トランジスタ63のソース及びドレインの一方は、トランジスタ61のソース及びドレインの他方に電気的に接続される。さらに、トランジスタ63のゲートには、セット信号LINが入力される。トランジスタ63は、図1(B)に示すトランジスタ15に相当する。 One of a source and a drain of the transistor 63 is electrically connected to the other of the source and the drain of the transistor 61. Further, the set signal LIN is input to the gate of the transistor 63. The transistor 63 corresponds to the transistor 15 illustrated in FIG.

トランジスタ64のソース及びドレインの一方は、トランジスタ61のソース及びドレインの他方に電気的に接続される。さらに、トランジスタ64のゲートには、電位VDDが与えられる。 One of a source and a drain of the transistor 64 is electrically connected to the other of the source and the drain of the transistor 61. Further, the potential VDD is applied to the gate of the transistor 64.

なお、必ずしもトランジスタ64を設けなくてもよい。 Note that the transistor 64 is not necessarily provided.

トランジスタ65のソース及びドレインの一方には、クロック信号CK1が入力される。さらに、トランジスタ65のゲートは、トランジスタ63のソース及びドレインの他方に電気的に接続される。トランジスタ65は、図1(B)に示すトランジスタ11に相当する。 The clock signal CK <b> 1 is input to one of the source and the drain of the transistor 65. Further, the gate of the transistor 65 is electrically connected to the other of the source and the drain of the transistor 63. The transistor 65 corresponds to the transistor 11 illustrated in FIG.

トランジスタ66のソース及びドレインの一方は、トランジスタ65のソース及びドレインの他方に電気的に接続され、他方の電位がパルス信号(出力信号OUT)の電位となる。トランジスタ66は、図1(B)に示すトランジスタ12に相当する。 One of a source and a drain of the transistor 66 is electrically connected to the other of the source and the drain of the transistor 65, and the other potential is a potential of the pulse signal (output signal OUT). The transistor 66 corresponds to the transistor 12 illustrated in FIG.

さらに、トランジスタ65のゲートとトランジスタ66のソース及びドレインの他方の間に容量C1が形成される。なお、必ずしも容量C1を形成しなくてもよい。 Further, a capacitor C1 is formed between the gate of the transistor 65 and the other of the source and the drain of the transistor 66. Note that the capacitor C1 is not necessarily formed.

また、トランジスタ66のゲートとトランジスタ66のソース及びドレインの他方の間に容量C2が形成される。なお、トランジスタ66のゲートと、ソース及びドレインの他方との間の寄生容量を容量C2に用いてもよい。なお、必ずしも容量C2を形成しなくてもよい。 A capacitor C2 is formed between the gate of the transistor 66 and the other of the source and drain of the transistor 66. Note that a parasitic capacitance between the gate of the transistor 66 and the other of the source and the drain may be used for the capacitor C2. Note that the capacitor C2 is not necessarily formed.

トランジスタ67のソース及びドレインの一方には、電位VSSが与えられ、他方は、トランジスタ66のソース及びドレインの他方に電気的に接続される。トランジスタ67は、図1(B)に示すトランジスタ13に相当する。 One of a source and a drain of the transistor 67 is supplied with the potential VSS, and the other is electrically connected to the other of the source and the drain of the transistor 66. The transistor 67 corresponds to the transistor 13 illustrated in FIG.

トランジスタ68のソース及びドレインの一方には、クロック信号CK1が入力される。さらに、トランジスタ68のゲートは、トランジスタ63のソース及びドレインの他方に電気的に接続される。 The clock signal CK1 is input to one of a source and a drain of the transistor 68. Further, the gate of the transistor 68 is electrically connected to the other of the source and the drain of the transistor 63.

トランジスタ69のソース及びドレインの一方は、トランジスタ68のソース及びドレインの他方に電気的に接続され、他方の電位がパルス信号(出力信号SROUT)の電位となる。さらに、トランジスタ69のゲートは、トランジスタ64のソース及びドレインの他方に電気的に接続される。 One of a source and a drain of the transistor 69 is electrically connected to the other of the source and the drain of the transistor 68, and the other potential becomes a potential of the pulse signal (output signal SROUT). Further, the gate of the transistor 69 is electrically connected to the other of the source and the drain of the transistor 64.

さらに、トランジスタ68のゲートとトランジスタ69のソース及びドレインの他方の間に容量C3が形成される。なお、必ずしも容量C3を形成しなくてもよい。 Further, a capacitor C3 is formed between the gate of the transistor 68 and the other of the source and drain of the transistor 69. Note that the capacitor C3 is not necessarily formed.

また、トランジスタ69のゲートとトランジスタ69のソース及びドレインの他方の間に容量C4が形成される。なお、トランジスタ69のゲートと、ソース及びドレインの他方との間の寄生容量を容量C4に用いてもよい。なお、必ずしも容量C4を形成しなくてもよい。 A capacitor C4 is formed between the gate of the transistor 69 and the other of the source and drain of the transistor 69. Note that a parasitic capacitance between the gate of the transistor 69 and the other of the source and the drain may be used for the capacitor C4. Note that the capacitor C4 is not necessarily formed.

トランジスタ70のソース及びドレインの一方には、電位VSSが与えられ、他方は、トランジスタ69のソース及びドレインの他方に電気的に接続される。さらに、トランジスタ70のゲートは、トランジスタ62のゲートに電気的に接続される。 One of a source and a drain of the transistor 70 is supplied with the potential VSS, and the other is electrically connected to the other of the source and the drain of the transistor 69. Further, the gate of the transistor 70 is electrically connected to the gate of the transistor 62.

なお、必ずしもトランジスタ68乃至トランジスタ70を設けなくてもよい。 Note that the transistors 68 to 70 are not necessarily provided.

トランジスタ71のソース及びドレインの一方には、電位Vaが与えられ、他方は、トランジスタ65のゲート及びトランジスタ68のゲートに電気的に接続される。さらに、トランジスタ71のゲートの電位は、セット信号LIN、リセット信号RIN、初期化信号RES、クロック信号CK2、及びクロック信号CK3に従い変化する。トランジスタ71は、図1(B)に示すトランジスタ14に相当する。 One of a source and a drain of the transistor 71 is supplied with the potential Va, and the other is electrically connected to the gate of the transistor 65 and the gate of the transistor 68. Further, the potential of the gate of the transistor 71 changes in accordance with the set signal LIN, the reset signal RIN, the initialization signal RES, the clock signal CK2, and the clock signal CK3. The transistor 71 corresponds to the transistor 14 illustrated in FIG.

トランジスタ72のソース及びドレインの一方には、電位VDDが与えられ、他方は、トランジスタ67のゲート及びトランジスタ70のゲートに電気的に接続される。さらに、トランジスタ72のゲートには、リセット信号RINが入力される。 One of a source and a drain of the transistor 72 is supplied with the potential VDD, and the other is electrically connected to the gate of the transistor 67 and the gate of the transistor 70. Further, the reset signal RIN is input to the gate of the transistor 72.

トランジスタ73のソース及びドレインの一方には、電位VDDが与えられ、他方は、トランジスタ67のゲート及びトランジスタ70のゲートに電気的に接続される。さらに、トランジスタ72のゲートには、初期化信号RESが入力される。 One of a source and a drain of the transistor 73 is supplied with the potential VDD, and the other is electrically connected to the gate of the transistor 67 and the gate of the transistor 70. Further, the initialization signal RES is input to the gate of the transistor 72.

トランジスタ74のソース及びドレインの一方には、電位VSSが与えられ、他方は、トランジスタ67のゲート及びトランジスタ70のゲートに電気的に接続される。さらに、トランジスタ74のゲートには、セット信号LINが入力される。 One of a source and a drain of the transistor 74 is supplied with the potential VSS, and the other is electrically connected to the gate of the transistor 67 and the gate of the transistor 70. Further, the set signal LIN is input to the gate of the transistor 74.

トランジスタ75のソース及びドレインの一方には、電位VDDが与えられる。さらに、トランジスタ75のゲートには、クロック信号CK3が入力される。 One of a source and a drain of the transistor 75 is supplied with the potential VDD. Further, the clock signal CK <b> 3 is input to the gate of the transistor 75.

トランジスタ76のソース及びドレインの一方は、トランジスタ75のソース及びドレインの他方に電気的に接続され、他方は、トランジスタ67のゲート及びトランジスタ70のゲートに電気的に接続される。さらに、トランジスタ76のゲートには、クロック信号CK2が入力される。 One of a source and a drain of the transistor 76 is electrically connected to the other of the source and the drain of the transistor 75, and the other is electrically connected to the gate of the transistor 67 and the gate of the transistor 70. Further, the clock signal CK <b> 2 is input to the gate of the transistor 76.

容量C5の一対の電極の一方には、電位VSSが与えられ、他方は、トランジスタ71のゲートに電気的に接続される。容量C5は、保持容量としての機能を有する。なお、必ずしも容量C5を設けなくてもよい。 One of the pair of electrodes of the capacitor C5 is supplied with the potential VSS, and the other is electrically connected to the gate of the transistor 71. The capacitor C5 has a function as a storage capacitor. Note that the capacitor C5 is not necessarily provided.

トランジスタ61乃至トランジスタ76としては、例えばチャネル形成領域に上記酸化物半導体を含むトランジスタを適用できる。 As the transistors 61 to 76, for example, a transistor including the above oxide semiconductor in a channel formation region can be used.

次に、本実施の形態に係るパルス出力回路の駆動方法例として、図2(A)に示すパルス出力回路の駆動方法例について、図2(B)のタイミングチャートを参照して説明する。ここでは、一例として、トランジスタ61乃至トランジスタ76のそれぞれがNチャネル型であり、電位VDDが正の電位であり、電位VSSが負の電位であり、電位Vaの値が(VDD+VSS)/2であるとして説明する。また、セット信号LIN、リセット信号RIN、及びクロック信号CK1乃至クロック信号CK3のハイレベルの電位は、電位VDDと同じであり、ローレベルの電位は、電位VSSと同じであるとする。また、トランジスタ65のしきい値電圧とトランジスタ68のしきい値電圧は同じとする。また、トランジスタ66のしきい値電圧とトランジスタ69のしきい値電圧は同じとする。また、電位Vaとクロック信号CK1のローレベルの電位の電位差は、トランジスタ65のしきい値電圧よりも大きいとする。また、期間T1の前に、初期化信号RESのパルスを入力し、トランジスタ73をオン状態にし、トランジスタ67、トランジスタ70、トランジスタ71をオン状態にすることにより、パルス出力回路の初期化を行ってもよい。また、トランジスタ66のゲートと他の素子との接続箇所をノードNAとし、トランジスタ67のゲートと他の素子との接続箇所をノードNBとし、トランジスタ65のゲートと他の素子との接続箇所をノードNCとし、トランジスタ65のソース及びドレインの他方とトランジスタ66のソース及びドレインの一方との接続箇所をノードNDとする。 Next, as an example of a method for driving the pulse output circuit according to this embodiment, an example of a method for driving the pulse output circuit illustrated in FIG. 2A will be described with reference to a timing chart in FIG. Here, as an example, each of the transistors 61 to 76 is an n-channel transistor, the potential VDD is a positive potential, the potential VSS is a negative potential, and the value of the potential Va is (VDD + VSS) / 2. Will be described. The high level potentials of the set signal LIN, the reset signal RIN, and the clock signals CK1 to CK3 are the same as the potential VDD, and the low level potential is the same as the potential VSS. The threshold voltage of the transistor 65 and the threshold voltage of the transistor 68 are the same. Further, the threshold voltage of the transistor 66 and the threshold voltage of the transistor 69 are the same. Further, it is assumed that the potential difference between the potential Va and the low-level potential of the clock signal CK <b> 1 is larger than the threshold voltage of the transistor 65. Further, before the period T1, a pulse of the initialization signal RES is input, the transistor 73 is turned on, and the transistors 67, 70, and 71 are turned on, so that the pulse output circuit is initialized. Also good. Further, a connection point between the gate of the transistor 66 and another element is a node NA, a connection point between the gate of the transistor 67 and another element is a node NB, and a connection point between the gate of the transistor 65 and another element is a node. Let NC be the node ND where the other of the source and drain of the transistor 65 and one of the source and drain of the transistor 66 are connected.

なお本明細書において、電位VSSとは、回路を動作させるために必要な、少なくとも2つの電源電位のうち、低い方の電位である。前記2つの電源電位のうち、高い方の電位は電位VDDである。 Note that in this specification, the potential VSS is a lower potential of at least two power supply potentials necessary for operating a circuit. Of the two power supply potentials, the higher potential is the potential VDD.

図2(A)に示すパルス出力回路の駆動方法例では、図2(B)の期間T1において、セット信号LINがハイレベルになり、トランジスタ72、トランジスタ74がオン状態になる。また、リセット信号RINがローレベルであるため、トランジスタ72がオフ状態になる。また、クロック信号CK1乃至クロック信号CK3がローレベルであるため、トランジスタ75及びトランジスタ76がオフ状態になる。 In the example of the method for driving the pulse output circuit illustrated in FIG. 2A, the set signal LIN is at a high level and the transistor 72 and the transistor 74 are turned on in the period T1 in FIG. Further, since the reset signal RIN is at a low level, the transistor 72 is turned off. Further, since the clock signals CK1 to CK3 are at a low level, the transistor 75 and the transistor 76 are turned off.

このとき、ノードNCの電位が電位VDDと同等の値まで上昇し、トランジスタ65、トランジスタ68がオン状態になり、ノードNDの電位がクロック信号CK1のローレベルの電位に応じた値になる。さらに、トランジスタ63がオフ状態になる。さらに、ノードNAの電位が電位VDDと同等の値まで上昇し、トランジスタ66、トランジスタ69がオン状態になる。さらに、トランジスタ64がオフ状態になる。このときの出力信号OUT、出力信号SROUTは、ローレベルである。以上により、図2(A)に示すパルス出力回路は、セット状態になる。 At this time, the potential of the node NC rises to a value equivalent to the potential VDD, the transistors 65 and 68 are turned on, and the potential of the node ND becomes a value corresponding to the low level potential of the clock signal CK1. Further, the transistor 63 is turned off. Further, the potential of the node NA rises to a value equivalent to the potential VDD, so that the transistors 66 and 69 are turned on. Further, the transistor 64 is turned off. At this time, the output signal OUT and the output signal SROUT are at a low level. Thus, the pulse output circuit illustrated in FIG. 2A is set.

次に、期間T2において、セット信号LINがハイレベルのままであるため、トランジスタ61及びトランジスタ74はオン状態のままである。また、クロック信号CK1がハイレベルになる。また、リセット信号RIN、クロック信号CK2、クロック信号CK3がローレベルのままであるため、トランジスタ72、トランジスタ75、トランジスタ76がオフ状態のままである。 Next, in the period T2, since the set signal LIN remains at a high level, the transistor 61 and the transistor 74 remain on. Further, the clock signal CK1 becomes high level. Further, since the reset signal RIN, the clock signal CK2, and the clock signal CK3 remain at a low level, the transistor 72, the transistor 75, and the transistor 76 remain in an off state.

このとき、トランジスタ62、トランジスタ67、トランジスタ70、トランジスタ71はオフ状態のままである。さらに、トランジスタ65とトランジスタ66はオン状態のままであり、容量C1と、容量C2によって生じる容量結合により、ノードNAとノードNCの電位が電位VDDとトランジスタ65のしきい値電圧(Vth65)の和よりもさらに高い値、すなわち、VDD+Vth65+Vx(Vxは任意の値)まで上昇する。これにより、出力信号OUTの電位は、クロック信号CK1のハイレベルの電位と同等の値になる。また、トランジスタ68とトランジスタ69はオン状態のままであり、出力信号SROUTの電位は、クロック信号CK1のハイレベルの電位と同等の値になる。 At this time, the transistor 62, the transistor 67, the transistor 70, and the transistor 71 remain off. Further, the transistor 65 and the transistor 66 remain on, and the potential of the node NA and the node NC is the sum of the potential VDD and the threshold voltage (Vth65) of the transistor 65 due to capacitive coupling caused by the capacitance C1 and the capacitance C2. Even higher than that, that is, VDD + Vth65 + Vx (Vx is an arbitrary value). As a result, the potential of the output signal OUT becomes equal to the high level potential of the clock signal CK1. Further, the transistor 68 and the transistor 69 remain on, and the potential of the output signal SROUT becomes a value equivalent to the high-level potential of the clock signal CK1.

次に、期間T3において、セット信号LINがローレベルになり、トランジスタ61、トランジスタ72、及びトランジスタ74がオフ状態になる。また、クロック信号CK1がハイレベルのままである。また、クロック信号CK2がハイレベルになり、トランジスタ76がオン状態になる。また、リセット信号RIN、クロック信号CK3はローレベルのままであるため、トランジスタ72及びトランジスタ75はオフ状態のままである。 Next, in the period T3, the set signal LIN is at a low level, and the transistor 61, the transistor 72, and the transistor 74 are turned off. Further, the clock signal CK1 remains at a high level. Further, the clock signal CK2 becomes a high level and the transistor 76 is turned on. Further, since the reset signal RIN and the clock signal CK3 remain at a low level, the transistor 72 and the transistor 75 remain in an off state.

このとき、トランジスタ62、トランジスタ67、トランジスタ70、トランジスタ71は、オフ状態のままである。また、トランジスタ66、トランジスタ69のゲートとドレインの間の電圧がVDD+Vxに維持され、出力信号OUT、出力信号SROUTの電位は、クロック信号CK1のハイレベルの電位と同等の値のままである。よって、出力信号OUT、出力信号SROUTは、ハイレベルを維持する。 At this time, the transistor 62, the transistor 67, the transistor 70, and the transistor 71 are kept off. Further, the voltages between the gates and the drains of the transistors 66 and 69 are maintained at VDD + Vx, and the potentials of the output signal OUT and the output signal SROUT remain equal to the high-level potential of the clock signal CK1. Therefore, the output signal OUT and the output signal SROUT are maintained at a high level.

次に、期間T4において、リセット信号RINがハイレベルになり、トランジスタ72がオン状態になる。また、クロック信号CK1がローレベルになる。また、クロック信号CK2がハイレベルのままであるため、トランジスタ76はハイレベルのままである。また、クロック信号CK3がハイレベルになり、トランジスタ75がオン状態になる。また、セット信号LINがローレベルのままであるため、トランジスタ61、トランジスタ63、トランジスタ74はオフ状態のままである。 Next, in the period T4, the reset signal RIN becomes a high level, and the transistor 72 is turned on. Further, the clock signal CK1 becomes low level. Further, since the clock signal CK2 remains at a high level, the transistor 76 remains at a high level. Further, the clock signal CK3 becomes a high level, and the transistor 75 is turned on. Further, since the set signal LIN remains at the low level, the transistor 61, the transistor 63, and the transistor 74 remain in the off state.

このとき、ノードNBの電位が電位VDDと同等の値になり、トランジスタ62、トランジスタ67、トランジスタ70、トランジスタ71がオン状態になる。また、ノードNCの電位が電位Vaに応じた値になり、トランジスタ65、トランジスタ68はオン状態のままである。また、ノードNAの電位が、電位VSSに応じた値になることにより、トランジスタ66、トランジスタ69がオフ状態になる。よって、ノードNDの電位がクロック信号CK1のローレベルの電位に応じた値になる。よって、出力信号OUT、出力信号SROUTの電位がクロック信号CK1のローレベルの電位に応じた値になり、出力信号OUT、出力信号SROUTがローレベルになる。これにより、図2(A)に示すパルス出力回路は、リセット状態になる。 At this time, the potential of the node NB becomes equal to the potential VDD, and the transistor 62, the transistor 67, the transistor 70, and the transistor 71 are turned on. Further, the potential of the node NC becomes a value corresponding to the potential Va, and the transistors 65 and 68 remain on. Further, when the potential of the node NA becomes a value corresponding to the potential VSS, the transistors 66 and 69 are turned off. Therefore, the potential of the node ND becomes a value corresponding to the low level potential of the clock signal CK1. Therefore, the potentials of the output signal OUT and the output signal SROUT become values corresponding to the low-level potential of the clock signal CK1, and the output signal OUT and the output signal SROUT become the low level. Accordingly, the pulse output circuit illustrated in FIG. 2A is in a reset state.

次に、期間T5において、リセット信号RINがハイレベルのままであるため、トランジスタ72はオン状態のままである。また、クロック信号CK2がローレベルになり、トランジスタ76がオフ状態になる。また、クロック信号CK3がハイレベルのままであるため、トランジスタ75はオン状態のままである。さらに、セット信号LIN、クロック信号CK1がローレベルのままであるため、トランジスタ61、トランジスタ63、トランジスタ74はオフ状態のままである。 Next, in the period T5, since the reset signal RIN remains at a high level, the transistor 72 remains on. Further, the clock signal CK2 becomes a low level, and the transistor 76 is turned off. Further, since the clock signal CK3 remains at a high level, the transistor 75 remains on. Further, since the set signal LIN and the clock signal CK1 are kept at a low level, the transistor 61, the transistor 63, and the transistor 74 are kept off.

このとき、ノードNBの電位は電位VDDに応じた値のままであり、トランジスタ62、トランジスタ67、トランジスタ70、トランジスタ71はオン状態のままである。また、ノードNCの電位が電位Vaと同等の値のままであり、トランジスタ65、トランジスタ68はオン状態のままである。また、ノードNAの電位が電位VSSと同等の値のままであるため、トランジスタ66、トランジスタ69はオフ状態のままである。よって、ノードNDの電位がクロック信号CK1のローレベルの電位と同等の値になる。よって、出力信号OUT、出力信号SROUTの電位は、クロック信号CK1のローレベルの電位と同等の値になり、出力信号OUT、出力信号SROUTはローレベルになる。 At this time, the potential of the node NB remains at a value corresponding to the potential VDD, and the transistor 62, the transistor 67, the transistor 70, and the transistor 71 remain on. Further, the potential of the node NC remains the same value as the potential Va, and the transistors 65 and 68 remain on. Further, since the potential of the node NA remains the same value as the potential VSS, the transistors 66 and 69 remain off. Therefore, the potential of the node ND becomes a value equivalent to the low-level potential of the clock signal CK1. Therefore, the potentials of the output signal OUT and the output signal SROUT are equal to the low level potential of the clock signal CK1, and the output signal OUT and the output signal SROUT are at the low level.

次に、期間T6において、リセット信号RINがローレベルになり、トランジスタ72がオフ状態になる。また、クロック信号CK1がハイレベルになる。また、クロック信号CK3がローレベルになり、トランジスタ75がオフ状態になる。さらに、セット信号LIN、クロック信号CK2がローレベルのままであるため、トランジスタ61、トランジスタ63、トランジスタ74はオフ状態のままである。 Next, in the period T6, the reset signal RIN is at a low level, and the transistor 72 is turned off. Further, the clock signal CK1 becomes high level. Further, the clock signal CK3 becomes a low level and the transistor 75 is turned off. Further, since the set signal LIN and the clock signal CK2 remain at a low level, the transistor 61, the transistor 63, and the transistor 74 remain in an off state.

このとき、ノードNBの電位が電位VDDと同等の値のままであるため、トランジスタ62、トランジスタ67、トランジスタ70、トランジスタ71はオン状態のままである。また、ノードNCの電位が電位Vaと同等の値のままであるため、トランジスタ65、トランジスタ68はオン状態のままである。また、ノードNAの電位が電位VSSと同等の値のままであるため、トランジスタ66、トランジスタ69はオフ状態のままである。また、トランジスタ65のゲートの電位は、電位VDDよりも低い電位Vaであるため、ノードNDの電位がVa−Vth65になる。これは、クロック信号CK1のローレベルの電位よりも高く、ハイレベルの電位よりも低い値である。また、出力信号OUT、出力信号SROUTの電位は、クロック信号CK1のローレベルと同等の値になる。期間T4乃至期間T6に示すように、出力信号OUT、出力信号SROUTがローレベルのとき、ノードNDの電位は、電位VSSと、クロック信号CK1のローレベルの電位よりも高く、ハイレベルの電位よりも低いVa−Vth65と、に交互に変化する。よって、トランジスタ66のドレインの電位が電位VDDと電位VSSとに交互に変化する場合と比較して、トランジスタに対するストレスを抑制できる。 At this time, since the potential of the node NB remains equal to the potential VDD, the transistor 62, the transistor 67, the transistor 70, and the transistor 71 are kept on. In addition, since the potential of the node NC remains the same value as the potential Va, the transistors 65 and 68 remain on. Further, since the potential of the node NA remains the same value as the potential VSS, the transistors 66 and 69 remain off. Further, since the potential of the gate of the transistor 65 is a potential Va lower than the potential VDD, the potential of the node ND becomes Va−Vth65. This is a value higher than the low level potential of the clock signal CK1 and lower than the high level potential. Further, the potentials of the output signal OUT and the output signal SROUT are equal to the low level of the clock signal CK1. As shown in the periods T4 to T6, when the output signal OUT and the output signal SROUT are at a low level, the potential of the node ND is higher than the potential VSS and the low-level potential of the clock signal CK1, and higher than the high-level potential. Also, Va-Vth65 is alternately changed. Therefore, compared to the case where the drain potential of the transistor 66 is alternately changed between the potential VDD and the potential VSS, stress on the transistor can be suppressed.

以上が図2(A)に示すパルス出力回路の説明である。 The above is the description of the pulse output circuit illustrated in FIG.

なお、本実施の形態に係るパルス出力回路の構成は、上記構成に限定されず、他の構成にすることもできる。 Note that the structure of the pulse output circuit according to this embodiment is not limited to the above structure, and other structures can be employed.

例えば、図3(A)に示すパルス出力回路は、図2(B)に示すパルス出力回路のトランジスタ62のゲートをトランジスタ72のソース及びドレインの他方に電気的に接続する代わりに、トランジスタ62のゲートにリセット信号RINを入力する構成である。これにより、パルス出力回路をリセット状態にする際に、ノードNAの電位を電位VSSと同等の値に設定する速度を速くできる。 For example, in the pulse output circuit illustrated in FIG. 3A, instead of electrically connecting the gate of the transistor 62 of the pulse output circuit illustrated in FIG. 2B to the other of the source and the drain of the transistor 72, In this configuration, a reset signal RIN is input to the gate. Accordingly, when the pulse output circuit is reset, the speed at which the potential of the node NA is set to a value equivalent to the potential VSS can be increased.

また、図3(B)に示すように、図2(B)に示すパルス出力回路のトランジスタ64、トランジスタ68、トランジスタ69、トランジスタ70、トランジスタ73、トランジスタ75、トランジスタ76を必ずしも設けなくてもよい。 Further, as illustrated in FIG. 3B, the transistor 64, the transistor 68, the transistor 69, the transistor 70, the transistor 73, the transistor 75, and the transistor 76 in the pulse output circuit illustrated in FIG. 2B are not necessarily provided. .

また、図4に示すように、トランジスタ62乃至トランジスタ76のそれぞれにバックゲートを設け、バックゲートの電位を制御することによりトランジスタ62乃至トランジスタ76のしきい値電圧を制御してもよい。例えば、Nチャネル型トランジスタのバックゲートに負電位を与えると、Nチャネル型トランジスタのしきい値電圧を正方向にシフトさせることができる。図4に示すパルス出力回路において、トランジスタ61、トランジスタ64、トランジスタ72、トランジスタ73、トランジスタ75、及びトランジスタ76のバックゲートのそれぞれには、電位BG1が与えられ、トランジスタ62、トランジスタ63、トランジスタ65乃至トランジスタ71、及びトランジスタ74のバックゲートのそれぞれには、電位BG2が与えられる。なお、電位BG1及び電位BG2として負電位を用いる場合、電位BG2の値は、電位BG1よりも低いことが好ましい。電位BG1が供給されるトランジスタのしきい値電圧が高すぎると、パルス出力回路の動作不良が起こりやすいためである。 In addition, as illustrated in FIG. 4, a back gate may be provided for each of the transistors 62 to 76, and the threshold voltage of the transistors 62 to 76 may be controlled by controlling the potential of the back gate. For example, when a negative potential is applied to the back gate of the N-channel transistor, the threshold voltage of the N-channel transistor can be shifted in the positive direction. In the pulse output circuit illustrated in FIG. 4, the potential BG1 is applied to each of the back gates of the transistor 61, the transistor 64, the transistor 72, the transistor 73, the transistor 75, and the transistor 76, and the transistor 62, the transistor 63, and the transistors 65 to Each of the back gates of the transistor 71 and the transistor 74 is supplied with the potential BG2. Note that in the case where negative potentials are used as the potential BG1 and the potential BG2, the value of the potential BG2 is preferably lower than the potential BG1. This is because if the threshold voltage of the transistor to which the potential BG1 is supplied is too high, the pulse output circuit is likely to malfunction.

なお、図3(A)又は図3(B)に示す構成においても同様に、トランジスタにバックゲートを設けてもよい。 Note that in the structure illustrated in FIG. 3A or 3B as well, a back gate may be provided for the transistor.

さらに、図2(A)に示すパルス出力回路を複数段備えるシフトレジスタの例について図5を参照して説明する。 Further, an example of a shift register including a plurality of stages of pulse output circuits illustrated in FIG. 2A will be described with reference to FIGS.

図5(A)に示すシフトレジスタ30は、複数段のパルス出力回路(パルス出力回路31_1乃至パルス出力回路31_N(Nは2以上の自然数)を有する。図5(A)では、一例としてN=4以上の場合について示す。 5A includes a plurality of stages of pulse output circuits (pulse output circuits 31_1 to 31_N (N is a natural number of 2 or more). In FIG. 5A, N = The case of 4 or more is shown.

パルス出力回路31_1乃至パルス出力回路31_Nのそれぞれは、図2(A)に示すパルス出力回路に相当する。パルス出力回路31_1乃至パルス出力回路31_Nは、図5(B)に示すように、セット信号LIN、リセット信号RIN、初期化信号RES、クロック信号CK1、クロック信号CK2、及びクロック信号CK3に従い、出力信号OUT、出力信号SROUTとして複数のパルス信号を生成して出力する機能を有する。 Each of the pulse output circuits 31_1 to 31_N corresponds to the pulse output circuit illustrated in FIG. As shown in FIG. 5B, the pulse output circuit 31_1 to the pulse output circuit 31_N output signals according to the set signal LIN, the reset signal RIN, the initialization signal RES, the clock signal CK1, the clock signal CK2, and the clock signal CK3. The output signal SROUT has a function of generating and outputting a plurality of pulse signals.

パルス出力回路31_1には、セット信号LINとしてスタートパルス信号SPが入力される。さらに、パルス出力回路31_K(Kは2以上N以下の自然数)には、セット信号LINとしてパルス出力回路31_K−1から出力されるパルス信号(出力信号SROUT)が入力される。 A start pulse signal SP is input as the set signal LIN to the pulse output circuit 31_1. Further, a pulse signal (output signal SROUT) output from the pulse output circuit 31_K-1 as the set signal LIN is input to the pulse output circuit 31_K (K is a natural number of 2 to N).

パルス出力回路31_M(MはN−1以下の自然数)には、リセット信号RINとしてパルス出力回路31_M+2から出力されるパルス信号(出力信号SROUT)が入力される。 A pulse signal (output signal SROUT) output from the pulse output circuit 31_M + 2 as the reset signal RIN is input to the pulse output circuit 31_M (M is a natural number equal to or less than N−1).

さらに、パルス出力回路31_1には、クロック信号CK1としてクロック信号CLK1が入力され、クロック信号CK2としてクロック信号CLK2が入力され、クロック信号CK3としてクロック信号CLK3が入力される。さらに、パルス出力回路31_1を基準として、3つ置きのパルス出力回路毎にクロック信号CK1としてクロック信号CLK1が入力され、クロック信号CK2としてクロック信号CLK2が入力され、クロック信号CK3としてクロック信号CLK3が入力される。 Further, the clock signal CLK1 is input as the clock signal CK1, the clock signal CLK2 is input as the clock signal CK2, and the clock signal CLK3 is input as the clock signal CK3 to the pulse output circuit 31_1. Further, with the pulse output circuit 31_1 as a reference, the clock signal CLK1 is input as the clock signal CK1, the clock signal CLK2 is input as the clock signal CK2, and the clock signal CLK3 is input as the clock signal CK3 for every third pulse output circuit. Is done.

さらに、パルス出力回路31_2には、クロック信号CK1としてクロック信号CLK2が入力され、クロック信号CK2としてクロック信号CLK3が入力され、クロック信号CK3としてクロック信号CLK4が入力される。さらに、パルス出力回路31_2を基準として、3つ置きのパルス出力回路毎にクロック信号CK1としてクロック信号CLK2が入力され、クロック信号CK2としてクロック信号CLK3が入力され、クロック信号CK3としてクロック信号CLK4が入力される。 Further, the clock signal CLK2 is input as the clock signal CK1, the clock signal CLK3 is input as the clock signal CK2, and the clock signal CLK4 is input as the clock signal CK3 to the pulse output circuit 31_2. Further, with the pulse output circuit 31_2 as a reference, the clock signal CLK2 is input as the clock signal CK1, the clock signal CLK3 is input as the clock signal CK2, and the clock signal CLK4 is input as the clock signal CK3 for every third pulse output circuit. Is done.

さらに、パルス出力回路31_3には、クロック信号CK1としてクロック信号CLK3が入力され、クロック信号CK2としてクロック信号CLK4が入力され、クロック信号CK3としてクロック信号CLK1が入力される。さらに、パルス出力回路31_3を基準として、3つ置きのパルス出力回路毎にクロック信号CK1としてクロック信号CLK3が入力され、クロック信号CK2としてクロック信号CLK4が入力され、クロック信号CK3としてクロック信号CLK1が入力される。 Further, the clock signal CLK3 is input as the clock signal CK1, the clock signal CLK4 is input as the clock signal CK2, and the clock signal CLK1 is input as the clock signal CK3 to the pulse output circuit 31_3. Further, with the pulse output circuit 31_3 as a reference, the clock signal CLK3 is input as the clock signal CK1, the clock signal CLK4 is input as the clock signal CK2, and the clock signal CLK1 is input as the clock signal CK3 for every third pulse output circuit. Is done.

パルス出力回路31_4には、クロック信号CK1としてクロック信号CLK4が入力され、クロック信号CK2としてクロック信号CLK1が入力され、クロック信号CK3としてクロック信号CLK2が入力される。さらに、パルス出力回路31_4を基準として、3つ置きのパルス出力回路毎にクロック信号CK1としてクロック信号CLK4が入力され、クロック信号CK2としてクロック信号CLK1が入力され、クロック信号CK3としてクロック信号CLK2が入力される。なお、図5(A)では、一例として、パルス出力回路31_N+2に入力されるにクロック信号CK1、クロック信号CK2、及びクロック信号CK3が、パルス出力回路31_4に入力されるクロック信号CK1、クロック信号CK2、及びクロック信号CK3と同じであるとする。 The pulse output circuit 31_4 receives the clock signal CLK4 as the clock signal CK1, the clock signal CLK1 as the clock signal CK2, and the clock signal CLK2 as the clock signal CK3. Further, with the pulse output circuit 31_4 as a reference, the clock signal CLK4 is input as the clock signal CK1, the clock signal CLK1 is input as the clock signal CK2, and the clock signal CLK2 is input as the clock signal CK3 for every third pulse output circuit. Is done. Note that in FIG. 5A, as an example, the clock signal CK1, the clock signal CK2, and the clock signal CK3 that are input to the pulse output circuit 31_N + 2 are input to the pulse output circuit 31_4. And the same as the clock signal CK3.

さらに、パルス出力回路31_N+1及びパルス出力回路31_N+2のそれぞれの構成は、図2(A)に示すパルス出力回路の構成のうち、トランジスタ72が無い構成である。パルス出力回路31_N+1から出力されるパルス信号(出力信号SROUT_N+1)は、リセット信号RINとしてパルス出力回路31_N−1に入力される。また、パルス出力回路31_N+2から出力されるパルス信号(出力信号SROUT_N+2)は、リセット信号RINとしてパルス出力回路31_Nに入力される。なお、パルス出力回路31_N+1、パルス出力回路31_N+2を設けずに、別途生成したパルス信号をパルス出力回路31_N−1、パルス出力回路31_Nに入力してもよい。また、必ずしも出力信号OUT_N+1及び出力信号OUT_N+2を出力しなくてもよい。 Further, each of the pulse output circuit 31_N + 1 and the pulse output circuit 31_N + 2 has a structure without the transistor 72 in the structure of the pulse output circuit illustrated in FIG. The pulse signal (output signal SROUT_N + 1) output from the pulse output circuit 31_N + 1 is input to the pulse output circuit 31_N−1 as the reset signal RIN. A pulse signal (output signal SROUT_N + 2) output from the pulse output circuit 31_N + 2 is input to the pulse output circuit 31_N as the reset signal RIN. Note that instead of providing the pulse output circuit 31_N + 1 and the pulse output circuit 31_N + 2, separately generated pulse signals may be input to the pulse output circuit 31_N-1 and the pulse output circuit 31_N. Further, the output signal OUT_N + 1 and the output signal OUT_N + 2 are not necessarily output.

さらに、パルス出力回路31_1乃至パルス出力回路31_N+2のそれぞれには、初期化信号RESとして、初期化信号INI_RESが入力される。 Further, the initialization signal INI_RES is input as the initialization signal RES to each of the pulse output circuits 31_1 to 31_N + 2.

次に、図5(A)に示すシフトレジスタ30の駆動方法例について、図5(C)のタイミングチャートを参照して説明する。ここでは、一例として、電位VDDが正の電位であり、電位VSSが負の電位であり、電位Vaが(VDD+VSS)/2であるとして説明する。また、一例として、セット信号LIN、リセット信号RIN、及びクロック信号CLK1乃至クロック信号CLK4のハイレベルの電位は、電位VDDと同じであり、ローレベルの電位は、電位VSSと同じであるとする。また、一例として、クロック信号CLK1乃至クロック信号CLK4のデューティ比が50%であるとする。また、一例として、クロック信号CLK2がクロック信号CLK1よりも1/4周期分遅れているとし、クロック信号CLK3がクロック信号CLK2よりも1/4周期分遅れているとし、クロック信号CLK4がクロック信号CLK3よりも1/4周期分遅れているとする。また、一例として、スタートパルス信号SPのパルスの幅がクロック信号CLK1乃至クロック信号CLK4のパルスの幅と同じであるとする。また、各パルス出力回路がセット状態になる前に、初期化信号INI_RESのパルスを入力し、パルス出力回路の初期化を行うとする。 Next, an example of a method for driving the shift register 30 illustrated in FIG. 5A will be described with reference to a timing chart in FIG. Here, as an example, description is made assuming that the potential VDD is a positive potential, the potential VSS is a negative potential, and the potential Va is (VDD + VSS) / 2. As an example, the high level potentials of the set signal LIN, the reset signal RIN, and the clock signals CLK1 to CLK4 are the same as the potential VDD, and the low level potential is the same as the potential VSS. As an example, it is assumed that the duty ratio of the clock signal CLK1 to the clock signal CLK4 is 50%. Further, as an example, it is assumed that the clock signal CLK2 is delayed by ¼ cycle from the clock signal CLK1, the clock signal CLK3 is delayed by ¼ cycle from the clock signal CLK2, and the clock signal CLK4 is clock signal CLK3. It is assumed that it is delayed by 1/4 cycle. Further, as an example, it is assumed that the pulse width of the start pulse signal SP is the same as the pulse width of the clock signals CLK1 to CLK4. Further, it is assumed that the pulse output circuit is initialized by inputting a pulse of the initialization signal INI_RES before each pulse output circuit is set.

図5(C)に示すように、図5(A)に示すシフトレジスタ30は、時刻T11にスタートパルス信号SPがハイレベルになることにより、時刻T12にクロック信号CLK1がハイレベルになる。さらに、シフトレジスタ30は、クロック信号CLK1乃至クロック信号CLK4に従い、出力信号SROUT_1乃至出力信号SROUT_Nのパルスを順次出力し、出力信号OUT_1乃至出力信号OUT_Nのパルスを順次出力する。 As shown in FIG. 5C, in the shift register 30 shown in FIG. 5A, when the start pulse signal SP becomes high level at time T11, the clock signal CLK1 becomes high level at time T12. Further, the shift register 30 sequentially outputs pulses of the output signals SROUT_1 to SROUT_N and sequentially outputs pulses of the output signals OUT_1 to OUT_N in accordance with the clock signals CLK1 to CLK4.

以上が図5(A)に示すシフトレジスタ30の駆動方法例の説明である。 The above is the description of the example of the method for driving the shift register 30 illustrated in FIG.

なお、図5(A)に示すシフトレジスタ30に保護回路を設けてもよい。例えば、図6(A)に示すシフトレジスタ30は、図5(A)に示すシフトレジスタにおいて、初期化信号INI_RES、クロック信号CLK1乃至クロック信号CLK4、スタートパルス信号SPを入力するための配線に保護回路32が電気的に接続された構成である。 Note that a protection circuit may be provided in the shift register 30 illustrated in FIG. For example, the shift register 30 illustrated in FIG. 6A is protected by a wiring for inputting the initialization signal INI_RES, the clock signals CLK1 to CLK4, and the start pulse signal SP in the shift register illustrated in FIG. The circuit 32 is electrically connected.

また、図6(B)に示すシフトレジスタ30は、図6(A)に示すシフトレジスタ30から出力信号OUT_1乃至出力信号OUT_Nを出力するための配線に保護回路33が電気的に接続された構成である。 In addition, the shift register 30 illustrated in FIG. 6B has a structure in which the protection circuit 33 is electrically connected to a wiring for outputting the output signal OUT_1 to the output signal OUT_N from the shift register 30 illustrated in FIG. It is.

また、図5(A)に示すシフトレジスタ30に図6(A)に示す保護回路32と、図6(B)に示す保護回路33を設けてもよい。 Further, the shift register 30 illustrated in FIG. 5A may be provided with a protection circuit 32 illustrated in FIG. 6A and a protection circuit 33 illustrated in FIG.

保護回路32及び保護回路33は、自身が接続する配線に一定の範囲外の電位が与えられたときに、該配線と別の電源線とを導通状態にする回路である。保護回路32及び保護回路33は、例えばダイオードなどを用いて構成される。 The protection circuit 32 and the protection circuit 33 are circuits that bring a wiring and another power supply line into a conductive state when a potential outside a certain range is applied to the wiring to which the protection circuit 32 and the protection circuit 33 are connected. The protection circuit 32 and the protection circuit 33 are configured using, for example, a diode.

図6に示すように、保護回路を設けることにより、シフトレジスタにおいて、静電気放電(ESDともいう)などにより発生する過電圧の電気耐性を高めることができる。 As shown in FIG. 6, by providing the protection circuit, electrical resistance of overvoltage generated by electrostatic discharge (also referred to as ESD) or the like can be increased in the shift register.

図1乃至図6を参照して説明したように、本実施の形態に係るパルス出力回路の一例では、トランジスタ11を設け、出力するパルス信号がローレベルの期間において、トランジスタ11により、トランジスタ12のソース及びドレインの一方の電位をクロック信号のハイレベルの電位よりも低くする。これにより、トランジスタ12に与えられるストレスを抑制できるため、トランジスタの劣化を抑制できる。 As described with reference to FIGS. 1 to 6, in the example of the pulse output circuit according to this embodiment, the transistor 11 is provided, and in a period in which a pulse signal to be output is at a low level, the transistor 11 causes the transistor 12 to One of the potential of the source and the drain is set lower than the high level potential of the clock signal. Thus, since stress applied to the transistor 12 can be suppressed, deterioration of the transistor can be suppressed.

(実施の形態2)
本実施の形態では、実施の形態1に係るパルス出力回路を用いた表示装置の例について図7乃至図10を参照して説明する。
(Embodiment 2)
In this embodiment, an example of a display device using the pulse output circuit according to Embodiment 1 will be described with reference to FIGS.

図7(A)に示す表示装置は、画素部201と、駆動回路部202と、を含む。 A display device illustrated in FIG. 7A includes a pixel portion 201 and a driver circuit portion 202.

画素部201は、X行(Xは2以上の自然数)Y列(Yは2以上の自然数)に配置された複数の画素回路211を備え、駆動回路部202は、ゲートドライバ221、ソースドライバ223などの駆動回路を備える。 The pixel unit 201 includes a plurality of pixel circuits 211 arranged in X rows (X is a natural number of 2 or more) and Y columns (Y is a natural number of 2 or more). The drive circuit unit 202 includes a gate driver 221 and a source driver 223. Etc. are provided.

ゲートドライバ221は、実施の形態1に示すパルス出力回路を複数段有するシフトレジスタ(例えば図5(A)に示すシフトレジスタ30)を備える。例えば、ゲートドライバ221は、シフトレジスタから出力されるパルス信号により、走査線GL_1乃至GL_Xの電位を制御する機能を有する。なお、ゲートドライバ221を複数設け、複数のゲートドライバ221により、走査線GL_1乃至GL_Xを分割して制御してもよい。 The gate driver 221 includes a shift register (eg, the shift register 30 illustrated in FIG. 5A) including a plurality of stages of pulse output circuits described in Embodiment 1. For example, the gate driver 221 has a function of controlling the potentials of the scan lines GL_1 to GL_X by a pulse signal output from the shift register. Note that a plurality of gate drivers 221 may be provided, and the scanning lines GL_1 to GL_X may be divided and controlled by the plurality of gate drivers 221.

ソースドライバ223には、画像信号が入力される。ソースドライバ223は、画像信号を元に画素回路211に書き込むデータ信号を生成する機能を有する。また、ソースドライバ223は、データ線DL_1乃至DL_Yの電位を制御する機能を有する。 An image signal is input to the source driver 223. The source driver 223 has a function of generating a data signal to be written in the pixel circuit 211 based on the image signal. The source driver 223 has a function of controlling the potentials of the data lines DL_1 to DL_Y.

ソースドライバ223は、例えば複数のアナログスイッチなどを用いて構成される。ソースドライバ223は、複数のアナログスイッチを順次オン状態にすることにより、画像信号を時分割した信号をデータ信号として出力できる。また、シフトレジスタなどを用いてソースドライバ223を構成してもよい。このとき、シフトレジスタとしては、実施の形態1に示すパルス出力回路を複数段有するシフトレジスタ(例えば図5(A)に示すシフトレジスタ30)を用いることができる。 The source driver 223 is configured using, for example, a plurality of analog switches. The source driver 223 can output a signal obtained by time-dividing an image signal as a data signal by sequentially turning on a plurality of analog switches. Further, the source driver 223 may be configured using a shift register or the like. At this time, as the shift register, a shift register including a plurality of stages of pulse output circuits described in Embodiment 1 (for example, the shift register 30 illustrated in FIG. 5A) can be used.

複数の画素回路211のそれぞれは、複数の走査線GLの一つを介してパルス信号が入力され、複数のデータ線DLの一つを介してデータ信号が入力される。複数の画素回路211のそれぞれは、ゲートドライバ221によりデータ信号のデータの書き込み及び保持が制御される。例えば、m行n列目の画素回路211は、走査線GL_m(mはX以下の自然数)を介してゲートドライバ221からパルス信号が入力され、走査線GL_mの電位に応じてデータ線DL_n(nはY以下の自然数)を介してソースドライバ223からデータ信号が入力される。 Each of the plurality of pixel circuits 211 receives a pulse signal through one of the plurality of scanning lines GL and receives a data signal through one of the plurality of data lines DL. In each of the plurality of pixel circuits 211, writing and holding of data of the data signal is controlled by the gate driver 221. For example, the pixel circuit 211 in the m-th row and the n-th column receives a pulse signal from the gate driver 221 through the scanning line GL_m (m is a natural number less than or equal to X), and the data line DL_n (n Is a natural number less than or equal to Y), a data signal is input from the source driver 223.

複数の画素回路211のそれぞれは、例えば、図7(B−1)に示すように、液晶素子230と、トランジスタ231_1と、容量素子233_1と、を備える。 Each of the plurality of pixel circuits 211 includes, for example, a liquid crystal element 230, a transistor 231_1, and a capacitor 233_1 as illustrated in FIG. 7B-1.

液晶素子230の一対の電極の一方の電位は、画素回路211の仕様に応じて適宜設定される。液晶素子230は、書き込まれるデータにより配向状態が設定される。なお、複数の画素回路211のそれぞれが有する液晶素子230の一対の電極の一方に共通の電位(コモン電位)を与えてもよい。また、各行の画素回路211毎の液晶素子230の一対の電極の一方に異なる電位を与えてもよい。 One potential of the pair of electrodes of the liquid crystal element 230 is appropriately set according to the specification of the pixel circuit 211. The alignment state of the liquid crystal element 230 is set according to written data. Note that a common potential may be applied to one of the pair of electrodes of the liquid crystal element 230 included in each of the plurality of pixel circuits 211. Further, a different potential may be applied to one of the pair of electrodes of the liquid crystal element 230 for each pixel circuit 211 in each row.

例えば、液晶素子を備える表示装置の表示方式としては、TN(Twisted Nematic)モード、IPS(In Plane Switching)モード、STN(Super Twisted Nematic)モード、VA(Vertical Alignment)モード、ASM(Axially Symmetric Aligned Micro−cell)モード、OCB(Optically Compensated Birefringence)モード、FLC(Ferroelectric Liquid Crystal)モード、AFLC(AntiFerroelectric Liquid Crystal)モード、MVA(Multi−Domain Vertical Alignment)モード、PVA(Patterned Vertical Alignment)モード、FFS(Fringe Field Switching)モード、又はTBA(Transverse Bend Alignment)モードなどを用いてもよい。 For example, as a display method of a display device including a liquid crystal element, a TN (Twisted Nematic) mode, an IPS (In Plane Switching) mode, an STN (Super Twisted Nematic) mode, a VA (Vertical Alignment Alignment) mode, and an ASM (Axially Aligned Asymmetrical) -Cell) mode, OCB (Optically Compensated Birefringence) mode, FLC (Ferroelectric Liquid Crystal) mode, AFLC (Anti-Ferroelectric Liquid Crystal) mode, MVA (Multi-Dominant Binary Mode) mode , PVA (Patterned Vertical Alignment) mode, FFS (Fringe Field Switching) mode, TBA (Transverse Bend Alignment) mode, or the like may be used.

また、ブルー相を示す液晶とカイラル剤とを含む液晶組成物により液晶素子を構成してもよい。ブルー相を示す液晶は、応答速度が1msec以下と短く、光学的等方性であるため、配向処理が不要であり、視野角依存性が小さい。 Further, a liquid crystal element may be formed using a liquid crystal composition including a liquid crystal exhibiting a blue phase and a chiral agent. A liquid crystal exhibiting a blue phase has a response speed as short as 1 msec or less and is optically isotropic. Therefore, alignment treatment is unnecessary and viewing angle dependency is small.

m行n列目の画素回路211において、トランジスタ231_1のソース及びドレインの一方は、データ線DL_nに電気的に接続され、他方は液晶素子230の一対の電極の他方に電気的に接続される。また、トランジスタ231_1のゲートは、走査線GL_mに電気的に接続される。トランジスタ231_1は、オン状態又はオフ状態になることにより、データ信号のデータの書き込みを制御する機能を有する。 In the pixel circuit 211 in the m-th row and the n-th column, one of a source and a drain of the transistor 231_1 is electrically connected to the data line DL_n, and the other is electrically connected to the other of the pair of electrodes of the liquid crystal element 230. In addition, the gate of the transistor 231_1 is electrically connected to the scan line GL_m. The transistor 231_1 has a function of controlling data writing of the data signal by being turned on or off.

容量素子233_1の一対の電極の一方は、電位供給線VLに電気的に接続され、他方は、液晶素子230の一対の電極の他方に電気的に接続される。なお、電位供給線VLの電位の値は、画素回路211の仕様に応じて適宜設定される。容量素子233_1は、書き込まれたデータを保持する保持容量としての機能を有する。 One of the pair of electrodes of the capacitor 233_1 is electrically connected to the potential supply line VL, and the other is electrically connected to the other of the pair of electrodes of the liquid crystal element 230. Note that the value of the potential of the potential supply line VL is appropriately set according to the specification of the pixel circuit 211. The capacitor 233_1 functions as a storage capacitor for storing written data.

図7(B−1)の画素回路211を備える表示装置では、ゲートドライバ221により各行の画素回路211を順次選択し、トランジスタ231_1をオン状態にしてデータ信号のデータを書き込む。 In the display device including the pixel circuit 211 in FIG. 7B-1, the gate driver 221 sequentially selects the pixel circuits 211 in each row, turns on the transistors 231_1, and writes data signals.

データが書き込まれた画素回路211は、トランジスタ231_1がオフ状態になることで保持状態になる。これを行毎に順次行うことにより、画像を表示できる。 The pixel circuit 211 into which data is written is in a holding state when the transistor 231_1 is turned off. By sequentially performing this for each row, an image can be displayed.

また、図7(B−2)に示す画素回路は、トランジスタ231_2と、容量素子233_2と、トランジスタ234と、発光素子(ELともいう)235と、を備える。 The pixel circuit illustrated in FIG. 7B-2 includes a transistor 231_2, a capacitor 233_2, a transistor 234, and a light-emitting element (also referred to as an EL) 235.

トランジスタ231_2のソース及びドレインの一方は、データ線DL_nに電気的に接続される。さらに、トランジスタ231_2のゲートは、ゲート信号線GL_mに電気的に接続される。 One of a source and a drain of the transistor 231_2 is electrically connected to the data line DL_n. Further, the gate of the transistor 231_2 is electrically connected to the gate signal line GL_m.

トランジスタ231_2は、オン状態又はオフ状態になることにより、データ信号のデータの書き込みを制御する機能を有する。 The transistor 231_2 has a function of controlling data writing of the data signal by being turned on or off.

容量素子233_2の一対の電極の一方は、電源線VL_aに電気的に接続され、他方は、トランジスタ231_2のソース及びドレインの他方に電気的に接続される。 One of the pair of electrodes of the capacitor 233_2 is electrically connected to the power supply line VL_a, and the other is electrically connected to the other of the source and the drain of the transistor 231_2.

容量素子233_2は、書き込まれたデータを保持する保持容量としての機能を有する。 The capacitor 233_2 functions as a storage capacitor that stores written data.

トランジスタ234のソース及びドレインの一方は、電源線VL_aに電気的に接続される。さらに、トランジスタ234のゲートは、トランジスタ231_2のソース及びドレインの他方に電気的に接続される。 One of a source and a drain of the transistor 234 is electrically connected to the power supply line VL_a. Further, the gate of the transistor 234 is electrically connected to the other of the source and the drain of the transistor 231_2.

発光素子235のアノード及びカソードの一方は、電源線VL_bに電気的に接続され、他方は、トランジスタ234のソース及びドレインの他方に電気的に接続される。 One of an anode and a cathode of the light-emitting element 235 is electrically connected to the power supply line VL_b, and the other is electrically connected to the other of the source and the drain of the transistor 234.

発光素子235としては、例えば有機エレクトロルミネセンス素子などを用いることができる。 As the light emitting element 235, for example, an organic electroluminescence element or the like can be used.

なお、電源線VL_a及び電源線VL_bの一方には、電位VDDが与えられ、他方には、電位VSSが与えられる。 Note that one of the power supply line VL_a and the power supply line VL_b is supplied with the potential VDD, and the other is supplied with the potential VSS.

図7(B−2)の画素回路211を備える表示装置では、ゲートドライバ221により各行の画素回路211を順次選択し、トランジスタ231_2をオン状態にしてデータ信号のデータを書き込む。 In the display device including the pixel circuit 211 in FIG. 7B-2, the gate driver 221 sequentially selects the pixel circuits 211 in each row, turns on the transistors 231_2, and writes data in the data signal.

データが書き込まれた画素回路211は、トランジスタ231_2がオフ状態になることで保持状態になる。さらに、書き込まれたデータ信号の電位に応じてトランジスタ234のソースとドレインの間に流れる電流量が制御され、発光素子235は、流れる電流量に応じた輝度で発光する。これを行毎に順次行うことにより、画像を表示できる。 The pixel circuit 211 in which data is written is in a holding state when the transistor 231_2 is turned off. Further, the amount of current flowing between the source and drain of the transistor 234 is controlled in accordance with the potential of the written data signal, and the light emitting element 235 emits light with luminance corresponding to the amount of flowing current. By sequentially performing this for each row, an image can be displayed.

さらに、図7(A)に示す表示装置が、低消費電力モードでの動作が可能な場合の駆動方法の例について、図8のタイミングチャートを参照して説明する。ここでは、一例として、ゲートドライバ221に実施の形態1に示すシフトレジスタを用いる場合について説明する。 Further, an example of a driving method in the case where the display device illustrated in FIG. 7A can operate in the low power consumption mode is described with reference to a timing chart in FIG. Here, as an example, the case where the shift register described in Embodiment 1 is used for the gate driver 221 is described.

図7(A)に示す表示装置の動作は、通常モード及び低消費電力モードに分けられる。 The operation of the display device illustrated in FIG. 7A is divided into a normal mode and a low power consumption mode.

通常モードのときの動作について説明する。このとき、図8の期間311に示すように、スタートパルス信号SP、電源電圧PWR、及びクロック信号CLK1乃至クロック信号CLK4をシフトレジスタに入力すると、シフトレジスタは、スタートパルス信号SPのパルスに従い、出力信号SROUT_1乃至出力信号SROUT_Nのパルスを順次出力し、出力信号OUT_1乃至出力信号OUT_Nのパルスを順次出力する。なお、電源電圧PWRとしては、電位VDDと電位VSSからなる電源電圧、電位Vaと電位VSSからなる電源電圧が挙げられる。 The operation in the normal mode will be described. At this time, as shown in a period 311 in FIG. 8, when the start pulse signal SP, the power supply voltage PWR, and the clock signals CLK1 to CLK4 are input to the shift register, the shift register outputs in accordance with the pulse of the start pulse signal SP. Pulses of the signal SROUT_1 to the output signal SROUT_N are sequentially output, and pulses of the output signal OUT_1 to the output signal OUT_N are sequentially output. Note that examples of the power supply voltage PWR include a power supply voltage including a potential VDD and a potential VSS, and a power supply voltage including a potential Va and a potential VSS.

次に、通常モードから低消費電力モードになるときの動作について説明する。このとき、図8の期間312に示すように、シフトレジスタに対する電源電圧PWR、クロック信号CLK1乃至クロック信号CLK4、及びスタートパルス信号SPの出力を停止させる。 Next, the operation when changing from the normal mode to the low power consumption mode will be described. At this time, as shown in a period 312 in FIG. 8, output of the power supply voltage PWR, the clock signals CLK1 to CLK4, and the start pulse signal SP to the shift register is stopped.

このとき、シフトレジスタに対し、まずスタートパルス信号SPの入力を停止させ、次にクロック信号CLK1乃至クロック信号CLK4の入力を順次停止させ、次に電源電圧PWRの入力を停止させることが好ましい。これにより、シフトレジスタの誤動作を抑制できる。 At this time, it is preferable that input of the start pulse signal SP is first stopped, then input of the clock signals CLK1 to CLK4 is sequentially stopped, and then input of the power supply voltage PWR is stopped. Thereby, malfunction of the shift register can be suppressed.

シフトレジスタに対する電源電圧PWR、クロック信号CLK1乃至クロック信号CLK4、及びスタートパルス信号SPの入力を停止させると、出力信号SROUT_1乃至出力信号SROUT_Nのパルスの出力が停止し、出力信号OUT_1乃至出力信号OUT_Nのパルスの出力が停止する。よって、表示装置が低消費電力モードになる。 When the input of the power supply voltage PWR, the clock signals CLK1 to CLK4, and the start pulse signal SP to the shift register is stopped, the output of the pulses of the output signals SROUT_1 to SROUT_N is stopped, and the output signals OUT_1 to OUT_N Pulse output stops. Therefore, the display device is in a low power consumption mode.

その後シフトレジスタを通常モードに復帰させる場合には、図8の期間313に示すように、シフトレジスタに対するスタートパルス信号SP、クロック信号CLK1乃至クロック信号CLK4、及び電源電圧PWRの入力を再開させる。 Thereafter, when the shift register is returned to the normal mode, the input of the start pulse signal SP, the clock signals CLK1 to CLK4, and the power supply voltage PWR to the shift register is resumed as shown in a period 313 in FIG.

このとき、シフトレジスタに対し、まず電源電圧PWRの入力を再開させ、次にクロック信号CLK1乃至クロック信号CLK4の入力を再開させ、次にスタートパルス信号SPの入力を再開させる。さらにこのとき、クロック信号CLK1乃至クロック信号CLK4が入力される配線の電位を電位VDDに設定した後にクロック信号CLK1乃至クロック信号CLK4の入力を順次再開させることが好ましい。 At this time, first, the input of the power supply voltage PWR is resumed to the shift register, then the inputs of the clock signals CLK1 to CLK4 are resumed, and then the input of the start pulse signal SP is resumed. Further, at this time, it is preferable that the input of the clock signals CLK1 to CLK4 be sequentially resumed after the potential of the wiring to which the clock signals CLK1 to CLK4 are input is set to the potential VDD.

シフトレジスタに対するスタートパルス信号SP、クロック信号CLK1乃至クロック信号CLK4、及び電源電圧PWRの入力を再開させると、シフトレジスタは、スタートパルス信号SPのパルスに従い、出力信号SROUT_1乃至出力信号SROUT_Nのパルスを順次出力し、出力信号OUT_1乃至出力信号OUT_Nのパルスを順次出力する。よって、表示装置は通常モードに復帰する。 When the input of the start pulse signal SP, the clock signal CLK1 to the clock signal CLK4, and the power supply voltage PWR to the shift register is resumed, the shift register sequentially applies the pulses of the output signal SROUT_1 to the output signal SROUT_N according to the pulse of the start pulse signal SP. And sequentially output pulses of the output signal OUT_1 to the output signal OUT_N. Therefore, the display device returns to the normal mode.

以上が表示装置の例の説明である。 The above is the description of the example of the display device.

図8を参照して説明したように、本実施の形態に係る表示装置の一例では、必要に応じてシフトレジスタを備える駆動回路の動作を停止できる。よって、例えば画素回路のトランジスタにオフ電流の低いトランジスタを用い、画像を表示する際に、一部又は全部の画素回路でデータ信号の書き換えが不要である場合、駆動回路の動作を停止させ、書き換え間隔を長くすることにより、消費電力を低減できる。 As described with reference to FIG. 8, in the example of the display device according to this embodiment, the operation of the driver circuit including the shift register can be stopped as necessary. Thus, for example, when a transistor with a low off-state current is used as a transistor of a pixel circuit and data signal rewriting is unnecessary in some or all pixel circuits when displaying an image, the operation of the driver circuit is stopped and rewriting is performed. By increasing the interval, power consumption can be reduced.

なお、図9に示すように、ゲートドライバ221と画素回路211の間(ゲート信号線GL)に保護回路225を接続してもよい。また、ソースドライバ223と画素回路211の間(データ信号線DL)に保護回路225を接続してもよい。保護回路225は、自身が接続する配線に一定の範囲外の電位が与えられたときに、該配線と別の電源線とを導通状態にする回路である。保護回路225は、例えばダイオードなどを用いて構成される。 As shown in FIG. 9, a protection circuit 225 may be connected between the gate driver 221 and the pixel circuit 211 (gate signal line GL). Further, the protection circuit 225 may be connected between the source driver 223 and the pixel circuit 211 (data signal line DL). The protection circuit 225 is a circuit that brings a wiring and another power supply line into a conductive state when a potential outside a certain range is applied to the wiring to which the protection circuit 225 is connected. The protection circuit 225 is configured using, for example, a diode.

図9に示すように、保護回路を設けることにより、ESDなどにより発生する過電圧に対する表示装置の耐性を高めることができる。 As shown in FIG. 9, by providing the protection circuit, the resistance of the display device against an overvoltage generated by ESD or the like can be increased.

図1乃至図9を参照して説明したように、本実施の形態に係る表示装置の一例では、実施の形態1に示すパルス出力回路を用いてゲートドライバ、ソースドライバなどの駆動回路を構成する。上記駆動回路では、トランジスタに対するストレスが小さいため、表示装置の信頼性を高めることができる。 As described with reference to FIGS. 1 to 9, in the example of the display device according to this embodiment, a driver circuit such as a gate driver and a source driver is formed using the pulse output circuit described in Embodiment 1. . In the above driver circuit, since the stress on the transistor is small, the reliability of the display device can be improved.

さらに、本実施の形態に係る表示装置の構造例について図10を参照して説明する。 Further, a structure example of the display device according to this embodiment will be described with reference to FIGS.

図10(A)に示す表示装置は、縦電界方式の液晶表示装置である。 The display device illustrated in FIG. 10A is a vertical electric field liquid crystal display device.

導電層703a及び703bは、絶縁層701を挟んで基板700の一平面に設けられる。 The conductive layers 703a and 703b are provided on one plane of the substrate 700 with the insulating layer 701 interposed therebetween.

導電層703aは、駆動回路部202に設けられる。導電層703aは、駆動回路のトランジスタのゲートとしての機能を有する。 The conductive layer 703 a is provided in the driver circuit portion 202. The conductive layer 703a functions as a gate of a transistor in the driver circuit.

導電層703bは、画素部201に設けられる。導電層703bは、画素回路のトランジスタのゲートとしての機能を有する。 The conductive layer 703b is provided in the pixel portion 201. The conductive layer 703b functions as a gate of the transistor in the pixel circuit.

絶縁層704は、導電層703a及び703bの上に設けられる。絶縁層704は、駆動回路のトランジスタのゲート絶縁層、及び画素回路のトランジスタのゲート絶縁層としての機能を有する。 The insulating layer 704 is provided over the conductive layers 703a and 703b. The insulating layer 704 functions as a gate insulating layer of a transistor in the driver circuit and a gate insulating layer of a transistor in the pixel circuit.

半導体層705aは、絶縁層704を挟んで導電層703aに重畳する。半導体層705aは、駆動回路のトランジスタのチャネルが形成される層(チャネル形成層ともいう)としての機能を有する。 The semiconductor layer 705a overlaps with the conductive layer 703a with the insulating layer 704 interposed therebetween. The semiconductor layer 705a functions as a layer in which a channel of a transistor in the driver circuit is formed (also referred to as a channel formation layer).

半導体層705bは、絶縁層704を挟んで導電層703bに重畳する。半導体層705bは、画素回路のトランジスタのチャネル形成層としての機能を有する。 The semiconductor layer 705b overlaps with the conductive layer 703b with the insulating layer 704 interposed therebetween. The semiconductor layer 705b functions as a channel formation layer of the transistor in the pixel circuit.

導電層706aは、半導体層705aに電気的に接続される。導電層706aは、駆動回路のトランジスタが有するソース及びドレインの一方としての機能を有する。 The conductive layer 706a is electrically connected to the semiconductor layer 705a. The conductive layer 706a functions as one of a source and a drain included in the transistor of the driver circuit.

導電層706bは、半導体層705aに電気的に接続される。導電層706bは、駆動回路のトランジスタが有するソース及びドレインの他方としての機能を有する。 The conductive layer 706b is electrically connected to the semiconductor layer 705a. The conductive layer 706b functions as the other of the source and the drain of the transistor in the driver circuit.

導電層706cは、半導体層705bに電気的に接続される。導電層706cは、画素回路のトランジスタが有するソース及びドレインの一方としての機能を有する。 The conductive layer 706c is electrically connected to the semiconductor layer 705b. The conductive layer 706c functions as one of a source and a drain included in the transistor of the pixel circuit.

導電層706dは、半導体層705bに電気的に接続される。導電層706dは、画素回路のトランジスタが有するソース及びドレインの他方としての機能を有する。 The conductive layer 706d is electrically connected to the semiconductor layer 705b. The conductive layer 706d functions as the other of the source and the drain of the transistor in the pixel circuit.

絶縁層707は、半導体層705a及び半導体層705bの上、及び導電層706a乃至導電層706dの上に設けられる。絶縁層707は、トランジスタを保護する絶縁層(保護絶縁層ともいう)としての機能を有する。 The insulating layer 707 is provided over the semiconductor layers 705a and 705b and over the conductive layers 706a to 706d. The insulating layer 707 functions as an insulating layer for protecting the transistor (also referred to as a protective insulating layer).

絶縁層708は、絶縁層707の上に設けられる。絶縁層708は、平坦化層としての機能を有する。絶縁層708を設けることにより、絶縁層708よりも下層の導電層と絶縁層708よりも上層の導電層とによる寄生容量の発生を抑制できる。 The insulating layer 708 is provided over the insulating layer 707. The insulating layer 708 functions as a planarization layer. By providing the insulating layer 708, generation of parasitic capacitance due to a conductive layer below the insulating layer 708 and a conductive layer above the insulating layer 708 can be suppressed.

導電層709a及び導電層709b1は、絶縁層708の上に設けられる。 The conductive layer 709a and the conductive layer 709b1 are provided over the insulating layer 708.

導電層709aは、絶縁層707及び絶縁層708を挟んで半導体層705aに重畳する。導電層709aは、駆動回路のトランジスタのゲートとしての機能を有する。例えば、導電層709aを駆動回路のトランジスタのバックゲートとして機能させてもよい。例えば、Nチャネル型トランジスタの場合、上記バックゲートに、負電位を与えることにより、トランジスタのしきい値電圧を正方向にシフトさせることができる。また、上記バックゲートを接地させてもよい。 The conductive layer 709a overlaps with the semiconductor layer 705a with the insulating layer 707 and the insulating layer 708 interposed therebetween. The conductive layer 709a functions as the gate of the transistor in the driver circuit. For example, the conductive layer 709a may function as a back gate of a transistor in the driver circuit. For example, in the case of an N-channel transistor, the threshold voltage of the transistor can be shifted in the positive direction by applying a negative potential to the back gate. Further, the back gate may be grounded.

導電層709b1は、画素回路の容量素子が有する一対の電極の一方としての機能を有する。 The conductive layer 709b1 functions as one of a pair of electrodes included in the capacitor of the pixel circuit.

絶縁層710は、絶縁層708の表面及び導電層709b1の上に設けられる。なお、絶縁層710のうち、駆動回路のトランジスタの上に形成される部分を除去することにより、絶縁層708中の水素や水を外部に放出できるため、絶縁層707から絶縁層708が剥がれてしまうことを抑制できる。絶縁層710は、保護絶縁層としての機能を有する。また、絶縁層710は、画素回路の容量素子の誘電体層としての機能を有する。 The insulating layer 710 is provided over the surface of the insulating layer 708 and the conductive layer 709b1. Note that by removing a portion of the insulating layer 710 formed over the transistor of the driver circuit, hydrogen and water in the insulating layer 708 can be released to the outside, so that the insulating layer 708 is peeled off from the insulating layer 707. Can be suppressed. The insulating layer 710 functions as a protective insulating layer. The insulating layer 710 functions as a dielectric layer of the capacitor element of the pixel circuit.

導電層711は、絶縁層710の上に設けられ、絶縁層707、絶縁層708、及び絶縁層710を貫通して設けられた開口部により導電層706dに電気的に接続される。さらに、導電層711は、絶縁層710を挟んで導電層709b1に重畳する。導電層711は、画素回路の液晶素子が有する一対の電極の一方、及び容量素子が有する一対の電極の他方としての機能を有する。 The conductive layer 711 is provided over the insulating layer 710 and is electrically connected to the conductive layer 706d through an opening provided through the insulating layer 707, the insulating layer 708, and the insulating layer 710. Further, the conductive layer 711 overlaps with the conductive layer 709b1 with the insulating layer 710 interposed therebetween. The conductive layer 711 functions as one of a pair of electrodes included in the liquid crystal element of the pixel circuit and the other of the pair of electrodes included in the capacitor.

着色層722は、基板720の一平面の一部に設けられる。着色層722は、カラーフィルタとしての機能を有する。 The colored layer 722 is provided on part of one plane of the substrate 720. The coloring layer 722 has a function as a color filter.

絶縁層723は、着色層722を挟んで基板720の一平面に設けられる。絶縁層723は、平坦化層としての機能を有する。 The insulating layer 723 is provided over one plane of the substrate 720 with the coloring layer 722 interposed therebetween. The insulating layer 723 functions as a planarization layer.

導電層721は、絶縁層723の一平面に設けられる。導電層721は、画素回路の液晶素子が有する一対の電極の他方としての機能を有する。なお、導電層721の上に別途絶縁層を設けてもよい。 The conductive layer 721 is provided on one plane of the insulating layer 723. The conductive layer 721 functions as the other of the pair of electrodes included in the liquid crystal element of the pixel circuit. Note that an insulating layer may be additionally provided over the conductive layer 721.

液晶層750は、シール材751を用いて、導電層711と導電層721の間に設けられる。なお、絶縁層707及び絶縁層710のうち、シール材751下に位置する部分を除去してもよい。 The liquid crystal layer 750 is provided between the conductive layer 711 and the conductive layer 721 with the use of a sealant 751. Note that portions of the insulating layer 707 and the insulating layer 710 located under the sealant 751 may be removed.

さらに、図10(B)に示す表示装置は、横電界方式(FFSモード)の表示装置であり、図10(A)に示す表示装置と比較した場合、導電層703cを別途有し、導電層709b1の代わりに導電層709b2を有し、導電層711の代わりに導電層712を有し、液晶層750の代わりに液晶層760を有する点が異なる。図10(A)に示す表示装置と同じ部分については、図10(A)に示す表示装置の説明を適宜援用する。 Further, the display device illustrated in FIG. 10B is a horizontal electric field mode (FFS mode) display device, and includes a conductive layer 703c separately from the display device illustrated in FIG. A difference is that a conductive layer 709b2 is provided instead of 709b1, a conductive layer 712 is provided instead of the conductive layer 711, and a liquid crystal layer 760 is provided instead of the liquid crystal layer 750. The description of the display device illustrated in FIG. 10A is incorporated as appropriate for the same portion as the display device illustrated in FIG.

導電層703cは、絶縁層701の上に設けられる。このとき、導電層706dは、絶縁層704を挟んで導電層703cに重畳する。 The conductive layer 703c is provided over the insulating layer 701. At this time, the conductive layer 706d overlaps with the conductive layer 703c with the insulating layer 704 interposed therebetween.

導電層709b2は、絶縁層708の上に設けられる。導電層709b2は、画素回路の液晶素子が有する一対の電極の一方としての機能を有する。さらに、導電層709b2は、画素回路の容量素子が有する一対の電極の一方としての機能を有する。 The conductive layer 709b2 is provided over the insulating layer 708. The conductive layer 709b2 functions as one of a pair of electrodes included in the liquid crystal element of the pixel circuit. Further, the conductive layer 709b2 functions as one of a pair of electrodes included in the capacitor of the pixel circuit.

導電層712は、絶縁層710の上に設けられ、絶縁層707、絶縁層708、及び絶縁層710を貫通して設けられた開口部により導電層706dに電気的に接続される。また、導電層712は、櫛歯部を有し、櫛歯部の櫛のそれぞれが絶縁層710を挟んで導電層709b2に重畳する。導電層712は、画素回路の液晶素子が有する一対の電極の他方としての機能を有する。さらに、導電層712は、画素回路の容量素子が有する一対の電極の他方としての機能を有する。 The conductive layer 712 is provided over the insulating layer 710 and is electrically connected to the conductive layer 706d through an opening provided through the insulating layer 707, the insulating layer 708, and the insulating layer 710. The conductive layer 712 includes comb teeth, and each comb in the comb teeth overlaps with the conductive layer 709b2 with the insulating layer 710 interposed therebetween. The conductive layer 712 functions as the other of the pair of electrodes included in the liquid crystal element of the pixel circuit. Further, the conductive layer 712 functions as the other of the pair of electrodes included in the capacitor of the pixel circuit.

液晶層760は、シール材751により、導電層711と導電層712の上に設けられる。 The liquid crystal layer 760 is provided over the conductive layers 711 and 712 with a sealant 751.

なお、図10(A)及び図10(B)では、トランジスタをチャネルエッチ型のトランジスタとしているが、これに限定されず、例えばチャネルストップ型のトランジスタとしてもよい。また、トップゲート型のトランジスタとしてもよい。 Note that in FIGS. 10A and 10B, the transistor is a channel-etched transistor; however, the present invention is not limited to this, and may be a channel-stop transistor, for example. Alternatively, a top-gate transistor may be used.

さらに、図10(A)及び図10(B)に示す表示装置の各構成要素について説明する。なお、各層を積層構造にしてもよい。 Further, each component of the display device illustrated in FIGS. 10A and 10B will be described. Each layer may have a laminated structure.

基板700及び720としては、例えばガラス基板又はプラスチック基板などを適用できる。 As the substrates 700 and 720, for example, a glass substrate or a plastic substrate can be applied.

絶縁層701としては、例えば酸化シリコン、窒化シリコン、酸化窒化シリコン、窒化酸化シリコン、酸化アルミニウム、窒化アルミニウム、酸化窒化アルミニウム、窒化酸化アルミニウム、又は酸化ハフニウムなどの材料を含む層を適用できる。 As the insulating layer 701, for example, a layer containing a material such as silicon oxide, silicon nitride, silicon oxynitride, silicon nitride oxide, aluminum oxide, aluminum nitride, aluminum oxynitride, aluminum nitride oxide, or hafnium oxide can be used.

導電層703a乃至703cとしては、例えばモリブデン、チタン、クロム、タンタル、マグネシウム、銀、タングステン、アルミニウム、銅、ネオジム、又はスカンジウムなどの金属材料を含む層を適用できる。 As the conductive layers 703a to 703c, for example, a layer containing a metal material such as molybdenum, titanium, chromium, tantalum, magnesium, silver, tungsten, aluminum, copper, neodymium, or scandium can be used.

絶縁層704としては、例えば酸化シリコン、窒化シリコン、酸化窒化シリコン、窒化酸化シリコン、酸化アルミニウム、窒化アルミニウム、酸化窒化アルミニウム、窒化酸化アルミニウム、又は酸化ハフニウムなどの材料を含む層を適用できる。例えば、絶縁層704としては、窒化シリコン層及び酸化窒化シリコン層の積層を適用できる。このとき、上記窒化シリコン層を、組成の異なる複数の窒化シリコン層の積層としてもよい。また、絶縁層704として、酸化物層を用いてもよい。上記酸化物層としては、例えばIn:Ga:Zn=1:3:2の原子比である酸化物の層などを用いることができる。 As the insulating layer 704, for example, a layer containing a material such as silicon oxide, silicon nitride, silicon oxynitride, silicon nitride oxide, aluminum oxide, aluminum nitride, aluminum oxynitride, aluminum nitride oxide, or hafnium oxide can be used. For example, as the insulating layer 704, a stacked layer of a silicon nitride layer and a silicon oxynitride layer can be used. At this time, the silicon nitride layer may be a stack of a plurality of silicon nitride layers having different compositions. Alternatively, an oxide layer may be used as the insulating layer 704. As the oxide layer, for example, an oxide layer having an atomic ratio of In: Ga: Zn = 1: 3: 2 can be used.

半導体層705a及び半導体層705bとしては、例えば酸化物半導体層を用いることができる。 For example, an oxide semiconductor layer can be used as the semiconductor layer 705a and the semiconductor layer 705b.

上記酸化物半導体としては、実施の形態1に示すように、例えばIn系金属酸化物、Zn系金属酸化物、In−Zn系金属酸化物、又はIn−Ga−Zn系金属酸化物などを適用できる。また、上記In−Ga−Zn系金属酸化物に含まれるGaの一部若しくは全部の代わりに他の金属元素を含む金属酸化物を用いてもよい。なお、上記酸化物半導体が結晶を有していてもよい。例えば、上記酸化物半導体が多結晶又は単結晶でもよい。また、上記酸化物半導体が非晶質でもよい。 As the oxide semiconductor, for example, an In-based metal oxide, a Zn-based metal oxide, an In—Zn-based metal oxide, or an In—Ga—Zn-based metal oxide is used as described in Embodiment 1. it can. Alternatively, a metal oxide containing another metal element instead of part or all of Ga contained in the In—Ga—Zn-based metal oxide may be used. Note that the oxide semiconductor may include a crystal. For example, the oxide semiconductor may be polycrystalline or single crystal. The oxide semiconductor may be amorphous.

上記他の金属元素としては、例えばガリウムよりも多くの酸素原子と結合が可能な金属元素を用いればよく、例えばチタン、ジルコニウム、ハフニウム、ゲルマニウム、及び錫のいずれか一つ又は複数の元素を用いればよい。また、上記他の金属元素としては、ランタン、セリウム、プラセオジム、ネオジム、サマリウム、ユウロピウム、ガドリニウム、テルビウム、ジスプロシウム、ホルミウム、エルビウム、ツリウム、イッテルビウム、及びルテチウムのいずれか一つ又は複数の元素を用いればよい。これらの金属元素は、スタビライザーとしての機能を有する。なお、これらの金属元素の添加量は、金属酸化物が半導体として機能することが可能な量である。酸素原子との結合がガリウムよりも多くできる金属元素を用い、さらには金属酸化物中に酸素を供給することにより、金属酸化物中の酸素欠陥を少なくできる。 As the other metal element, for example, a metal element capable of bonding with more oxygen atoms than gallium may be used. For example, one or more elements of titanium, zirconium, hafnium, germanium, and tin are used. That's fine. As the other metal element, any one or more of lanthanum, cerium, praseodymium, neodymium, samarium, europium, gadolinium, terbium, dysprosium, holmium, erbium, thulium, ytterbium, and lutetium may be used. Good. These metal elements have a function as a stabilizer. Note that the added amount of these metal elements is an amount by which the metal oxide can function as a semiconductor. Oxygen defects in the metal oxide can be reduced by using a metal element that can have more bonds with oxygen atoms than gallium and supplying oxygen into the metal oxide.

さらに、例えばIn:Ga:Zn=1:1:1の原子比である第1の酸化物半導体層、In:Ga:Zn=3:1:2の原子比である第2の酸化物半導体層、及びIn:Ga:Zn=1:1:1の原子比である第3の酸化物半導体層の積層により、半導体層705a及び半導体層705bを構成してもよい。上記積層により半導体層705a及び半導体層705bを構成することにより、例えばトランジスタの電界効果移動度を高めることができる。 Further, for example, a first oxide semiconductor layer having an atomic ratio of In: Ga: Zn = 1: 1: 1, and a second oxide semiconductor layer having an atomic ratio of In: Ga: Zn = 3: 1: 2. The semiconductor layer 705a and the semiconductor layer 705b may be formed by stacking third oxide semiconductor layers with an atomic ratio of In: Ga: Zn = 1: 1: 1. By forming the semiconductor layer 705a and the semiconductor layer 705b with the above stack, for example, the field-effect mobility of the transistor can be increased.

上記酸化物半導体を含むトランジスタは、バンドギャップが広いため熱励起によるリーク電流が少ない。さらに、正孔の有効質量が10以上と重く、トンネル障壁の高さが2.8eV以上と高い。これにより、トンネル電流が少ない。さらに、半導体層中のキャリアが極めて少ない。よって、オフ電流を低くできる。例えば、オフ電流は、室温(25℃)でチャネル幅1μmあたり1×10−19A(100zA)以下である。より好ましくは1×10−22A(100yA)以下である。トランジスタのオフ電流は、低ければ低いほどよいが、トランジスタのオフ電流の下限値は、約1×10−30A/μmであると見積もられる。なお、上記酸化物半導体層に限定されず、半導体層705a及び半導体層705bとして14族(シリコンなど)の元素を有する半導体層を用いてもよい。例えば、シリコンを含む半導体層としては、単結晶シリコン層、多結晶シリコン層、又は非晶質シリコン層などを用いることができる。 Since the transistor including the oxide semiconductor has a wide band gap, leakage current due to thermal excitation is small. Furthermore, the effective mass of holes is as heavy as 10 or more, and the height of the tunnel barrier is as high as 2.8 eV or more. Thereby, the tunnel current is small. Furthermore, there are very few carriers in the semiconductor layer. Thus, the off-state current can be reduced. For example, the off-state current is 1 × 10 −19 A (100 zA) or less per channel width of 1 μm at room temperature (25 ° C.). More preferably, it is 1 × 10 −22 A (100 yA) or less. The lower the off-state current of the transistor, the better. However, the lower limit value of the off-state current of the transistor is estimated to be about 1 × 10 −30 A / μm. Note that the semiconductor layer is not limited to the above oxide semiconductor layer, and a semiconductor layer having an element belonging to Group 14 (such as silicon) may be used as the semiconductor layer 705a and the semiconductor layer 705b. For example, as the semiconductor layer containing silicon, a single crystal silicon layer, a polycrystalline silicon layer, an amorphous silicon layer, or the like can be used.

例えば、水素又は水などの不純物を可能な限り除去し、酸素を供給して酸素欠損を可能な限り減らすことにより、上記酸化物半導体を含むトランジスタを作製できる。このとき、チャネル形成領域において、ドナー不純物といわれる水素の量を、二次イオン質量分析法(SIMSともいう)の測定値で1×1019/cm以下、好ましくは1×1018/cm以下に低減することが好ましい。 For example, a transistor including the above oxide semiconductor can be manufactured by removing impurities such as hydrogen or water as much as possible and supplying oxygen to reduce oxygen vacancies as much as possible. At this time, the amount of hydrogen called a donor impurity in the channel formation region is 1 × 10 19 / cm 3 or less, preferably 1 × 10 18 / cm 3, as measured by secondary ion mass spectrometry (also referred to as SIMS). It is preferable to reduce to the following.

高純度化させた酸化物半導体層を電界効果トランジスタに用いることにより、酸化物半導体層のキャリア密度を1×1014/cm未満、好ましくは1×1012/cm未満、さらに好ましくは1×1011/cm未満にできる。このように、キャリア密度を少なくすることにより、チャネル幅1μmあたりの電界効果トランジスタのオフ電流を1×10−19A(100zA)以下、より好ましくは1×10−22A(100yA)以下にまで抑制できる。電界効果トランジスタのオフ電流は、低ければ低いほどよいが、電界効果トランジスタのオフ電流の下限値は、約1×10−30A/μmであると見積もられる。 By using the highly purified oxide semiconductor layer for a field effect transistor, the carrier density of the oxide semiconductor layer is less than 1 × 10 14 / cm 3 , preferably less than 1 × 10 12 / cm 3 , more preferably 1 It can be made less than × 10 11 / cm 3 . Thus, by reducing the carrier density, the off-state current of the field-effect transistor per channel width of 1 μm is reduced to 1 × 10 −19 A (100 zA) or less, more preferably 1 × 10 −22 A (100 yA) or less. Can be suppressed. The lower the off-state current of the field-effect transistor, the better. However, the lower limit value of the off-state current of the field-effect transistor is estimated to be about 1 × 10 −30 A / μm.

なお、上記酸化物半導体を、CAAC−OSとしてもよい。 Note that the above oxide semiconductor may be a CAAC-OS.

例えば、スパッタリング法を用いてCAAC−OSである酸化物半導体層を形成できる。このとき、多結晶である酸化物半導体スパッタリング用ターゲットを用いてスパッタリングを行う。上記スパッタリング用ターゲットにイオンが衝突すると、スパッタリング用ターゲットに含まれる結晶領域がa−b面から劈開し、a−b面に平行な面を有する平板状又はペレット状のスパッタリング粒子として剥離することがある。このとき、結晶状態を維持したまま、上記スパッタリング粒子が基板に到達することにより、スパッタリング用ターゲットの結晶状態が基板に転写される。これにより、CAAC−OSが形成される。 For example, an oxide semiconductor layer that is a CAAC-OS can be formed by a sputtering method. At this time, sputtering is performed using a polycrystalline oxide semiconductor sputtering target. When ions collide with the sputtering target, the crystal region included in the sputtering target is cleaved from the ab plane, and may be separated as flat or pellet-like sputtering particles having a plane parallel to the ab plane. is there. At this time, while the crystal state is maintained, the sputtered particles reach the substrate, whereby the crystal state of the sputtering target is transferred to the substrate. Thereby, the CAAC-OS is formed.

また、CAAC−OSを形成するために、以下の条件を適用することが好ましい。 In order to form a CAAC-OS, it is preferable to apply the following conditions.

例えば、不純物濃度を低減させてCAAC−OSを形成することにより、不純物による酸化物半導体の結晶状態の崩壊を抑制できる。例えば、成膜室内に存在する不純物(水素、水、二酸化炭素、及び窒素など)を低減することが好ましい。また、成膜ガス中の不純物を低減することが好ましい。例えば、成膜ガスとして露点が−80℃以下、好ましくは−100℃以下である成膜ガスを用いることが好ましい。 For example, when the CAAC-OS is formed with a reduced impurity concentration, collapse of the crystal state of the oxide semiconductor due to impurities can be suppressed. For example, it is preferable to reduce impurities (such as hydrogen, water, carbon dioxide, and nitrogen) present in the deposition chamber. Further, it is preferable to reduce impurities in the deposition gas. For example, a film forming gas having a dew point of −80 ° C. or lower, preferably −100 ° C. or lower is preferably used as the film forming gas.

また、成膜時の基板温度を高くすることが好ましい。上記基板温度を高くすることにより、平板状のスパッタリング粒子が基板に到達したときに、スパッタリング粒子のマイグレーションが起こり、平らな面を向けてスパッタリング粒子を基板に付着させることができる。例えば、基板加熱温度を100℃以上740℃以下、好ましくは200℃以上500℃以下として酸化物半導体膜を成膜することにより酸化物半導体層を形成する。 In addition, it is preferable to increase the substrate temperature during film formation. By increasing the substrate temperature, when the flat sputtered particles reach the substrate, the sputtered particles migrate, and the sputtered particles can be attached to the substrate with the flat surface facing. For example, the oxide semiconductor layer is formed by forming the oxide semiconductor film at a substrate heating temperature of 100 ° C to 740 ° C, preferably 200 ° C to 500 ° C.

また、成膜ガス中の酸素割合を高くし、電力を最適化して成膜時のプラズマダメージを抑制させることが好ましい。例えば、成膜ガス中の酸素割合を、30体積%以上、好ましくは100体積%にすることが好ましい。 In addition, it is preferable that the oxygen ratio in the deposition gas is increased and the electric power is optimized to suppress plasma damage during the deposition. For example, the oxygen ratio in the deposition gas is preferably 30% by volume or more, preferably 100% by volume.

導電層706a乃至導電層706dとしては、例えばモリブデン、チタン、クロム、タンタル、マグネシウム、銀、タングステン、アルミニウム、銅、ネオジム、スカンジウム、又はルテニウムなどの金属材料を含む層を適用できる。 As the conductive layers 706a to 706d, a layer containing a metal material such as molybdenum, titanium, chromium, tantalum, magnesium, silver, tungsten, aluminum, copper, neodymium, scandium, or ruthenium can be used, for example.

絶縁層707としては、例えば酸化シリコン、窒化シリコン、酸化窒化シリコン、窒化酸化シリコン、酸化アルミニウム、窒化アルミニウム、酸化窒化アルミニウム、窒化酸化アルミニウム、又は酸化ハフニウムなどの材料を含む層を適用できる。 As the insulating layer 707, for example, a layer containing a material such as silicon oxide, silicon nitride, silicon oxynitride, silicon nitride oxide, aluminum oxide, aluminum nitride, aluminum oxynitride, aluminum nitride oxide, or hafnium oxide can be used.

絶縁層708としては、例えば有機絶縁材料又は無機絶縁材料の層などを適用できる。例えば、アクリル樹脂などを用いて絶縁層708を構成してもよい。 As the insulating layer 708, for example, a layer of an organic insulating material or an inorganic insulating material can be used. For example, the insulating layer 708 may be formed using an acrylic resin or the like.

導電層709a、導電層709b1、及び導電層709b2としては、例えば導体としての機能を有し、光を透過する金属酸化物の層などを適用できる。例えば、酸化インジウム酸化亜鉛又はインジウム錫酸化物などを適用できる。 As the conductive layer 709a, the conductive layer 709b1, and the conductive layer 709b2, for example, a metal oxide layer that functions as a conductor and transmits light can be used. For example, indium zinc oxide or indium tin oxide can be used.

絶縁層710としては、例えば絶縁層704に適用可能な材料を用いることができる。 For the insulating layer 710, a material that can be used for the insulating layer 704 can be used, for example.

導電層711、導電層712、及び導電層721としては、例えば光を透過する金属酸化物の層などを適用できる。例えば、酸化インジウム酸化亜鉛又はインジウム錫酸化物などを適用できる。 As the conductive layer 711, the conductive layer 712, and the conductive layer 721, for example, a metal oxide layer that transmits light can be used. For example, indium zinc oxide or indium tin oxide can be used.

着色層722は、例えば赤(R)、緑(G)、及び青(B)の一つを呈する光を透過する機能を有する。着色層722としては、染料又は顔料を含む層を用いることができる。 The coloring layer 722 has a function of transmitting light that exhibits one of red (R), green (G), and blue (B), for example. As the colored layer 722, a layer containing a dye or a pigment can be used.

絶縁層723としては、例えば酸化シリコン、窒化シリコン、酸化窒化シリコン、窒化酸化シリコン、酸化アルミニウム、窒化アルミニウム、酸化窒化アルミニウム、窒化酸化アルミニウム、又は酸化ハフニウムなどの材料を含む層を適用できる。また、絶縁層723に適用可能な材料の層を用いてもよい。 As the insulating layer 723, a layer containing a material such as silicon oxide, silicon nitride, silicon oxynitride, silicon nitride oxide, aluminum oxide, aluminum nitride, aluminum oxynitride, aluminum nitride oxide, or hafnium oxide can be used. Alternatively, a layer of a material that can be used for the insulating layer 723 may be used.

液晶層750としては、例えばTN液晶、OCB液晶、STN液晶、VA液晶、ECB型液晶、GH液晶、高分子分散型液晶、又はディスコチック液晶などを含む層を用いることができる。 As the liquid crystal layer 750, for example, a layer including TN liquid crystal, OCB liquid crystal, STN liquid crystal, VA liquid crystal, ECB liquid crystal, GH liquid crystal, polymer dispersed liquid crystal, or discotic liquid crystal can be used.

液晶層760としては、例えばブルー相を示す液晶を含む層を適用できる。 As the liquid crystal layer 760, for example, a layer containing a liquid crystal exhibiting a blue phase can be used.

ブルー相を示す液晶を含む層は、例えばブルー相を示す液晶、カイラル剤、液晶性モノマー、非液晶性モノマー、及び重合開始剤を含む液晶組成物により構成される。ブルー相を示す液晶は、応答時間が短く、光学的等方性であるため、配向処理が不要であり、視野角依存性が小さい。よって、ブルー相を示す液晶を用いることにより、液晶表示装置の動作を速くできる。 The layer containing a liquid crystal exhibiting a blue phase is composed of, for example, a liquid crystal composition including a liquid crystal exhibiting a blue phase, a chiral agent, a liquid crystal monomer, a non-liquid crystal monomer, and a polymerization initiator. Since the liquid crystal exhibiting a blue phase has a short response time and is optically isotropic, alignment treatment is unnecessary and viewing angle dependency is small. Therefore, the operation of the liquid crystal display device can be accelerated by using a liquid crystal exhibiting a blue phase.

以上が図10に示す表示装置の構造例の説明である。 The above is the description of the structure example of the display device illustrated in FIG.

図10を参照して説明したように、本実施の形態に係る表示装置の一例では、画素回路と同一基板上に駆動回路を設ける。これにより、画素回路と駆動回路を接続するための配線の数を少なくできる。 As described with reference to FIG. 10, in the example of the display device according to this embodiment, a driver circuit is provided over the same substrate as the pixel circuit. Thereby, the number of wirings for connecting the pixel circuit and the drive circuit can be reduced.

(実施の形態3)
本実施の形態では、実施の形態2の表示装置を用いたパネルを備える電子機器の例について、図11を参照して説明する。
(Embodiment 3)
In this embodiment, an example of an electronic device including a panel using the display device of Embodiment 2 is described with reference to FIGS.

図11(A)に示す電子機器は、携帯型情報端末の一例である。 The electronic device illustrated in FIG. 11A is an example of a portable information terminal.

図11(A)に示す電子機器は、筐体1011と、筐体1011に設けられたパネル1012と、ボタン1013と、スピーカー1014と、を具備する。 An electronic device illustrated in FIG. 11A includes a housing 1011, a panel 1012 provided in the housing 1011, buttons 1013, and a speaker 1014.

なお、筐体1011に、外部機器に接続するための接続端子及び操作ボタンが設けられていてもよい。 Note that the housing 1011 may be provided with a connection terminal and an operation button for connecting to an external device.

さらに、実施の形態2の表示装置を用いてパネル1012を構成してもよい。 Further, the panel 1012 may be configured using the display device of Embodiment 2.

さらに、タッチパネルを用いてパネル1012を構成してもよい。これにより、パネル1012においてタッチ検出を行うことができる。タッチパネルとしては、例えば光学式タッチパネル、静電容量式タッチパネル、抵抗膜式タッチパネルなどを適用できる。 Further, the panel 1012 may be configured using a touch panel. Accordingly, touch detection can be performed on the panel 1012. As the touch panel, for example, an optical touch panel, a capacitive touch panel, a resistive touch panel, or the like can be applied.

ボタン1013は、筐体1011に設けられる。例えば、ボタン1013が電源ボタンであれば、ボタン1013を押すことにより、電子機器のオン状態を制御できる。 The button 1013 is provided on the housing 1011. For example, if the button 1013 is a power button, the on state of the electronic device can be controlled by pressing the button 1013.

スピーカー1014は、筐体1011に設けられる。スピーカー1014は音声を出力する。 The speaker 1014 is provided in the housing 1011. The speaker 1014 outputs sound.

なお、筐体1011にマイクが設けられていてもよい。筐体1011にマイクを設けられることにより、例えば図7(A)に示す電子機器を電話機として機能させることができる。 Note that the housing 1011 may be provided with a microphone. By providing the housing 1011 with a microphone, for example, the electronic device illustrated in FIG. 7A can function as a telephone.

図11(A)に示す電子機器は、例えば電話機、電子書籍、パーソナルコンピュータ、及び遊技機の一つ又は複数としての機能を有する。 The electronic device illustrated in FIG. 11A functions as one or more of a telephone set, an e-book reader, a personal computer, and a game machine, for example.

図11(B)に示す電子機器は、折り畳み式の情報端末の一例である。 The electronic device illustrated in FIG. 11B is an example of a folding information terminal.

図11(B)に示す電子機器は、筐体1021aと、筐体1021bと、筐体1021aに設けられたパネル1022aと、筐体1021bに設けられたパネル1022bと、軸部1023と、ボタン1024と、接続端子1025と、記録媒体挿入部1026と、スピーカー1027と、を備える。 An electronic device illustrated in FIG. 11B includes a housing 1021a, a housing 1021b, a panel 1022a provided in the housing 1021a, a panel 1022b provided in the housing 1021b, a shaft portion 1023, and a button 1024. A connection terminal 1025, a recording medium insertion portion 1026, and a speaker 1027.

筐体1021aと筐体1021bは、軸部1023により接続される。 The housing 1021a and the housing 1021b are connected by a shaft portion 1023.

さらに、実施の形態2の表示装置を用いてパネル1022a及び1022bを構成してもよい。 Further, the panels 1022a and 1022b may be formed using the display device of Embodiment 2.

さらに、タッチパネルを用いてパネル1022a及び1022bを構成してもよい。これにより、パネル1022a及び1022bにおいてタッチ検出を行うことができる。タッチパネルとしては、例えば光学式タッチパネル、静電容量式タッチパネル、抵抗膜式タッチパネルなどを適用できる。 Further, the panels 1022a and 1022b may be configured using a touch panel. Accordingly, touch detection can be performed on the panels 1022a and 1022b. As the touch panel, for example, an optical touch panel, a capacitive touch panel, a resistive touch panel, or the like can be applied.

図11(B)に示す電子機器は、軸部1023を有するため、パネル1022aとパネル1022bを対向させて折り畳むことができる。 Since the electronic device illustrated in FIG. 11B includes the shaft portion 1023, the panel 1022a and the panel 1022b can be folded to face each other.

ボタン1024は、筐体1021bに設けられる。なお、筐体1021aにボタン1024を設けてもよい。例えば、ボタン1024が電源ボタンであれば、ボタン1024を押すことにより、電子機器のオン状態を制御できる。 The button 1024 is provided on the housing 1021b. Note that a button 1024 may be provided on the housing 1021a. For example, if the button 1024 is a power button, the on state of the electronic device can be controlled by pressing the button 1024.

接続端子1025は、筐体1021aに設けられる。なお、筐体1021bに接続端子1025が設けられていてもよい。また、接続端子1025が筐体1021a及び筐体1021bの一方又は両方に複数設けられていてもよい。接続端子1025は、図11(B)に示す電子機器と他の機器を接続するための端子である。 The connection terminal 1025 is provided on the housing 1021a. Note that the connection terminal 1025 may be provided on the housing 1021b. A plurality of connection terminals 1025 may be provided on one or both of the housing 1021a and the housing 1021b. The connection terminal 1025 is a terminal for connecting the electronic device illustrated in FIG. 11B to another device.

記録媒体挿入部1026は、筐体1021aに設けられる。筐体1021bに記録媒体挿入部1026が設けられていてもよい。また、記録媒体挿入部1026が筐体1021a及び筐体1021bの一方又は両方に複数設けられていてもよい。例えば、記録媒体挿入部にカード型記録媒体を挿入することにより、カード型記録媒体のデータを電子機器に読み出し、又は電子機器内のデータをカード型記録媒体に書き込むことができる。 The recording medium insertion portion 1026 is provided in the housing 1021a. A recording medium insertion portion 1026 may be provided in the housing 1021b. Further, a plurality of recording medium insertion portions 1026 may be provided in one or both of the housing 1021a and the housing 1021b. For example, by inserting a card-type recording medium into the recording medium insertion unit, data on the card-type recording medium can be read out to the electronic device, or data in the electronic device can be written into the card-type recording medium.

スピーカー1027は、筐体1021bに設けられる。スピーカー1027は、音声を出力する。なお、筐体1021aにスピーカー1027を設けてもよい。 The speaker 1027 is provided in the housing 1021b. The speaker 1027 outputs sound. Note that the speaker 1027 may be provided in the housing 1021a.

なお、筐体1021a又は筐体1021bにマイクを設けてもよい。筐体1021a又は筐体1021bにマイクが設けられることにより、例えば図11(B)に示す電子機器を電話機として機能させることができる。 Note that a microphone may be provided in the housing 1021a or the housing 1021b. With the microphone provided in the housing 1021a or the housing 1021b, for example, the electronic device illustrated in FIG. 11B can function as a telephone.

図11(B)に示す電子機器は、例えば電話機、電子書籍、パーソナルコンピュータ、及び遊技機の一つ又は複数としての機能を有する。 The electronic device illustrated in FIG. 11B functions as one or more of a telephone set, an e-book reader, a personal computer, and a game machine, for example.

図11(C)に示す電子機器は、据え置き型情報端末の一例である。図11(C)に示す電子機器は、筐体1031と、筐体1031に設けられたパネル1032と、ボタン1033と、スピーカー1034と、を具備する。 The electronic device illustrated in FIG. 11C is an example of a stationary information terminal. An electronic device illustrated in FIG. 11C includes a housing 1031, a panel 1032 provided in the housing 1031, buttons 1033, and a speaker 1034.

さらに、実施の形態2の表示装置を用いてパネル1032を構成してもよい。 Further, the panel 1032 may be formed using the display device of Embodiment 2.

さらに、タッチパネルを用いてパネル1032を構成してもよい。これにより、パネル1032においてタッチ検出を行うことができる。タッチパネルとしては、例えば光学式タッチパネル、静電容量式タッチパネル、抵抗膜式タッチパネルなどを適用できる。 Further, the panel 1032 may be configured using a touch panel. Accordingly, touch detection can be performed on the panel 1032. As the touch panel, for example, an optical touch panel, a capacitive touch panel, a resistive touch panel, or the like can be applied.

なお、筐体1031の甲板部1035にパネル1032と同様のパネルを設けてもよい。 Note that a panel similar to the panel 1032 may be provided on the deck portion 1035 of the housing 1031.

さらに、筐体1031に券などを出力する券出力部、硬貨投入部、及び紙幣挿入部などを設けてもよい。 Furthermore, you may provide the ticket output part which outputs a ticket etc. to the housing | casing 1031, a coin insertion part, a banknote insertion part, etc.

ボタン1033は、筐体1031に設けられる。例えば、ボタン1033が電源ボタンであれば、ボタン1033を押すことにより、電子機器のオン状態を制御できる。 The button 1033 is provided on the housing 1031. For example, if the button 1033 is a power button, the on state of the electronic device can be controlled by pressing the button 1033.

スピーカー1034は、筐体1031に設けられる。スピーカー1034は、音声を出力する。 The speaker 1034 is provided in the housing 1031. The speaker 1034 outputs sound.

図11(C)に示す電子機器は、例えば現金自動預け払い機、チケットなどの注文をするための情報通信端末(マルチメディアステーションともいう)、又は遊技機としての機能を有する。 The electronic device illustrated in FIG. 11C has a function as, for example, an automatic teller machine, an information communication terminal (also referred to as a multimedia station) for ordering a ticket, or a gaming machine.

図11(D)は、据え置き型情報端末の一例である。図11(D)に示す電子機器は、筐体1041と、筐体1041に設けられたパネル1042と、筐体1041を支持する支持台1043と、ボタン1044と、接続端子1045と、スピーカー1046と、を備える。 FIG. 11D illustrates an example of a stationary information terminal. An electronic device illustrated in FIG. 11D includes a housing 1041, a panel 1042 provided in the housing 1041, a support base 1043 that supports the housing 1041, buttons 1044, a connection terminal 1045, a speaker 1046, and the like. .

なお、筐体1041に外部機器に接続させるための接続端子を設けてもよい。 Note that a connection terminal for connecting the housing 1041 to an external device may be provided.

さらに、実施の形態2の表示装置を用いてパネル1042を構成してもよい。 Further, the panel 1042 may be formed using the display device of Embodiment 2.

さらに、タッチパネルを用いてパネル1042を構成してもよい。これにより、パネル1042においてタッチ検出を行うことができる。タッチパネルとしては、例えば光学式タッチパネル、静電容量式タッチパネル、抵抗膜式タッチパネルなどを適用できる。 Further, the panel 1042 may be configured using a touch panel. Thus, touch detection can be performed on the panel 1042. As the touch panel, for example, an optical touch panel, a capacitive touch panel, a resistive touch panel, or the like can be applied.

ボタン1044は、筐体1041に設けられる。例えば、ボタン1044が電源ボタンであれば、ボタン1044を押すことにより、電子機器のオン状態を制御できる。 The button 1044 is provided on the housing 1041. For example, if the button 1044 is a power button, the on state of the electronic device can be controlled by pressing the button 1044.

接続端子1045は、筐体1041に設けられる。接続端子1045は、図11(D)に示す電子機器と他の機器を接続するための端子である。例えば、接続端子1045により図11(D)に示す電子機器とパーソナルコンピュータを接続すると、パーソナルコンピュータから入力されるデータ信号に応じた画像をパネル1042に表示させることができる。例えば、図11(D)に示す電子機器のパネル1042が接続する他の電子機器のパネルより大きければ、当該他の電子機器の表示画像を拡大することができ、複数の人が同時に視認しやすくなる。 The connection terminal 1045 is provided on the housing 1041. The connection terminal 1045 is a terminal for connecting the electronic device illustrated in FIG. 11D to another device. For example, when the electronic device illustrated in FIG. 11D is connected to the personal computer through the connection terminal 1045, an image corresponding to a data signal input from the personal computer can be displayed on the panel 1042. For example, if the panel 1042 of the electronic device illustrated in FIG. 11D is larger than the panel of another electronic device to which the electronic device panel 1042 is connected, a display image of the other electronic device can be enlarged, and a plurality of people can easily view the image simultaneously. Become.

スピーカー1046は、筐体1041に設けられる。スピーカー1046は、音声を出力する。 The speaker 1046 is provided in the housing 1041. The speaker 1046 outputs sound.

図11(D)に示す電子機器は、例えば出力モニタ、パーソナルコンピュータ、及びテレビジョン装置の一つ又は複数としての機能を有する。 The electronic device illustrated in FIG. 11D functions as one or more of an output monitor, a personal computer, and a television device, for example.

以上が図11に示す電子機器の例の説明である。 The above is the description of the example of the electronic device illustrated in FIG.

図11を参照して説明したように、本実施の形態に係る電子機器では、パネルに実施の形態2の表示装置を用いたパネルを設けることにより、信頼性の高い電子機器を提供できる。 As described with reference to FIG. 11, in the electronic device according to this embodiment, a highly reliable electronic device can be provided by providing the panel using the display device of Embodiment 2.

11 トランジスタ
12 トランジスタ
13 トランジスタ
14 トランジスタ
15 トランジスタ
31 パルス出力回路
32 保護回路
33 保護回路
61 トランジスタ
62 トランジスタ
63 トランジスタ
64 トランジスタ
65 トランジスタ
66 トランジスタ
67 トランジスタ
68 トランジスタ
69 トランジスタ
70 トランジスタ
71 トランジスタ
72 トランジスタ
73 トランジスタ
74 トランジスタ
75 トランジスタ
76 トランジスタ
201 画素部
202 駆動回路部
211 画素回路
221 ゲートドライバ
223 ソースドライバ
225 保護回路
230 液晶素子
231_1 トランジスタ
231_2 トランジスタ
233_1 容量素子
233_2 容量素子
234 トランジスタ
235 発光素子
311 期間
312 期間
313 期間
700 基板
701 絶縁層
703a 導電層
703b 導電層
703c 導電層
704 絶縁層
705a 半導体層
705b 半導体層
706a 導電層
706b 導電層
706c 導電層
706d 導電層
707 絶縁層
708 絶縁層
709a 導電層
709b1 導電層
709b2 導電層
710 絶縁層
711 導電層
712 導電層
720 基板
721 導電層
722 着色層
723 絶縁層
750 液晶層
751 シール材
760 液晶層
1011 筐体
1012 パネル
1013 ボタン
1014 スピーカー
1021a 筐体
1021b 筐体
1022a パネル
1022b パネル
1023 軸部
1024 ボタン
1025 接続端子
1026 記録媒体挿入部
1027 スピーカー
1031 筐体
1032 パネル
1033 ボタン
1034 スピーカー
1035 甲板部
1041 筐体
1042 パネル
1043 支持台
1044 ボタン
1045 接続端子
1046 スピーカー
11 transistor 12 transistor 13 transistor 14 transistor 15 transistor 31 pulse output circuit 32 protection circuit 33 protection circuit 61 transistor 62 transistor 63 transistor 64 transistor 65 transistor 66 transistor 67 transistor 68 transistor 69 transistor 70 transistor 71 transistor 72 transistor 73 transistor 74 transistor 75 transistor 76 transistor 201 pixel portion 202 driver circuit portion 211 pixel circuit 221 gate driver 223 source driver 225 protection circuit 230 liquid crystal element 231_1 transistor 231_2 transistor 233_1 capacitor element 233_2 capacitor element 234 transistor 235 light emitting element 311 period 312 period 313 period 700 base 701 Insulating layer 703a Conductive layer 703b Conductive layer 703c Conductive layer 704 Insulating layer 705a Semiconductor layer 705b Semiconductor layer 706a Conductive layer 706b Conductive layer 706c Conductive layer 706d Conductive layer 707 Insulating layer 708 Insulating layer 709a Conductive layer 709b1 Conductive layer 709b2 Conductive layer 710b2 Layer 711 Conductive layer 712 Conductive layer 720 Substrate 721 Conductive layer 722 Colored layer 723 Insulating layer 750 Liquid crystal layer 751 Sealing material 760 Liquid crystal layer 1011 Case 1012 Panel 1013 Button 1014 Speaker 1021a Case 1021b Case 1022a Panel 1022b Panel 1023 Shaft 1024 Button 1025 Connection terminal 1026 Recording medium insertion portion 1027 Speaker 1031 Case 1032 Panel 1033 Button 1034 Speaker 1035 Deck 1041 Case 1042 Panel 1043 Support base 1044 Button 1045 Connection terminal 1046 Speaker

Claims (4)

セット信号、リセット信号、及びクロック信号に従いパルス信号を生成する機能を有し、
ソース及びドレインの一方の電位が前記クロック信号に従い変化する第1のトランジスタと、
ソース及びドレインの一方が前記第1のトランジスタのソース及びドレインの他方に電気的に接続され、ソース及びドレインの他方の電位が前記パルス信号の電位となり、ゲートの電位が前記セット信号及び前記リセット信号に従い変化する第2のトランジスタと、
ソース及びドレインの一方に第1の電位が与えられ、ソース及びドレインの他方が前記第2のトランジスタのソース及びドレインの他方に電気的に接続され、ゲートの電位に応じてオン状態又はオフ状態になることにより前記パルス信号をローレベルに設定するか否かを制御する第3のトランジスタと、
ソース及びドレインの一方に第2の電位が与えられ、ソース及びドレインの他方が前記第1のトランジスタのゲートに電気的に接続され、ゲートの電位が前記セット信号及びリセット信号に従い変化する第4のトランジスタと、
ソース及びドレインの一方の電位が前記セット信号及び前記リセット信号に従い変化し、ソース及びドレインの他方が前記第1のトランジスタのゲートに電気的に接続され、ゲートの電位が前記セット信号に従い変化する第5のトランジスタと、
を有し、
前記第2の電位は、前記クロック信号のローレベルの電位よりも高く、且つ前記クロック信号のハイレベルの電位よりも低く、
前記第2の電位とクロック信号のローレベルの電位との電位差は、前記第1のトランジスタのしきい値電圧よりも大きいパルス出力回路。
It has a function to generate a pulse signal according to a set signal, a reset signal, and a clock signal,
A first transistor in which a potential of one of a source and a drain changes according to the clock signal;
One of the source and drain is electrically connected to the other of the source and drain of the first transistor, the other potential of the source and drain becomes the potential of the pulse signal, and the potential of the gate becomes the set signal and the reset signal. A second transistor that varies according to:
A first potential is applied to one of the source and the drain, and the other of the source and the drain is electrically connected to the other of the source and the drain of the second transistor, and is turned on or off depending on the potential of the gate. A third transistor for controlling whether to set the pulse signal to a low level,
A second potential is applied to one of the source and the drain, the other of the source and the drain is electrically connected to the gate of the first transistor, and the potential of the gate changes according to the set signal and the reset signal. A transistor,
The potential of one of the source and the drain changes according to the set signal and the reset signal, the other of the source and the drain is electrically connected to the gate of the first transistor, and the potential of the gate changes according to the set signal. 5 transistors,
Have
The second potential is higher than a low level potential of the clock signal and lower than a high level potential of the clock signal;
A pulse output circuit in which a potential difference between the second potential and a low level potential of the clock signal is larger than a threshold voltage of the first transistor.
前記第1乃至第5のトランジスタは、チャネルが形成される酸化物半導体層を含み、
前記酸化物半導体層は、
シリコンよりもバンドギャップが広く、且つc軸が被形成面の法線ベクトル又は上面の法線ベクトルに平行な方向に揃い、且つab面に垂直な方向から見て三角形状又は六角形状の原子配列を有し、前記c軸に垂直な方向から見て金属原子が層状又は金属原子と酸素原子とが層状に配列する相を含む請求項1に記載のパルス出力回路。
The first to fifth transistors include an oxide semiconductor layer in which a channel is formed,
The oxide semiconductor layer is
An atomic arrangement in which the band gap is wider than that of silicon, the c-axis is aligned in a direction parallel to the normal vector of the surface to be formed or the normal vector of the upper surface, and triangular or hexagonal when viewed from the direction perpendicular to the ab plane 2. The pulse output circuit according to claim 1, further comprising: a phase in which the metal atoms are arranged in layers or the metal atoms and oxygen atoms are arranged in layers as viewed from a direction perpendicular to the c-axis.
請求項1又は請求項2に記載のパルス出力回路を複数段有するシフトレジスタを備える駆動回路と、
前記駆動回路によりデータ信号のデータの書き込み及び保持が制御される画素回路と、を備える表示装置。
A drive circuit including a shift register having a plurality of stages of the pulse output circuit according to claim 1 or 2,
A pixel circuit in which writing and holding of data of a data signal is controlled by the driving circuit.
請求項3に記載の表示装置を用いたパネルを備える電子機器。   An electronic device comprising a panel using the display device according to claim 3.
JP2013147190A 2012-07-20 2013-07-16 Semiconductor device Active JP6239292B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2013147190A JP6239292B2 (en) 2012-07-20 2013-07-16 Semiconductor device

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP2012161252 2012-07-20
JP2012161252 2012-07-20
JP2013147190A JP6239292B2 (en) 2012-07-20 2013-07-16 Semiconductor device

Related Child Applications (1)

Application Number Title Priority Date Filing Date
JP2017211555A Division JP6457047B2 (en) 2012-07-20 2017-11-01 Shift register

Publications (3)

Publication Number Publication Date
JP2014038319A true JP2014038319A (en) 2014-02-27
JP2014038319A5 JP2014038319A5 (en) 2016-08-18
JP6239292B2 JP6239292B2 (en) 2017-11-29

Family

ID=50286465

Family Applications (7)

Application Number Title Priority Date Filing Date
JP2013147190A Active JP6239292B2 (en) 2012-07-20 2013-07-16 Semiconductor device
JP2017211555A Active JP6457047B2 (en) 2012-07-20 2017-11-01 Shift register
JP2018236933A Active JP6663973B2 (en) 2012-07-20 2018-12-19 Shift register
JP2020024130A Withdrawn JP2020098660A (en) 2012-07-20 2020-02-17 Output circuit
JP2021145279A Active JP7228649B2 (en) 2012-07-20 2021-09-07 output circuit
JP2023020072A Active JP7411837B2 (en) 2012-07-20 2023-02-13 Output circuit
JP2023218003A Pending JP2024026501A (en) 2012-07-20 2023-12-25 Output circuit

Family Applications After (6)

Application Number Title Priority Date Filing Date
JP2017211555A Active JP6457047B2 (en) 2012-07-20 2017-11-01 Shift register
JP2018236933A Active JP6663973B2 (en) 2012-07-20 2018-12-19 Shift register
JP2020024130A Withdrawn JP2020098660A (en) 2012-07-20 2020-02-17 Output circuit
JP2021145279A Active JP7228649B2 (en) 2012-07-20 2021-09-07 output circuit
JP2023020072A Active JP7411837B2 (en) 2012-07-20 2023-02-13 Output circuit
JP2023218003A Pending JP2024026501A (en) 2012-07-20 2023-12-25 Output circuit

Country Status (1)

Country Link
JP (7) JP6239292B2 (en)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2021116828A1 (en) * 2019-12-13 2021-06-17 株式会社半導体エネルギー研究所 Semiconductor device, display device, and electronic device
JP2021168400A (en) * 2015-02-04 2021-10-21 株式会社半導体エネルギー研究所 Method for manufacturing semiconductor device

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP6239292B2 (en) * 2012-07-20 2017-11-29 株式会社半導体エネルギー研究所 Semiconductor device

Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3506851A (en) * 1966-12-14 1970-04-14 North American Rockwell Field effect transistor driver using capacitor feedback
JPH05224629A (en) * 1992-02-18 1993-09-03 Sharp Corp Driving circuit for active matrix display device
JP2004227751A (en) * 2003-01-25 2004-08-12 Sharp Corp Shift register
JP2005017937A (en) * 2003-06-27 2005-01-20 Sanyo Electric Co Ltd Display device
US20080062097A1 (en) * 2006-09-12 2008-03-13 Seon-I Jeong Shift register and organic light emitting display using the same
JP2008140522A (en) * 2006-12-05 2008-06-19 Mitsubishi Electric Corp Shift register circuit and image display device furnished therewith, and voltage signal generating circuit
JP2009188867A (en) * 2008-02-08 2009-08-20 Sony Corp Bootstrap circuit
JP2009223092A (en) * 2008-03-18 2009-10-01 Sony Corp Semiconductor device, display panel, and electronic device

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE19950860B4 (en) 1998-10-21 2009-08-27 Lg Display Co., Ltd. shift register
JP4339103B2 (en) 2002-12-25 2009-10-07 株式会社半導体エネルギー研究所 Semiconductor device and display device
TWI338275B (en) * 2006-08-24 2011-03-01 Au Optronics Corp Shift register with lower coupling effect and the related lcd
KR101573460B1 (en) * 2009-04-30 2015-12-02 삼성디스플레이 주식회사 Gate driving circuit
TWI397259B (en) * 2010-05-10 2013-05-21 Au Optronics Corp Shift register circuit
JP6239292B2 (en) 2012-07-20 2017-11-29 株式会社半導体エネルギー研究所 Semiconductor device

Patent Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3506851A (en) * 1966-12-14 1970-04-14 North American Rockwell Field effect transistor driver using capacitor feedback
JPH05224629A (en) * 1992-02-18 1993-09-03 Sharp Corp Driving circuit for active matrix display device
JP2004227751A (en) * 2003-01-25 2004-08-12 Sharp Corp Shift register
JP2005017937A (en) * 2003-06-27 2005-01-20 Sanyo Electric Co Ltd Display device
US20080062097A1 (en) * 2006-09-12 2008-03-13 Seon-I Jeong Shift register and organic light emitting display using the same
JP2008140522A (en) * 2006-12-05 2008-06-19 Mitsubishi Electric Corp Shift register circuit and image display device furnished therewith, and voltage signal generating circuit
JP2009188867A (en) * 2008-02-08 2009-08-20 Sony Corp Bootstrap circuit
JP2009223092A (en) * 2008-03-18 2009-10-01 Sony Corp Semiconductor device, display panel, and electronic device

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2021168400A (en) * 2015-02-04 2021-10-21 株式会社半導体エネルギー研究所 Method for manufacturing semiconductor device
JP7209774B2 (en) 2015-02-04 2023-01-20 株式会社半導体エネルギー研究所 Manufacturing method of semiconductor device
WO2021116828A1 (en) * 2019-12-13 2021-06-17 株式会社半導体エネルギー研究所 Semiconductor device, display device, and electronic device

Also Published As

Publication number Publication date
JP2022002162A (en) 2022-01-06
JP2020098660A (en) 2020-06-25
JP2018055760A (en) 2018-04-05
JP6457047B2 (en) 2019-01-23
JP6663973B2 (en) 2020-03-13
JP2024026501A (en) 2024-02-28
JP2023071719A (en) 2023-05-23
JP2019083083A (en) 2019-05-30
JP7228649B2 (en) 2023-02-24
JP6239292B2 (en) 2017-11-29
JP7411837B2 (en) 2024-01-11

Similar Documents

Publication Publication Date Title
JP7411839B2 (en) semiconductor equipment
US20230307464A1 (en) Semiconductor device
JP7123220B2 (en) semiconductor equipment
JP7411837B2 (en) Output circuit
JP2011197650A (en) Method of driving display device and display device
US9171842B2 (en) Sequential circuit and semiconductor device
JP2014010864A (en) Pulse output circuit, display device, and electronic apparatus
JP6397964B2 (en) Shift register and semiconductor device
JP2016177863A (en) Semiconductor device

Legal Events

Date Code Title Description
A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20160628

A621 Written request for application examination

Free format text: JAPANESE INTERMEDIATE CODE: A621

Effective date: 20160628

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20170314

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20170428

A131 Notification of reasons for refusal

Free format text: JAPANESE INTERMEDIATE CODE: A131

Effective date: 20170808

A521 Request for written amendment filed

Free format text: JAPANESE INTERMEDIATE CODE: A523

Effective date: 20170831

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20171003

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20171101

R150 Certificate of patent or registration of utility model

Ref document number: 6239292

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R150

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250

R250 Receipt of annual fees

Free format text: JAPANESE INTERMEDIATE CODE: R250