JP2013507022A - フローアウェアネットワークノード内でデータパケットを処理するための方法 - Google Patents
フローアウェアネットワークノード内でデータパケットを処理するための方法 Download PDFInfo
- Publication number
- JP2013507022A JP2013507022A JP2012531426A JP2012531426A JP2013507022A JP 2013507022 A JP2013507022 A JP 2013507022A JP 2012531426 A JP2012531426 A JP 2012531426A JP 2012531426 A JP2012531426 A JP 2012531426A JP 2013507022 A JP2013507022 A JP 2013507022A
- Authority
- JP
- Japan
- Prior art keywords
- packet
- flow
- flow data
- data
- memory
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 238000012545 processing Methods 0.000 title claims abstract description 78
- 238000000034 method Methods 0.000 title claims abstract description 27
- 238000013507 mapping Methods 0.000 claims description 5
- 230000008569 process Effects 0.000 claims description 5
- 230000003068 static effect Effects 0.000 claims description 5
- 230000006870 function Effects 0.000 claims description 3
- 238000012986 modification Methods 0.000 claims description 2
- 230000004048 modification Effects 0.000 claims description 2
- 230000005540 biological transmission Effects 0.000 abstract description 6
- 238000012546 transfer Methods 0.000 description 5
- 238000010586 diagram Methods 0.000 description 4
- 238000012937 correction Methods 0.000 description 3
- 241000406668 Loxodonta cyclotis Species 0.000 description 1
- 230000003139 buffering effect Effects 0.000 description 1
- 230000008859 change Effects 0.000 description 1
- 238000004891 communication Methods 0.000 description 1
- 238000012217 deletion Methods 0.000 description 1
- 230000037430 deletion Effects 0.000 description 1
- 238000001914 filtration Methods 0.000 description 1
- 238000012544 monitoring process Methods 0.000 description 1
- 230000008520 organization Effects 0.000 description 1
- 230000004044 response Effects 0.000 description 1
- 238000007493 shaping process Methods 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L47/00—Traffic control in data switching networks
- H04L47/10—Flow control; Congestion control
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F12/00—Accessing, addressing or allocating within memory systems or architectures
- G06F12/02—Addressing or allocation; Relocation
- G06F12/08—Addressing or allocation; Relocation in hierarchically structured memory systems, e.g. virtual memory systems
- G06F12/0802—Addressing of a memory level in which the access to the desired data or data block requires associative addressing means, e.g. caches
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L47/00—Traffic control in data switching networks
- H04L47/10—Flow control; Congestion control
- H04L47/24—Traffic characterised by specific attributes, e.g. priority or QoS
- H04L47/2483—Traffic characterised by specific attributes, e.g. priority or QoS involving identification of individual flows
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L69/00—Network arrangements, protocols or services independent of the application payload and not provided for in the other groups of this subclass
- H04L69/22—Parsing or analysis of headers
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Computer Security & Cryptography (AREA)
- Data Exchanges In Wide-Area Networks (AREA)
Abstract
Description
− パケット処理機器の入力でデータパケットを受信するステップ。
− データパケットヘッダからフローIDを抽出し、かつ、抽出したフローIDを、対応するフローデータがアクセス速度がより遅い外部メモリに記憶されるアドレスにマッピングするステップ。
− 前記受信したデータパケットが新しいフローに対応しているかどうかを決定するステップであって、
前記受信したデータパケットがそのフローの最初のデータパケットである場合、
− 新しいフローデータ記録を生成し、
フローの少なくとも1つの他のパケットがパケット処理機器の中に既に受信されている場合、
− 前記受信したパケットに対応するフローデータを高速アクセス内部メモリから入手することができるかどうかを決定し、
対応するフローデータを高速アクセス内部メモリから入手することができる場合、
− 前記フローデータの位置を指定し、
対応するフローデータを高速アクセス内部メモリから入手することができない場合、
− 前記対応するフローデータをアクセス速度がより遅い外部メモリから取り出し、かつ、それらを高速アクセス内部メモリに記憶する
ステップ。
− 高速アクセス内部メモリからの対応するフローデータを使用してパケット処理を達成するステップであって、
所与のフローのパケットがそれ以上パケット処理機器の中に位置していない場合、
− アクセス速度がより遅い外部メモリ内の対応するフローデータを高速内部メモリ内のフローデータから更新し、
− 対応するフローデータ更新を保証する
ステップ。
− パケット処理機器の入力でデータパケットを受信し、
− データパケットヘッダからフローIDおよびメモリアドレスを抽出し、
− 抽出したフローIDおよびアドレスに対応するフローデータをアクセス速度がより遅い外部メモリに保存し、
− アクセス速度がより遅い外部メモリから前記フローデータを取り出し、かつ、それらを高速アクセス内部メモリに記憶し、
− 高速アクセス内部メモリからの対応するフローデータを使用してパケット処理を達成し、
− フローのパケットがそれ以上パケット処理機器の中に位置していない場合、アクセス速度がより遅い外部メモリの対応するフローデータを更新し、
− 所定の時間の間、対応するフローデータを高速アクセス内部メモリに保持する
ための手段を備えている。
Claims (16)
- パケット処理機器(1)内におけるフローデータの記憶を管理するための方法であって、前記機器(1)が、パケット(4)の極めて多数の全く異なるフローの無作為集合体であるパケットストリームを処理し、また、前記機器(1)が、高速アクセス内部メモリ(13)と、アクセス速度がより遅い外部メモリ(9)とを備え、前記方法が、
− パケット処理機器の入力でデータパケットを受信するステップ(101)と、
− データパケットヘッダからフローIDを抽出し、かつ、抽出したフローIDを、対応するフローデータがアクセス速度がより遅い外部メモリに記憶されるアドレスにマッピングするステップ(102)と、
− 前記受信したデータパケットが新しいフローに対応しているかどうかを決定するステップ(103)であって、
前記受信したデータパケットがそのフローの最初のデータパケットである場合、
− 新しいフローデータ記録を生成し(104)、
フローの少なくとも1つの他のパケットがパケット処理機器の中に既に受信されている場合、
− 前記受信したパケットに対応するフローデータを高速アクセス内部メモリ(13)から入手することができるかどうかを決定し(111)、
対応するフローデータを高速アクセス内部メモリ(13)から入手することができる場合、
− 前記フローデータの位置を指定し、
対応するフローデータを高速アクセス内部メモリ(13)から入手することができない場合、
− 前記対応するフローデータをアクセス速度がより遅い外部メモリから取り出し、かつ、それらを高速アクセス内部メモリ(13)に記憶する(112)
ステップ(103)と、
− 高速アクセス内部メモリ(13)からの対応するフローデータを使用してパケット処理を達成するステップ(106)であって、
所与のフローのパケットがそれ以上パケット処理機器(1)の中に位置していない場合、
− アクセス速度がより遅い外部メモリ(9)内の対応するフローデータを高速内部メモリ(13)内のフローデータから更新し(109)、
− 対応するフローデータ更新を保証する
ステップ(106)と
を含む、パケット処理機器(1)内におけるフローデータの記憶を管理するための方法。 - フローIDを抽出し、かつ、抽出したフローIDを対応するアドレスにマッピングするステップ(102)の開始時間と、パケットを処理するステップ(106)の開始時間との間の遅延が、フローIDを対応するアドレスにマッピングする時間+アクセス速度がより遅い外部メモリ(9)のアクセス待ち時間より長い継続期間に対応する、請求項1に記載のパケット処理機器(1)内におけるフローデータの記憶を管理するための方法。
- 対応するフローデータ更新を保証するステップが、パケットを処理するステップ(106)が終了する時間の後、アクセス速度がより遅い外部メモリ(9)の書込みアクセス待ち時間より長い遅延の間、フローデータを高速アクセス内部メモリ(13)に保持することによって達成される、請求項1または2のいずれかに記載のパケット処理機器(1)内におけるフローデータの記憶を管理するための方法。
- 高速アクセス内部メモリ(13)がオンチップスタティックランダムアクセスメモリ(SRAM)に対応し、また、アクセス速度がより遅い外部メモリ(9)がオフチップダイナミックランダムアクセスメモリ(DRAM)に対応する、請求項1から3のいずれか一項に記載のパケット処理機器(1)内におけるフローデータの記憶を管理するための方法。
- 前記方法が、対応するフローデータの高速アクセス内部メモリ(13)のメモリ空間を解放するステップ(110)に対応する追加ステップを含み、前記追加ステップが、前記フローのパケットがパケット処理機器(1)の中に受信されると、最新のフローデータが使用されることを保証するために、対応するフローデータ更新を保証するステップの後に達成される、請求項1から4のいずれか一項に記載のパケット処理機器(1)内におけるフローデータの記憶を管理するための方法。
- 高速アクセス内部メモリ(13)の容量が、機器(1)の中を通過中の最大可能数のパケット(4)に対応するフローデータを記録するために必要な容量に対応する、請求項1から5のいずれか一項に記載のパケット処理機器(1)内におけるフローデータの記憶を管理するための方法。
- データパケットヘッダからフローIDおよびメモリアドレスを抽出するステップが編成済みデータリポジトリ(11)によって達成される、請求項1から6のいずれか一項に記載のパケット処理機器(1)内におけるフローデータの記憶を管理するための方法。
- 編成済みデータリポジトリ(11)が経路指定ルックアップテーブルである、請求項7に記載のパケット処理機器(1)内におけるフローデータの記憶を管理するための方法。
- パケット処理機器(1)がパケットパイプラインを備え、前記パケットパイプラインの中を伝送されるパケット(4)に少なくとも1つの処理が連続的に加えられる、請求項1から8のいずれか一項に記載のパケット処理機器(1)内におけるフローデータの記憶を管理するための方法。
- 高速アクセス内部メモリ(13)が、個々にアドレス指定することができるセクタに分割され、また、異なる並行処理(15)の機能に分散される、請求項1から9のいずれか一項に記載のパケット処理機器(1)内におけるフローデータの記憶を管理するための方法。
- 受信したパケットのタイムスロットのうちの、アクセス速度がより遅い外部メモリ(9)にアクセスするためのごく一部分が、内部サービスパケットのために保存される、請求項1から10のいずれか一項に記載のパケット処理機器内におけるフローデータの記憶を管理するための方法。
- パケット処理機器の入力でデータパケットを受信すると(101)、パケットペイロードがパケットヘッダから分離され、前記パケットペイロードがメモリに記憶され、また、高速アクセス内部メモリ(13)からの対応するフローデータを使用してパケット処理を達成するステップ(106)がパケットヘッダに加えられ、パケットヘッダが処理された後、パケットペイロードおよびパケットヘッダが1つに結合される、請求項1から11のいずれか一項に記載のパケット処理機器内におけるフローデータの記憶を管理するための方法。
- 高速アクセス内部メモリ(13)およびアクセス速度がより遅い外部メモリ(9)を備えたパケット処理機器(1)であって、
− パケット処理機器(1)の入力でデータパケットを受信し、
− データパケットヘッダからフローIDおよびメモリアドレスを抽出し、
− 抽出したフローIDおよびアドレスに対応するフローデータをアクセス速度がより遅い外部メモリ(9)に保存し、
− アクセス速度がより遅い外部メモリ(9)から前記フローデータを取り出し、かつ、それらを高速アクセス内部メモリ(13)に記憶し、
− 高速アクセス内部メモリ(13)からの対応するフローデータを使用してパケット処理を達成し、
− フローのパケットがそれ以上パケット処理機器(1)の中に位置していない場合、アクセス速度がより遅い外部メモリ(9)の対応するフローデータを更新し、
− 所定の時間の間、対応するフローデータを高速アクセス内部メモリ(13)に保持する
ための手段をさらに備えた、パケット処理機器(1)。 - パケット処理を達成するステップが、パケット処理に基づく高速アクセス内部メモリ(13)内のフローデータの修正を含む、請求項13に記載のパケット処理機器(1)。
- 高速アクセス内部メモリ(13)がオンチップスタティックランダムアクセスメモリ(SRAM)に対応し、また、アクセス速度がより遅い外部メモリがオフチップダイナミックランダムアクセスメモリ(DRAM)に対応する、請求項13または14のいずれかに記載のパケット処理機器(1)。
- 前記手段が、対応するフローデータの高速アクセス内部メモリ(13)のメモリ空間を解放するようにさらに構成される、請求項13から15のいずれか一項に記載のパケット処理機器。
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
EP09290749A EP2306322A1 (en) | 2009-09-30 | 2009-09-30 | Method for processing data packets in flow-aware network nodes |
EP09290749.2 | 2009-09-30 | ||
PCT/EP2010/064535 WO2011039300A1 (en) | 2009-09-30 | 2010-09-30 | Method for processing data packets in flow-aware network nodes |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2013507022A true JP2013507022A (ja) | 2013-02-28 |
JP5514913B2 JP5514913B2 (ja) | 2014-06-04 |
Family
ID=41345295
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2012531426A Expired - Fee Related JP5514913B2 (ja) | 2009-09-30 | 2010-09-30 | フローアウェアネットワークノード内でデータパケットを処理するための方法 |
Country Status (6)
Country | Link |
---|---|
US (1) | US9253093B2 (ja) |
EP (1) | EP2306322A1 (ja) |
JP (1) | JP5514913B2 (ja) |
KR (1) | KR101407743B1 (ja) |
CN (1) | CN102549552B (ja) |
WO (1) | WO2011039300A1 (ja) |
Families Citing this family (38)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102209021A (zh) * | 2010-03-31 | 2011-10-05 | 西门子公司 | 一种包聚合传输的方法和装置 |
KR101975528B1 (ko) | 2012-07-17 | 2019-05-07 | 삼성전자주식회사 | 패스트 어레이 영역을 갖는 반도체 메모리 셀 어레이 및 그것을 포함하는 반도체 메모리 |
KR20140052107A (ko) * | 2012-10-10 | 2014-05-07 | 주식회사 아이디어웨어 | 타임라인 생성장치 및 방법과 기록매체 |
CN103927124B (zh) * | 2013-01-15 | 2018-03-13 | 深圳市腾讯计算机系统有限公司 | 以Hash方式组织的磁盘访问控制装置及方法 |
US9515929B2 (en) * | 2013-06-28 | 2016-12-06 | Netronome Systems, Inc. | Traffic data pre-filtering |
US9712442B2 (en) * | 2013-09-24 | 2017-07-18 | Broadcom Corporation | Efficient memory bandwidth utilization in a network device |
US9473405B2 (en) * | 2014-03-10 | 2016-10-18 | Palo Alto Research Center Incorporated | Concurrent hashes and sub-hashes on data streams |
US9917727B2 (en) * | 2014-06-03 | 2018-03-13 | Nicira, Inc. | Consistent hashing for network traffic dispatching |
US9397941B2 (en) | 2014-06-27 | 2016-07-19 | International Business Machines Corporation | Dual purpose on-chip buffer memory for low latency switching |
US9998374B1 (en) * | 2015-03-01 | 2018-06-12 | Netronome Systems, Inc. | Method of handling SDN protocol messages in a modular and partitioned SDN switch |
US9503372B1 (en) | 2015-03-01 | 2016-11-22 | Netronome Systems, Inc. | SDN protocol message handling within a modular and partitioned SDN switch |
US9699084B1 (en) | 2015-03-01 | 2017-07-04 | Netronome Systems, Inc. | Forwarding messages within a switch fabric of an SDN switch |
US9467378B1 (en) | 2015-03-01 | 2016-10-11 | Netronome Systems, Inc. | Method of generating subflow entries in an SDN switch |
US9729442B1 (en) | 2015-03-01 | 2017-08-08 | Netronome Systems, Inc. | Method of detecting large flows within a switch fabric of an SDN switch |
US10009270B1 (en) * | 2015-03-01 | 2018-06-26 | Netronome Systems, Inc. | Modular and partitioned SDN switch |
US10412002B1 (en) * | 2015-03-25 | 2019-09-10 | Amazon Technologies, Inc. | Processing packet data using an offload engine in a service provider environment |
IL238690B (en) | 2015-05-07 | 2019-07-31 | Mellanox Technologies Ltd | Network-based computational accelerator |
US10152441B2 (en) | 2015-05-18 | 2018-12-11 | Mellanox Technologies, Ltd. | Host bus access by add-on devices via a network interface controller |
US9819585B1 (en) * | 2015-05-29 | 2017-11-14 | Netronome Systems, Inc. | Making a flow ID for an exact-match flow table using a programmable reduce table circuit |
US10033638B1 (en) * | 2015-05-29 | 2018-07-24 | Netronome Systems, Inc. | Executing a selected sequence of instructions depending on packet type in an exact-match flow switch |
US9641436B1 (en) | 2015-05-29 | 2017-05-02 | Netronome Systems, Inc. | Generating a flow ID by passing packet data serially through two CCT circuits |
US9756152B1 (en) * | 2015-05-29 | 2017-09-05 | Netronome Systems, Inc. | Making a flow ID for an exact-match flow table using a byte-wide multiplexer circuit |
US9807006B1 (en) | 2015-05-29 | 2017-10-31 | Netronome Systems, Inc. | Crossbar and an egress packet modifier in an exact-match flow switch |
US9912591B1 (en) | 2015-05-29 | 2018-03-06 | Netronome Systems, Inc. | Flow switch IC that uses flow IDs and an exact-match flow table |
US9871748B2 (en) * | 2015-12-09 | 2018-01-16 | 128 Technology, Inc. | Router with optimized statistical functionality |
US10382350B2 (en) | 2017-09-12 | 2019-08-13 | Mellanox Technologies, Ltd. | Maintaining packet order in offload of packet processing functions |
US11005771B2 (en) | 2017-10-16 | 2021-05-11 | Mellanox Technologies, Ltd. | Computational accelerator for packet payload operations |
US11502948B2 (en) | 2017-10-16 | 2022-11-15 | Mellanox Technologies, Ltd. | Computational accelerator for storage operations |
US10841243B2 (en) | 2017-11-08 | 2020-11-17 | Mellanox Technologies, Ltd. | NIC with programmable pipeline |
US10708240B2 (en) | 2017-12-14 | 2020-07-07 | Mellanox Technologies, Ltd. | Offloading communication security operations to a network interface controller |
US10824469B2 (en) | 2018-11-28 | 2020-11-03 | Mellanox Technologies, Ltd. | Reordering avoidance for flows during transition between slow-path handling and fast-path handling |
US11184439B2 (en) | 2019-04-01 | 2021-11-23 | Mellanox Technologies, Ltd. | Communication with accelerator via RDMA-based network adapter |
IL276538B2 (en) | 2020-08-05 | 2023-08-01 | Mellanox Technologies Ltd | A cryptographic device for data communication |
CN114095153A (zh) | 2020-08-05 | 2022-02-25 | 迈络思科技有限公司 | 密码数据通信装置 |
US11934333B2 (en) | 2021-03-25 | 2024-03-19 | Mellanox Technologies, Ltd. | Storage protocol emulation in a peripheral device |
US11934658B2 (en) | 2021-03-25 | 2024-03-19 | Mellanox Technologies, Ltd. | Enhanced storage protocol emulation in a peripheral device |
US11799761B2 (en) | 2022-01-07 | 2023-10-24 | Vmware, Inc. | Scaling edge services with minimal disruption |
US11888747B2 (en) | 2022-01-12 | 2024-01-30 | VMware LLC | Probabilistic filters for use in network forwarding and services |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH11331268A (ja) * | 1998-05-11 | 1999-11-30 | Sumitomo Electric Ind Ltd | パケット中継装置 |
JP2005347969A (ja) * | 2004-06-01 | 2005-12-15 | Matsushita Electric Ind Co Ltd | パケット転送装置およびパケット転送方法 |
US20060090039A1 (en) * | 2004-10-27 | 2006-04-27 | Sanjeev Jain | Method and apparatus to enable DRAM to support low-latency access via vertical caching |
JP2006135572A (ja) * | 2004-11-05 | 2006-05-25 | Hitachi Ltd | ネットワーク装置におけるトラフィック制御及びその方法 |
Family Cites Families (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20030061269A1 (en) * | 2001-09-17 | 2003-03-27 | Flow Engines, Inc. | Data flow engine |
US20050204091A1 (en) * | 2004-03-11 | 2005-09-15 | Kilbuck Kevin M. | Non-volatile memory with synchronous DRAM interface |
WO2006080897A1 (en) * | 2005-01-26 | 2006-08-03 | Infineon Technologies Ag | Improvements in and relating to memory updating |
US20090138673A1 (en) * | 2007-11-28 | 2009-05-28 | Apple Inc. | Internal memory mapped external memory interface |
US20100162265A1 (en) * | 2008-12-23 | 2010-06-24 | Marco Heddes | System-On-A-Chip Employing A Network Of Nodes That Utilize Logical Channels And Logical Mux Channels For Communicating Messages Therebetween |
US20120017039A1 (en) * | 2010-07-16 | 2012-01-19 | Plx Technology, Inc. | Caching using virtual memory |
-
2009
- 2009-09-30 EP EP09290749A patent/EP2306322A1/en not_active Withdrawn
-
2010
- 2010-09-30 JP JP2012531426A patent/JP5514913B2/ja not_active Expired - Fee Related
- 2010-09-30 KR KR1020127011201A patent/KR101407743B1/ko not_active IP Right Cessation
- 2010-09-30 US US13/387,583 patent/US9253093B2/en not_active Expired - Fee Related
- 2010-09-30 CN CN201080043139.4A patent/CN102549552B/zh not_active Expired - Fee Related
- 2010-09-30 WO PCT/EP2010/064535 patent/WO2011039300A1/en active Application Filing
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH11331268A (ja) * | 1998-05-11 | 1999-11-30 | Sumitomo Electric Ind Ltd | パケット中継装置 |
JP2005347969A (ja) * | 2004-06-01 | 2005-12-15 | Matsushita Electric Ind Co Ltd | パケット転送装置およびパケット転送方法 |
US20060090039A1 (en) * | 2004-10-27 | 2006-04-27 | Sanjeev Jain | Method and apparatus to enable DRAM to support low-latency access via vertical caching |
JP2006135572A (ja) * | 2004-11-05 | 2006-05-25 | Hitachi Ltd | ネットワーク装置におけるトラフィック制御及びその方法 |
Also Published As
Publication number | Publication date |
---|---|
EP2306322A1 (en) | 2011-04-06 |
US9253093B2 (en) | 2016-02-02 |
CN102549552A (zh) | 2012-07-04 |
WO2011039300A1 (en) | 2011-04-07 |
KR20120070595A (ko) | 2012-06-29 |
KR101407743B1 (ko) | 2014-06-16 |
CN102549552B (zh) | 2015-12-02 |
JP5514913B2 (ja) | 2014-06-04 |
US20120314709A1 (en) | 2012-12-13 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5514913B2 (ja) | フローアウェアネットワークノード内でデータパケットを処理するための方法 | |
JP4615030B2 (ja) | バッファを再要求するための方法および装置 | |
JP4603102B2 (ja) | ネットワークスイッチ内のブロックされた出力キューに関するパケットを選択的に廃棄するための方法および装置 | |
CN110808910B (zh) | 一种支持QoS的OpenFlow流表节能存储架构及其方法 | |
JP4078445B2 (ja) | データ識別子を複製することによって複数のコピーを送信するための方法および装置 | |
JP4541454B2 (ja) | 受信データの関数としてデータの送信の開始を制御するための方法および装置 | |
CN115516833A (zh) | 网络设备中的分组缓冲溢出 | |
US8306045B2 (en) | Packet forwarding apparatus and method for discarding packets | |
US11425057B2 (en) | Packet processing | |
US9112708B1 (en) | Processing multicast packets in a network device | |
WO2017219993A1 (zh) | 报文调度 | |
WO2020199760A1 (zh) | 数据存储方法、存储器和服务器 | |
TWI360744B (en) | Data packet processing device | |
US8717891B2 (en) | Shaping apparatus and method | |
US6850999B1 (en) | Coherency coverage of data across multiple packets varying in sizes | |
US10999223B1 (en) | Instantaneous garbage collection of network data units | |
JP7241194B2 (ja) | メモリ管理方法及び装置 | |
JP6378044B2 (ja) | データ処理装置、データ処理方法およびプログラム | |
TW200404206A (en) | Increasing memory access efficiency for packet applications | |
WO2022143678A1 (zh) | 报文存储方法、报文出入队列方法及存储调度装置 | |
CN112965833B (zh) | 日志处理方法及装置 | |
JP5430369B2 (ja) | バッファメモリ装置、及び、バッファリング方法 | |
CN113347112B (zh) | 一种基于多级缓存的数据包转发方法及装置 | |
US7783796B2 (en) | Method for releasing data of storage apparatus | |
CN109327402B (zh) | 拥塞管理方法及装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20130618 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20130917 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20140304 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20140331 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 5514913 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
LAPS | Cancellation because of no payment of annual fees |