JP2013175017A - トランザクション処理装置及び不正トランザクション検出方法 - Google Patents
トランザクション処理装置及び不正トランザクション検出方法 Download PDFInfo
- Publication number
- JP2013175017A JP2013175017A JP2012038590A JP2012038590A JP2013175017A JP 2013175017 A JP2013175017 A JP 2013175017A JP 2012038590 A JP2012038590 A JP 2012038590A JP 2012038590 A JP2012038590 A JP 2012038590A JP 2013175017 A JP2013175017 A JP 2013175017A
- Authority
- JP
- Japan
- Prior art keywords
- transaction
- circuit
- condition
- comparison
- input
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Landscapes
- Debugging And Monitoring (AREA)
- Test And Diagnosis Of Digital Computers (AREA)
Abstract
【解決手段】
本発明に係るトランザクション処理装置1は、入力される入力トランザクションの不正パターンを検出するための複数の条件を格納する条件テーブル11と、入力トランザクションが、条件テーブル11に格納された複数の条件を満たすか否か判定する判定部18と、複数の条件を満たすと判定された場合、外部装置へ不正の検出を報告する報告部19と、を備えるものである。
【選択図】図1
Description
(1)LSI間にロジックアナライザを挿入し、不正が起きるタイミングをトリガとしてデータを採取し解析する。
(2)送信側LSIにICE(インサーキットエミュレータ)などを接続し、送信側でステップ実行等を行い解析する。
(3)シミュレーションモデルにより解析する。
本発明の実施の形態の説明に先立って、図1を用いて、本発明の特徴についてその概要を説明する。
以下、図面を参照して本発明の実施の形態1について説明する。図2は、本発明の実施の形態1に係るトランザクション処理システムの構成を示している。図2に示すように、このトランザクション処理システムは、受信側LSI1、送信側LSI2、情報処理装置3を備えている。
2 送信側LSI
3 情報処理装置
10 制御回路
11 条件テーブル
11a 条件データ
12 テーブルライトアドレス生成回路
13 テーブルリードアドレス生成回路
14 スタート回路
15 比較回路
16 カウンタ
17 条件回路
18 判定回路(判定部)
19 報告回路(報告部)
20 入力バッファ
21 バッファライトアドレス生成回路
22 バッファリードアドレス生成回路
23 定数回路
101 識別フラグ
102 最終条件フラグ
103 データフィールド
104 マスクフィールド
105 タイマフィールド
106 MISCフィールド
Claims (10)
- 入力される入力トランザクションの不正パターンを検出するための複数の条件を格納する条件テーブルと、
前記入力トランザクションが、前記条件テーブルに格納された前記複数の条件を満たすか否か判定する判定部と、
前記複数の条件を満たすと判定された場合、外部装置へ不正の検出を報告する報告部と、
を備えるトランザクション処理装置。 - 前記複数の条件には、前記入力トランザクションのビットパターンが含まれ、
前記判定部は、前記入力トランザクションと前記ビットパターンとを比較し一致/不一致を判定する、
請求項1に記載のトランザクション処理装置。 - 前記複数の条件には、前記入力トランザクションのビットのうち比較対象もしくは比較対象外のビットを示すマスクパターンが含まれ、
前記判定部は、前記マスクパターンにより比較対象とされた前記入力トランザクションと前記ビットパターンとを比較し一致/不一致を判定する、
請求項2に記載のトランザクション処理装置。 - 前記複数の条件には、前記入力トランザクションと前記ビットパターンとの比較を終了するまでのタイムアウト時間が含まれ、
前記判定部は、前記入力トランザクションと前記ビットパターンとの比較開始からの時間をカウントする第1のカウンタにより前記タイムアウト時間を判定する、
請求項2または3に記載のトランザクション処理装置。 - 前記判定部は、前記入力トランザクションと前記ビットパターンとの比較が一致した場合、前記第1のカウンタを比較開始時の値に再設定する、
請求項4に記載のトランザクション処理装置。 - 前記複数の条件には、前記入力トランザクションと前記ビットパターンとの比較が一致する一致回数の上限が含まれ、
前記判定部は、前記入力トランザクションと前記ビットパターンとの比較が一致する毎にカウントする第2のカウンタにより前記一致回数の上限を判定する、
請求項2乃至5のいずれか一項に記載のトランザクション処理装置。 - 前記複数の条件には、前記入力トランザクションと前記ビットパターンとの比較を終了する終了フラグが含まれ、
前記判定部は、前記入力トランザクションと前記ビットパターンとの比較が一致した場合、前記終了フラグが比較の終了を示すか否か判定する、
請求項2乃至6のいずれか一項に記載のトランザクション処理装置。 - 前記条件テーブルには、前記複数の条件を含む条件データがさらに複数格納され、
前記判定部は、前記入力トランザクションが当該条件データの前記複数の条件を満たす場合、複数の前記条件データのうち次に格納されている前記条件データを用いて、前記複数の条件を判定する、
請求項1乃至7のいずれか一項に記載のトランザクション処理装置。 - 前記報告部は、前記複数の条件を満たすと判定された場合、前記トランザクション処理装置が記憶している内部情報を前記外部装置へ出力する、
請求項1乃至8のいずれか一項に記載のトランザクション処理装置。 - 入力される入力トランザクションの不正パターンを検出するための複数の条件を条件テーブルに格納し、
前記入力トランザクションが、前記条件テーブルに格納された前記複数の条件を満たすか否か判定し、
前記複数の条件を満たすと判定された場合、外部装置へ不正の検出を報告する、
不正トランザクション検出方法。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2012038590A JP6052847B2 (ja) | 2012-02-24 | 2012-02-24 | トランザクション処理装置及び不正トランザクション検出方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2012038590A JP6052847B2 (ja) | 2012-02-24 | 2012-02-24 | トランザクション処理装置及び不正トランザクション検出方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2013175017A true JP2013175017A (ja) | 2013-09-05 |
JP6052847B2 JP6052847B2 (ja) | 2016-12-27 |
Family
ID=49267871
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2012038590A Active JP6052847B2 (ja) | 2012-02-24 | 2012-02-24 | トランザクション処理装置及び不正トランザクション検出方法 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP6052847B2 (ja) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2023033722A2 (en) * | 2021-08-31 | 2023-03-09 | Gp Network Asia Pte. Ltd. | System and method for adaptively tracking a pattern of a transaction |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH04294428A (ja) * | 1991-03-22 | 1992-10-19 | Nec Eng Ltd | データモニタ回路 |
JPH06324957A (ja) * | 1993-05-14 | 1994-11-25 | Mitsubishi Electric Corp | バス監視装置 |
JPH08321837A (ja) * | 1995-05-24 | 1996-12-03 | Nec Eng Ltd | 情報処理装置 |
JP2005018317A (ja) * | 2003-06-25 | 2005-01-20 | Nec Computertechno Ltd | トランザクション障害処理システム |
WO2008099657A1 (ja) * | 2007-02-14 | 2008-08-21 | Nec Corporation | 半導体集積回路、デバッグ・トレース回路、および半導体集積回路動作観測方法 |
-
2012
- 2012-02-24 JP JP2012038590A patent/JP6052847B2/ja active Active
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH04294428A (ja) * | 1991-03-22 | 1992-10-19 | Nec Eng Ltd | データモニタ回路 |
JPH06324957A (ja) * | 1993-05-14 | 1994-11-25 | Mitsubishi Electric Corp | バス監視装置 |
JPH08321837A (ja) * | 1995-05-24 | 1996-12-03 | Nec Eng Ltd | 情報処理装置 |
JP2005018317A (ja) * | 2003-06-25 | 2005-01-20 | Nec Computertechno Ltd | トランザクション障害処理システム |
WO2008099657A1 (ja) * | 2007-02-14 | 2008-08-21 | Nec Corporation | 半導体集積回路、デバッグ・トレース回路、および半導体集積回路動作観測方法 |
Non-Patent Citations (1)
Title |
---|
JPN6015039794; 滝 誠一: '"PCIバスの詳細と応用へのステップ 第8章 インタラプトとエラー処理"' OPEN DESIGN 第4版,No.7, 19970601, pp.89-95, CQ出版株式会社 * |
Also Published As
Publication number | Publication date |
---|---|
JP6052847B2 (ja) | 2016-12-27 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US9952963B2 (en) | System on chip and corresponding monitoring method | |
US7984401B2 (en) | Method for checking a status of a signal port to identify an over-constrained event | |
US6944796B2 (en) | Method and system to implement a system event log for system manageability | |
US7200776B2 (en) | System and method for generating trace data in a computing system | |
KR101581702B1 (ko) | 테스트, 검증, 및 디버그 아키텍처 | |
US20030033559A1 (en) | System and method for exposing hidden events on system buses | |
US12093398B2 (en) | Vulnerability analysis and reporting for embedded systems | |
US20170115348A1 (en) | Methods and circuits for debugging circuit designs | |
US10078113B1 (en) | Methods and circuits for debugging data bus communications | |
CN115563914A (zh) | 验证方法及装置、计算设备、计算机可读存储介质 | |
CN111078492A (zh) | 一种SoC内部总线的状态监控系统及方法 | |
US7519865B1 (en) | Systems and methods for identifying incomplete transactions | |
Fern et al. | Detecting hardware trojans in unspecified functionality using mutation testing | |
CN110851352A (zh) | 一种模糊测试系统及终端设备 | |
US20110225559A1 (en) | Logic verifying apparatus, logic verifying method, and medium | |
CN112286750A (zh) | 一种gpio验证方法、装置、电子设备和介质 | |
CN117076337B (zh) | 一种数据传输方法、装置、电子设备及可读存储介质 | |
US6298394B1 (en) | System and method for capturing information on an interconnect in an integrated circuit | |
JP6052847B2 (ja) | トランザクション処理装置及び不正トランザクション検出方法 | |
JP6041749B2 (ja) | トレース収集回路及びトレース収集方法 | |
US7260745B1 (en) | Detection of information on an interconnect | |
US9946624B1 (en) | Systems and methods to capture data signals from a dynamic circuit | |
CN111858307B (zh) | 模糊测试方法和设备 | |
US7299386B2 (en) | Apparatus and method for detecting address characteristics for use with a trigger generation unit in a target processor | |
US6349371B1 (en) | Circuit for storing information |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A711 | Notification of change in applicant |
Free format text: JAPANESE INTERMEDIATE CODE: A712 Effective date: 20140807 |
|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20150114 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20150826 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20151006 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20151207 |
|
A02 | Decision of refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A02 Effective date: 20160531 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20160830 |
|
A911 | Transfer of reconsideration by examiner before appeal (zenchi) |
Free format text: JAPANESE INTERMEDIATE CODE: A911 Effective date: 20160912 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20161101 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20161124 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 6052847 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |