JP2012505468A - プロセッサ及びプロセッサに電源電圧を与える電圧変換器を有するシステムにおける電力管理 - Google Patents
プロセッサ及びプロセッサに電源電圧を与える電圧変換器を有するシステムにおける電力管理 Download PDFInfo
- Publication number
- JP2012505468A JP2012505468A JP2011531004A JP2011531004A JP2012505468A JP 2012505468 A JP2012505468 A JP 2012505468A JP 2011531004 A JP2011531004 A JP 2011531004A JP 2011531004 A JP2011531004 A JP 2011531004A JP 2012505468 A JP2012505468 A JP 2012505468A
- Authority
- JP
- Japan
- Prior art keywords
- processor
- voltage
- converter
- voltage converter
- power supply
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 230000007704 transition Effects 0.000 claims abstract description 12
- 230000004044 response Effects 0.000 claims description 16
- 238000000034 method Methods 0.000 claims description 7
- 230000003213 activating effect Effects 0.000 claims description 3
- 230000008859 change Effects 0.000 description 8
- 230000000694 effects Effects 0.000 description 2
- 230000004048 modification Effects 0.000 description 2
- 238000012986 modification Methods 0.000 description 2
- 230000008569 process Effects 0.000 description 2
- 230000004913 activation Effects 0.000 description 1
- 238000006243 chemical reaction Methods 0.000 description 1
- 238000010586 diagram Methods 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/26—Power supply means, e.g. regulation thereof
- G06F1/32—Means for saving power
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/26—Power supply means, e.g. regulation thereof
- G06F1/32—Means for saving power
- G06F1/3203—Power management, i.e. event-based initiation of a power-saving mode
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/26—Power supply means, e.g. regulation thereof
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/26—Power supply means, e.g. regulation thereof
- G06F1/32—Means for saving power
- G06F1/3203—Power management, i.e. event-based initiation of a power-saving mode
- G06F1/3234—Power saving characterised by the action undertaken
- G06F1/3287—Power saving characterised by the action undertaken by switching off individual functional units in the computer system
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F1/00—Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
- G06F1/26—Power supply means, e.g. regulation thereof
- G06F1/32—Means for saving power
- G06F1/3203—Power management, i.e. event-based initiation of a power-saving mode
- G06F1/3234—Power saving characterised by the action undertaken
- G06F1/3296—Power saving characterised by the action undertaken by lowering the supply or operating voltage
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y02—TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
- Y02D—CLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
- Y02D10/00—Energy efficient computing, e.g. low power processors, power management or thermal management
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y02—TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
- Y02D—CLIMATE CHANGE MITIGATION TECHNOLOGIES IN INFORMATION AND COMMUNICATION TECHNOLOGIES [ICT], I.E. INFORMATION AND COMMUNICATION TECHNOLOGIES AIMING AT THE REDUCTION OF THEIR OWN ENERGY USE
- Y02D30/00—Reducing energy consumption in communication networks
- Y02D30/50—Reducing energy consumption in communication networks in wire-line communication networks, e.g. low power modes or reduced link rate
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- General Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Computing Systems (AREA)
- Power Sources (AREA)
Abstract
Description
Claims (15)
- プロセッサを有するシステム内の電力を管理する装置であって、
前記プロセッサに電源電圧を与える電圧変換器であって、前記プロセッサは種々の電力モード間を移行することができ、前記電圧変換器は前記電力モードのうちの少なくとも2つに対して前記電源電圧の異なる電圧レベルを指定する指示を受信する、電圧変換器と、
コントローラであって、
前記指示に基づいて、前記電力モードのうちの低い方の電力モードに前記プロセッサが移行することを検出し、
前記電力モードのうちの前記低い方の電力モードへの前記プロセッサの移行の検出に応答して、前記電圧変換器の少なくとも一部をディセーブルにする、コントローラと、
を備えている、装置。 - 前記電力モードが、スリープ状態と、少なくとも1つのパフォーマンス状態とを含み、前記電力モードのうちの前記低い方の電力モードは前記スリープ状態を含み、前記電圧変換器の前記少なくとも一部は、前記スリープ状態への前記プロセッサの移行の検出に応答してディセーブルにされる、請求項1に記載の装置。
- 前記電圧変換器が、前記指示に応答して、前記プロセッサへの前記電源電圧を、前記スリープ状態の場合に第1の電圧レベルに設定し、前記少なくとも1つのパフォーマンス状態の場合に第2の電圧レベルに設定するように制御可能であり、前記第2の電圧レベルは前記第1の電圧レベルよりも高い、請求項2に記載の装置。
- 前記指示が前記プロセッサからの電圧制御信号を含む、請求項3に記載の装置。
- 前記電圧制御信号を異なる値に設定して前記電圧変換器が前記プロセッサへの前記電源電圧を前記第1の電圧レベル及び前記第2の電圧レベルに設定するように、前記プロセッサ上で実行可能なファームウエアをさらに備えている、請求項4に記載の装置。
- 前記電圧変換器が多相変換器であり、前記電圧変換器の前記ディセーブルにされる少なくとも1つの部分は、前記電圧変換器のディセーブルにされる少なくとも1つの相を含む、請求項1に記載の装置。
- 前記電圧変換器の前記ディセーブルにされる少なくとも1つの相が、前記電圧変換器内のディセーブルにされる少なくとも1つのDC−DC変換器を含む、請求項6に記載の装置。
- 前記電圧変換器が、該電圧変換器の複数の相に対応する複数のDC−DC変換器を含む、請求項7に記載の装置。
- 前記コントローラが前記電圧変換器の一部である、請求項1に記載の装置。
- 前記プロセッサによって前記電源電圧から引き出される電流が所定のしきい値未満であるか否かを判断する回路をさらに備え、
前記電圧変換器の前記少なくとも一部は、前記プロセッサが前記低い方の電力モードに移行したことを検出すること、及び前記電源電圧から前記プロセッサによって引き出される電流が前記所定のしきい値よりも低いという指示を前記回路から受信することの双方に応答してディセーブルにされる、請求項1に記載の装置。 - 前記コントローラはさらに、
前記指示に基づいて、前記プロセッサが前記低い方の電力モードから高い方の電力モードに出たことを検出し、
前記プロセッサが前記低い方の電力モードから前記高い方の電力モードに出たことを検出するのに応答して、以前にディセーブルされた前記電圧変換器の前記少なくとも一部を起動する、請求項1に記載の装置。 - 前記プロセッサによって前記電源電圧から引き出される電流が所定のしきい値を超えているか否かを判断する回路をさらに備え、
前記コントローラは、
前記プロセッサが前記低い方の電力モードから高い方の電力モードに出たことを検出すること、又は
前記プロセッサによって前記電源電圧から引き出される電流が前記所定のしきい値を超えていることを検出すること、
のいずれかに応答して、以前にディセーブルされた前記電圧変換器の前記少なくとも一部をさらに起動する、請求項1に記載の装置。 - 少なくとも1つのパフォーマンス状態及びスリープ状態を有するプロセッサの電力管理の方法であって、
前記プロセッサへの電源電圧の電圧レベルが第1のレベルに下げられつつあるという指示を検出することによって、前記プロセッサが前記スリープ状態に入ったことを検出するステップであって、前記プロセッサの前記パフォーマンス状態は、前記第1のレベルとは異なる第2のレベルにある、前記プロセッサへの前記電源電圧に関連付けられる、検出するステップと、
前記プロセッサによって引き出される電流の指示を受信するステップと、
前記プロセッサが前記スリープ状態に入ったこと、及び前記プロセッサによって引き出される電流が所定のしきい値未満であることの検出に応答して、前記プロセッサに前記電源電圧を供給する多相変換器の少なくとも1つの相をディセーブルにするステップと、
を含む、方法。 - 前記少なくとも1つのパフォーマンス状態及び前記スリープ状態のために前記電源電圧の異なる電圧レベルを規定するように前記プロセッサをプログラムするステップをさらに含む、請求項13に記載の方法。
- プロセッサに電源電圧を与える電圧変換器であって、
前記プロセッサの前記電源電圧の電圧レベルの移行を指定する指示の受信に応答して、前記プロセッサが或るパフォーマンス状態からスリープ状態に入ったことを検出し、
前記プロセッサが前記スリープ状態に入ったことの検出に応答して、前記電圧変換器の少なくとも一部をディセーブルにし、
前記プロセッサが前記スリープ状態から出たことの検出に応答して、以前にディセーブルされた前記電圧変換器の前記少なくとも一部を起動するコントローラを備えている、電圧変換器。
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
PCT/US2008/079035 WO2010042108A1 (en) | 2008-10-07 | 2008-10-07 | Power management in a system having a processor and a voltage converter that provides a power voltage to the processor |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2012505468A true JP2012505468A (ja) | 2012-03-01 |
JP5289575B2 JP5289575B2 (ja) | 2013-09-11 |
Family
ID=42100854
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2011531004A Expired - Fee Related JP5289575B2 (ja) | 2008-10-07 | 2008-10-07 | プロセッサ及びプロセッサに電源電圧を与える電圧変換器を有するシステムにおける電力管理 |
Country Status (9)
Country | Link |
---|---|
US (1) | US20110179299A1 (ja) |
JP (1) | JP5289575B2 (ja) |
KR (1) | KR101450381B1 (ja) |
CN (1) | CN102177483B (ja) |
BR (1) | BRPI0822804A2 (ja) |
DE (1) | DE112008004030B4 (ja) |
GB (1) | GB2475461B (ja) |
TW (1) | TWI515552B (ja) |
WO (1) | WO2010042108A1 (ja) |
Families Citing this family (14)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE112010003170B4 (de) | 2010-03-24 | 2014-12-18 | Hewlett-Packard Development Company, L.P. | Leistungsbegrenzungsrückkopplungsnormierung |
US9106201B1 (en) * | 2010-06-23 | 2015-08-11 | Volterra Semiconductor Corporation | Systems and methods for DC-to-DC converter control |
TWI495995B (zh) * | 2010-07-22 | 2015-08-11 | Asustek Comp Inc | 具節能功能之電源系統 |
DE102012106261A1 (de) | 2012-07-12 | 2014-01-16 | Hella Kgaa Hueck & Co. | Gleichspannungswandler-Schaltungsanordnung |
US9354679B2 (en) * | 2012-12-28 | 2016-05-31 | Intel Corporation | System and method for causing reduced power consumption associated with thermal remediation |
DE102013101400A1 (de) | 2013-02-13 | 2014-08-14 | Hella Kgaa Hueck & Co. | Gleichspannungswandler |
US9473044B2 (en) * | 2013-05-07 | 2016-10-18 | University of Central Research Foundation, Inc. | Power inverter implementing phase skipping control |
DE102013104751A1 (de) | 2013-05-08 | 2014-11-13 | Hella Kgaa Hueck & Co. | Steuervorrichtung für einen Mehrphasen-Gleichspannungswandler |
US20170160782A1 (en) * | 2015-12-07 | 2017-06-08 | Mediatek Inc. | Share power source mechanism in a multicore processor system |
US10200130B2 (en) * | 2016-02-19 | 2019-02-05 | Mitsubishi Electric Corporation | Optical transmitter |
DE102016224618A1 (de) * | 2016-12-09 | 2018-06-14 | Bayerische Motoren Werke Aktiengesellschaft | Fahrzeug-Bordnetz mit hoher Verfügbarkeit |
WO2021154302A1 (en) * | 2020-01-31 | 2021-08-05 | Hewlett-Packard Development Company, L.P. | Power supply units |
US20230031388A1 (en) * | 2021-07-30 | 2023-02-02 | Advanced Micro Devices, Inc. | On-demand ip initialization within power states |
US11815981B2 (en) * | 2022-03-08 | 2023-11-14 | Cypress Semiconductor Corporation | Flexible and optimized power management unit (PMU) for multiple power supply scenarios |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2004038289A (ja) * | 2002-06-28 | 2004-02-05 | Toshiba Corp | 情報処理装置および同装置における電源制御方法 |
JP2005190483A (ja) * | 2003-12-24 | 2005-07-14 | Samsung Electronics Co Ltd | 遊休モードでの電力消費が減少したプロセッサシステムおよびその方法 |
JP2006510121A (ja) * | 2002-12-23 | 2006-03-23 | インテル・コーポレーション | 供給電圧及びボディバイアスのダイナミック制御を通して電力消費を削減するための一つの方法及び装置 |
JP2008503835A (ja) * | 2004-06-22 | 2008-02-07 | インテル コーポレイション | 低電力デバイスの待機電力制御 |
WO2008083906A2 (en) * | 2007-01-10 | 2008-07-17 | International Business Machines Corporation | Method and apparatus for power throttling a processor in an information handling system |
Family Cites Families (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100424484B1 (ko) * | 2001-07-05 | 2004-03-24 | 엘지전자 주식회사 | 중앙 처리 장치용 전원 공급기 |
US6839854B2 (en) * | 2001-08-27 | 2005-01-04 | Intel Corporation | Voltage regulation for computer system components that increases voltage level when a component enters a sleep state as indicated by a power state status signal |
US6978388B1 (en) * | 2002-01-18 | 2005-12-20 | Apple Computer, Inc. | Method and apparatus for managing a power load change in a system |
US7334141B2 (en) * | 2003-04-23 | 2008-02-19 | Dell Products L.P. | Method of saving energy in an information handling system by controlling a main converter based on the amount of power drawn by the system |
US7268527B2 (en) * | 2004-03-11 | 2007-09-11 | Semtech Corporation | Method and apparatus for determining load current in a CPU core voltage regulator |
US7492134B2 (en) * | 2004-07-02 | 2009-02-17 | Primarion, Inc. | Multiphase power regulator with load adaptive phase control |
KR100672989B1 (ko) * | 2004-12-22 | 2007-01-24 | 삼성전자주식회사 | 파워다운 모드에서 레귤레이터에 의한 전력 소모를방지하는 전자장치 및 전력 소모 방지 방법 |
US7414383B2 (en) * | 2006-05-12 | 2008-08-19 | Intel Corporation | Multi-phase voltage regulator with phases ordered by lowest phase current |
KR100849215B1 (ko) * | 2007-01-17 | 2008-07-31 | 삼성전자주식회사 | 전원제어장치, 방법, 및 상기 전원제어장치를 구비하는시스템 |
US7982441B2 (en) * | 2007-02-15 | 2011-07-19 | International Rectifier Corporation | Converter circuit |
US8618788B2 (en) * | 2007-03-30 | 2013-12-31 | Malay Trivedi | Dynamically adjusted multi-phase regulator |
-
2008
- 2008-10-07 US US13/120,652 patent/US20110179299A1/en not_active Abandoned
- 2008-10-07 WO PCT/US2008/079035 patent/WO2010042108A1/en active Application Filing
- 2008-10-07 CN CN200880131447.5A patent/CN102177483B/zh not_active Expired - Fee Related
- 2008-10-07 JP JP2011531004A patent/JP5289575B2/ja not_active Expired - Fee Related
- 2008-10-07 BR BRPI0822804-3A patent/BRPI0822804A2/pt not_active Application Discontinuation
- 2008-10-07 DE DE112008004030T patent/DE112008004030B4/de not_active Expired - Fee Related
- 2008-10-07 KR KR1020117007950A patent/KR101450381B1/ko active IP Right Grant
- 2008-10-07 GB GB1104971.5A patent/GB2475461B/en not_active Expired - Fee Related
-
2009
- 2009-09-29 TW TW098132906A patent/TWI515552B/zh not_active IP Right Cessation
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2004038289A (ja) * | 2002-06-28 | 2004-02-05 | Toshiba Corp | 情報処理装置および同装置における電源制御方法 |
JP2006510121A (ja) * | 2002-12-23 | 2006-03-23 | インテル・コーポレーション | 供給電圧及びボディバイアスのダイナミック制御を通して電力消費を削減するための一つの方法及び装置 |
JP2005190483A (ja) * | 2003-12-24 | 2005-07-14 | Samsung Electronics Co Ltd | 遊休モードでの電力消費が減少したプロセッサシステムおよびその方法 |
JP2008503835A (ja) * | 2004-06-22 | 2008-02-07 | インテル コーポレイション | 低電力デバイスの待機電力制御 |
WO2008083906A2 (en) * | 2007-01-10 | 2008-07-17 | International Business Machines Corporation | Method and apparatus for power throttling a processor in an information handling system |
Also Published As
Publication number | Publication date |
---|---|
CN102177483B (zh) | 2015-07-22 |
JP5289575B2 (ja) | 2013-09-11 |
KR101450381B1 (ko) | 2014-10-14 |
GB2475461A (en) | 2011-05-18 |
TW201020757A (en) | 2010-06-01 |
DE112008004030B4 (de) | 2012-08-30 |
CN102177483A (zh) | 2011-09-07 |
KR20110082132A (ko) | 2011-07-18 |
US20110179299A1 (en) | 2011-07-21 |
BRPI0822804A2 (pt) | 2015-06-30 |
DE112008004030T5 (de) | 2011-09-29 |
GB201104971D0 (en) | 2011-05-11 |
GB2475461B (en) | 2012-10-10 |
WO2010042108A1 (en) | 2010-04-15 |
TWI515552B (zh) | 2016-01-01 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5289575B2 (ja) | プロセッサ及びプロセッサに電源電圧を与える電圧変換器を有するシステムにおける電力管理 | |
US9444456B2 (en) | Circuit and method for powering an integrated circuit having first and second power regulators respectively configured and arranged to provide regulated power at main and standby power levels | |
KR101501437B1 (ko) | 컴퓨터 장치 전원 관리 시스템 및 방법 | |
JP5090569B2 (ja) | ミクロアーキテクチャのバンド幅スロットリングによるプロセッサ電力消費制御及び電圧降下 | |
EP3332307B1 (en) | Power distribution network (pdn) droop/overshoot mitigation | |
US8499181B2 (en) | Method for controlling voltages supplied to a processor | |
US8078891B2 (en) | Method, device, and system for guaranteed minimum processor power state dwell time | |
US20110078477A1 (en) | Power management method for electronic device | |
WO2010069142A1 (zh) | 一种降低电源系统待机功耗的方法及电源系统 | |
EP2804285B1 (en) | Power arbitration method and apparatus having a control logic circuit for assessing and selecting power supplies | |
EP2685619B1 (en) | Efficient energy use in low power products | |
US20020104032A1 (en) | Method for reducing power consumption using variable frequency clocks | |
JP2007151341A (ja) | 待機回路 | |
JP2023107757A (ja) | コンピュータシステムの動作状態を制御する方法及び対応するコンピュータシステム | |
CN107231038B (zh) | 电子设备以及电子设备的电力供给控制方法 | |
US10754410B2 (en) | System and method for standby mode operation of power management system | |
JP2011022767A (ja) | 電力制御装置及びプログラム | |
US9323267B2 (en) | Method and implementation for eliminating random pulse during power up of digital signal controller | |
CN106325461B (zh) | 一种信息处理方法及电子设备 | |
JP2000354364A (ja) | 電源装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20120910 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20120921 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20121210 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20130521 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20130604 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 5289575 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
LAPS | Cancellation because of no payment of annual fees |