JP2012085331A - Signal detection device and imaging system using the same - Google Patents

Signal detection device and imaging system using the same Download PDF

Info

Publication number
JP2012085331A
JP2012085331A JP2011266120A JP2011266120A JP2012085331A JP 2012085331 A JP2012085331 A JP 2012085331A JP 2011266120 A JP2011266120 A JP 2011266120A JP 2011266120 A JP2011266120 A JP 2011266120A JP 2012085331 A JP2012085331 A JP 2012085331A
Authority
JP
Japan
Prior art keywords
signal
signal line
common
switch
line
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
JP2011266120A
Other languages
Japanese (ja)
Other versions
JP5214014B2 (en
Inventor
Toru Koizumi
徹 小泉
英明 ▲高▼田
Hideaki Takada
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Canon Inc
Original Assignee
Canon Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Canon Inc filed Critical Canon Inc
Priority to JP2011266120A priority Critical patent/JP5214014B2/en
Publication of JP2012085331A publication Critical patent/JP2012085331A/en
Application granted granted Critical
Publication of JP5214014B2 publication Critical patent/JP5214014B2/en
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Abstract

PROBLEM TO BE SOLVED: To provide a signal reading method for a signal detection device of which the number of output terminals is changeable.SOLUTION: In the signal reading method for the signal detection device of the present invention, the signal detection device includes: at least a first common signal line and a second common signal line for outputting signals of a signal generation unit; a first amplifier circuit and a second amplifier circuit for amplifying the signals from the first common signal line and the second common signal line respectively; and a switch for controlling conduction between the first and second common signal lines. The signal reading method for the signal detection device includes: a first signal reading method in which the signals from the first and second common signal lines are amplified and read from the first and second amplifier circuits respectively; and a second signal reading method in which the switch is turned on and the signals from the first and second common signal lines are amplified by the first amplifier circuit and are read.

Description

本発明は、信号検出装置に関するものである。   The present invention relates to a signal detection device.

磁気信号などを検出する信号検出装置には、光を検出する光電変換装置がある。この光電変換装置の代表的な種類として、CCD型やMOS型光電変換装置が挙げられる。MOS型光電変換装置は、フォトダイオード等の光電変換素子を含む基本セル(画素)が2次元に配置された画素部と、画素部からの信号を保持する容量部と、容量部からの信号を外部へ出力するための共通信号線とを有する。
特許文献1には、共通信号線を複数有し、それらを多重化する構成の開示がある。また、特許文献2には、容量部をブロック化し、読み出す構造の開示がある。
A signal detection device that detects a magnetic signal or the like includes a photoelectric conversion device that detects light. Representative types of this photoelectric conversion device include a CCD type and a MOS type photoelectric conversion device. The MOS type photoelectric conversion device includes a pixel portion in which basic cells (pixels) including a photoelectric conversion element such as a photodiode are two-dimensionally arranged, a capacitor portion that holds a signal from the pixel portion, and a signal from the capacitor portion. And a common signal line for outputting to the outside.
Patent Document 1 discloses a configuration in which a plurality of common signal lines are provided and multiplexed. Further, Patent Document 2 discloses a structure in which a capacitor portion is blocked and read out.

特開2005−020483号公報JP-A-2005-020484 特開2005−086260号公報Japanese Patent Laying-Open No. 2005-086260

特許文献1のように共通信号線を複数有することによって、データの読み出し速度は向上する。しかし、共通信号線の違いによるオフセットが生じてしまう場合がある。さらに、複数の共通信号線を有する場合、出力部にあるアンプの数も増えるため、消費電力が増大してしまう。また、光電変換装置の外部との関係によって、光電変換装置に求められる出力端子数が限られる場合もある。
よって、本発明においては、出力端子数が変更可能な信号検出装置及びその読み出し方法を提供する。さらに、信号検出装置を用いた撮像システムを提供する。
By providing a plurality of common signal lines as in Patent Document 1, the data reading speed is improved. However, there may be an offset due to a difference in the common signal line. Further, when a plurality of common signal lines are provided, the number of amplifiers in the output unit is increased, resulting in an increase in power consumption. Further, the number of output terminals required for the photoelectric conversion device may be limited depending on the relationship with the outside of the photoelectric conversion device.
Therefore, the present invention provides a signal detection device in which the number of output terminals can be changed and a reading method thereof. Furthermore, an imaging system using a signal detection device is provided.

本発明は、信号を生成する信号生成部と、前記信号生成部から信号が出力され、少なくとも第1の共通信号線と第2の共通信号線とを有する複数の共通信号線と、少なくとも第1の信号線と第2の信号線とを有する複数の信号線と、前記第1の共通信号線と前記第1の信号線との間の導通を制御する第1のスイッチと、前記第2の共通信号線と前記第2の信号線との間の導通を制御する第2のスイッチとを少なくとも含む複数のスイッチと、
前記第1の信号線からの信号が入力される第1の増幅回路と、前記第2の信号線からの信号が入力される第2の増幅回路とを少なくとも有する複数の増幅回路部と、駆動回路部と、を有する信号検出装置であって、前記信号検出装置は、前記第1の共通信号線と前記第2の共通信号線との導通を制御するスイッチを有することを特徴とする。
The present invention includes a signal generation unit that generates a signal, a plurality of common signal lines from which a signal is output from the signal generation unit and having at least a first common signal line and a second common signal line, and at least a first A plurality of signal lines having a plurality of signal lines and a second signal line; a first switch for controlling conduction between the first common signal line and the first signal line; A plurality of switches including at least a second switch for controlling conduction between the common signal line and the second signal line;
A plurality of amplifier circuit units each including at least a first amplifier circuit to which a signal from the first signal line is input and a second amplifier circuit to which a signal from the second signal line is input; A signal detection device having a circuit unit, wherein the signal detection device includes a switch for controlling conduction between the first common signal line and the second common signal line.

出力端子数が変更可能な信号検出装置及びその信号読み出し方法を提供する。   A signal detection device capable of changing the number of output terminals and a signal reading method thereof are provided.

第1の実施形態の読み出し部の模式的な回路図Schematic circuit diagram of the reading unit of the first embodiment 光を検出する場合の光電変換装置の模式図Schematic diagram of photoelectric conversion device for detecting light (a)読み出し部の等価回路、(b)読み出し部の等価回路(A) Equivalent circuit of reading unit, (b) Equivalent circuit of reading unit (a)並列読み出しの場合の駆動方法、(b)多重化した場合の駆動方法(A) Driving method in case of parallel reading, (b) Driving method in case of multiplexing 第2の実施形態における読み出し部の模式的な回路図Schematic circuit diagram of a reading unit in the second embodiment 駆動回路の一例Example of drive circuit 駆動回路の一例Example of drive circuit 撮像システムを説明するブロック図Block diagram explaining the imaging system

本発明にかかる信号検出装置の信号読み出し方法は次のようである。まず、信号検出装置は、信号生成部と、その信号が出力される複数の共通信号線と、駆動回路部とを有する。さらに、各共通信号線からの信号を増幅する増幅回路部を有する。この増幅回路部は、それぞれの共通信号線に対応して配される複数の増幅回路を有する。少なくとも2本の共通信号線がスイッチにより接続されている。そして、複数の増幅回路から、対応する各共通信号線の信号を増幅して読み出す信号読み出し方法である。さらに、スイッチによって接続される共通信号線のうち、1本の共通信号線に対応する増幅回路から、接続される共通信号線からの信号を増幅して読み出す信号読み出し方法である。なお、スイッチによって接続される共通信号線の他の共通信号線に対応する増幅回路は動作しなくてもよい。   The signal reading method of the signal detection apparatus according to the present invention is as follows. First, the signal detection device includes a signal generation unit, a plurality of common signal lines from which the signal is output, and a drive circuit unit. Furthermore, an amplifier circuit unit that amplifies the signal from each common signal line is provided. The amplifier circuit unit has a plurality of amplifier circuits arranged corresponding to the respective common signal lines. At least two common signal lines are connected by a switch. Then, the signal readout method is to amplify and read out signals of the corresponding common signal lines from a plurality of amplifier circuits. Furthermore, this is a signal readout method in which a signal from the connected common signal line is amplified and read from the amplifier circuit corresponding to one common signal line among the common signal lines connected by the switch. Note that an amplifier circuit corresponding to another common signal line connected by a switch may not operate.

このような2つの信号読み出し方法を有することによって、増幅回路以降の出力端子数を変えることが可能となる。また、増幅回路を動作させない信号読み出し方法を行うことによって、消費電力を低減することが可能となる。   By having such two signal readout methods, the number of output terminals after the amplifier circuit can be changed. In addition, power consumption can be reduced by performing a signal reading method that does not operate the amplifier circuit.

(第1の実施形態)
本実施形態においては、光を検出する光電変換素子を用いた光電変換装置を例に説明する。図1は、第1の実施形態を説明する信号検出装置の読み出し部等の模式的な回路図である。また、図2は、図1の読み出し部等を含む信号検出装置の全体的な模式図である。
(First embodiment)
In the present embodiment, a photoelectric conversion device using a photoelectric conversion element that detects light will be described as an example. FIG. 1 is a schematic circuit diagram of a reading unit and the like of the signal detection device for explaining the first embodiment. FIG. 2 is an overall schematic diagram of the signal detection apparatus including the reading unit and the like of FIG.

まず、全体的な構成を説明する。図2において、101は信号生成部である。信号生成部101は、光電変換素子(例えば、フォトダイオード)を含む、基本セル(画素)が複数配されている。画素には、例えば、光電変換素子と、その信号である電荷を活性領域である電荷保持部へ転送する転送トランジスタと、電荷保持部の電位を基準電位にするリセットトランジスタと、を含む。さらに、ソースフォロワ回路の一部を構成し、電荷保持部の電位に基づいた信号を出力する増幅トランジスタを有する。このような画素からは、リセットトランジスタによって基準電位にされた電荷保持部の電位に基づくリセット信号と、光電変換素子から転送された電荷に基づく光信号(リセット信号に重畳された光信号)とが出力される。   First, the overall configuration will be described. In FIG. 2, reference numeral 101 denotes a signal generator. The signal generation unit 101 includes a plurality of basic cells (pixels) including photoelectric conversion elements (for example, photodiodes). The pixel includes, for example, a photoelectric conversion element, a transfer transistor that transfers a charge as a signal thereof to a charge holding portion that is an active region, and a reset transistor that sets the potential of the charge holding portion to a reference potential. Furthermore, it has an amplification transistor that constitutes a part of the source follower circuit and outputs a signal based on the potential of the charge holding portion. From such a pixel, a reset signal based on the potential of the charge holding portion that has been set to the reference potential by the reset transistor, and an optical signal based on the charge transferred from the photoelectric conversion element (an optical signal superimposed on the reset signal). Is output.

102は、ラインメモリ及び共通信号線へ信号を出力するためのスイッチを有する容量部である。ラインメモリの信号をスイッチによって読み出す部分でもあるため、以降、読み出し部と称する。読み出し部102は、アンプ等の信号増幅部やAD変換器を有していても良い。103は、水平走査回路を含む駆動回路部である。符号にあるa及びbは、説明する上で簡単のため用いており、同一の構成を意味する。即ち、本実施形態では、信号検出部101からの信号は、読み出し部102aと読み出し部102bへ任意に振り分けて読み出されている。さらに、104は駆動回路部(垂直走査回路)であり、105は増幅回路部、107は出力端子である。ここで、106は共通信号線部である。本実施形態において、106aには、2組の共通信号線が配されている。共通信号線の組とは、画像を形成するための信号を出力する共通信号線と基準となる信号を出力する共通信号線との組を言う。つまり、102a及び102bには、4本の共通信号線が配されている。   Reference numeral 102 denotes a capacitor having a switch for outputting a signal to the line memory and the common signal line. Since it is also a part which reads the signal of a line memory with a switch, it is hereafter called a reading part. The reading unit 102 may include a signal amplification unit such as an amplifier and an AD converter. Reference numeral 103 denotes a drive circuit unit including a horizontal scanning circuit. The symbols “a” and “b” are used for the sake of simplicity in the description and mean the same configuration. That is, in the present embodiment, the signal from the signal detection unit 101 is arbitrarily distributed to the reading unit 102a and the reading unit 102b and read. Reference numeral 104 denotes a drive circuit unit (vertical scanning circuit), 105 denotes an amplifier circuit unit, and 107 denotes an output terminal. Here, 106 is a common signal line portion. In this embodiment, two sets of common signal lines are arranged on 106a. The set of common signal lines refers to a set of a common signal line that outputs a signal for forming an image and a common signal line that outputs a reference signal. That is, four common signal lines are arranged in 102a and 102b.

図1を用いて、詳細な構成を説明する。図1は、図2における読み出し部102a、共通信号線部106a、増幅回路部105a、出力端子107aを示している。以後、符号aは省略する。増幅回路部105は増幅回路を2つ有している。以後、1つの増幅回路も105と示す。読み出し部102は、信号検出部101から読み出される信号を保持するラインメモリ108を含む。109は、ラインメモリ108に保持された信号を共通信号線部106へ出力するためのスイッチである。共通信号線部106は、4本の共通信号線112S、112N、113S、113Nを有している。112S、112Nを共通信号線の第1の組とし、113S、113Nを共通信号線の第2の組とする。ラインメモリの符号S1、N1はそれぞれ共通信号線の第1の組の112S、112Nへ信号を出力することを示し、S2、N2はそれぞれ共通信号線の第2の組の113S、113Nへ信号を出力することを示している。   A detailed configuration will be described with reference to FIG. FIG. 1 shows the reading unit 102a, the common signal line unit 106a, the amplifier circuit unit 105a, and the output terminal 107a in FIG. Hereinafter, the symbol a is omitted. The amplifier circuit unit 105 has two amplifier circuits. Hereinafter, one amplifier circuit is also indicated as 105. The reading unit 102 includes a line memory 108 that holds a signal read from the signal detection unit 101. Reference numeral 109 denotes a switch for outputting a signal held in the line memory 108 to the common signal line unit 106. The common signal line unit 106 includes four common signal lines 112S, 112N, 113S, and 113N. 112S and 112N are a first set of common signal lines, and 113S and 113N are a second set of common signal lines. Reference numerals S1 and N1 of the line memory indicate that signals are output to the first set of common signal lines 112S and 112N, respectively, and S2 and N2 indicate signals to the second set of common signal lines 113S and 113N, respectively. It shows that it outputs.

また、ラインメモリの符号N1及びN2とは、基準信号を保持することを示す。基準信号とは、信号検出部101から出力されるリセット信号(いわゆるノイズ信号)や読み出し部102がアンプ等を有している場合には、そのアンプの基準信号(いわゆるオフセット)等である。S1及びS2とは、光信号(先のリセット信号に光信号を重畳した信号)を格納するためのラインメモリである。なお、図3(a)は、このラインメモリの構成の等価回路を示している。   Further, the codes N1 and N2 of the line memory indicate that the reference signal is held. The reference signal is a reset signal (so-called noise signal) output from the signal detection unit 101 or a reference signal (so-called offset) of the amplifier when the reading unit 102 has an amplifier or the like. S1 and S2 are line memories for storing an optical signal (a signal obtained by superimposing the optical signal on the previous reset signal). FIG. 3A shows an equivalent circuit of this line memory configuration.

図3(a)を用いて、等価回路を簡単に説明する。図3(a)は、点線にて囲まれた画素と、点線にて囲まれる読み出し部102と、共通信号線112S及び112Nと増幅回路部105とを示している。図1の信号検出部101は、この画素が複数並んでいるものである。画素は、フォトダイオードPD、転送トランジスタTx、リセットトランジスタRES、基準電圧を与える電源SVDDを含んでいる。さらに、ソースフォロア回路の一部である増幅トランジスタSF、選択トランジスタSELを含んでいる。このような画素から読み出し部102へ信号が読み出される。図3(a)の読み出し部102では、信号は、クランプ容量COからアンプへ入力され、さらにラインメモリ108にて保持される。そして、スイッチ109によって、共通信号線112S及び112Nに信号が読み出される。ここで、CHS及びCHNは共通信号線の容量を示している。ラインメモリ108の1つのメモリの構成は、スイッチPTSと容量CTSとである。   An equivalent circuit will be briefly described with reference to FIG. FIG. 3A shows a pixel surrounded by a dotted line, a readout unit 102 surrounded by a dotted line, common signal lines 112S and 112N, and an amplifier circuit unit 105. The signal detection unit 101 in FIG. 1 has a plurality of such pixels arranged side by side. The pixel includes a photodiode PD, a transfer transistor Tx, a reset transistor RES, and a power supply SVDD that provides a reference voltage. Furthermore, an amplification transistor SF and a selection transistor SEL, which are part of the source follower circuit, are included. A signal is read from such a pixel to the reading unit 102. In the reading unit 102 in FIG. 3A, a signal is input from the clamp capacitor CO to the amplifier and is further held in the line memory 108. Then, a signal is read out to the common signal lines 112S and 112N by the switch 109. Here, CHS and CHN indicate the capacity of the common signal line. One memory configuration of the line memory 108 is a switch PTS and a capacitor CTS.

このような光電変換装置において、共通信号線112Sと113Sとを接続するスイッチ110と共通信号線112Nと113Nとを接続するスイッチ111が配されている。このスイッチ110及び111を有する構成によって、S1、N1、S2、N2の4つの信号を並列読み出すことが可能となる。また、S1とN1が保持する信号を読み出したのち、S2とN2が保持する信号を読み出す、交互に信号を読み出すことが可能となる。このとき、使用する出力端子107の数を2つから1つへ削減することが可能となる。また、使用しない出力端子107に対応する増幅回路105の駆動を停止することが可能となり、低消費電力化を測ることが可能となる。つまり、容易に出力端子数を変えることが可能となり、低消費電力化が図られる。具体的な駆動方法を図4(a)及び図4(b)に示す。図4は、スイッチ109のM1からM10のスイッチのパルス図であり、パルスがハイの時にスイッチがオンし、ラインメモリ108から信号の読み出しが行われる。第1の信号読み出し方法は、S1及びN1とS2及びN2とが保持する4つの信号を並列に読み出す。図1中のスイッチ110及び111をオフとし、図4(a)に示すタイミングでスイッチ109の開閉を行う。このとき、共通信号線112S、112N、113S、113Nからの信号が、それぞれの共通信号線に対応して配される増幅回路105にて差分及び増幅される。そして、2つの出力端子117から共通信号線112及び113に対応した出力が並列に出力される。第2の信号読み出し方法は、図1中のスイッチ110及び111をオフとし、図4(b)に示すタイミングでスイッチ109の開閉を行う。ここでの動作は、例えば、ラインメモリS1−1及びN1−1に保持されていた信号は、共通信号線112S及び112Nへ読み出される。そして、共通信号線112S及び112Nに対応して配される1つの増幅回路105にて増幅される。その後、ラインメモリS2−1及びN2−1に保持されていた信号は、共通信号線113Sから共通信号線112Sへ読み出される。同時に、共通信号線113Nから共通信号線112Nへ読み出される。そして、共通信号線112S及び112Nに対応して配された増幅回路105にて増幅される。つまり、この方法によって、信号を多重化して出力することが可能となる。   In such a photoelectric conversion device, a switch 110 that connects the common signal lines 112S and 113S and a switch 111 that connects the common signal lines 112N and 113N are arranged. With the configuration having the switches 110 and 111, four signals S1, N1, S2, and N2 can be read in parallel. In addition, after the signals held by S1 and N1 are read, the signals held by S2 and N2 are read, and the signals can be read alternately. At this time, the number of output terminals 107 to be used can be reduced from two to one. Further, it becomes possible to stop the driving of the amplifier circuit 105 corresponding to the unused output terminal 107, and it is possible to measure low power consumption. In other words, the number of output terminals can be easily changed, and the power consumption can be reduced. A specific driving method is shown in FIGS. 4 (a) and 4 (b). FIG. 4 is a pulse diagram of the switches M1 to M10 of the switch 109. When the pulse is high, the switch is turned on, and a signal is read from the line memory 108. In the first signal reading method, four signals held by S1 and N1, and S2 and N2 are read in parallel. The switches 110 and 111 in FIG. 1 are turned off, and the switch 109 is opened and closed at the timing shown in FIG. At this time, the signals from the common signal lines 112S, 112N, 113S, and 113N are differentially and amplified by the amplifier circuit 105 that is arranged corresponding to each common signal line. Outputs corresponding to the common signal lines 112 and 113 are output in parallel from the two output terminals 117. In the second signal reading method, the switches 110 and 111 in FIG. 1 are turned off, and the switch 109 is opened and closed at the timing shown in FIG. In this operation, for example, signals held in the line memories S1-1 and N1-1 are read out to the common signal lines 112S and 112N. Then, the signal is amplified by one amplifier circuit 105 arranged corresponding to the common signal lines 112S and 112N. Thereafter, the signals held in the line memories S2-1 and N2-1 are read from the common signal line 113S to the common signal line 112S. At the same time, data is read from the common signal line 113N to the common signal line 112N. Then, the signal is amplified by the amplifier circuit 105 arranged corresponding to the common signal lines 112S and 112N. That is, this method makes it possible to multiplex and output signals.

これらの信号読み出し方法を切り替える駆動回路部103の構成の一例を、図5を用いて説明する。スイッチ109と駆動回路部103との間には、共通信号線部106が配されているが、省略している。駆動回路部103は2つの水平走査回路からなる。水平走査回路1からの出力によって、一部のスイッチ109がオンし、水平走査回路2からの出力は全てのスイッチ109がオンするように構成されている。第1の信号読み出し方法では水平走査回路1の出力でスイッチ109を駆動し、第2の信号読み出し方法では水平走査回路2からの出力でスイッチ109を駆動する。これらの切り替えは、任意の方法にて行う。この第2の信号読み出し方法によれば、特許文献1にあるような切り替え部を高速に切り替えて多重化する方法に比べて、高速動作が少ないため、波形の歪や出力信号にオフセットが乗ることなく、多重化が可能となる。   An example of the configuration of the drive circuit unit 103 that switches these signal readout methods will be described with reference to FIG. A common signal line unit 106 is disposed between the switch 109 and the drive circuit unit 103, but is omitted. The drive circuit unit 103 includes two horizontal scanning circuits. A part of the switches 109 is turned on by the output from the horizontal scanning circuit 1, and all the switches 109 are turned on for the output from the horizontal scanning circuit 2. In the first signal reading method, the switch 109 is driven by the output of the horizontal scanning circuit 1, and in the second signal reading method, the switch 109 is driven by the output from the horizontal scanning circuit 2. These switching operations are performed by an arbitrary method. According to this second signal reading method, compared with the method of switching and multiplexing the switching unit at high speed as in Patent Document 1, the high-speed operation is less, so that the waveform distortion and the output signal are offset. Multiplexing is possible.

以上、2つの信号読み出し方法を容易に切り替えられるため、容易に出力端子数を変えることが可能となり、低消費電力化が可能となる。また、低速低消費電力駆動と高速駆動とを任意で切り替えることが可能な光電変換装置を提供することが可能となる。任意で出力端子数を可変にできることにより、外部装置との接続を容易にすることが出来る。   As described above, since the two signal reading methods can be easily switched, it is possible to easily change the number of output terminals and to reduce power consumption. In addition, it is possible to provide a photoelectric conversion device that can arbitrarily switch between low-speed and low-power consumption driving and high-speed driving. Since the number of output terminals can be arbitrarily changed, connection with an external device can be facilitated.

(第2の実施形態)
第1の実施形態において、共通信号線112S及び113Sと112N及び113Nとを接続するスイッチ110、111は、それぞれ一つである。しかし、本実施形態では、接続する共通信号線に複数個配置する。この構成によって、ラインメモリの位置による波形のずれ(シェーディング)が生じる場合において、波形のずれ量を低減することが可能となる。具体的には、スイッチ110及び111をそれぞれ4つ設け、その間隔を両端を含め等間隔に配置する等が挙げられる。
(Second Embodiment)
In the first embodiment, the number of switches 110 and 111 that connect the common signal lines 112S and 113S and 112N and 113N is one. However, in the present embodiment, a plurality of common signal lines are arranged. With this configuration, when a waveform shift (shading) occurs due to the position of the line memory, the amount of waveform shift can be reduced. Specifically, four switches 110 and 111 are provided, and the intervals are arranged at equal intervals including both ends.

(第3の実施形態)
第1の実施形態のような複数の信号読み出し方法を切り替える場合、その方法によって読み出される信号のゲインが変わってしまう場合がある。そこで、本実施形態では、適切なゲインの与え方について考察する。
(Third embodiment)
When switching a plurality of signal readout methods as in the first embodiment, the gain of the signal read out may be changed by the method. Therefore, in this embodiment, a method for giving an appropriate gain will be considered.

ラインメモリ108の容量値をCT、共通信号線の容量値をCHとする。CHは、配線及び読み出し用のスイッチ109の寄生容量からなるものである。共通信号線は、読み出し前に予めリセット電圧Vresにリセットされている。スイッチ109がオンすることで、ラインメモリ108に保持されている信号を電圧信号Vsとすると、信号が読み出された後の共通信号線の電圧は、
(CT・Vs+CH・Vres)/(CT+CH) ・・・(式1)
となる。第1の実施形態においては、増幅回路105にて差分処理も行うため、以下のような信号が増幅回路105から出力される。
The capacitance value of the line memory 108 is CT, and the capacitance value of the common signal line is CH. CH is composed of a parasitic capacitance of the wiring and the switch 109 for reading. The common signal line is reset to the reset voltage Vres in advance before reading. When the switch 109 is turned on and the signal held in the line memory 108 is a voltage signal Vs, the voltage of the common signal line after the signal is read is
(CT · Vs + CH · Vres) / (CT + CH) (Formula 1)
It becomes. In the first embodiment, since the amplifier circuit 105 also performs difference processing, the following signal is output from the amplifier circuit 105.

{(CT・Vs+CH・Vres)/(CT+CH)−(CT・Vn+CH・Vres)/(CT+CH)}・Gamp+Vref=(Vs−Vn)・CT/(CT+CH)・Gamp+Vref ・・・(式2)
ここで、Vsは光信号であり、Vnはリセット信号を示す。Gampは増幅回路105の読み出しゲインであり、Vrefは基準出力電圧である。信号読み出し方法を変えて多重化した場合、共通信号線の容量が2倍になるため、増幅回路105の出力電圧は、以下の通りである。
{(CT · Vs + CH · Vres) / (CT + CH) − (CT · Vn + CH · Vres) / (CT + CH)} · Gamp + Vref = (Vs−Vn) · CT / (CT + CH) · Gamp + Vref (Formula 2)
Here, Vs is an optical signal, and Vn is a reset signal. Gamp is a read gain of the amplifier circuit 105, and Vref is a reference output voltage. When the signal readout method is changed and multiplexed, the capacity of the common signal line is doubled, so the output voltage of the amplifier circuit 105 is as follows.

(Vs−Vn)・CT・Gamp/(CT+2CH)+Vref ・・・(式3)
信号読み出し方法にあわせて、式に示す適切なゲインを与えることによって、最終的な読み出し信号のゲインを揃えることが可能となる。
(Vs−Vn) · CT · Gamp / (CT + 2CH) + Vref (Formula 3)
By giving an appropriate gain shown in the equation in accordance with the signal readout method, it is possible to make the final readout signal gain uniform.

(第4の実施形態)
図6は、本実施形態の駆動回路部103の模式図である。本実施形態と第1の実施形態との違いは、図5にて説明した駆動回路部103の構成が異なることである。本実施形態の駆動回路部103によれば、図5の構成に比べて、水平走査回路の数を削減することが可能となり、信号検出装置の大きさを削減することが可能となる。具体的には、水平走査部を構成するデータ転送部を用い、ロジック回路によって示す論理演算部とにより信号読み出し方法を変えることが可能である。さらに、データ転送部へ与える基準クロックとして、駆動パルスと分周パルスと任意で選択して切り替える機構を設けている。
(Fourth embodiment)
FIG. 6 is a schematic diagram of the drive circuit unit 103 of the present embodiment. The difference between the present embodiment and the first embodiment is that the configuration of the drive circuit unit 103 described with reference to FIG. 5 is different. According to the drive circuit unit 103 of the present embodiment, the number of horizontal scanning circuits can be reduced as compared with the configuration of FIG. 5, and the size of the signal detection device can be reduced. Specifically, it is possible to change the signal reading method by using a data transfer unit constituting a horizontal scanning unit and a logic operation unit indicated by a logic circuit. Further, a mechanism for arbitrarily selecting and switching between a drive pulse and a divided pulse is provided as a reference clock to be supplied to the data transfer unit.

このような駆動回路部103における駆動動作を説明する。図6においてSWはコントロールスイッチであり、コントロールスイッチSWは2つの入力端子のいずれかにハイレベルが入力されるとオンするスイッチとする。ロジック回路からの信号を伝える2本の信号線のうち、SW1、SW3等へ信号を与える信号線を第1の制御線とし、SW2、SW4等へ信号を与える信号線を第2の制御線とする。   A driving operation in the driving circuit unit 103 will be described. In FIG. 6, SW is a control switch, and the control switch SW is turned on when a high level is input to one of two input terminals. Of the two signal lines that transmit signals from the logic circuit, the signal line that supplies signals to SW1, SW3, etc. is the first control line, and the signal line that supplies signals to SW2, SW4, etc. is the second control line. To do.

図1に示す増幅回路部105における2つの増幅回路それぞれから並列に信号を読み出す、第1の信号読み出し方法の場合、コントロールスイッチSWの2つの入力端子へハイレベルの入力を与える。同時に、基準クロックとして、駆動パルスが入力される。このとき、SR1_O1の出力が同時にスイッチ109の一部であるM1からM4をオンにさせる。そして、順次SR1_02、SR1_03の出力がスイッチ109を動作させていく。   In the case of the first signal readout method in which signals are read out in parallel from each of the two amplifier circuits in the amplifier circuit unit 105 shown in FIG. 1, high-level inputs are given to the two input terminals of the control switch SW. At the same time, a drive pulse is input as a reference clock. At this time, the output of SR1_O1 simultaneously turns on M1 to M4 which are part of the switch 109. Then, the outputs of SR1_02 and SR1_03 sequentially operate the switch 109.

一方、図1に示す増幅回路部105における増幅回路の1つからのみ信号を読み出す第2の信号読み出し方法の場合を説明する。ロジック回路には駆動パルスが与えられており、ロジック回路から駆動パルスの奇数番目のハイレベルに同期して第1の制御線へハイレベルが出力される。そして、駆動パルスの偶数番目のハイレベルに同期して第2の制御線へハイレベルが出力される。基準クロックとして、駆動パルスを1/2分周した分周パルスが入力される。この結果、基準クロックは駆動パルスの半分の周波数で駆動する。   On the other hand, the case of the second signal reading method for reading a signal from only one of the amplifier circuits in the amplifier circuit unit 105 shown in FIG. 1 will be described. A drive pulse is applied to the logic circuit, and a high level is output from the logic circuit to the first control line in synchronization with the odd-numbered high level of the drive pulse. Then, a high level is output to the second control line in synchronization with the even-numbered high level of the drive pulse. A frequency-divided pulse obtained by dividing the drive pulse by 1/2 is input as the reference clock. As a result, the reference clock is driven at half the frequency of the drive pulse.

即ち、SR1_O1は、並列読み出し時(駆動パルスに同期した駆動)に比べて、2倍の時間ハイレベルを出力する。SR1_O1がハイレベルを出している期間のうち、前半の期間に第1の制御線のパルスによってSW1がオンし、後半の期間に第1の制御線のパルスによってSW2がオンする。   That is, SR1_O1 outputs a high level for a time that is twice that of parallel reading (driving synchronized with the driving pulse). Among the periods in which SR1_O1 is at a high level, SW1 is turned on by the first control line pulse in the first half period, and SW2 is turned on by the first control line pulse in the second half period.

本実施形態においては、第1の実施形態の構成における駆動を説明したが、その構成に限られるものではない。共通信号線等の構成に対応して、分周回路における駆動や制御線の数を変えればよい。   In the present embodiment, driving in the configuration of the first embodiment has been described, but the configuration is not limited to that. Corresponding to the configuration of the common signal line and the like, the number of drive and control lines in the frequency divider circuit may be changed.

(第5の実施形態)
本実施形態では、第1の実施形態における共通出力線の構成を変化させている。図7を用いて、本実施形態を説明する。図7は、信号検出装置の読み出し部等の模式的な回路図である。図1に対応する符号については説明を省略する。図7において、例えば、ラインメモリ108のうちS1−1からN2−10までの40個を第1のブロックとし、S1−11からN2−20までを第2のブロックとする。第1のブロックにおいては、共通信号線112S、112N、113S、113Nに信号が読み出される。第2のブロックにおいては、共通信号線116S、116N、117S、117Nに信号が読み出される。これら共通信号線は、スイッチ110、111、114、115が設けられている。信号読み出し方法については、第1の実施形態に順ずればよい。
(Fifth embodiment)
In the present embodiment, the configuration of the common output line in the first embodiment is changed. This embodiment will be described with reference to FIG. FIG. 7 is a schematic circuit diagram of a reading unit and the like of the signal detection device. The description of the reference numerals corresponding to FIG. 1 is omitted. In FIG. 7, for example, 40 lines from S1-1 to N2-10 in the line memory 108 are defined as first blocks, and S1-11 to N2-20 are defined as second blocks. In the first block, signals are read out to the common signal lines 112S, 112N, 113S, and 113N. In the second block, signals are read out to the common signal lines 116S, 116N, 117S, and 117N. These common signal lines are provided with switches 110, 111, 114, and 115. The signal reading method may be the same as in the first embodiment.

そして、各ブロックの共通信号線にスイッチ120及び121が設けられている。各スイッチは、それぞれ4つのスイッチである。第1のブロックから信号を読み出す際には、スイッチ120をオンし、他のブロックのスイッチ、例えばスイッチ121をオフする。そして、第1のブロックから第1の信号線対118S及び118Nと第2の信号線対119S及び119Nへ信号が出力される。   Switches 120 and 121 are provided on the common signal line of each block. Each switch is four switches. When reading a signal from the first block, the switch 120 is turned on, and the switches of other blocks, for example, the switch 121 are turned off. Then, signals are output from the first block to the first signal line pair 118S and 118N and the second signal line pair 119S and 119N.

このような動作によって、各信号線に接続されるスイッチの数を減らすことが可能となる。そして、各信号線の容量CHを小さく抑えることができる。即ち、ラインメモリ108から読み出した信号のゲインのCT/(CT+CH)を高めることができ、増幅回路部105におけるGampを低くすることが可能となる。よって、高速に読み出すことが可能となる。また、高速で低ノイズの増幅回路を設けることが可能となる。   By such an operation, the number of switches connected to each signal line can be reduced. And the capacity | capacitance CH of each signal line can be restrained small. That is, the gain CT / (CT + CH) of the signal read from the line memory 108 can be increased, and the Gamp in the amplifier circuit unit 105 can be lowered. Therefore, it becomes possible to read at high speed. In addition, it is possible to provide a high-speed and low-noise amplifier circuit.

ここで、この時の読み出した信号のゲインは、次のようにあらわされる。共通信号線112、113等のそれぞれの容量値をCHa、信号線118、119等のそれぞれの容量値をCHbとする。各共通信号線から並列に信号を読み出す場合を式4に、スイッチ110等をオンし、2つの共通信号線からの信号を1つの共通信号線から読み出す場合を式5に示す。   Here, the gain of the read signal at this time is expressed as follows. The capacitance values of the common signal lines 112 and 113 and the like are CHa, and the capacitance values of the signal lines 118 and 119 and the like are CHb. The case where signals are read out in parallel from each common signal line is shown in Equation 4, and the case where the switch 110 is turned on and signals from two common signal lines are read out from one common signal line is shown in Equation 5.

CT・Gamp/(CT+CHa+CHb) ・・・(式4)
CT・Gamp/(CT+2CHa+CHb) ・・・(式5)
ここで、第1の実施形態の共通信号線の容量CHと比較すると、本実施形態の共通信号線の容量CHaと信号線の容量CHbとは、CH>>CHa+CHbである。また、ブロックの単位を調整することで、CHa<<CHbとなる。CHa<<CHbであるため、式4に比べても式5の増加量は大きくない。例えば、10%弱となる。これは、容量が2倍となる第1の実施形態に比べて、より容量を低減することが可能となる。
CT · Gamp / (CT + CHa + CHb) (Formula 4)
CT · Gamp / (CT + 2CHa + CHb) (Formula 5)
Here, compared with the capacitance CH of the common signal line of the first embodiment, the capacitance CHa of the common signal line and the capacitance CHb of the signal line of this embodiment are CH >> CHa + CHb. Further, by adjusting the block unit, CHa << CHb. Since CHa << CHb, the amount of increase in Equation 5 is not large compared to Equation 4. For example, it becomes a little less than 10%. This makes it possible to further reduce the capacity compared to the first embodiment in which the capacity is doubled.

ここで、共通信号線を接続するスイッチ110、111、114、115は、それぞれ複数配されていてもよく、また、共通信号線に対して任意の箇所に配されていてもよい。また、例えばスイッチ110がオンした場合に、S2−1の信号はスイッチ110を介して共通信号線112Sに読み出される。よって、S1−1とS2−1との信号へのオフセットを低減するためには、このスイッチ110の抵抗値がスイッチ120の抵抗値に比べて小さいことが望ましい。   Here, a plurality of switches 110, 111, 114, and 115 that connect the common signal line may be arranged, or may be arranged at an arbitrary position with respect to the common signal line. For example, when the switch 110 is turned on, the signal of S2-1 is read to the common signal line 112S via the switch 110. Therefore, in order to reduce the offset of the signals S1-1 and S2-1, it is desirable that the resistance value of the switch 110 is smaller than the resistance value of the switch 120.

また、本実施形態の構成に、さらに信号線118Sと119Sとを接続するスイッチ等を設ける構成も可能である。その場合には、スイッチ110、111等がない構成でも構わない。   Further, a configuration in which a switch or the like for connecting the signal lines 118S and 119S is further provided in the configuration of the present embodiment. In that case, a configuration without the switches 110 and 111 may be used.

本実施形態においては、共通信号線の容量を低減することが可能となるため、信号の読み出し速度を向上させることが可能となった。また、増幅回路部のゲインを高める必要がなくなるため、ノイズが生じる可能性を低減することが可能となる。   In the present embodiment, the capacity of the common signal line can be reduced, so that the signal reading speed can be improved. In addition, since it is not necessary to increase the gain of the amplifier circuit unit, it is possible to reduce the possibility of noise.

(第6の実施形態)
本発明の信号検出装置を用いた例として、撮像システムに適用した場合を述べる。信号検出装置は、光を検出する光電変換素子を有する光電変換装置であり、撮像システムの一例としてデジタルスチルカメラに用いた場合を、図8を用いて説明する。他の撮像システムには、デジタルカムコーダなどが挙げられる。
(Sixth embodiment)
A case where the present invention is applied to an imaging system will be described as an example using the signal detection device of the present invention. The signal detection device is a photoelectric conversion device having a photoelectric conversion element for detecting light, and a case where the signal detection device is used in a digital still camera as an example of an imaging system will be described with reference to FIG. Other imaging systems include digital camcorders and the like.

図8は、デジタルスチルカメラのシステムをブロックで図示したものである。は、光電変換装置である固体撮像装置804を備える。   FIG. 8 is a block diagram of a digital still camera system. Includes a solid-state imaging device 804 which is a photoelectric conversion device.

被写体の光学像は、レンズ802等を含む光学系によって固体撮像装置804の撮像面に結像される。レンズ802の外側には、レンズ802のプロテクト機能とメインスイッチを兼ねるバリア801が設けられうる。レンズ802には、それから出射される光の光量を調節するための絞り803が設けられうる。固体撮像装置804から複数チャンネルで出力される撮像信号は、撮像信号処理回路805によって各種の補正、クランプ等の処理が施される。撮像信号処理回路805から複数チャンネルで出力される撮像信号は、A/D変換器806でアナログ−ディジタル変換される。A/D変換器806から出力される画像データは、信号処理部(画像処理部)807によって各種の補正、データ圧縮などがなされる。固体撮像装置804、撮像信号処理回路805、A/D変換器806及び信号処理部807は、タイミング発生部808が発生するタイミング信号にしたがって動作する。   The optical image of the subject is formed on the imaging surface of the solid-state imaging device 804 by an optical system including the lens 802 and the like. On the outside of the lens 802, a barrier 801 serving both as a protection function of the lens 802 and a main switch can be provided. The lens 802 can be provided with a stop 803 for adjusting the amount of light emitted therefrom. The imaging signal output from the solid-state imaging device 804 through a plurality of channels is subjected to various corrections, clamping, and other processing by the imaging signal processing circuit 805. Imaging signals output from the imaging signal processing circuit 805 through a plurality of channels are analog-digital converted by an A / D converter 806. The image data output from the A / D converter 806 is subjected to various corrections, data compression, and the like by a signal processing unit (image processing unit) 807. The solid-state imaging device 804, the imaging signal processing circuit 805, the A / D converter 806, and the signal processing unit 807 operate according to the timing signal generated by the timing generation unit 808.

ブロック805から808は、固体撮像装置804と同一チップ上に形成されてもよい。また、各ブロックは、全体制御・演算部809によって制御される。その他、画像データを一時的に記憶するためのメモリ部810、記録媒体への画像の記録又は読み出しのための記録媒体制御インターフェース部811を備える。記録媒体812は、半導体メモリ等を含んで構成され、着脱が可能である。さらに、外部コンピュータ等と通信するための外部インターフェース(I/F)部813を備えてもよい。   Blocks 805 to 808 may be formed on the same chip as the solid-state imaging device 804. Each block is controlled by the overall control / arithmetic unit 809. In addition, a memory unit 810 for temporarily storing image data and a recording medium control interface unit 811 for recording or reading an image on a recording medium are provided. The recording medium 812 includes a semiconductor memory or the like and can be attached and detached. Furthermore, an external interface (I / F) unit 813 for communicating with an external computer or the like may be provided.

次に、図8の動作について説明する。バリア801のオープンに応じて、メイン電源、コントロール系の電源、A/D変換器806等の撮像系回路の電源が順にオンする。その後、露光量を制御するために、全体制御・演算部809が絞り803を開放にする。固体撮像装置804から出力された信号は、撮像信号処理回路805をスルーしてA/D変換器806へ提供される。A/D変換器806は、その信号をA/D変換して信号処理部807に出力する。信号処理部807は、そのデータを処理して全体制御・演算部809に提供し、全体制御・演算部809において露出量を決定する演算を行う。全体制御・演算部809は、決定した露出量に基づいて絞りを制御する。   Next, the operation of FIG. 8 will be described. When the barrier 801 is opened, the main power supply, the control system power supply, and the image pickup system circuit such as the A / D converter 806 are sequentially turned on. Thereafter, the overall control / arithmetic unit 809 opens the aperture 803 to control the exposure amount. The signal output from the solid-state imaging device 804 passes through the imaging signal processing circuit 805 and is provided to the A / D converter 806. The A / D converter 806 A / D converts the signal and outputs it to the signal processing unit 807. The signal processing unit 807 processes the data and provides it to the overall control / calculation unit 809, and the overall control / calculation unit 809 performs computation to determine the exposure amount. The overall control / calculation unit 809 controls the aperture based on the determined exposure amount.

次に、全体制御・演算部809は、固体撮像装置804から出力され信号処理部807で処理された信号にから高周波成分を取り出して、高周波成分に基づいて被写体までの距離を演算する。その後、レンズ802を駆動して、合焦か否かを判断する。合焦していないと判断したときは、再びレンズ802を駆動し、距離を演算する。   Next, the overall control / calculation unit 809 extracts a high frequency component from the signal output from the solid-state imaging device 804 and processed by the signal processing unit 807, and calculates the distance to the subject based on the high frequency component. Thereafter, the lens 802 is driven to determine whether or not it is in focus. If it is determined that the subject is not in focus, the lens 802 is driven again to calculate the distance.

そして、合焦が確認された後に本露光が始まる。露光が終了すると、固体撮像装置804から出力された撮像信号は、撮像信号処理回路805において補正等がされ、A/D変換器806でA/D変換され、信号処理部807で処理される。信号処理部807で処理された画像データは、全体制御・演算809によりメモリ部810に蓄積される。   Then, after the in-focus state is confirmed, the main exposure starts. When the exposure is completed, the imaging signal output from the solid-state imaging device 804 is corrected in the imaging signal processing circuit 805, A / D converted by the A / D converter 806, and processed by the signal processing unit 807. The image data processed by the signal processing unit 807 is accumulated in the memory unit 810 by the overall control / calculation 809.

その後、メモリ部810に蓄積された画像データは、全体制御・演算部809の制御により記録媒体制御I/F部を介して記録媒体812に記録される。また、画像データは、外部I/F部813を通してコンピュータ等に提供されて処理されうる。   Thereafter, the image data stored in the memory unit 810 is recorded on the recording medium 812 via the recording medium control I / F unit under the control of the overall control / arithmetic unit 809. The image data can be provided to a computer or the like through the external I / F unit 813 and processed.

このようなデジタルスチルカメラの静止画撮影を行う場合においては、光電変換装置の4つの出力端子から並列に信号を読み出す駆動を行う。また、デジタルスチルカメラにて動画撮影を行う場合は、例えば、間引き駆動及び多重化駆動を行い、光電変換装置の2つの出力端子から並列に信号を読み出す駆動を行う。他に、静止画や動画に関係なく、画面の一部を切り出して読み出す駆動もある。このような駆動の時に、本発明のような出力端子数を減らす信号読み出し方法を適用することによって、消費電流を静止画撮影時に比べて約60%に低減することが可能となる。出力端子数を減らすことで、動作させる読み出しアンプの数を減らすことができ、消費電流を低減することが可能となるためである。また、出力端子から信号が入力されるAD変換器も同時に停止することが可能となる。よって、撮像システムとしては更なる低消費電力化を行うことが可能となる。   When performing still image shooting with such a digital still camera, driving is performed to read signals in parallel from the four output terminals of the photoelectric conversion device. In addition, when moving image shooting is performed with a digital still camera, for example, thinning driving and multiplexing driving are performed, and driving for reading signals in parallel from two output terminals of the photoelectric conversion device is performed. In addition, there is a drive that cuts out and reads out a part of the screen regardless of a still image or a moving image. By applying the signal readout method for reducing the number of output terminals as in the present invention at the time of such driving, the current consumption can be reduced to about 60% as compared with still image shooting. This is because by reducing the number of output terminals, the number of read amplifiers to be operated can be reduced and current consumption can be reduced. In addition, the AD converter to which a signal is input from the output terminal can be stopped at the same time. Therefore, the power consumption can be further reduced as the imaging system.

従って、簡単な方法で、出力端子数を切り替えることができるため、高速駆動と低消費電力駆動とを容易に切り替え可能な撮像システムを提供することが可能となる。   Therefore, since the number of output terminals can be switched by a simple method, it is possible to provide an imaging system capable of easily switching between high speed driving and low power consumption driving.

なお、上述の実施形態においては光電変換装置について述べてきたが、本発明は共通信号線の構成に係るものであり、検出される信号が磁気信号であってもよい。構成においても、共通信号線は光信号用とリセット信号用との組でなくてもよい。   Although the photoelectric conversion device has been described in the above embodiment, the present invention relates to the configuration of the common signal line, and the detected signal may be a magnetic signal. Also in the configuration, the common signal line may not be a pair for the optical signal and the reset signal.

101 信号生成部
102 容量部(読み出し部)
103 駆動回路部
104 駆動回路部
105 増幅回路部
106 共通信号線部
107 出力端子
108 ラインメモリ
109 読み出しスイッチ
110、111 スイッチ
112S、112N、113S、113N 共通信号線
101 Signal generation unit 102 Capacitance unit (reading unit)
DESCRIPTION OF SYMBOLS 103 Drive circuit part 104 Drive circuit part 105 Amplification circuit part 106 Common signal line part 107 Output terminal 108 Line memory 109 Read switch 110, 111 switch 112S, 112N, 113S, 113N Common signal line

Claims (10)

信号を生成する信号生成部と、
前記信号生成部から信号が出力され、少なくとも第1の共通信号線と第2の共通信号線とを有する複数の共通信号線と、
少なくとも第1の信号線と第2の信号線とを有する複数の信号線と、
前記第1の共通信号線と前記第1の信号線との間の導通を制御する第1のスイッチと、前記第2の共通信号線と前記第2の信号線との間の導通を制御する第2のスイッチとを少なくとも含む複数のスイッチと、
前記第1の信号線からの信号が入力される第1の増幅回路と、前記第2の信号線からの信号が入力される第2の増幅回路とを少なくとも有する複数の増幅回路部と、
駆動回路部と、
を有する信号検出装置であって、
前記信号検出装置は、前記第1の共通信号線と前記第2の共通信号線との導通を制御するスイッチを有することを特徴とする信号検出装置。
A signal generator for generating a signal;
A plurality of common signal lines, each of which has a signal output from the signal generation unit and includes at least a first common signal line and a second common signal line;
A plurality of signal lines having at least a first signal line and a second signal line;
A first switch that controls conduction between the first common signal line and the first signal line; and controls conduction between the second common signal line and the second signal line. A plurality of switches including at least a second switch;
A plurality of amplifier circuit units including at least a first amplifier circuit to which a signal from the first signal line is input and a second amplifier circuit to which a signal from the second signal line is input;
A drive circuit section;
A signal detection device comprising:
The signal detection device includes a switch that controls conduction between the first common signal line and the second common signal line.
前記複数の共通信号線は、第3の共通信号線と第4の共通信号線とを有し、
前記複数の信号線は、第3の信号線と第4の信号線とを有し、
前記複数のスイッチは、前記第3の共通信号線と前記第3の信号線との間の導通を制御する第3のスイッチと、前記第4の共通信号線と前記第4の信号線との間の導通を制御する第4のスイッチとを有し、
前記第1の増幅回路は、前記第1の信号線の他に前記第3の信号線からの信号が入力され、
前記第2の増幅回路は、前記第2の信号線の他に前記第4の信号線からの信号が入力され、
前記信号検出装置は、前記第3の共通信号線と前記第4の共通信号線との導通を制御するスイッチを有することを特徴とする請求項1に記載の信号検出装置。
The plurality of common signal lines include a third common signal line and a fourth common signal line,
The plurality of signal lines include a third signal line and a fourth signal line,
The plurality of switches include: a third switch that controls conduction between the third common signal line and the third signal line; and the fourth common signal line and the fourth signal line. And a fourth switch for controlling conduction between them,
The first amplifier circuit receives a signal from the third signal line in addition to the first signal line,
The second amplifier circuit receives a signal from the fourth signal line in addition to the second signal line,
The signal detection device according to claim 1, wherein the signal detection device includes a switch that controls conduction between the third common signal line and the fourth common signal line.
前記複数の共通信号線は、第5の共通信号線と第6の共通信号線とを有し、
前記複数のスイッチは、前記第5の共通信号線と前記第1の信号線との間の導通を制御する第5のスイッチと、前記第6の共通信号線と前記第2の信号線との間の導通を制御する第6のスイッチとを含むことを特徴とする請求項1あるいは2のいずれかに記載の信号検出装置。
The plurality of common signal lines include a fifth common signal line and a sixth common signal line,
The plurality of switches include a fifth switch that controls conduction between the fifth common signal line and the first signal line, and the sixth common signal line and the second signal line. The signal detection apparatus according to claim 1, further comprising a sixth switch that controls conduction between the first switch and the sixth switch.
前記駆動回路部は、走査部を含み、
前記走査部は論理演算部を含み、少なくとも2種類の駆動信号を出力することが可能であることを特徴とする請求項1乃至3のいずれか1項に記載の信号検出装置。
The drive circuit unit includes a scanning unit,
4. The signal detection apparatus according to claim 1, wherein the scanning unit includes a logical operation unit and is capable of outputting at least two types of drive signals. 5.
前記走査部は、分周回路を有することを特徴とする請求項4に記載の信号検出装置。   The signal detection apparatus according to claim 4, wherein the scanning unit includes a frequency dividing circuit. 前記第1の増幅回路及び前記第2の増幅回路は、ゲインの切り替えが可能な増幅回路であることを特徴とする請求項1乃至5のいずれか1項に記載の信号検出装置。   The signal detection device according to claim 1, wherein the first amplifier circuit and the second amplifier circuit are amplifier circuits capable of switching gains. 前記第1の共通信号線と前記第2の共通信号線との導通を制御するスイッチが複数設けられていることを特徴とする請求項1乃至6のいずれか1項に記載の信号検出装置。   7. The signal detection apparatus according to claim 1, wherein a plurality of switches for controlling conduction between the first common signal line and the second common signal line are provided. 8. 前記信号生成部は、光電変換素子と、前記光電変換素子の信号を信号保持部へ転送する転送トランジスタと、前記信号保持部に基準電圧を与えるリセットトランジスタとをそれぞれ複数有することを特徴とする請求項1乃至7のいずれか1項に記載の信号検出装置。   The signal generation unit includes a plurality of photoelectric conversion elements, a transfer transistor that transfers a signal of the photoelectric conversion element to a signal holding unit, and a reset transistor that applies a reference voltage to the signal holding unit. Item 8. The signal detection device according to any one of Items 1 to 7. 前記第1の信号線と前記第2の信号線には、前記リセットトランジスタが前記基準電圧を与えた時の前記信号保持部の電位に基づく信号が転送され、
前記第3の信号線と前記第4の信号線には、前記転送トランジスタが前記信号を転送した時の前記信号保持部の電位に基づく信号が転送されることを特徴とする請求項8に記載の信号検出装置。
A signal based on the potential of the signal holding unit when the reset transistor gives the reference voltage is transferred to the first signal line and the second signal line,
The signal based on the potential of the signal holding unit when the transfer transistor transfers the signal is transferred to the third signal line and the fourth signal line. Signal detector.
請求項8あるいは9のいずれかに記載の信号検出装置と、
前記信号検出装置から出力される信号を処理する画像処理部と、
を備えることを特徴とする撮像システム。
A signal detection device according to claim 8 or 9,
An image processing unit for processing a signal output from the signal detection device;
An imaging system comprising:
JP2011266120A 2011-12-05 2011-12-05 Signal detection device and imaging system using signal detection device Expired - Fee Related JP5214014B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
JP2011266120A JP5214014B2 (en) 2011-12-05 2011-12-05 Signal detection device and imaging system using signal detection device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP2011266120A JP5214014B2 (en) 2011-12-05 2011-12-05 Signal detection device and imaging system using signal detection device

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
JP2006242932A Division JP4928199B2 (en) 2006-09-07 2006-09-07 Signal detection device, signal readout method of signal detection device, and imaging system using signal detection device

Publications (2)

Publication Number Publication Date
JP2012085331A true JP2012085331A (en) 2012-04-26
JP5214014B2 JP5214014B2 (en) 2013-06-19

Family

ID=46243619

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2011266120A Expired - Fee Related JP5214014B2 (en) 2011-12-05 2011-12-05 Signal detection device and imaging system using signal detection device

Country Status (1)

Country Link
JP (1) JP5214014B2 (en)

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH11164204A (en) * 1997-11-25 1999-06-18 Nikon Corp Amplification type solid-state image pickup device
JP2005086260A (en) * 2003-09-04 2005-03-31 Canon Inc Read circuit, solid-state imaging apparatus, and camera system using the same
JP2005341410A (en) * 2004-05-28 2005-12-08 Canon Inc Solid-state imaging device and system

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH11164204A (en) * 1997-11-25 1999-06-18 Nikon Corp Amplification type solid-state image pickup device
JP2005086260A (en) * 2003-09-04 2005-03-31 Canon Inc Read circuit, solid-state imaging apparatus, and camera system using the same
JP2005341410A (en) * 2004-05-28 2005-12-08 Canon Inc Solid-state imaging device and system

Also Published As

Publication number Publication date
JP5214014B2 (en) 2013-06-19

Similar Documents

Publication Publication Date Title
JP4928199B2 (en) Signal detection device, signal readout method of signal detection device, and imaging system using signal detection device
JP4054839B1 (en) Photoelectric conversion device and imaging system using the same
JP5142696B2 (en) Photoelectric conversion device and imaging system using photoelectric conversion device
JP7153157B2 (en) Imaging element and imaging device
US7755688B2 (en) Photoelectric conversion device and image sensing system
US9264637B2 (en) Solid-state image pickup apparatus
JP4440315B2 (en) Solid-state imaging device
JP2009141631A (en) Photoelectric conversion device and image pickup device
US8299414B2 (en) Solid-state imaging device
US9716823B2 (en) Image pickup apparatus, image pickup system, and method of driving image pickup apparatus
US10362252B2 (en) Solid-state image sensor, image capturing apparatus and control method thereof, and storage medium
JP2014216866A (en) Imaging apparatus and control method of imaging apparatus
KR101598748B1 (en) Solid-state image capture device
CN108282601B (en) Image sensor and image pickup apparatus
JP5300292B2 (en) Driving method of photoelectric conversion device
JP5214014B2 (en) Signal detection device and imaging system using signal detection device
JP6331357B2 (en) Image sensor and camera
JP5406554B2 (en) Imaging apparatus and imaging system
JP5188641B2 (en) Photoelectric conversion device and imaging device
JP2020191505A (en) Imaging apparatus and control method thereof
JP2011097647A (en) Solid-state imaging apparatus, camera and information processing apparatus

Legal Events

Date Code Title Description
A977 Report on retrieval

Free format text: JAPANESE INTERMEDIATE CODE: A971007

Effective date: 20130208

TRDD Decision of grant or rejection written
A01 Written decision to grant a patent or to grant a registration (utility model)

Free format text: JAPANESE INTERMEDIATE CODE: A01

Effective date: 20130219

A61 First payment of annual fees (during grant procedure)

Free format text: JAPANESE INTERMEDIATE CODE: A61

Effective date: 20130226

R151 Written notification of patent or utility model registration

Ref document number: 5214014

Country of ref document: JP

Free format text: JAPANESE INTERMEDIATE CODE: R151

FPAY Renewal fee payment (event date is renewal date of database)

Free format text: PAYMENT UNTIL: 20160308

Year of fee payment: 3

LAPS Cancellation because of no payment of annual fees