JP2012016043A - グラフィクスプロセッシングユニットおよび情報処理装置 - Google Patents
グラフィクスプロセッシングユニットおよび情報処理装置 Download PDFInfo
- Publication number
- JP2012016043A JP2012016043A JP2011183959A JP2011183959A JP2012016043A JP 2012016043 A JP2012016043 A JP 2012016043A JP 2011183959 A JP2011183959 A JP 2011183959A JP 2011183959 A JP2011183959 A JP 2011183959A JP 2012016043 A JP2012016043 A JP 2012016043A
- Authority
- JP
- Japan
- Prior art keywords
- data
- audio
- processing
- video
- video data
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Landscapes
- Two-Way Televisions, Distribution Of Moving Picture Or The Like (AREA)
Abstract
【解決手段】実施形態によれば、グラフィクスプロセッシングユニットは、複数のプロセッシングコア内の少なくとも一つの第1プロセッシングコアを用いてビデオデータのフレーム群を解析して前記ビデオデータの特徴を検出すると共に、前記複数のプロセッシングコア内の少なくとも一つの第2プロセッシングコアを用いて、メモリ上のオーディオデータに前記検出されたビデオデータの特徴に関連付けられた加工を施す。グラフィクスプロセッシングユニットは、オーディオ信号出力インタフェースを有しており、加工が施されたオーディオデータに対応するオーディオ信号をサウンド機器に出力する。
【選択図】図3
Description
図1は、本発明の一実施形態に係る情報処理装置の外観を示す斜視図である。この情報処理装置は、例えばノートブックタイプのパーソナルコンピュータ10として実現されている。図1に示すように、本コンピュータ10は、コンピュータ本体11と、ディスプレイユニット12とから構成されている。ディスプレイユニット12には、LCD(liquid crystal display)17が組み込まれている。ディスプレイユニット12は、コンピュータ本体11の上面が露出される開放位置とコンピュータ本体11の上面を覆う閉塞位置との間を回動自在にコンピュータ本体11に取り付けられている。
本コンピュータ10は、図2に示されているように、CPU101、ノースブリッジ102、主メモリ103、サウスブリッジ104、グラフィクスプロセッシングユニット(GPU)105、メモリ105A、BIOS−ROM107、LANコントローラ108、ハードディスクドライブ(HDD)109、光ディスクドライブ(ODD)110、USBコントローラ111A、カードコントローラ111B、無線LANコントローラ112、エンベデッドコントローラ/キーボードコントローラ(EC/KBC)113、EEPROM114等を備える。
GPU105は、PCI Expressインタフェース201、ハブ202、グラフィクスエンジン203、複数のストリーミングプロセッサ(SP)204、メモリコントローラ205、メモリ105A、映像信号出力インタフェース206、オーディオ信号入出力インタフェース207を備えている。
ここで、Rはリバーブ処理における残響の強さを示す係数である。
GPU105は、ビデオストリームバッファ601、ビデオデコーダ602、ビデオフレームバッファ603、オーディオストリームバッファ604、オーディオデコーダ605、ビデオフレームバッファ606、ビデオ&オーディオ編集処理部607、およびビデオ&オーディオ同期化処理部608を含む。ビデオストリームバッファ601、ビデオフレームバッファ603、オーディオストリームバッファ604、およびビデオフレームバッファ606は、それぞれメモリ105A上の記憶領域である。
Claims (4)
- ホストからビデオデータおよびオーディオデータを受信するホストインタフェースと、
複数のプロセッシングコアと、
前記複数のプロセッシングコア内の少なくとも一つの第1プロセッシングコアを用いて前記ビデオデータを処理すると共に、前記複数のプロセッシングコア内の少なくとも一つの第2プロセッシングコアを用いて前記オーディオデータを処理する手段と、
前記処理されたビデオデータに対応する映像信号を出力する映像信号出力インタフェースと、
前記処理されたオーディオデータに対応するオーディオ信号を出力するオーディオ信号出力インタフェースとを具備するグラフィクスプロセッシングユニット。 - サウンド機器からのオーディオ信号を入力するオーディオ信号入力インタフェースをさらに具備する請求項1記載のグラフィクスプロセッシングユニット。
- CPUと、
前記CPUに結合され、前記CPUからの要求に応じてグラフィクスデータ、ビデオデータおよびオーディオデータを処理するように構成されたグラフィクスコントローラとを具備し、
前記グラフィクスコントローラは、
前記CPUからビデオデータおよびオーディオデータを受信するホストインタフェースと、
前記受信されたビデオデータおよびオーディオデータをメモリに格納するメモリコントローラと、
前記メモリに結合された複数のプロセッシングコアと、
前記複数のプロセッシングコア内の少なくとも一つの第1プロセッシングコアを用いて前記メモリ上のビデオデータを処理すると共に、前記複数のプロセッシングコア内の少なくとも一つの第2プロセッシングコアを用いて前記メモリ上のオーディオデータを処理する演算制御手段と、
前記処理されたビデオデータに対応する映像信号を生成し、生成された映像信号をディスプレイ機器に出力する映像信号出力インタフェースと、
前記処理されたオーディオデータに対応するオーディオ信号を生成し、生成されたオーディオ信号をサウンド機器に出力するオーディオ信号出力インタフェースとを具備する情報処理装置。 - 前記グラフィクスコントローラは、サウンド機器からのオーディオ信号を入力するオーディオ信号入力インタフェースをさらに具備する請求項3記載の情報処理装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2011183959A JP5361962B2 (ja) | 2011-08-25 | 2011-08-25 | グラフィクスプロセッシングユニットおよび情報処理装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2011183959A JP5361962B2 (ja) | 2011-08-25 | 2011-08-25 | グラフィクスプロセッシングユニットおよび情報処理装置 |
Related Parent Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2010150457A Division JP4818450B1 (ja) | 2010-06-30 | 2010-06-30 | グラフィクスプロセッシングユニットおよび情報処理装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2012016043A true JP2012016043A (ja) | 2012-01-19 |
JP5361962B2 JP5361962B2 (ja) | 2013-12-04 |
Family
ID=45601855
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2011183959A Active JP5361962B2 (ja) | 2011-08-25 | 2011-08-25 | グラフィクスプロセッシングユニットおよび情報処理装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP5361962B2 (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR101568204B1 (ko) | 2014-07-15 | 2015-11-11 | 고려대학교 산학협력단 | Cpu/gpu 기반 매니코어 시스템 및 cpu/gpu의 동시처리를 위한 멀티코어 cpu의 코어 개수 결정 방법 |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2005096168A1 (ja) * | 2004-04-01 | 2005-10-13 | Matsushita Electric Industrial Co., Ltd. | 映像音声処理用集積回路 |
JP2007534279A (ja) * | 2004-04-22 | 2007-11-22 | ピナクル・システムズ・インコーポレーテッド | リアル・タイム二次元および三次元、単一品位および高品位ビデオ・エフェクト用グラフィック・ハードウェアを使用するためのシステムおよび方法 |
JP2007536997A (ja) * | 2004-05-10 | 2007-12-20 | 任天堂株式会社 | 同一のビデオゲーム世界の異なる一人称体験を提供する効果を持つビデオゲーム及びこのビデオゲームのソフトウェアを記憶する記憶媒体 |
JP2008538620A (ja) * | 2005-01-25 | 2008-10-30 | ルーシッド インフォメイション テクノロジー リミテッド | モノリシック構成のシリコン・チップ上に多数のグラフィックス・コアを用いるグラフィック処理及び表示システム |
JP2009065656A (ja) * | 2007-09-07 | 2009-03-26 | Seiko Epson Corp | 表示システム、表示方法およびコンピュータ読み取り可能媒体 |
-
2011
- 2011-08-25 JP JP2011183959A patent/JP5361962B2/ja active Active
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2005096168A1 (ja) * | 2004-04-01 | 2005-10-13 | Matsushita Electric Industrial Co., Ltd. | 映像音声処理用集積回路 |
JP2007534279A (ja) * | 2004-04-22 | 2007-11-22 | ピナクル・システムズ・インコーポレーテッド | リアル・タイム二次元および三次元、単一品位および高品位ビデオ・エフェクト用グラフィック・ハードウェアを使用するためのシステムおよび方法 |
JP2007536997A (ja) * | 2004-05-10 | 2007-12-20 | 任天堂株式会社 | 同一のビデオゲーム世界の異なる一人称体験を提供する効果を持つビデオゲーム及びこのビデオゲームのソフトウェアを記憶する記憶媒体 |
JP2008538620A (ja) * | 2005-01-25 | 2008-10-30 | ルーシッド インフォメイション テクノロジー リミテッド | モノリシック構成のシリコン・チップ上に多数のグラフィックス・コアを用いるグラフィック処理及び表示システム |
JP2009065656A (ja) * | 2007-09-07 | 2009-03-26 | Seiko Epson Corp | 表示システム、表示方法およびコンピュータ読み取り可能媒体 |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR101568204B1 (ko) | 2014-07-15 | 2015-11-11 | 고려대학교 산학협력단 | Cpu/gpu 기반 매니코어 시스템 및 cpu/gpu의 동시처리를 위한 멀티코어 cpu의 코어 개수 결정 방법 |
Also Published As
Publication number | Publication date |
---|---|
JP5361962B2 (ja) | 2013-12-04 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP4818450B1 (ja) | グラフィクスプロセッシングユニットおよび情報処理装置 | |
KR101128748B1 (ko) | 휴대용 컴퓨팅 시스템에서의 저전력 dvd 재생 | |
WO2019001347A1 (zh) | 移动设备的投屏方法、存储介质、终端及投屏系统 | |
TWI540891B (zh) | 媒體播放工作量排程器 | |
CA2563782A1 (en) | System and methods for using graphics hardware for real time two and three dimensional, single definition, and high definition video effects | |
WO2020108099A1 (zh) | 视频处理方法、装置、电子设备和计算机可读介质 | |
JP6284931B2 (ja) | 多重動画再生方法及び装置 | |
US9426439B2 (en) | Exposing media processing features | |
CN112992171B (zh) | 一种显示设备及消除麦克风接收回声的控制方法 | |
US11942096B2 (en) | Computer system for transmitting audio content to realize customized being-there and method thereof | |
JP2019015951A (ja) | 電子機器のウェイクアップ方法、装置、デバイス及びコンピュータ可読記憶媒体 | |
KR20150081373A (ko) | 움직임 보상 및 디스플레이 리프레시의 전력 소모를 감소시키는 dram 압축 방안 | |
US8755668B2 (en) | Playback apparatus and playback method | |
JP2007149008A (ja) | 携帯型電子機器および省電力制御方法 | |
JP5361962B2 (ja) | グラフィクスプロセッシングユニットおよび情報処理装置 | |
TWI619383B (zh) | 無線顯示雲端模式 | |
US8005348B2 (en) | Information processing apparatus | |
KR20140117889A (ko) | 클라이언트 장치, 서버 장치, 멀티미디어 리디렉션 시스템 및 그 방법 | |
WO2021004049A1 (zh) | 显示装置、音频数据传输方法及装置 | |
CN112433696A (zh) | 一种壁纸显示方法、装置、设备和介质 | |
JP5238849B2 (ja) | 電子機器、電子機器の制御方法及び電子機器の制御プログラム | |
TWI539795B (zh) | 使用變化區域的媒體編碼 | |
JP2010148048A (ja) | 動画像再圧縮装置および動画像再圧縮方法 | |
US20220417693A1 (en) | Computer system for processing audio content and method thereof | |
CN117714969A (zh) | 一种音效处理方法、设备及存储介质 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20130226 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20130228 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20130430 |
|
TRDD | Decision of grant or rejection written | ||
RD02 | Notification of acceptance of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7422 Effective date: 20130730 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20130806 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20130903 |
|
R151 | Written notification of patent or utility model registration |
Ref document number: 5361962 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R151 |
|
S111 | Request for change of ownership or part of ownership |
Free format text: JAPANESE INTERMEDIATE CODE: R313121 Free format text: JAPANESE INTERMEDIATE CODE: R313117 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |