JP2011529603A5 - - Google Patents

Download PDF

Info

Publication number
JP2011529603A5
JP2011529603A5 JP2011521116A JP2011521116A JP2011529603A5 JP 2011529603 A5 JP2011529603 A5 JP 2011529603A5 JP 2011521116 A JP2011521116 A JP 2011521116A JP 2011521116 A JP2011521116 A JP 2011521116A JP 2011529603 A5 JP2011529603 A5 JP 2011529603A5
Authority
JP
Japan
Prior art keywords
code
section
processor
subsection
memory access
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
JP2011521116A
Other languages
English (en)
Other versions
JP2011529603A (ja
Filing date
Publication date
Application filed filed Critical
Priority claimed from PCT/US2009/004349 external-priority patent/WO2010014200A1/en
Publication of JP2011529603A publication Critical patent/JP2011529603A/ja
Publication of JP2011529603A5 publication Critical patent/JP2011529603A5/ja
Pending legal-status Critical Current

Links

Claims (20)

  1. 共有メモリに結合可能な複数のプロセッサのなかに1つのプロセッサを備えたシステムであって、
    前記1つのプロセッサは、該プロセッサの第1のトランザクションモードに従って、コードのセクションの実行を開始するように構成され、前記複数のプロセッサに対する単一のアトミックなトランザクションとして、前記コードのセクション内で前記共有メモリへの複数の保護されたメモリアクセス動作を実行するように構成され、
    前記1つのプロセッサは、前記コードのセクション内で前記1つのプロセッサの第2のトランザクションモードに従って、前記コードのセクションのサブセクション実行を開始するように構成され、および、
    前記第1および第2のトランザクショナルモードの各々が、前記1つのプロセッサが中断条件の検出に応答して実行するように構成された個々のリカバリ動作と関連づけられるシステム。
  2. 前記第1のトランザクションモードと関連づけられたリカバリ動作は、前記保護された複数のメモリアクセス動作の1以上によってなされる前記共有メモリへのいかなる修正も破棄すること、および、プログラム制御フローを前記コードのセクションの開始まで戻すために1以上のレジスタにおいて保持された値を修正することを含む請求項1に記載のシステム。
  3. 前記第2のトランザクションモードと関連づけられたリカバリ動作は、前記コードのサブセクションの保護された複数のメモリアクセス動作の1以上によってなされる前記共有メモリへのいかなる修正も破棄することと、前記コードのサブセクション内にある前記保護された複数のメモリアクセス動作のいかなる記憶動作も実行することなく、前記コードのサブセクションの実行を継続することとを含む請求項2に記載のシステム。
  4. 前記プロセッサはさらに、前記コードのサブセクションを実行する間に中断条件を検出することに応答して前記コードのセクションの実行を中断するように構成され、前記中断は、前記コードのセクションに対する前記第1のトランザクションモードと関連づけられた前記リカバリ動作を実行することを含む請求項3に記載のシステム。
  5. 前記プロセッサはさらに、
    前記コードのセクションの開始時に、前記第1のトランザクションモードを示す命令を実行することに応答して前記第1のトランザクションモードにしたがって前記コードのセクションを実行するように構成され、かつ、
    前記コードのサブセクションの開始時に前記第2のトランザクションモードを示す命令を実行することに応答して前記第2のトランザクションモードにしたがって前記コードのサブセクションを実行するように構成されている請求項1に記載のシステム。
  6. 前記プロセッサは、前記コードのセクションの開始時に照合点を記録することにより、前記第1のトランザクションモードを示す命令を実行するように構成され、前記記録には、前記1つのプロセッサの1以上のハードウェアレジスタの1以上の各値を記録することが含まれる請求項5に記載のシステム。
  7. 前記コードのセクションは、共有メモリへの前記保護されたメモリアクセス動作とは区別された1以上の保護されていないメモリアクセス動作の一群を含み、前記プロセッサはさらに、前記一群が、前記複数のプロセッサに関して単一のアトミックトランザクションとして実行されることが保証されないように、前記保護されていないメモリアクセス動作の前記一群を実行するように構成されている請求項1に記載のシステム。
  8. 共有メモリに結合された複数のプロセッサのなかの1つのプロセッサが、前記複数のプロセッサに関する単一のアトミックなトランザクションとしての共有メモリへの複数のメモリアクセス動作を含むコードのセクションを実行することを含む方法であって、
    前記1つのプロセッサが、第1のトランザクションモードにしたがって前記コードのセクションを実行するように構成されており、
    前記コードのセクションを実行することは、前記1つのプロセッサが、前記第2のトランザクションモードにしたがって前記コードのセクションのサブセクションを実行することを含み、
    前記第1および第2のトランザクションモードの各々は、前記プロセッサが、中断条件を検出することに応答して実行するように構成されている異なるそれぞれのリカバリ動作に関連づけられ、前記中断条件は、前記コードのセクションまたはサブセクションを実行することが前記複数のプロセッサに関して単一のアトミックトランザクションとして実行されていないことを示す方法。
  9. 前記第1のトランザクションモードに関連づけられたリカバリ動作は、
    前記プロセッサが、前記保護された複数のメモリアクセス動作の1以上によってなされる前記共有メモリへのいかなる修正も破棄すること、および、前記プロセッサが、プログラム制御フローを前記コードのセクションの開始まで戻すために1以上のレジスタにおいて保持された値を修正することを含む請求項8に記載の方法。
  10. 前記第2のトランザクションモードと関連づけられたリカバリ動作は、
    前記コードのサブセクションの保護された複数のメモリアクセス動作の1以上によってなされる前記共有メモリへのいかなる修正も破棄することと、前記コードのサブセクション内にある前記保護された複数のメモリアクセス動作のいかなる記憶動作も実行することなく、前記コードのサブセクションの実行を継続することとを含む請求項8に記載の方法。
  11. さらに、前記コードのサブセクションを実行する間に中断条件を検出すること、および、前記第1のトランザクションモードに関連づけられた1以上のリカバリ動作を実行することにより、前記コードのセクションを中断することを含む請求項10に記載の方法。
  12. 前記1つのプロセッサが、前記コードのセクションの開始時に、前記第1のトランザクションモードを示す命令を実行すること、および、前記1つのプロセッサが、前記コードのサブセクションの開始時に、前記第2のトランザクションモードを示す命令を実行することを含む請求項8に記載の方法。
  13. 前記第1のトランザクションモードを示す命令を実行することには、前記コードのセクションの開始時に照合点を記録することが含まれ、前記記録には、前記1つのプロセッサの1以上のハードウェアレジスタの1以上の各値を記録することが含まれる請求項12に記載の方法。
  14. 前記セクションは、前記保護されたメモリアクセス動作とは区別された1以上の保護されていないメモリアクセス動作の一群を含み、前記方法はさらに、前記複数のプロセッサに関して単一のアトミックトランザクションとして実行されることが保証されないように、前記保護されていないメモリアクセス動作の前記一群を実行することを含む請求項8に記載の方法。
  15. 複数のプロセッサにおける、共有メモリに結合されたプロセッサによって実行されたときに、該1つのプロセッサに以下の方法を実行させるようなプログラム命令を有する、コンピュータが読み出し可能な記憶媒体を含む製品であって、
    前記方法は、
    前記1つのプロセッサの第1のトランザクションモードに従って、コードのセクション実行を開始するステップであって、前記第1のトランザクションモードは、リカバリ動作の第1のセットに関連づけられ、前記コードのセクションは、前記共有メモリへの複数の保護されたメモリアクセス動作を含み、前記コードのセクションの実行には、前記複数のプロセッサに関する単一のアトミックなトランザクションとして、前記複数の保護されたメモリアクセス動作を実行することを含むステップと、
    前記コードのセクションを実行する間に、前記1つのプロセッサの第2のトランザクションモードにしたがって前記コードのセクションのサブセクションの実行を開始するステップであって、前記第2のトランザクションモードは、リカバリセットの前記第1のセットとは異なる、リカバリ動作の第2のセットと関連づけられているステップとを含み、
    前記プロセッサは、前記コードのサブセクションを実行する間に中断条件を検出することに応答してリカバリ動作の前記第2のセットの1つ以上を実行するように構成され、かつ前記第1のトランザクションモード以外のトランザクションモードが特定されていない前記コードのセクションの一部を実行する間に中断条件を検出することに応答してリカバリ動作の前記第1のセットの1以上を実行するように構成されている、製品。
  16. リカバリ動作の前記第1のセットは、
    保護された複数のメモリアクセス動作の1以上によってなされる前記共有メモリへのいかなる修正も破棄し、かつ、プログラム制御フローを前記コードのセクションの開始まで戻すために1以上のレジスタにおいて保持された値を修正することを含む請求項15に記載の製品。
  17. リカバリ動作の前記第2のセットは、
    前記コードのサブセクションの保護された複数のメモリアクセス動作の1以上によってなされる前記共有メモリへのいかなる修正も破棄することと、前記コードのサブセクション内にある前記保護された複数のメモリアクセス動作のいかなる記憶動作も実行することなく、前記コードのサブセクションの実行を継続することとを含む請求項16に記載の製品。
  18. 前記コードのセクションの実行を開始することには、前記第1のトランザクションモードに対応する第1の命令を実行することが含まれ、かつ、
    前記コードのサブセクションの実行を開始することには、前記第2のトランザクションモードに対応する、前記第1の命令とは異なる第2の命令を実行することが含まれる請求項15に記載の製品。
  19. 前記第1の命令を実行することには、前記セクションのコードの開始時に照合点を記録することが含まれる請求項15に記載の製品。
  20. 前記中断条件は、前記複数のプロセッサの他の1つによってもたらされる請求項19に記載の製品。
JP2011521116A 2008-07-28 2009-07-28 バーチャル化可能な高度な同期機構 Pending JP2011529603A (ja)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
US8400808P 2008-07-28 2008-07-28
US61/084,008 2008-07-28
PCT/US2009/004349 WO2010014200A1 (en) 2008-07-28 2009-07-28 Virtualizable advanced synchronization facility

Publications (2)

Publication Number Publication Date
JP2011529603A JP2011529603A (ja) 2011-12-08
JP2011529603A5 true JP2011529603A5 (ja) 2012-09-13

Family

ID=41090366

Family Applications (1)

Application Number Title Priority Date Filing Date
JP2011521116A Pending JP2011529603A (ja) 2008-07-28 2009-07-28 バーチャル化可能な高度な同期機構

Country Status (6)

Country Link
US (5) US20100023703A1 (ja)
EP (1) EP2332043B1 (ja)
JP (1) JP2011529603A (ja)
KR (1) KR20110044884A (ja)
CN (1) CN102144218A (ja)
WO (1) WO2010014200A1 (ja)

Families Citing this family (170)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2010014200A1 (en) 2008-07-28 2010-02-04 Advanced Micro Devices, Inc. Virtualizable advanced synchronization facility
US8479166B2 (en) * 2008-08-25 2013-07-02 International Business Machines Corporation Detecting locking discipline violations on shared resources
US9021502B2 (en) * 2008-12-29 2015-04-28 Oracle America Inc. Method and system for inter-thread communication using processor messaging
US8812796B2 (en) 2009-06-26 2014-08-19 Microsoft Corporation Private memory regions and coherence optimizations
US8375175B2 (en) * 2009-12-09 2013-02-12 Oracle America, Inc. Fast and efficient reacquisition of locks for transactional memory systems
US9092253B2 (en) 2009-12-15 2015-07-28 Microsoft Technology Licensing, Llc Instrumentation of hardware assisted transactional memory system
US8402218B2 (en) * 2009-12-15 2013-03-19 Microsoft Corporation Efficient garbage collection and exception handling in a hardware accelerated transactional memory system
US8972994B2 (en) * 2009-12-23 2015-03-03 Intel Corporation Method and apparatus to bypass object lock by speculative execution of generated bypass code shell based on bypass failure threshold in managed runtime environment
US8924692B2 (en) * 2009-12-26 2014-12-30 Intel Corporation Event counter checkpointing and restoring
US20110208921A1 (en) * 2010-02-19 2011-08-25 Pohlack Martin T Inverted default semantics for in-speculative-region memory accesses
US9626187B2 (en) 2010-05-27 2017-04-18 International Business Machines Corporation Transactional memory system supporting unbroken suspended execution
US9880848B2 (en) * 2010-06-11 2018-01-30 Advanced Micro Devices, Inc. Processor support for hardware transactional memory
US8782435B1 (en) 2010-07-15 2014-07-15 The Research Foundation For The State University Of New York System and method for validating program execution at run-time using control flow signatures
US8782434B1 (en) 2010-07-15 2014-07-15 The Research Foundation For The State University Of New York System and method for validating program execution at run-time
US20120079212A1 (en) 2010-09-23 2012-03-29 International Business Machines Corporation Architecture for sharing caches among multiple processes
US20120079245A1 (en) * 2010-09-25 2012-03-29 Cheng Wang Dynamic optimization for conditional commit
US8549504B2 (en) 2010-09-25 2013-10-01 Intel Corporation Apparatus, method, and system for providing a decision mechanism for conditional commits in an atomic region
US8424015B2 (en) * 2010-09-30 2013-04-16 International Business Machines Corporation Transactional memory preemption mechanism
US9110691B2 (en) * 2010-11-16 2015-08-18 Advanced Micro Devices, Inc. Compiler support technique for hardware transactional memory systems
US8468169B2 (en) 2010-12-01 2013-06-18 Microsoft Corporation Hierarchical software locking
US9122476B2 (en) 2010-12-07 2015-09-01 Advanced Micro Devices, Inc. Programmable atomic memory using hardware validation agent
US9274962B2 (en) * 2010-12-07 2016-03-01 Intel Corporation Apparatus, method, and system for instantaneous cache state recovery from speculative abort/commit
US8788794B2 (en) * 2010-12-07 2014-07-22 Advanced Micro Devices, Inc. Programmable atomic memory using stored atomic procedures
US8612694B2 (en) 2011-03-07 2013-12-17 Advanced Micro Devices, Inc. Protecting large objects within an advanced synchronization facility
US8990823B2 (en) 2011-03-10 2015-03-24 International Business Machines Corporation Optimizing virtual machine synchronization for application software
US8533699B2 (en) * 2011-03-31 2013-09-10 Oracle International Corporation System and method for optimizing a code section by forcing a code section to be executed atomically
KR20130022091A (ko) * 2011-08-24 2013-03-06 주식회사 케이티 클라우드 컴퓨팅 서버 시스템의 가상머신 제어 장치 및 방법
US8677331B2 (en) * 2011-09-30 2014-03-18 Oracle International Corporation Lock-clustering compilation for software transactional memory
US8954680B2 (en) 2011-11-20 2015-02-10 International Business Machines Corporation Modifying data prefetching operation based on a past prefetching attempt
CN104011669B (zh) * 2011-12-22 2017-12-12 英特尔公司 用于提交指令的选择性执行的方法、设备和系统
CN104126166A (zh) * 2011-12-23 2014-10-29 英特尔公司 用于执行使用掩码的向量打包一元编码的系统、装置和方法
WO2013095666A1 (en) * 2011-12-23 2013-06-27 Intel Corporation Systems, apparatuses, and methods for performing vector packed unary decoding using masks
US8893094B2 (en) * 2011-12-30 2014-11-18 Intel Corporation Hardware compilation and/or translation with fault detection and roll back functionality
US9280398B2 (en) * 2012-01-31 2016-03-08 International Business Machines Corporation Major branch instructions
US9229722B2 (en) * 2012-01-31 2016-01-05 International Business Machines Corporation Major branch instructions with transactional memory
WO2013115816A1 (en) * 2012-02-02 2013-08-08 Intel Corporation A method, apparatus, and system for speculative abort control mechanisms
US9268596B2 (en) 2012-02-02 2016-02-23 Intel Corparation Instruction and logic to test transactional execution status
JPWO2013175858A1 (ja) * 2012-05-23 2016-01-12 日本電気株式会社 ロック管理システム、ロック管理方法およびロック管理用プログラム
US9411595B2 (en) 2012-05-31 2016-08-09 Nvidia Corporation Multi-threaded transactional memory coherence
US9448796B2 (en) 2012-06-15 2016-09-20 International Business Machines Corporation Restricted instructions in transactional execution
US9311101B2 (en) 2012-06-15 2016-04-12 International Business Machines Corporation Intra-instructional transaction abort handling
US9772854B2 (en) 2012-06-15 2017-09-26 International Business Machines Corporation Selectively controlling instruction execution in transactional processing
US9740549B2 (en) * 2012-06-15 2017-08-22 International Business Machines Corporation Facilitating transaction completion subsequent to repeated aborts of the transaction
US9384004B2 (en) 2012-06-15 2016-07-05 International Business Machines Corporation Randomized testing within transactional execution
US9367323B2 (en) * 2012-06-15 2016-06-14 International Business Machines Corporation Processor assist facility
US9348642B2 (en) 2012-06-15 2016-05-24 International Business Machines Corporation Transaction begin/end instructions
US20130339680A1 (en) 2012-06-15 2013-12-19 International Business Machines Corporation Nontransactional store instruction
US8688661B2 (en) * 2012-06-15 2014-04-01 International Business Machines Corporation Transactional processing
US8682877B2 (en) * 2012-06-15 2014-03-25 International Business Machines Corporation Constrained transaction execution
US9298631B2 (en) 2012-06-15 2016-03-29 International Business Machines Corporation Managing transactional and non-transactional store observability
US9442737B2 (en) 2012-06-15 2016-09-13 International Business Machines Corporation Restricting processing within a processor to facilitate transaction completion
US9223687B2 (en) 2012-06-15 2015-12-29 International Business Machines Corporation Determining the logical address of a transaction abort
US9436477B2 (en) 2012-06-15 2016-09-06 International Business Machines Corporation Transaction abort instruction
US10437602B2 (en) 2012-06-15 2019-10-08 International Business Machines Corporation Program interruption filtering in transactional execution
US9262320B2 (en) 2012-06-15 2016-02-16 International Business Machines Corporation Tracking transactional execution footprint
US9361115B2 (en) 2012-06-15 2016-06-07 International Business Machines Corporation Saving/restoring selected registers in transactional processing
US9336046B2 (en) 2012-06-15 2016-05-10 International Business Machines Corporation Transaction abort processing
US9298469B2 (en) 2012-06-15 2016-03-29 International Business Machines Corporation Management of multiple nested transactions
US8880959B2 (en) 2012-06-15 2014-11-04 International Business Machines Corporation Transaction diagnostic block
US9317460B2 (en) 2012-06-15 2016-04-19 International Business Machines Corporation Program event recording within a transactional environment
CA2876744A1 (en) * 2012-06-15 2013-12-19 Edatanetworks Inc. Systems and methods for incenting consumers
US8966324B2 (en) 2012-06-15 2015-02-24 International Business Machines Corporation Transactional execution branch indications
CN105786665B (zh) * 2012-06-29 2019-11-05 英特尔公司 用于测试事务性执行状态的系统
WO2014014944A2 (en) * 2012-07-16 2014-01-23 Sony Corporation Managing multi-threaded operations in a multimedia authoring environment
US9274963B2 (en) 2012-07-20 2016-03-01 International Business Machines Corporation Cache replacement for shared memory caches
US9411633B2 (en) * 2012-07-27 2016-08-09 Futurewei Technologies, Inc. System and method for barrier command monitoring in computing systems
US8943278B2 (en) 2012-07-31 2015-01-27 Advanced Micro Devices, Inc. Protecting large regions without operating-system support
US8914586B2 (en) 2012-07-31 2014-12-16 Advanced Micro Devices, Inc. TLB-walk controlled abort policy for hardware transactional memory
US9342454B2 (en) 2012-08-02 2016-05-17 International Business Machines Corporation Nested rewind only and non rewind only transactions in a data processing system supporting transactional storage accesses
US9396115B2 (en) 2012-08-02 2016-07-19 International Business Machines Corporation Rewind only transactions in a data processing system supporting transactional storage accesses
US9430166B2 (en) 2012-08-10 2016-08-30 International Business Machines Corporation Interaction of transactional storage accesses with other atomic semantics
US9063721B2 (en) 2012-09-14 2015-06-23 The Research Foundation For The State University Of New York Continuous run-time validation of program execution: a practical approach
US9612834B2 (en) * 2012-09-27 2017-04-04 Texas Instruments Deutschland Gmbh Processor with variable instruction atomicity
US9471317B2 (en) * 2012-09-27 2016-10-18 Texas Instruments Deutschland Gmbh Execution of additional instructions in conjunction atomically as specified in instruction field
US9069782B2 (en) 2012-10-01 2015-06-30 The Research Foundation For The State University Of New York System and method for security and privacy aware virtual machine checkpointing
US9081607B2 (en) 2012-10-24 2015-07-14 International Business Machines Corporation Conditional transaction abort and precise abort handling
US9824009B2 (en) 2012-12-21 2017-11-21 Nvidia Corporation Information coherency maintenance systems and methods
US9459877B2 (en) * 2012-12-21 2016-10-04 Advanced Micro Devices, Inc. Nested speculative regions for a synchronization facility
US10102142B2 (en) 2012-12-26 2018-10-16 Nvidia Corporation Virtual address based memory reordering
US9569223B2 (en) * 2013-02-13 2017-02-14 Red Hat Israel, Ltd. Mixed shared/non-shared memory transport for virtual machines
US20140281236A1 (en) * 2013-03-14 2014-09-18 William C. Rash Systems and methods for implementing transactional memory
US9569385B2 (en) 2013-09-09 2017-02-14 Nvidia Corporation Memory transaction ordering
US9588801B2 (en) * 2013-09-11 2017-03-07 Intel Corporation Apparatus and method for improved lock elision techniques
US9292337B2 (en) 2013-12-12 2016-03-22 International Business Machines Corporation Software enabled and disabled coalescing of memory transactions
US9146774B2 (en) 2013-12-12 2015-09-29 International Business Machines Corporation Coalescing memory transactions
US9158573B2 (en) 2013-12-12 2015-10-13 International Business Machines Corporation Dynamic predictor for coalescing memory transactions
US9348523B2 (en) 2013-12-12 2016-05-24 International Business Machines Corporation Code optimization to enable and disable coalescing of memory transactions
US9348522B2 (en) * 2013-12-12 2016-05-24 International Business Machines Corporation Software indications and hints for coalescing memory transactions
US9424072B2 (en) 2014-02-27 2016-08-23 International Business Machines Corporation Alerting hardware transactions that are about to run out of space
US9361041B2 (en) 2014-02-27 2016-06-07 International Business Machines Corporation Hint instruction for managing transactional aborts in transactional memory computing environments
US9524187B2 (en) * 2014-03-02 2016-12-20 International Business Machines Corporation Executing instruction with threshold indicating nearing of completion of transaction
US9454370B2 (en) * 2014-03-14 2016-09-27 International Business Machines Corporation Conditional transaction end instruction
US10120681B2 (en) 2014-03-14 2018-11-06 International Business Machines Corporation Compare and delay instructions
US9558032B2 (en) 2014-03-14 2017-01-31 International Business Machines Corporation Conditional instruction end operation
US9256553B2 (en) 2014-03-26 2016-02-09 International Business Machines Corporation Transactional processing based upon run-time storage values
US9262343B2 (en) 2014-03-26 2016-02-16 International Business Machines Corporation Transactional processing based upon run-time conditions
US20150278123A1 (en) * 2014-03-28 2015-10-01 Alex Nayshtut Low-overhead detection of unauthorized memory modification using transactional memory
US9778949B2 (en) * 2014-05-05 2017-10-03 Google Inc. Thread waiting in a multithreaded processor architecture
US10261764B2 (en) * 2014-05-13 2019-04-16 Oracle International Corporation Handling value types
US9600286B2 (en) * 2014-06-30 2017-03-21 International Business Machines Corporation Latent modification instruction for transactional execution
US9348643B2 (en) 2014-06-30 2016-05-24 International Business Machines Corporation Prefetching of discontiguous storage locations as part of transactional execution
US9336047B2 (en) 2014-06-30 2016-05-10 International Business Machines Corporation Prefetching of discontiguous storage locations in anticipation of transactional execution
US9448939B2 (en) 2014-06-30 2016-09-20 International Business Machines Corporation Collecting memory operand access characteristics during transactional execution
US9710271B2 (en) 2014-06-30 2017-07-18 International Business Machines Corporation Collecting transactional execution characteristics during transactional execution
GB2528270A (en) * 2014-07-15 2016-01-20 Advanced Risc Mach Ltd Call stack maintenance for a transactional data processing execution mode
GB2529148B (en) * 2014-08-04 2020-05-27 Advanced Risc Mach Ltd Write operations to non-volatile memory
WO2016037048A1 (en) 2014-09-05 2016-03-10 Sequitur Labs, Inc. Policy-managed secure code execution and messaging for computing devices and computing device security
GB2533415B (en) * 2014-12-19 2022-01-19 Advanced Risc Mach Ltd Apparatus with at least one resource having thread mode and transaction mode, and method
GB2533414B (en) * 2014-12-19 2021-12-01 Advanced Risc Mach Ltd Apparatus with shared transactional processing resource, and data processing method
US10942744B2 (en) * 2014-12-24 2021-03-09 Intel Corporation Systems, apparatuses, and methods for data speculation execution
US10303525B2 (en) * 2014-12-24 2019-05-28 Intel Corporation Systems, apparatuses, and methods for data speculation execution
US10061583B2 (en) * 2014-12-24 2018-08-28 Intel Corporation Systems, apparatuses, and methods for data speculation execution
US10540524B2 (en) 2014-12-31 2020-01-21 Mcafee, Llc Memory access protection using processor transactional memory support
US10685130B2 (en) 2015-04-21 2020-06-16 Sequitur Labs Inc. System and methods for context-aware and situation-aware secure, policy-based access control for computing devices
US11847237B1 (en) 2015-04-28 2023-12-19 Sequitur Labs, Inc. Secure data protection and encryption techniques for computing devices and information storage
WO2016183504A1 (en) 2015-05-14 2016-11-17 Sequitur Labs, Inc. System and methods for facilitating secure computing device control and operation
US9870253B2 (en) 2015-05-27 2018-01-16 International Business Machines Corporation Enabling end of transaction detection using speculative look ahead
US11228458B2 (en) * 2015-09-10 2022-01-18 Lightfleet Corporation Group-coherent memory
US20170083331A1 (en) * 2015-09-19 2017-03-23 Microsoft Technology Licensing, Llc Memory synchronization in block-based processors
US9513960B1 (en) * 2015-09-22 2016-12-06 International Business Machines Corporation Inducing transactional aborts in other processing threads
US10558582B2 (en) * 2015-10-02 2020-02-11 Intel Corporation Technologies for execute only transactional memory
US9760397B2 (en) 2015-10-29 2017-09-12 International Business Machines Corporation Interprocessor memory status communication
US10261827B2 (en) 2015-10-29 2019-04-16 International Business Machines Corporation Interprocessor memory status communication
US9916179B2 (en) 2015-10-29 2018-03-13 International Business Machines Corporation Interprocessor memory status communication
US9563467B1 (en) * 2015-10-29 2017-02-07 International Business Machines Corporation Interprocessor memory status communication
US9690623B2 (en) * 2015-11-06 2017-06-27 International Business Machines Corporation Regulating hardware speculative processing around a transaction
US9652385B1 (en) * 2015-11-27 2017-05-16 Arm Limited Apparatus and method for handling atomic update operations
US10318295B2 (en) * 2015-12-22 2019-06-11 Intel Corporation Transaction end plus commit to persistence instructions, processors, methods, and systems
US10649773B2 (en) * 2016-04-07 2020-05-12 MIPS Tech, LLC Processors supporting atomic writes to multiword memory locations and methods
US10248564B2 (en) 2016-06-24 2019-04-02 Advanced Micro Devices, Inc. Contended lock request elision scheme
EP3264317B1 (en) * 2016-06-29 2019-11-20 Arm Ltd Permission control for contingent memory access program instruction
US10169106B2 (en) * 2016-06-30 2019-01-01 International Business Machines Corporation Method for managing control-loss processing during critical processing sections while maintaining transaction scope integrity
CN107766080B (zh) * 2016-08-23 2021-11-09 阿里巴巴集团控股有限公司 事务消息处理方法、装置、设备及系统
US10802971B2 (en) 2016-10-13 2020-10-13 International Business Machines Corporation Cache memory transaction shielding via prefetch suppression
US10700865B1 (en) 2016-10-21 2020-06-30 Sequitur Labs Inc. System and method for granting secure access to computing services hidden in trusted computing environments to an unsecure requestor
CN106502920B (zh) * 2016-11-08 2019-09-24 郑州云海信息技术有限公司 一种基于mesi的缓存方法、装置和处理器
US10402327B2 (en) 2016-11-22 2019-09-03 Advanced Micro Devices, Inc. Network-aware cache coherence protocol enhancement
US10162757B2 (en) * 2016-12-06 2018-12-25 Advanced Micro Devices, Inc. Proactive cache coherence
US10095493B2 (en) 2016-12-14 2018-10-09 International Business Machines Corporation Call sequence generation based on type of routine
US10241769B2 (en) 2016-12-14 2019-03-26 International Business Machines Corporation Marking sibling caller routines
US20180165073A1 (en) 2016-12-14 2018-06-14 International Business Machines Corporation Context information based on type of routine being called
US10235190B2 (en) 2016-12-14 2019-03-19 International Business Machines Corporation Executing instructions to store context information based on routine to be executed
US10152338B2 (en) 2016-12-14 2018-12-11 International Business Machines Corporation Marking external sibling caller routines
US10180827B2 (en) 2016-12-14 2019-01-15 International Business Machines Corporation Suppressing storing of context information
US10725685B2 (en) 2017-01-19 2020-07-28 International Business Machines Corporation Load logical and shift guarded instruction
US10579377B2 (en) * 2017-01-19 2020-03-03 International Business Machines Corporation Guarded storage event handling during transactional execution
US10496311B2 (en) 2017-01-19 2019-12-03 International Business Machines Corporation Run-time instrumentation of guarded storage event processing
US10452288B2 (en) 2017-01-19 2019-10-22 International Business Machines Corporation Identifying processor attributes based on detecting a guarded storage event
US10496292B2 (en) 2017-01-19 2019-12-03 International Business Machines Corporation Saving/restoring guarded storage controls in a virtualized environment
US10732858B2 (en) 2017-01-19 2020-08-04 International Business Machines Corporation Loading and storing controls regulating the operation of a guarded storage facility
GB201708439D0 (en) 2017-05-26 2017-07-12 Microsoft Technology Licensing Llc Compute node security
GB2564097B (en) * 2017-06-28 2019-10-23 Advanced Risc Mach Ltd Memory region locking
KR20200023376A (ko) 2017-06-28 2020-03-04 에이알엠 리미티드 메모리 영역 로킹
EP3462308B1 (en) * 2017-09-29 2022-03-02 ARM Limited Transaction nesting depth testing instruction
GB2567433B (en) * 2017-10-10 2020-02-26 Advanced Risc Mach Ltd Checking lock variables for transactions in a system with transactional memory support
US10621103B2 (en) 2017-12-05 2020-04-14 Arm Limited Apparatus and method for handling write operations
US10657057B2 (en) * 2018-04-04 2020-05-19 Nxp B.V. Secure speculative instruction execution in a data processing system
GB2579246B (en) * 2018-11-28 2021-10-13 Advanced Risc Mach Ltd Apparatus and data processing method for transactional memory
US11580234B2 (en) 2019-06-29 2023-02-14 Intel Corporation Implicit integrity for cryptographic computing
US11575504B2 (en) 2019-06-29 2023-02-07 Intel Corporation Cryptographic computing engine for memory load and store units of a microarchitecture pipeline
US11403234B2 (en) 2019-06-29 2022-08-02 Intel Corporation Cryptographic computing using encrypted base addresses and used in multi-tenant environments
US11144322B2 (en) * 2019-11-05 2021-10-12 Mediatek Inc. Code and data sharing among multiple independent processors
US11693690B2 (en) 2020-10-20 2023-07-04 Micron Technology, Inc. Method of completing a programmable atomic transaction by ensuring memory locks are cleared
US11436187B2 (en) * 2020-10-20 2022-09-06 Micron Technology, Inc. Method of notifying a process or programmable atomic operation traps
US11403023B2 (en) 2020-10-20 2022-08-02 Micron Technology, Inc. Method of organizing a programmable atomic unit instruction memory
US11586439B2 (en) 2020-10-20 2023-02-21 Micron Technology, Inc. Detecting infinite loops in a programmable atomic transaction
US11740929B2 (en) 2020-10-20 2023-08-29 Micron Technology, Inc. Registering a custom atomic operation with the operating system
US11580035B2 (en) 2020-12-26 2023-02-14 Intel Corporation Fine-grained stack protection using cryptographic computing
US11669625B2 (en) 2020-12-26 2023-06-06 Intel Corporation Data type based cryptographic computing
US20210318961A1 (en) * 2021-06-23 2021-10-14 Intel Corporation Mitigating pooled memory cache miss latency with cache miss faults and transaction aborts

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5239633A (en) 1989-03-24 1993-08-24 Mitsubishi Denki Kabushiki Kaisha Data processor executing memory indirect addressing and register indirect addressing
US7685583B2 (en) 2002-07-16 2010-03-23 Sun Microsystems, Inc. Obstruction-free mechanism for atomic update of multiple non-contiguous locations in shared memory
US7418577B2 (en) * 2003-02-13 2008-08-26 Sun Microsystems, Inc. Fail instruction to support transactional program execution
US7206903B1 (en) * 2004-07-20 2007-04-17 Sun Microsystems, Inc. Method and apparatus for releasing memory locations during transactional execution
US8041958B2 (en) * 2006-02-14 2011-10-18 Lenovo (Singapore) Pte. Ltd. Method for preventing malicious software from execution within a computer system
US8180977B2 (en) 2006-03-30 2012-05-15 Intel Corporation Transactional memory in out-of-order processors
US8180967B2 (en) * 2006-03-30 2012-05-15 Intel Corporation Transactional memory virtualization
US20080005504A1 (en) * 2006-06-30 2008-01-03 Jesse Barnes Global overflow method for virtualized transactional memory
US8516201B2 (en) * 2006-12-05 2013-08-20 Intel Corporation Protecting private data from cache attacks
US7516365B2 (en) * 2007-07-27 2009-04-07 Sun Microsystems, Inc. System and method for split hardware transactions
WO2010014200A1 (en) 2008-07-28 2010-02-04 Advanced Micro Devices, Inc. Virtualizable advanced synchronization facility
US8229907B2 (en) 2009-06-30 2012-07-24 Microsoft Corporation Hardware accelerated transactional memory system with open nested transactions

Similar Documents

Publication Publication Date Title
JP2011529603A5 (ja)
JP2010541067A5 (ja)
JP2011523127A5 (ja)
HRP20190661T1 (hr) Filtriranje prekidanja programa kod provođenja transakcije
GB2467891A (en) Mechanism for profiling program software running on a processor
TWI569164B (zh) 在具有安全網域與較不安全網域之資料處理設備之例外處理
JP2017533502A5 (ja)
JP2008505389A5 (ja)
JP2012043409A5 (ja)
JP2015516099A5 (ja)
JP2016207232A5 (ja) プロセッサ
JP2016526730A5 (ja)
JP2006524380A5 (ja)
JP2007507791A5 (ja)
GB2517877A (en) Controlling an order for processing data elements during vector processing
RU2012148401A (ru) Средство процессорной поддержки
JP2006099331A5 (ja)
JP2007526571A5 (ja)
JP2007531133A5 (ja)
US20160357669A1 (en) Flushing control within a multi-threaded processor
WO2013144734A3 (en) Instruction merging optimization
JP2007148949A5 (ja)
MY158480A (en) Diagnosing Code Using Single Step Execution
JP2016173821A5 (ja)
TW201439900A (zh) 用於提前執行操作的指令分類