JP2011211604A - インタフェース回路およびそれを用いた電子機器 - Google Patents
インタフェース回路およびそれを用いた電子機器 Download PDFInfo
- Publication number
- JP2011211604A JP2011211604A JP2010078865A JP2010078865A JP2011211604A JP 2011211604 A JP2011211604 A JP 2011211604A JP 2010078865 A JP2010078865 A JP 2010078865A JP 2010078865 A JP2010078865 A JP 2010078865A JP 2011211604 A JP2011211604 A JP 2011211604A
- Authority
- JP
- Japan
- Prior art keywords
- port
- synchronization signal
- inactive
- signal
- ports
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Landscapes
- Two-Way Televisions, Distribution Of Moving Picture Or The Like (AREA)
Abstract
【課題】短時間でポートを切りかえ可能なインタフェース回路を提供する。
【解決手段】第1セレクタ10は、複数の入力ポートP1A〜Dのうちアクティブポートに設定されたひとつに入力されるデータ信号を選択する。第2セレクタ12は、複数の入力ポートP1A〜Dのうち、複数の非アクティブポートに入力されるデータ信号を順に選択する。第1信号処理部14は、アクティブポートのデータ信号DACTから同期信号SYNCACTを抽出する。第2信号処理部16は、複数の非アクティブポートそれぞれのデータ信号を受け、それぞれの同期信号SYNCINAを抽出する。同期信号エミュレート部18は非アクティブポートごとの同期信号SYNCINAをエミュレートする。認証処理部20は、エミュレートされた非アクティブポートの同期信号SYNCEMUを用いて、対応する外部機器との間でリンクを維持する。
【選択図】図1
【解決手段】第1セレクタ10は、複数の入力ポートP1A〜Dのうちアクティブポートに設定されたひとつに入力されるデータ信号を選択する。第2セレクタ12は、複数の入力ポートP1A〜Dのうち、複数の非アクティブポートに入力されるデータ信号を順に選択する。第1信号処理部14は、アクティブポートのデータ信号DACTから同期信号SYNCACTを抽出する。第2信号処理部16は、複数の非アクティブポートそれぞれのデータ信号を受け、それぞれの同期信号SYNCINAを抽出する。同期信号エミュレート部18は非アクティブポートごとの同期信号SYNCINAをエミュレートする。認証処理部20は、エミュレートされた非アクティブポートの同期信号SYNCEMUを用いて、対応する外部機器との間でリンクを維持する。
【選択図】図1
Description
本発明は、インタフェース回路に関する。
テレビやAVアンプをはじめとするマルチメディア機器は、複数チャンネルの入力インタフェースおよびセレクタを備え、複数の機器が接続可能であるとともに、セレクタによって選択されたひとつのチャンネルに接続される機器からのデータストリームを処理可能となっている。
近年、こうしたマルチメディア機器のインタフェースとして、HDMI(High-Definition Multimedia Interface)規格やDVI(Digital Visual Interface)規格などが広く普及している。HDMI規格やDVI規格では、接続される機器同士が互いに認証し合った後に、映像、音声などのデジタルデータを暗号化して伝送する。
たとえば3入力ポート(チャンネル)A〜Cを備えるディスプレイ装置が、ポートAに接続される外部機器からの映像データを表示しているとき、ユーザからの指示によって入力ポートがポートAからポートBに切りかえられたとする。この場合、ディスプレイ機器と、ポートBに接続される外部機器との間で、認証が行われ、その後、データ伝送が開始する。認証処理には2〜3秒を要するため、ディスプレイ機器に表示される映像は一旦途切れてしまい、ユーザがストレスや不快感を覚える要因となる。
本発明はかかる課題に鑑みてなされたものであり、そのある態様の例示的な目的のひとつは、短時間でポートを切りかえ可能なインタフェース回路の提供にある。
本発明のある態様は、データ送信に先立ち認証を要求する複数の外部機器と接続され、ひとつの外部機器からのデータ信号を選択し、出力ポートから出力するインタフェース回路に関する。このインタフェース回路は、複数の外部機器それぞれからのデータ信号が入力される複数の入力ポートと、複数の外部機器それぞれとの間で認証に必要な信号を送受信するための複数の認証ポートと、複数の入力ポートのうちアクティブポートに設定されたひとつに入力されるデータ信号を選択する第1セレクタと、複数の入力ポートのうち、アクティブポート以外の複数の非アクティブポートに入力されるデータ信号を順に選択する第2セレクタと、第1セレクタから出力されるアクティブポートのデータ信号を受け、アクティブポートの同期信号を抽出する第1信号処理部と、第2セレクタから順に出力される複数の非アクティブポートそれぞれのデータ信号を受け、非アクティブポートごとの同期信号を抽出する第2信号処理部と、非アクティブポートごとの同期信号を受け、各非アクティブポートの同期信号をエミュレートして出力する同期信号エミュレート部と、アクティブポートの同期信号を用いてアクティブポートに接続される外部機器との間でリンクを維持するとともに、エミュレートされた非アクティブポートの同期信号を用いて、対応する外部機器との間でリンクを維持する認証処理部と、を備える。
この態様によると、非アクティブポートとの間でもリンクを確立し、それを維持し続けることができるため、アクティブポートの切りかえに際してのリンク確立が不要となり、切りかえに要する時間を短縮できる。
第2信号処理部は、所定の周期ごとに、非アクティブポートごとの同期信号を抽出して更新してもよい。複数の非アクティブポートを周期的にポーリング処理することにより、非アクティブポートとのリンク確立、維持をより確実なものとできる。
ある態様のインタフェース回路は、同期信号エミュレート部によりエミュレートされた非アクティブポートの同期信号と、それと対応する第2信号処理部が抽出した非アクティブポートの同期信号の位相差を検出する位相差検出部をさらに備えてもよい。同期信号エミュレート部は、検出された位相差がゼロとなるように、エミュレートされた非アクティブポートの同期信号のタイミングを調節してもよい。
本発明の別の態様は、電子機器である。この電子機器は、上述のいずれかの態様のインタフェース回路を備える。
なお、以上の構成要素を任意に組み合わせたもの、あるいは本発明の表現を、方法、装置などの間で変換したものもまた、本発明の態様として有効である。
本発明のある態様によれば、短時間でポートを切りかえることができる。
以下、本発明を好適な実施の形態をもとに図面を参照しながら説明する。各図面に示される同一または同等の構成要素、部材、処理には、同一の符号を付するものとし、適宜重複した説明は省略する。また、実施の形態は、発明を限定するものではなく例示であって、実施の形態に記述されるすべての特徴やその組み合わせは、必ずしも発明の本質的なものであるとは限らない。
図1は、実施の形態に係るインタフェース回路100を備える電子機器1の構成を示すブロック図である。電子機器1としては、複数の入力ポートを備えるテレビ、PC用ディスプレイ、AVアンプ、デジタルビデオレコーダをはじめとするマルチメディア機器が例示されるが、インタフェース回路100の用途は特に限定されない。たとえば電子機器1はHDMIセレクタであってもよい。本実施の形態では、電子機器1がディスプレイ装置であるものとして説明する。
電子機器1は、外部機器(不図示)とマルチメディアインタフェースを介して接続され、外部機器からの映像データや音声データを受け、それらを表示、再生する。マルチメディアインタフェースとしては、HDMI規格、DVI規格、ディスプレイポート規格、VGA規格などが例示される。ただしインタフェースの規格はこれらには限定されず、データ送信に先立ち認証が要求される、公知の、あるいは将来提唱されるさまざまな規格であってよい。
電子機器1は、複数のコネクタCNA〜CNDを備え、それぞれに外部機器が着脱可能に接続される。コネクタCNの個数は特に限定されるものではないが、3個以上において本発明は特に有意義である。電子機器1は、ユーザが選択したひとつのコネクタ(ポート)に接続される外部機器からの映像データ(画像データ)を表示する。本明細書において、電子機器1による処理の対象となるポートをアクティブポート、その他のポートを非アクティブポートと称する。
電子機器1は、ディスプレイパネル2、パネル駆動部4、DSP6およびインタフェース回路100を備える。
インタフェース回路100は、複数のコネクタCNA〜CNDに入力される外部機器からの信号を受け、そのアクティブポートに設定されたコネクタCNに接続される外部機器からの信号を選択して出力ポートPOUTから出力する。
DSP6は、インタフェース回路100からの出力データDOUTに対して所定の信号処理を施し、パネル駆動部4へと出力する。パネル駆動部4は出力データDOUTにもとづきディスプレイパネル2を駆動する。
DSP6は、インタフェース回路100からの出力データDOUTに対して所定の信号処理を施し、パネル駆動部4へと出力する。パネル駆動部4は出力データDOUTにもとづきディスプレイパネル2を駆動する。
以上が電子機器1の全体の構成である。続いて実施の形態に係るインタフェース回路100について詳細に説明する。
上述したマルチメディアインタフェースでは、データ伝送に先立って認証が必要とされる。インタフェース回路100は、外部機器との間のデータの送受信を行うとともに、認証処理を行う。
以下では、理解の容易化を目的として、HDMI規格に準拠したインタフェース回路100を想定して説明する。
HDMI規格では、ソース機器、シンク機器およびケーブルでシステムが構成される。本実施の形態において、電子機器1はシンク機器に、外部機器はソース機器に該当する。ソース機器からシンク機器へのビデオデータおよびオーディオデータは、TMDS(Transition Minimized Differential Signaling)方式で伝送される。ソース機器とシンク機器は、DDC(Display. Data Channel)ラインを介して、ディスプレイの製造業者、型番、解像度などの情報(ディスプレイデータ)を送受信した後、認証処理を行う。
HDMI規格では、まず、「Authentication First Part(以下、第1認証という)」によって、ソース機器とシンク機器の認証が行われ、リンクが確立される。具体的にはソース機器からシンク機器に対して認証要求が発行され、シンク機器とソース機器との間で認証に必要なデータが送受信される。リンク確率に失敗すると、所定時間経過後に、ソース機器が再びリンク機器に対して認証要求を発行する。
ソース機器とシンク機器の間で一旦リンクが確立すると、「Authentication Third Part(以下、第3認証という)」によって、リンクが維持される。具体的には、ソース機器は、シンク機器に対してフレームと同期した同期信号(Encryption enable:暗号化フレームであることの通知)SYNCを出力し、所定の周期128フレームごとに、シンク機器にリンクの確認を行う。シンク機器は、すでに受信した同期信号SYNCを利用して、ソース機器からのリンク確認に応答する。
インタフェース回路100は、複数の入力ポートP1A〜P1D、複数の認証ポートP2A〜P2D、第1セレクタ10、第2セレクタ12、第1信号処理部14、第2信号処理部16、同期信号エミュレート部18、認証処理部20、位相差検出部22、制御部24を備える。
複数の入力ポートP1A〜P1Dには、複数の外部機器それぞれからのデータ信号が入力される。データ信号とは、ビデオ信号、オーディオ信号などを含む。また複数の認証ポートP2A〜P2Dそれぞれ、対応するHDMIケーブルのDDCラインと接続される。外部機器(ソース機器)それぞれとの間で認証に必要な信号は、認証ポートP2を介して送受信される。DDCラインを介した伝送プロトコルは、I2C(Inter IC)バスに準じたものとなっている。なおHDMI規格では、DDCラインおよびTMDSラインに加えてCEC(Consumer Electronics Control)ラインが使用されるが、ここでは省略する。
制御部24には、アクティブポートを指示するデータが入力されている。制御部24は、第1セレクタ10、第2セレクタ12、同期信号エミュレート部18、認証処理部20、位相差検出部22を制御するための制御信号S1〜S5を生成する。
第1セレクタ10は、複数の入力ポートP1A〜P1Dのうちアクティブポートに設定されたひとつに入力されるデータ信号を選択して出力する。
第2セレクタ12は、複数の入力ポートP1A〜P1Dのうち、アクティブポート以外の複数のポート(非アクティブポートという)に入力されるデータ信号を順に選択する。
第2セレクタ12は、複数の入力ポートP1A〜P1Dのうち、アクティブポート以外の複数のポート(非アクティブポートという)に入力されるデータ信号を順に選択する。
第1信号処理部14は、第1セレクタ10から出力されるアクティブポートのデータ信号DACTを受け、アクティブポートの同期信号SYNCACTを抽出する。また第1信号処理部14は、データ信号DACTに必要な信号処理を施し、出力ポートPOUTから出力する。
第1信号処理部14は、PLL30、デシリアライザ32、デコード回路34を含む。PLL30は、アクティブポートのデータ信号DACTに付随する、もしくはデータ信号DACTに埋め込まれたクロック信号と同期した内部クロックCLK1を生成する。デシリアライザ32は、内部クロックCLK1を用いて、シリアル形式のデータ信号DACTをパラレルシリアル変換する。デコード回路34は、パラレル形式に変換されたデータ信号DACTに所定の信号処理を施して出力データDOUTを生成する。またデコード回路34は、データ信号DACTから同期信号SYNCACTを抽出する。
同期信号SYNCACTとは、インタフェース回路100とアクティブポートに接続される外部機器との認証処理に必要なデータ(Encryption enable)を意味する。
第2信号処理部16は、第2セレクタ12から順に出力される複数の非アクティブポートそれぞれのデータ信号DINAを受け、非アクティブポートごとの同期信号SYNCINAを抽出する。第2信号処理部16はPLL40、デシリアライザ42、デコード回路44を含み第1信号処理部14と同様に構成される。
同期信号エミュレート部18は、第2信号処理部16から出力される非アクティブポートごとの同期信号SYNCINAを受ける。同期信号エミュレート部18は、各非アクティブポートの同期信号SYNCINAの特性(プロパティ)を保持し、それと同じ特性を有する同期信号(エミュレート同期信号とも称する)SYNCEMUをエミュレートして出力する。ある同期信号SYNCINAについて一旦その特性が保持されると、その後は、同期信号SYNCINAの発生が停止した場合であっても、そのレプリカである同期信号SYNCEMUが、同期信号エミュレート部18によって生成され続ける。
同期信号の特性とは、信号のエッジのタイミング、データパターンなど、そのレプリカを生成するために必要な情報をいう。
認証処理部20は、第1信号処理部14によって抽出されたアクティブポートの同期信号SYNCACTを受け、アクティブポートに接続される外部機器との間で認証処理を行い、リンクを確立する(第1認証)。その後は、外部機器からの要求に応じて、同期信号SYNCACTを用いて認証処理を行い、確立したリンクを維持し続ける(第3認証)。
また認証処理部20は、複数の非アクティブポートごとに、非アクティブポートに接続される外部機器との間で認証処理を経てリンクを確立する(第1認証)。リンクが確立した後は、同期信号SYNCINAもしくは同期信号エミュレート部18によって生成される同期信号SYNCINAのレプリカ(エミュレート同期信号)SYNCEMUを利用して、確立したリンクを維持し続ける(第3認証)。
認証処理部20には、複数の外部機器からの認証要求がスタックされる。認証処理部20は、先に要求された認証要求から順に処理していく。認証処理部20は、複数の外部機器からの認証要求の頻度よりも高速に動作可能に構成されるため、各外部機器ごとの適切な同期信号SYNCが供給される限りは、外部機器からの認証要求に応ずることができる。アクティブポートの外部機器からの同期信号SYNCACTは、第1信号処理部14によって専業的に取得されるため、アクティブポートとの第3認証は、確実に行うことができる。
複数の非アクティブポートの外部機器との間で第1認証によってリンクが確立する前において、複数の外部機器の同期信号の発生タイミングが重複すると、第2信号処理部16はすべての非アクティブポートの同期信号SYNCINAを取得することはできない。この場合、そのタイミングにおいて第2セレクタ12によって選択されている非アクティブポートの同期信号SYNCINAのみが取得され、認証処理部20によってそのポートとの間でリンクが確立される。他方のポートについてはリンクの維持に失敗し、再度、第1認証がトライされる。
複数の非アクティブポートについて、一旦同期信号SYNCINAが取得できれば、その後は同期信号エミュレート部18によって、各ポートの同期信号SYNCEMUを生成できるため、複数の非アクティブポートで第3認証のタイミングが重複したとしても、認証処理部20によって順に処理することができる。
通常、インタフェース回路100と外部機器との間で一旦リンクが確立すると、同期信号SYNCは変更されないが、外部機器がデータ出力を停止した場合、あるいは外部機器が意図的に同期タイミングを変更した場合には、同期信号SYNCが変更される場合もある。このような場合、同期信号エミュレート部18が生成するエミュレート同期信号SYNCEMUによってリンクを維持し続けることはできず、リンクが遮断する。あるいは、上述したように、アクティブポートと非アクティブポートの認証タイミングが重複した場合にも、非アクティブポートのリンクは遮断しうる。
そこで第2セレクタ12は、同期信号エミュレート部18に同期信号SYNCINAの特性が保持された後にも、所定の周期ごと、たとえば1秒周期で、複数の非アクティブポートのデータ信号DINAをサイクリックに繰り返し選択する。第2信号処理部16は、所定の周期ごとに、各非アクティブポートの同期信号SYNCINAを抽出し、同期信号エミュレート部18に保持される同期信号SYNCINAの情報を更新する。これにより、非アクティブチャンネルの同期信号SYNCINAが変更された場合であっても、直ちにリンクを再確立し、それを維持し続けることができる。
同期信号エミュレート部18がフリーランすると、言い換えれば長時間、独立して同期信号SYNCEMUを生成し続けると、そのオリジナルの同期信号SYNCINAとの間で、タイミングがずれ始め、やがて対応する外部機器との認証処理に失敗し、リンクが切れるおそれがある。この問題を解決するために、位相差検出部22が設けられる。位相差検出部22は、同期信号エミュレート部18によってエミュレートされた同期信号SYNCEMUと、第2信号処理部16が抽出した非アクティブポートの同期信号SYNCINAの位相差を検出する。同期信号エミュレート部18は、位相差検出部22が検出した位相差がゼロとなるように、エミュレート同期信号SYNCEMUのタイミングを調節する。つまりエミュレート同期信号SYNCEMUのタイミングは、オリジナルの同期信号SYNCINAのタイミングと一致するようにフィードバックされる。
以上が実施の形態に係るインタフェース回路100の構成である。続いてその動作を説明する。図2は、図1のインタフェース回路100の動作を示すタイムチャートである。なおタイムチャートの波形は理解の容易化のために適宜縮小、拡大されている。
初期状態において、入力ポートP1Aがアクティブポートに選択され、その他の入力ポートP1B〜Dが非アクティブポートであるとする。また、すべてのポートに関して、第1認証が完了しているものとする。
第1セレクタ(MUX1)10は、入力ポートP1Aのデータを選択して第1信号処理部14に出力する。第1信号処理部14は、常にアクティブポートである入力ポートP1Aに入力されるデータを受け、その同期信号SYNCACTを抽出する。認証処理部20は、同期信号SYNCACTを用い、第3認証によってリンクを維持し続ける(S3A)。
一方、第2セレクタ(MUX2)12は、非アクティブポートである入力ポートP1B、P1C、P1Dのデータを順に選択し、第2信号処理部16に出力する。第2信号処理部16は、入力ポートP1B〜P1Cに入力されるデータを受け、それぞれの同期信号SYNCINAを抽出する。
同期信号エミュレート部18は、非アクティブポートP1B〜P1Dに接続される機器とのリンクが切れないように、適切なタイミングで非アクティブポートごとのエミュレーション同期信号SYNCINAを発生する。その結果、第3認証において、非アクティブポートP1B〜P1Dに接続される機器とのリンクが維持される(S3B〜S3D)。
時刻t1に、アクティブポートがポートAからポートBに切りかえられたとする。そうすると、第1セレクタ10は入力ポートP1Bのデータ信号を選択し、第1信号処理部14に出力する。このタイミングにおいて、ポートBに接続された外部機器とインタフェース回路100との間のリンクはすでに確立されており、それが維持されているため、時刻t1のタイミングでは、再度の第1認証が不要となることから、短時間で出力ポートPOUTから入力ポートP1Bのデータ信号に応じた信号POUTを出力することができる。
このように実施の形態に係るインタフェース回路100によれば、アクティブポートの外部機器とは確実にリンクを確立し、それを維持し続けることができる。またベストエフォートとして、その他の非アクティブポートの外部機器とのリンクも、アクティブポートの裏で確立し、維持し続けるため、アクティブポートの切りかえに要する時間を短縮できる。
以上、本発明について、実施の形態をもとに説明した。この実施の形態は例示であり、それらの各構成要素や各処理プロセスの組み合わせにいろいろな変形例が可能なこと、またそうした変形例も本発明の範囲にあることは当業者に理解されるところである。以下、こうした変形例について説明する。
実施の形態では、第1信号処理部14によって信号処理を受けたデータDOUTを出力ポートPOUTから出力する場合を説明したが、本発明はこれに限定されない。たとえば第1セレクタ10によって選択されたアクティブポートのデータ信号DACTを、出力データDOUTとして出力ポートPOUTから出力してもよい。
実施の形態では、出力ポートPOUTがひとつの場合を説明したが、本発明はそれに限定されず、出力ポートPOUTは複数であってもよい。この場合、出力ポートごとに第1信号処理部14および第1セレクタ10を設ければよい。
また実施の形態では、非アクティブポートに関する処理を行う第2信号処理部16がひとつの場合について説明したが、第2信号処理部16を複数設けてもよい。これは入力ポート数が多い場合に有効である。
実施の形態にもとづき本発明を説明したが、実施の形態は、本発明の原理、応用を示しているにすぎず、実施の形態には、請求の範囲に規定された本発明の思想を逸脱しない範囲において、多くの変形例や配置の変更が認められる。
1…電子機器、2…ディスプレイパネル、4…パネル駆動部、6…DSP、100…インタフェース回路、10…第1セレクタ、12…第2セレクタ、14…第1信号処理部、16…第2信号処理部、18…同期信号エミュレート部、20…認証処理部、22…位相差検出部、24…制御部、30…PLL、32…デシリアライザ、34…デコード回路、40…PLL、42…デシリアライザ、44…デコード回路、P1…入力ポート、P2…認証ポート、POUT…出力ポート。
Claims (4)
- データ送信に先立ち認証を要求する複数の外部機器と接続され、ひとつの外部機器からのデータ信号を選択し、出力ポートから出力するインタフェース回路であって、
前記複数の外部機器それぞれからの前記データ信号が入力される複数の入力ポートと、
前記複数の外部機器それぞれとの間で認証に必要な信号を送受信するための複数の認証ポートと、
前記複数の入力ポートのうちアクティブポートに設定されたひとつに入力される前記データ信号を選択する第1セレクタと、
前記複数の入力ポートのうち、アクティブポート以外の複数の非アクティブポートに入力される前記データ信号を順に選択する第2セレクタと、
前記第1セレクタから出力されるアクティブポートのデータ信号を受け、アクティブポートの同期信号を抽出する第1信号処理部と、
前記第2セレクタから順に出力される複数の非アクティブポートそれぞれのデータ信号を受け、非アクティブポートごとの同期信号を抽出する第2信号処理部と、
前記非アクティブポートごとの同期信号を受け、各非アクティブポートの同期信号をエミュレートして出力する同期信号エミュレート部と、
前記アクティブポートの同期信号を用いてアクティブポートに接続される外部機器との間でリンクを維持するとともに、エミュレートされた非アクティブポートの同期信号を用いて、対応する外部機器との間でリンクを維持する認証処理部と、
を備えることを特徴とするインタフェース回路。 - 前記第2信号処理部は、所定の周期ごとに、非アクティブポートごとの同期信号を抽出して更新することを特徴とする請求項1に記載のインタフェース回路。
- 前記同期信号エミュレート部によりエミュレートされた非アクティブポートの同期信号と、それと対応する前記第2信号処理部が抽出した非アクティブポートの同期信号の位相差を検出する位相差検出部をさらに備え、
前記同期信号エミュレート部は、検出された位相差がゼロとなるように、エミュレートされた非アクティブポートの同期信号のタイミングを調節することを特徴とする請求項1または2に記載のインタフェース回路。 - 請求項1から3のいずれかに記載のインタフェース回路を備えることを特徴とする電子機器。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2010078865A JP5456538B2 (ja) | 2010-03-30 | 2010-03-30 | インタフェース回路およびそれを用いた電子機器 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2010078865A JP5456538B2 (ja) | 2010-03-30 | 2010-03-30 | インタフェース回路およびそれを用いた電子機器 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2011211604A true JP2011211604A (ja) | 2011-10-20 |
JP5456538B2 JP5456538B2 (ja) | 2014-04-02 |
Family
ID=44942179
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2010078865A Expired - Fee Related JP5456538B2 (ja) | 2010-03-30 | 2010-03-30 | インタフェース回路およびそれを用いた電子機器 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP5456538B2 (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2021180378A (ja) * | 2020-05-12 | 2021-11-18 | 株式会社ビートソニック | 車載用中継装置 |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2008306232A (ja) * | 2007-06-05 | 2008-12-18 | Funai Electric Co Ltd | 映像受信装置及び放送受信装置 |
WO2009108818A1 (en) * | 2008-02-28 | 2009-09-03 | Silicon Image, Inc. | Method, apparatus and system for pre-authentication and processing of data streams |
-
2010
- 2010-03-30 JP JP2010078865A patent/JP5456538B2/ja not_active Expired - Fee Related
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2008306232A (ja) * | 2007-06-05 | 2008-12-18 | Funai Electric Co Ltd | 映像受信装置及び放送受信装置 |
WO2009108818A1 (en) * | 2008-02-28 | 2009-09-03 | Silicon Image, Inc. | Method, apparatus and system for pre-authentication and processing of data streams |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2021180378A (ja) * | 2020-05-12 | 2021-11-18 | 株式会社ビートソニック | 車載用中継装置 |
Also Published As
Publication number | Publication date |
---|---|
JP5456538B2 (ja) | 2014-04-02 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US11115617B2 (en) | Audio device for HDMI | |
KR101514413B1 (ko) | 정보 스큐 및 리던던트 콘트롤 정보에 의한 데이터 송신 장치 및 방법 | |
JP3984590B2 (ja) | サイドチャネルデータの送信方法およびその送信システム | |
WO2017032081A1 (zh) | 一种音视频播放设备、数据显示方法与存储介质 | |
JP5784118B2 (ja) | 補助チャンネル上の部分認証を通じたコンテンツの内部処理のためのメカニズム | |
JP5694292B2 (ja) | 埋め込まれたクロックの回復 | |
US8108567B2 (en) | Method and apparatus for connecting HDMI devices using a serial format | |
US8804853B2 (en) | Signal extender system and signal extender thereof | |
JP2008160653A (ja) | データ受信装置 | |
US20120027203A1 (en) | Interface circuit | |
US10866915B2 (en) | Method for increasing the compatibility of displayport | |
WO2017101361A1 (zh) | 音频播放的控制设备、视频显示设备及音视频播放系统 | |
US9973787B2 (en) | Communication device and communication method | |
US10999533B2 (en) | Devices, systems, and methods for instant video switching in an extension environment | |
CN102246534A (zh) | 数据发送电路 | |
JP5456538B2 (ja) | インタフェース回路およびそれを用いた電子機器 | |
JP4970607B1 (ja) | 送信装置、受信装置及び伝送方法 | |
JP2012094954A (ja) | インタフェース回路およびそれを用いた電子機器、セレクタ | |
CN114630065B (zh) | 多媒体中继装置音讯转换装置及音讯处理方法 | |
CN111556268B (zh) | 基于hdcp的hdmi装置、数据处理方法和电子设备 | |
US8606040B2 (en) | Method and apparatus for image conversion | |
JP2017011686A (ja) | ビデオ信号伝送装置 | |
JP2012023471A (ja) | インタフェース回路およびそれを用いた電子機器 | |
JP2012080264A (ja) | インタフェース回路およびそれを用いた電子機器 | |
TW202213323A (zh) | 訊號傳輸裝置與相關方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20130329 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20131212 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20131217 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20140108 |
|
R150 | Certificate of patent or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
LAPS | Cancellation because of no payment of annual fees |