JP2010117970A - ディスク制御装置およびファームウェアの更新方法 - Google Patents
ディスク制御装置およびファームウェアの更新方法 Download PDFInfo
- Publication number
- JP2010117970A JP2010117970A JP2008291928A JP2008291928A JP2010117970A JP 2010117970 A JP2010117970 A JP 2010117970A JP 2008291928 A JP2008291928 A JP 2008291928A JP 2008291928 A JP2008291928 A JP 2008291928A JP 2010117970 A JP2010117970 A JP 2010117970A
- Authority
- JP
- Japan
- Prior art keywords
- control unit
- disk control
- command
- disk
- host
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Abstract
【解決手段】ディスク制御装置は、並行して動作可能な第1および第2のディスク制御部を具備する。第1および第2のディスク制御部は、ホスト装置とディスク装置との間に接続され、ホスト装置からのコマンドに基づいて、ディスク装置をアクセスしてデータを送受信する。第1のディスク制御部は、ホスト装置から受信したコマンドを第2のディスク制御部に転送する。第2のディスク制御部は、転送されたコマンドに対応するデータを第1のディスク制御部を介して送受信する。第2のディスク制御部が第1のディスク制御部に代替してコマンドを実行している間に、第1のディスク制御部のファームウェアが更新される。
【選択図】図1
Description
20 ディスク制御装置
30、30−1、30−2 ホストディレクタ(HD)
31、31−1、31−2 CPU
32、32−1、32−2 ファームウェア格納メモリ
34、34−1、34−2 ホストI/F制御部
35、35−1、35−2 コマンド受信設定レジスタ
36、36−1、36−2 データ送受信設定レジスタ
37、37−1、37−2 データ送受信メモリ
38、38−1、38−2 コマンド受信メモリ
40 ディスク装置
Claims (8)
- ホスト装置とディスク装置との間に接続され、前記ホスト装置からのコマンドに基づいて、前記ディスク装置をアクセスしてデータを送受信する第1および第2のディスク制御部を具備し、
前記第1のディスク制御部は、前記ホスト装置から受信した前記コマンドを前記第2のディスク制御部に転送し、
前記第2のディスク制御部は、転送された前記コマンドに対応するデータを前記第1のディスク制御部を介して送受信し、
前記第2のディスク制御部が前記第1のディスク制御部に代替して前記コマンドを実行している間に、前記第1のディスク制御部のファームウェアを更新する
ディスク制御装置。 - 前記第1のディスク制御部は、前記ホスト装置から受信して前記第1のディスク制御部が処理すべき前記コマンドがなくなったときに、更新されたファームウェアにより再起動する
請求項1に記載のディスク制御装置。 - 前記第1および第2のディスク制御部は、
前記コマンドを格納するコマンド受信メモリと、
前記コマンド受信メモリに格納するアドレスを設定するコマンド設定レジスタを含むホストインタフェース部と
を備え、
前記第1のディスク制御部に備わる前記ホストインタフェース部は、前記第1のディスク制御部に備わる前記コマンド設定レジスタに設定された前記アドレスに基づいて、前記第2のディスク制御部に備わる前記コマンド受信メモリに前記ホスト装置から受信した前記コマンドをDMA転送する
請求項1または請求項2に記載のディスク制御装置。 - 前記第1および第2のディスク制御部は、前記ホスト装置との間にデータを送受信するデータ送受信メモリをさらに備え、
前記ホストインタフェース部は、前記データ送受信メモリの転送アドレスを示すデータ送受信設定レジスタをさらに含み、
前記第2のディスク制御部は、前記第1のディスク制御部に備わる前記ホストインタフェース部を起動して、前記第1のディスク制御部に備わる前記データ送受信設定レジスタに設定されるアドレスに基づいて、前記第1のディスク制御部に備わる前記データ送受信メモリと前記ホスト装置との間のデータ送受信を行う
請求項3に記載のディスク制御装置。 - ホスト装置とディスク装置との間に接続される第1および第2のディスク制御部を備えるディスク制御装置におけるファームウェアの更新方法であって、
前記第1のディスク制御部が前記ホスト装置からコマンドを受信するステップと、
前記コマンドを前記第2のディスク制御部に転送するステップと、
前記第2のディスク制御部が転送された前記コマンドを実行して前記第1のディスク制御部を介して前記コマンドに対応するデータを送受信するステップと、
前記第2のディスク制御部が転送された前記コマンドを実行している間に、前記第1のディスク制御部に搭載されるファームウェアを更新するステップと、
前記ファームウェアの更新後、前記第1のディスク制御部は、前記第2のディスク制御部に転送することなく前記コマンドを実行するステップと
を具備する
ファームウェアの更新方法。 - 前記更新するステップは、前記第1のディスク制御部が処理すべき前記コマンドがなくなったとき、更新されたファームウェアにより再起動するステップを備える
請求項5に記載のファームウェアの更新方法。 - 前記第1および第2のディスク制御部は、
前記コマンドを格納するコマンド受信メモリと、
前記コマンド受信メモリに格納するアドレスを設定するコマンド設定レジスタと
を含むホストインタフェース部を備え、
前記転送するステップは、前記第1のディスク制御部に備わる前記ホストインタフェース部が、前記第1のディスク制御部に備わる前記コマンド設定レジスタに設定された前記アドレスに基づいて、前記第2のディスク制御部に備わる前記コマンド受信メモリに前記ホスト装置から受信した前記コマンドをDMA転送するステップを備える
請求項5または請求項6に記載のファームウェアの更新方法。 - 前記第1および第2のディスク制御部は、前記ホスト装置との間にデータを送受信するデータ送受信メモリをさらに備え、
前記ホストインタフェース部は、前記データ送受信メモリの転送アドレスを示すデータ送受信設定レジスタをさらに含み、
前記送受信するステップは、
前記第2のディスク制御部が前記第1のディスク制御部に備わる前記ホストインタフェース部を起動するステップと、
前記第1のディスク制御部に備わる前記データ送受信設定レジスタに設定されるアドレスに基づいて、前記第1のディスク制御部に備わる前記データ送受信メモリと前記ホスト装置との間のデータ送受信を行うステップと
を備える
請求項7に記載のファームウェアの更新方法。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2008291928A JP5223612B2 (ja) | 2008-11-14 | 2008-11-14 | ディスク制御装置およびファームウェアの更新方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2008291928A JP5223612B2 (ja) | 2008-11-14 | 2008-11-14 | ディスク制御装置およびファームウェアの更新方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2010117970A true JP2010117970A (ja) | 2010-05-27 |
JP5223612B2 JP5223612B2 (ja) | 2013-06-26 |
Family
ID=42305595
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2008291928A Expired - Fee Related JP5223612B2 (ja) | 2008-11-14 | 2008-11-14 | ディスク制御装置およびファームウェアの更新方法 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP5223612B2 (ja) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2013134689A (ja) * | 2011-12-27 | 2013-07-08 | Fujitsu Ltd | ストレージシステム、コントローラモジュールおよびストレージシステムの制御方法 |
US9778927B2 (en) | 2015-02-24 | 2017-10-03 | Fujitsu Limited | Storage control device to control storage devices of a first type and a second type |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2004151761A (ja) * | 2002-10-28 | 2004-05-27 | Hitachi Ltd | 記憶装置の制御装置、及び記憶装置の制御装置の制御方法 |
JP2007219571A (ja) * | 2006-02-14 | 2007-08-30 | Hitachi Ltd | 記憶制御装置及びストレージシステム |
JP2007219696A (ja) * | 2006-02-15 | 2007-08-30 | Fujitsu Ltd | 制御装置およびそのファームウェア活性交換制御方法 |
-
2008
- 2008-11-14 JP JP2008291928A patent/JP5223612B2/ja not_active Expired - Fee Related
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2004151761A (ja) * | 2002-10-28 | 2004-05-27 | Hitachi Ltd | 記憶装置の制御装置、及び記憶装置の制御装置の制御方法 |
JP2007219571A (ja) * | 2006-02-14 | 2007-08-30 | Hitachi Ltd | 記憶制御装置及びストレージシステム |
JP2007219696A (ja) * | 2006-02-15 | 2007-08-30 | Fujitsu Ltd | 制御装置およびそのファームウェア活性交換制御方法 |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2013134689A (ja) * | 2011-12-27 | 2013-07-08 | Fujitsu Ltd | ストレージシステム、コントローラモジュールおよびストレージシステムの制御方法 |
US9778927B2 (en) | 2015-02-24 | 2017-10-03 | Fujitsu Limited | Storage control device to control storage devices of a first type and a second type |
Also Published As
Publication number | Publication date |
---|---|
JP5223612B2 (ja) | 2013-06-26 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US20100122017A1 (en) | Memory controller, non-volatile memory system, and host device | |
JP2010541105A (ja) | ファームウェアイメージの更新および管理 | |
US8612973B2 (en) | Method and system for handling interrupts within computer system during hardware resource migration | |
JP2007206885A (ja) | コンピュータシステム及びシステム起動方法 | |
US20100169546A1 (en) | Flash memory access circuit | |
JP4829370B1 (ja) | メモリ制御装置、メモリ装置および停止制御方法 | |
CN110647359B (zh) | 半导体装置、其操作方法和具有其的层叠存储装置 | |
TW200907804A (en) | Method for updating BIOS and computer and system using the same | |
JP2010176442A (ja) | ディスクリプタ転送装置、i/oコントローラ、及びディスクリプタ転送方法 | |
JP2005251188A (ja) | 冗長パス制御装置及び冗長パス制御方法 | |
JP5223612B2 (ja) | ディスク制御装置およびファームウェアの更新方法 | |
US8386725B2 (en) | USB host controller and controlling method for USB host controller | |
US20180011636A1 (en) | Information processing apparatus and method of accessing a memory | |
CN110278716B (zh) | Plc、网络单元、cpu单元、以及数据传送方法 | |
JP2004151761A (ja) | 記憶装置の制御装置、及び記憶装置の制御装置の制御方法 | |
JP4779010B2 (ja) | バッファリング装置およびバッファリング方法 | |
JP2011113240A (ja) | 二重化処理装置 | |
JP2008226111A (ja) | 2重化コントローラシステム、その稼動系コントローラ | |
JP2007102544A (ja) | デジタルシグナルプロセッサシステムおよびそのブート方法。 | |
US11010318B2 (en) | Method and apparatus for efficient and flexible direct memory access | |
JP2019159437A (ja) | 情報処理装置、転送制御方法および転送制御プログラム | |
JP6940283B2 (ja) | Dma転送制御装置、dma転送制御方法、及び、dma転送制御プログラム | |
US20230335198A1 (en) | Semiconductor device | |
JP2000040057A (ja) | 計算機システム、バッファ制御装置及び転送方法 | |
JP2008269380A (ja) | 情報処理装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20110803 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20121204 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20121205 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20130121 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20130212 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20130225 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 5223612 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20160322 Year of fee payment: 3 |
|
LAPS | Cancellation because of no payment of annual fees |