JP2009194872A - 同一導電型静電誘導トランジスタを用いたプッシュプルパワーアンプ回路 - Google Patents
同一導電型静電誘導トランジスタを用いたプッシュプルパワーアンプ回路 Download PDFInfo
- Publication number
- JP2009194872A JP2009194872A JP2008036578A JP2008036578A JP2009194872A JP 2009194872 A JP2009194872 A JP 2009194872A JP 2008036578 A JP2008036578 A JP 2008036578A JP 2008036578 A JP2008036578 A JP 2008036578A JP 2009194872 A JP2009194872 A JP 2009194872A
- Authority
- JP
- Japan
- Prior art keywords
- power supply
- resistor
- transistor
- static induction
- terminal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Images
Landscapes
- Amplifiers (AREA)
Abstract
【解決手段】本発明では、同一導電型、特に特性の揃ったNチャネル静電誘導トランジスタ2つを出力段としてシリーズに重ねて、両者をシリーズ接続した電圧の同じ電源で各々バイアスし、両Nチャネル静電誘導トランジスタの中間端子と電源の中間端子からスピーカを駆動するようにしたものである。
【選択図】図1
Description
Nチャネル静電誘導トランジスタ4001、4002がソース接地のプッシュプル増幅回路を形成している。各々のソースにはソース抵抗Rs1,4003、Rs2,4004とソース直列抵抗Rs0,4000が図のように接続している。Nチャネル静電誘導トランジスタ4001、4002の各々のドレインは、同一コアに巻回されて中間タップを有するチョークコイル4005の両端に接続されている。この両端にスピーカのボイスコイル4006が接続される。チョークコイル4005の中間タップから電源E41,4007の正側電極に接続されている。その他、電源E40、E42、E43が図のように接続されている。
Nチャネル静電誘導トランジスタ4001、4002の各々のゲート・ソースの間には、ゲートバイアス抵抗R4a,4008、R4b,4009が接続され、この抵抗に電流を流す電流バイアス部がある。電流バイアス部は以下のようになっている。抵抗4010とPNPトランジスタ4011、4012、NPNトランジスタ4013、4014、4015、抵抗R42,4016、R43,4017が図のように接続されているので、電源E41,4007からベース・エミッタの順方向電圧(約0.6V)の2個分を差し引いた電圧を抵抗4010で割った値の電流が、PNPトランジスタ4011、NPNトランジスタ4013に流れ、その結果、NPNトランジスタ4014、4015を通じて、ゲートバイアス抵抗R4a,4008、R4b,4009にバイアス電流が流れる。
以下、請求項に沿って説明する。
パワーアンプの入力段1000(初段)は、二つのPNPトランジスタ1001、1002のエミッタを結合した差動増幅器構成になっていて、エミッタには定電流源1003により2Iの電流が流れている。各々のトランジスタのコレクタ側には定電流源1004、1005が低電位電源ライン1006との間で接続されている。PNPトランジスタ1001、1002のベースには、正転オーディオ信号1007と反転オーディオ信号1008が入力している。PNPトランジスタ1001、1002の各コレクタからは初段出力ライン1009、1010が出ていて、Nチャネル静電誘導トランジスタA1011、Nチャネル静電誘導トランジスタB1012のゲートに接続されている。Nチャネル静電誘導トランジスタA1011、Nチャネル静電誘導トランジスタB1012はシリーズに接続され、これに二つの電源E1,1013、電源E2,1014(但し、E1とE2は同一電圧の電源)が図のように接続されている。
Nチャネル静電誘導トランジスタA1011、Nチャネル静電誘導トランジスタB1012のゲート・ソースの間にはバイアス抵抗R4、1015、1016があって、この抵抗に流れる電流によってゲート・ソース間電圧が設定され、ドレイン・ソース間電流(無信号時にはアイドリング電流)が決定される。Nチャネル静電誘導トランジスタA1011、Nチャネル静電誘導トランジスタB1012の間の出力端子1018と電源中間端子1019は、スピーカを接続する端子となっている。以上がパワーアンプ部の構成である。
抵抗R1、1022とPNPトランジスタ1023が直列に接続され、抵抗R1、1022の他端は電源の高電位端子1024に、PNPトランジスタ1023のベースが電源の低電位端子1025に接続されている。従って、抵抗R1、1022を流れる電流I1は、
I1={2E1−Vbe}/R1 (1)
となる。Vbeは、PNPトランジスタ1023のベース・エミッタ間順方向電圧で、約0.6V程度なので、無視することも可能である。
VA=R2×I1={2E1−Vbe}・R2/R1 (2)
となる。電源の低電位端子1025と低電位電源ライン1006の間には、電源E4が接続されている。尚、R2は、調整抵抗を含む方が好都合である。
I4=(VA−Vbe)/R3=VA/R3=(2E1・R2/R1)/R3 (5)
となり、これが、バイアス抵抗R4、1015、1016に流れることで電圧降下が起こり、Nチャネル静電誘導トランジスタA1011、Nチャネル静電誘導トランジスタB1012のゲート・ソース間電圧を決める。従って、この電圧に依存して、ドレイン・ソース間電流が決まる。
1001、1002、1023、2001、2002、2021、4011、4012
PNPトランジスタ
1003、1004、1005、2003、2004、2005 定電流源
1006、2006 低電位電源ライン
1007、2007 正転オーディオ信号
1008、2008 反転オーディオ信号
1009、1010、2009、2010 初段出力ライン
1011 Nチャネル静電誘導トランジスタA
1012 Nチャネル静電誘導トランジスタB
1013、2013 電源E1
1014、2014 電源E2
1015、1016 バイアス抵抗
1018、2018 出力端子
1019、2019 電源中間端子
1020 バイアス電流設定回路
1021 電源電圧比例回路
1022 抵抗R1
1024 電源の高電位端子
1025 電源の低電位端子
1026 抵抗R2
1030A、1030B、2025、4013、4014、4015
NPNトランジスタ
2011 Pチャネル静電誘導トランジスタ
2012、4001、4002 Nチャネル静電誘導トランジスタ
2015 バイアス抵抗R4p
2016 バイアス抵抗R4n
2020 抵抗R1n
2022 電源端子A
2023 電源端子B
2024 抵抗R2n
2026 抵抗R3n
2027 コレクタ
4000 ソース直列抵抗Rs0
4003 ソース抵抗Rs1
4004 ソース抵抗Rs2
4005 チョークコイル
4006 ボイスコイル
4007 電源E41
4008 ゲートバイアス抵抗R4a
4009 ゲートバイアス抵抗R4b
4010 抵抗
4016 抵抗R42
4017 抵抗R43
Claims (3)
- 同一導電型の2つの静電誘導トランジスタをシリーズに接続して、シリーズに接続した電圧の同じ二つの電源で前記静電誘導トランジスタを各々バイアスし、前記二つの静電誘導トランジスタを接続する接続端子と前記二つの電源の中間端子とを、スピーカを駆動するためのスピーカ接続端子とし、オーディオ信号の正信号と負信号で動作する差動増幅器の差動出力で前記の静電誘導トランジスタの各々のゲートを駆動するようにしたことを特徴とする同一導電型静電誘導トランジスタを用いたプッシュプルパワーアンプ回路。
- 前記導電型はNチャネル型としたことを特徴とする請求項1記載の同一導電型静電誘導トランジスタを用いたプッシュプルパワーアンプ回路。
- 前記静電誘導トランジスタのゲート・ソース間にゲート・ソースバイアス用のバイアス抵抗を有し、前記二つの電源の接続点以外の電源端子1と電源端子2の間に、第1の抵抗と第1の第1のバイポーラトランジスタを有し、第1のバイポーラトランジスタのエミッタと前記第1の抵抗を接続し、第1のバイポーラトランジスタのベースを電源端子2に接続し、前記第1の抵抗の他の端子は電源端子1に接続し、前記電源端子2で第3の電源を接続し、第3の電源の他の端子である電源端子3と前記バイアス抵抗のゲート側端子の間に第2のバイポーラトランジスタと第2の抵抗を有し、第2のバイポーラトランジスタのコレクタが前記バイアス抵抗のゲート側端子に接続し、第2のバイポーラトランジスタのエミッタは前記第2の抵抗を介して電源端子3に接続し、第2のバイポーラトランジスタのベースは第1のバイポーラトランジスタのコレクタに接続し、第1のバイポーラトランジスタのコレクタと電源端子3の間に第3の抵抗を有するゲート・ソースバイアス回路を持つことを特徴とする請求項1又は請求項2記載の同一導電型静電誘導トランジスタを用いたプッシュプルパワーアンプ回路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2008036578A JP2009194872A (ja) | 2008-02-18 | 2008-02-18 | 同一導電型静電誘導トランジスタを用いたプッシュプルパワーアンプ回路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2008036578A JP2009194872A (ja) | 2008-02-18 | 2008-02-18 | 同一導電型静電誘導トランジスタを用いたプッシュプルパワーアンプ回路 |
Publications (1)
Publication Number | Publication Date |
---|---|
JP2009194872A true JP2009194872A (ja) | 2009-08-27 |
Family
ID=41076430
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2008036578A Pending JP2009194872A (ja) | 2008-02-18 | 2008-02-18 | 同一導電型静電誘導トランジスタを用いたプッシュプルパワーアンプ回路 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP2009194872A (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN110785855A (zh) * | 2017-06-14 | 2020-02-11 | Hrl实验室有限责任公司 | 横向鳍式静电感应晶体管 |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS50123255A (ja) * | 1974-03-16 | 1975-09-27 | ||
JPS59171412U (ja) * | 1983-05-02 | 1984-11-16 | 株式会社トーキン | 静電誘導型電界効果トランジスタのバイアス回路 |
-
2008
- 2008-02-18 JP JP2008036578A patent/JP2009194872A/ja active Pending
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS50123255A (ja) * | 1974-03-16 | 1975-09-27 | ||
JPS59171412U (ja) * | 1983-05-02 | 1984-11-16 | 株式会社トーキン | 静電誘導型電界効果トランジスタのバイアス回路 |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN110785855A (zh) * | 2017-06-14 | 2020-02-11 | Hrl实验室有限责任公司 | 横向鳍式静电感应晶体管 |
CN110785855B (zh) * | 2017-06-14 | 2023-08-29 | Hrl实验室有限责任公司 | 横向鳍式静电感应晶体管 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US6429700B1 (en) | Driver circuit with output common mode voltage control | |
CN104901642B (zh) | 差分放大器及其信号放大方法 | |
US8193863B2 (en) | Push-pull output circuit | |
JP2002185272A (ja) | 差動増幅器 | |
WO2008144722A2 (en) | Class ab output stage and method for providing wide supply voltage range | |
WO2003063344B1 (en) | Operational amplifier having improved input offset performance | |
TW200926583A (en) | Apparatus and method for low power rail-to-rail operational amplifier | |
US8502605B2 (en) | Acoustic pseudo-triode characteristic amplification device and acoustic pseudo-triode characteristic push-pull amplification device | |
JP3544954B2 (ja) | 差動増幅回路、ミキサ回路および可変利得増幅回路 | |
JP2009194872A (ja) | 同一導電型静電誘導トランジスタを用いたプッシュプルパワーアンプ回路 | |
US7102440B2 (en) | High output current wideband output stage/buffer amplifier | |
KR101618971B1 (ko) | 인버터 형태의 전력 증폭기 | |
TWI508435B (zh) | 可選擇之增益差動放大器 | |
US20100277239A1 (en) | Current-mirroring systems and methods | |
KR920013891A (ko) | 모노리틱 집적 파워 증폭기의 단일 이득 최종 스테이지 | |
US7609112B2 (en) | Boosted tail-current circuit | |
CN109656298B (zh) | 一种推挽输出电路 | |
JPH0856128A (ja) | 演算増幅器 | |
US9998080B2 (en) | Low voltage supply amplifier | |
US9985589B2 (en) | System and method for improving total harmonic distortion of an amplifier | |
US7579911B2 (en) | Semiconductor circuit | |
US20100098268A1 (en) | High-voltage output amplifier for audio systems | |
JP4054829B2 (ja) | 増幅回路 | |
JP4820544B2 (ja) | リニア動作の電力増幅回路および電力増幅器 | |
JP5414382B2 (ja) | 出力回路 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20110207 |
|
RD02 | Notification of acceptance of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7422 Effective date: 20110207 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20120206 |
|
A711 | Notification of change in applicant |
Free format text: JAPANESE INTERMEDIATE CODE: A711 Effective date: 20120206 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A821 Effective date: 20120206 |
|
A977 | Report on retrieval |
Effective date: 20120625 Free format text: JAPANESE INTERMEDIATE CODE: A971007 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20120703 |
|
A02 | Decision of refusal |
Effective date: 20121030 Free format text: JAPANESE INTERMEDIATE CODE: A02 |